(DELAYFILE (SDFVERSION "OVI 3.0") (DESIGN "RAM256") (DATE "Wed Oct 12 05:13:54 2022") (VENDOR "sky130_fd_sc_hd__ff_1.95v_-40C") (PROGRAM "Synopsys PrimeTime") (VERSION "T-2022.03-SP3") (DIVIDER /) // OPERATING CONDITION "sky130_fd_sc_hd__ff_1.95v_-40C::sky130_fd_sc_hd__ff_1.95v_-40C" (VOLTAGE 1.9500::1.9500) (PROCESS "1.0000::1.0000") (TEMPERATURE -40.0000::-40.0000) (TIMESCALE 1ns) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0542::0.0542) (0.0529::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0918::0.0918) (0.0873::0.0873)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0443::0.0443) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0528::0.0528) (0.0516::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0189::0.0189) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0587::0.0587) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0787::0.0786) (0.0756::0.0756)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0297::0.0297) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0132::0.0132) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0402::0.0402) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0366::0.0366) (0.0362::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0235::0.0235) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0136::0.0136) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0466::0.0466) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0678::0.0678) (0.0649::0.0649)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0248::0.0248) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0458::0.0458) (0.0445::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0262::0.0262) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0306::0.0306) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0342::0.0342) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0036::0.0036) (0.0034::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0045::0.0045) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0245::0.0245) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0309::0.0309) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0974::0.0974) (0.0939::0.0940)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0497::0.0497) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0641::0.0641) (0.0669::0.0669)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0338::0.0338) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0865::0.0865) (0.0840::0.0840)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0444::0.0444) (0.0459::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0086::0.0086) (0.0087::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0856::0.0856) (0.0824::0.0824)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0165::0.0165) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0204::0.0204) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0299::0.0299) (0.0298::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0109::0.0109) (0.0105::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0737::0.0737) (0.0712::0.0712)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0903::0.0903) (0.0861::0.0861)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0308::0.0308) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0243::0.0243) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0229::0.0229) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0371::0.0372) (0.0362::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0208::0.0208) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0194::0.0194) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0139::0.0139) (0.0142::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0068::0.0068) (0.0066::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0455::0.0455) (0.0470::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0206::0.0206) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0357::0.0357) (0.0353::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0046::0.0046) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0139::0.0139) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0192::0.0192) (0.0184::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0163::0.0163) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0306::0.0306) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0350::0.0350) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0126::0.0126) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0182::0.0182) (0.0176::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0313::0.0313) (0.0306::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0282::0.0282) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0499::0.0499) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0572::0.0572) (0.0570::0.0590)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0953::0.0953) (0.0918::0.0918)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0140::0.0140) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0210::0.0210) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0330::0.0330) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0510::0.0510) (0.0498::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0389::0.0389) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0512::0.0512) (0.0499::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0716::0.0716) (0.0693::0.0693)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0457::0.0457) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0413::0.0413) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0574::0.0574) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0453::0.0453) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0207::0.0207) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0917::0.0917) (0.0873::0.0873)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0195::0.0195) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0148::0.0148) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0489::0.0489) (0.0479::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0083::0.0083) (0.0079::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0498::0.0498) (0.0487::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[29\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0748::0.0748) (0.0719::0.0719)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0615::0.0615) (0.0590::0.0590)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[15\]/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0102::0.0102) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0141::0.0141) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0220::0.0220) (0.0228::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0171::0.0171) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0478::0.0478) (0.0468::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0212::0.0212) (0.0205::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0182::0.0182) (0.0188::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0691::0.0691) (0.0663::0.0663)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0241::0.0241) (0.0233::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0047::0.0047) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0890::0.0890) (0.0847::0.0848)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0167::0.0167) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0128::0.0128) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0142::0.0142) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0795::0.0795) (0.0766::0.0766)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0359::0.0359) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0843::0.0843) (0.0815::0.0816)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0589::0.0589) (0.0572::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0240::0.0240) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0332::0.0332) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0575::0.0575) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0631::0.0631) (0.0605::0.0605)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0286::0.0286) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0644::0.0644) (0.0623::0.0623)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0719::0.0719) (0.0693::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0306::0.0306) (0.0314::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0198::0.0198) (0.0193::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0461::0.0461) (0.0450::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0187::0.0188) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0576::0.0576) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0606::0.0606) (0.0592::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0361::0.0361) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0185::0.0185) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0523::0.0523) (0.0497::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0435::0.0435) (0.0430::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0260::0.0260) (0.0262::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0246::0.0246) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0495::0.0495) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0466::0.0466) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0403::0.0403) (0.0398::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0419::0.0419) (0.0410::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0409::0.0409) (0.0398::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0392::0.0392) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0299::0.0299) (0.0296::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0172::0.0172) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0361::0.0361) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[14\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0571::0.0571) (0.0561::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0796::0.0796) (0.0777::0.0820)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0832::0.0832) (0.0818::0.0859)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0375::0.0375) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0272::0.0272) (0.0276::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.1097::0.1097) (0.1034::0.1035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0494::0.0494) (0.0488::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0274::0.0274) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0132::0.0132) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0084::0.0084) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0436::0.0436) (0.0429::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0390::0.0390) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0841::0.0841) (0.0807::0.0807)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0742::0.0742) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0120::0.0120) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0550::0.0550) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0338::0.0338) (0.0328::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0193::0.0193) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0227::0.0227) (0.0232::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0034::0.0034) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0194::0.0194) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0438::0.0438) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0154::0.0154) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0277::0.0277) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0288::0.0288) (0.0301::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0217::0.0217) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0195::0.0195) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0344::0.0344) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0103::0.0103) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0290::0.0290) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0105::0.0105) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0309::0.0309) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0418::0.0417) (0.0409::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0112::0.0112) (0.0112::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0640::0.0640) (0.0628::0.0656)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0382::0.0382) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0342::0.0342) (0.0339::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0148::0.0148) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0496::0.0496) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0358::0.0358) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0753::0.0753) (0.0716::0.0716)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0684::0.0684) (0.0663::0.0663)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0180::0.0180) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0321::0.0321) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0585::0.0585) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0153::0.0153) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0679::0.0679) (0.0657::0.0657)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0650::0.0650) (0.0629::0.0629)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0246::0.0246) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0164::0.0164) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0316::0.0316) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0296::0.0296) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0103::0.0103) (0.0104::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0173::0.0173) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0426::0.0426) (0.0410::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0523::0.0523) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0758::0.0758) (0.0720::0.0720)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0164::0.0164) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0594::0.0594) (0.0570::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0264::0.0264) (0.0262::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0342::0.0342) (0.0335::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0387::0.0387) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0309::0.0309) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0160::0.0160) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0055::0.0055) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0176::0.0176) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0294::0.0294) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0263::0.0263) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0168::0.0168) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[25\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0131::0.0131) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0208::0.0208) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0833::0.0833) (0.0797::0.0797)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0790::0.0790) (0.0755::0.0756)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0474::0.0474) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0263::0.0263) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0392::0.0392) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0254::0.0254) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0845::0.0845) (0.0810::0.0810)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0440::0.0440) (0.0432::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0288::0.0288) (0.0296::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0537::0.0537) (0.0525::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0053::0.0053) (0.0053::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0340::0.0340) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0461::0.0461) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0078::0.0078) (0.0075::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0188::0.0188) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0149::0.0149) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0149::0.0149)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0164::0.0164) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0357::0.0357) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0142::0.0142) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0251::0.0251) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0189::0.0189) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0274::0.0274) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0280::0.0280) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0383::0.0383) (0.0378::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0216::0.0216) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0251::0.0251) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0111::0.0111) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[6\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0338::0.0338) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0302::0.0302) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0257::0.0257) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0472::0.0472) (0.0456::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0133::0.0133) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0128::0.0129) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0162::0.0162) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0296::0.0296) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0035::0.0035) (0.0035::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0260::0.0260) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0674::0.0674) (0.0665::0.0692)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0357::0.0357) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0764::0.0764) (0.0747::0.0747)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0779::0.0779) (0.0761::0.0761)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0531::0.0530) (0.0520::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0468::0.0468) (0.0462::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0146::0.0146) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0242::0.0242) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0446::0.0446) (0.0438::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[9\]/DIODE (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0709::0.0709) (0.0687::0.0687)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0684::0.0684) (0.0664::0.0664)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0263::0.0263) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0585::0.0585) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0302::0.0302) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0343::0.0343) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0434::0.0434) (0.0429::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0405::0.0405) (0.0395::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0572::0.0572) (0.0557::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.1113::0.1113) (0.1045::0.1045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0373::0.0373) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0666::0.0666) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0494::0.0494) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0158::0.0158) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0131::0.0131) (0.0134::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0524::0.0524) (0.0511::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0211::0.0211) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0107::0.0107) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0269::0.0269) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0175::0.0175) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0428::0.0427) (0.0423::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0205::0.0205) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0144::0.0144) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0391::0.0391) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0500::0.0500) (0.0496::0.0511)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0405::0.0405) (0.0398::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0118::0.0118) (0.0120::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0590::0.0590) (0.0571::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0565::0.0565) (0.0548::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0536::0.0536) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0621::0.0621) (0.0605::0.0605)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/S1 (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0628::0.0628) (0.0609::0.0609)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0680::0.0680) (0.0658::0.0658)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0488::0.0488) (0.0481::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0669::0.0669) (0.0646::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0240::0.0240) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0099::0.0099) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0042::0.0042) (0.0040::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0218::0.0218) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0241::0.0241) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0518::0.0518) (0.0506::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0722::0.0722) (0.0688::0.0688)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0571::0.0571) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0172::0.0172) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0258::0.0258) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0110::0.0110) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0306::0.0306) (0.0314::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0119::0.0119) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0107::0.0107) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0150::0.0150) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0280::0.0280) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0457::0.0457) (0.0447::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0543::0.0543) (0.0529::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0230::0.0230) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0476::0.0476) (0.0467::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0215::0.0215) (0.0209::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0087::0.0087) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0205::0.0205) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0164::0.0164) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0399::0.0399) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0485::0.0485) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0353::0.0353) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0701::0.0701) (0.0679::0.0679)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0279::0.0279) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0847::0.0847) (0.0819::0.0819)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0247::0.0247) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0378::0.0378) (0.0375::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0600::0.0600) (0.0592::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0551::0.0551) (0.0567::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0091::0.0091) (0.0094::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0316::0.0316) (0.0311::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0045::0.0045) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0539::0.0539) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0600::0.0600) (0.0584::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0241::0.0241) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0264::0.0264) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0342::0.0342) (0.0338::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0635::0.0635) (0.0619::0.0619)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0500::0.0500) (0.0486::0.0510)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0520::0.0520) (0.0512::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0162::0.0162) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0035::0.0035) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0420::0.0420) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0434::0.0434) (0.0422::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0439::0.0439) (0.0445::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0460::0.0460) (0.0452::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0428::0.0428) (0.0423::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0391::0.0391) (0.0396::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0480::0.0480) (0.0470::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0066::0.0066) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0221::0.0221) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0497::0.0497) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0574::0.0574) (0.0590::0.0590)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0148::0.0148) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0157::0.0157) (0.0160::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0596::0.0596) (0.0579::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0475::0.0475) (0.0489::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0508::0.0508) (0.0503::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0143::0.0143) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0776::0.0776) (0.0743::0.0743)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0032::0.0032) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0195::0.0195) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0204::0.0203) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0941::0.0941) (0.0895::0.0895)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0270::0.0270) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0473::0.0473) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0056::0.0056) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0153::0.0153) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0475::0.0475) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0251::0.0251) (0.0250::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0069::0.0069) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0283::0.0283) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0200::0.0200) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0236::0.0236) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0307::0.0307) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0112::0.0112) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0240::0.0240) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0250::0.0250) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0400::0.0400) (0.0393::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0166::0.0166) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0334::0.0334) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0599::0.0599) (0.0578::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0294::0.0294) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0632::0.0632) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0277::0.0277) (0.0274::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0248::0.0248) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0321::0.0321) (0.0313::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0412::0.0412) (0.0406::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0119::0.0119) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0659::0.0659) (0.0638::0.0638)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0483::0.0483) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0493::0.0493) (0.0497::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0493::0.0493) (0.0514::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0444::0.0444) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0492::0.0492) (0.0485::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0262::0.0262) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0465::0.0465) (0.0460::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0489::0.0489) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0027::0.0027) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0857::0.0857) (0.0809::0.0809)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[14\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0415::0.0415) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0448::0.0448) (0.0441::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0189::0.0189) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0035::0.0035) (0.0035::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0799::0.0799) (0.0768::0.0768)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0153::0.0154) (0.0146::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0032::0.0032) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0073::0.0073) (0.0069::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0083::0.0083) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0199::0.0199) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0163::0.0163) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0184::0.0184) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0482::0.0482) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0215::0.0215) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0620::0.0620) (0.0589::0.0589)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0323::0.0323) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0222::0.0222) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0232::0.0232) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0063::0.0063) (0.0060::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0407::0.0407) (0.0402::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0025::0.0025) (0.0024::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0366::0.0366) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0204::0.0204) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0292::0.0292) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0581::0.0581) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0468::0.0468) (0.0460::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0421::0.0421) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0035::0.0035) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0352::0.0352) (0.0346::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0150::0.0150) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0502::0.0502) (0.0495::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0152::0.0152) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0100::0.0100) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0647::0.0647) (0.0626::0.0626)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0247::0.0247) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0223::0.0222) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0389::0.0389) (0.0385::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0303::0.0303) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0234::0.0234) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0462::0.0462) (0.0467::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0671::0.0671) (0.0647::0.0647)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0342::0.0342) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0436::0.0436) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/A (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0488::0.0488) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0786::0.0786) (0.0755::0.0755)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0468::0.0468) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0124::0.0124) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0251::0.0251) (0.0261::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0320::0.0320) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0267::0.0267) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[29\]/DIODE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0485::0.0485) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0333::0.0333) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0570::0.0570) (0.0557::0.0587)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0034::0.0034) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0315::0.0315) (0.0311::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0415::0.0415) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0181::0.0181) (0.0176::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0234::0.0234) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0291::0.0291) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0290::0.0290) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0159::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0371::0.0372) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0313::0.0313) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0345::0.0345) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0368::0.0368) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0068::0.0068) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0262::0.0262) (0.0270::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0509::0.0509) (0.0511::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0494::0.0494) (0.0496::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0471::0.0471) (0.0471::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0810::0.0810) (0.0788::0.0788)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0658::0.0658) (0.0649::0.0649)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0386::0.0386) (0.0387::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1105::0.1105) (0.1046::0.1046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0944::0.0944) (0.0903::0.0903)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0227::0.0227) (0.0233::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0158::0.0158) (0.0152::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0344::0.0344) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0166::0.0166) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0717::0.0717) (0.0693::0.0693)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0514::0.0514) (0.0505::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0211::0.0211) (0.0200::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0099::0.0099) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0054::0.0054) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0143::0.0143) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0355::0.0355) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0835::0.0835) (0.0794::0.0794)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0112::0.0112) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0237::0.0237) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0238::0.0238) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0417::0.0417) (0.0410::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0462::0.0462) (0.0457::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0512::0.0512) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0196::0.0196) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0498::0.0498) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0177::0.0177) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0189::0.0189) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0147::0.0147) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0148::0.0148) (0.0156::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0220::0.0220) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0372::0.0372) (0.0368::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0177::0.0177) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0061::0.0061) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0395::0.0395) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0348::0.0348) (0.0355::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0279::0.0279) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0576::0.0576) (0.0561::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0442::0.0442) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0516::0.0516) (0.0507::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0104::0.0104) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[23\]/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[20\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0377::0.0377) (0.0389::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0248::0.0248) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0585::0.0585) (0.0570::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0275::0.0275) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0283::0.0283) (0.0285::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0082::0.0082) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0322::0.0322) (0.0317::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0478::0.0478) (0.0472::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0124::0.0124) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0170::0.0170) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0120::0.0120) (0.0121::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0109::0.0109) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0221::0.0221) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0153::0.0153) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0159::0.0159) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0819::0.0819) (0.0774::0.0774)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0721::0.0721) (0.0686::0.0686)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0346::0.0347) (0.0344::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0104::0.0104) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0425::0.0425) (0.0420::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0354::0.0354) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0208::0.0208) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0242::0.0242) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0477::0.0477) (0.0468::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0541::0.0541) (0.0526::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0400::0.0400) (0.0393::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0669::0.0669) (0.0646::0.0646)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0204::0.0204) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0183::0.0183) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0260::0.0260) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0545::0.0545) (0.0532::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0194::0.0194) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0375::0.0375) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0105::0.0105) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0295::0.0295) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0416::0.0416) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0076::0.0076) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0441::0.0441) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0078::0.0078) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0491::0.0491) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0139::0.0139) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/S0 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0261::0.0261) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0231::0.0231) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0607::0.0607) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0244::0.0244) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0720::0.0720) (0.0699::0.0699)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0363::0.0363) (0.0360::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0268::0.0268) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0249::0.0249) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0198::0.0198) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0598::0.0598) (0.0584::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0233::0.0233) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0026::0.0026) (0.0025::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0438::0.0438) (0.0432::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0299::0.0300) (0.0307::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0594::0.0594) (0.0573::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0481::0.0481) (0.0470::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0385::0.0385) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0578::0.0578) (0.0560::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0559::0.0559) (0.0542::0.0567)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0469::0.0469) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0415::0.0415) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0540::0.0540) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0696::0.0696) (0.0684::0.0684)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0507::0.0507) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0334::0.0334) (0.0334::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1261::0.1261) (0.1183::0.1183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0761::0.0761) (0.0737::0.0773)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0254::0.0254) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0431::0.0431) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0931::0.0931) (0.0888::0.0888)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0152::0.0152) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0553::0.0553) (0.0546::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0292::0.0292) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0654::0.0654) (0.0637::0.0637)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0289::0.0289) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0244::0.0244) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0332::0.0332) (0.0325::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0288::0.0288) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0034::0.0034) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0236::0.0236) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0335::0.0335) (0.0332::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0465::0.0465) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0613::0.0613) (0.0594::0.0594)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0344::0.0344) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0502::0.0502) (0.0484::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0179::0.0179) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0149::0.0149) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0146::0.0146) (0.0142::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0162::0.0162) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0201::0.0201) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0392::0.0392) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0469::0.0469) (0.0461::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0268::0.0268) (0.0271::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0215::0.0215) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0265::0.0265) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0235::0.0235) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0343::0.0343) (0.0336::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0278::0.0278) (0.0274::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0224::0.0224) (0.0220::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0223::0.0223) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0378::0.0378) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0172::0.0172) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0406::0.0406) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0483::0.0483) (0.0473::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0280::0.0280) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0853::0.0853) (0.0805::0.0805)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0768::0.0768) (0.0722::0.0722)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0511::0.0511) (0.0503::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0071::0.0071) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0222::0.0222) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0481::0.0481) (0.0474::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0625::0.0625) (0.0609::0.0644)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0593::0.0593) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0790::0.0790) (0.0757::0.0757)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0111::0.0111) (0.0111::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0433::0.0433) (0.0445::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0088::0.0088) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0050::0.0050) (0.0051::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0231::0.0231) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0362::0.0362) (0.0358::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0287::0.0287) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0160::0.0160) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0619::0.0619) (0.0591::0.0591)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0453::0.0453) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[23\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0167::0.0167) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0062::0.0062) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0386::0.0386) (0.0383::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0420::0.0420) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0246::0.0246) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0295::0.0295) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0262::0.0262) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0284::0.0284) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0647::0.0647) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0231::0.0231) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0149::0.0149) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0543::0.0543) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0555::0.0555) (0.0542::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0500::0.0500) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0320::0.0320) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0377::0.0377) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0154::0.0154) (0.0156::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0423::0.0423) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0463::0.0463) (0.0457::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0525::0.0525) (0.0515::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0110::0.0110) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0329::0.0329) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0822::0.0822) (0.0795::0.0795)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0068::0.0068) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0169::0.0170) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/S1 (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0281::0.0281) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0169::0.0169) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0382::0.0382) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0177::0.0177) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0072::0.0072) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0229::0.0229) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0203::0.0203) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0201::0.0201) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0201::0.0201) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0601::0.0601) (0.0584::0.0610)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0189::0.0189) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0319::0.0319) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0197::0.0197) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0742::0.0742) (0.0716::0.0716)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0586::0.0586) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0316::0.0316) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0606::0.0606) (0.0587::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0207::0.0207) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0439::0.0439) (0.0432::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0369::0.0369) (0.0379::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0353::0.0353) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0525::0.0525) (0.0512::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0482::0.0482) (0.0479::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0554::0.0554) (0.0576::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0319::0.0319) (0.0325::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0480::0.0480) (0.0486::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0274::0.0274) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0707::0.0707) (0.0688::0.0720)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0159::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0391::0.0391) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0317::0.0317) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0143::0.0143) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0219::0.0219) (0.0224::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0436::0.0436) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0677::0.0677) (0.0645::0.0645)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0481::0.0481) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0039::0.0039) (0.0037::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0106::0.0106) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0401::0.0401) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0530::0.0530) (0.0518::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0435::0.0435) (0.0423::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0324::0.0324) (0.0322::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0436::0.0436) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0197::0.0197) (0.0205::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0083::0.0083) (0.0085::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0921::0.0921) (0.0878::0.0878)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0231::0.0231) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0101::0.0101) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0331::0.0331) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0165::0.0165) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0234::0.0234) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0396::0.0396) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0444::0.0444) (0.0436::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0366::0.0366) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0386::0.0386) (0.0382::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0115::0.0115) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0087::0.0087) (0.0089::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0192::0.0192) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0346::0.0346) (0.0336::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0316::0.0316) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0397::0.0397) (0.0393::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0221::0.0221) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0581::0.0580) (0.0566::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL_DIODE\[1\]/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0493::0.0493) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0422::0.0422) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0131::0.0131) (0.0141::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0293::0.0293) (0.0306::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0251::0.0251) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0193::0.0193) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0197::0.0197) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0454::0.0454) (0.0447::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0262::0.0262) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0162::0.0162) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0767::0.0767) (0.0729::0.0729)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0464::0.0464) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0198::0.0198) (0.0200::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0077::0.0077) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0686::0.0686) (0.0664::0.0664)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0608::0.0608) (0.0591::0.0626)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0236::0.0236) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0251::0.0251) (0.0257::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0272::0.0272) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0246::0.0246) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0387::0.0387) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0315::0.0315) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0067::0.0067) (0.0068::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0381::0.0381) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0270::0.0270) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0484::0.0484) (0.0470::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[26\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0341::0.0341) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0260::0.0260) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0141::0.0141) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0345::0.0345) (0.0342::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0312::0.0312) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0160::0.0160) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0250::0.0250) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0330::0.0330) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0299::0.0299) (0.0296::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0315::0.0315) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0127::0.0127) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0703::0.0703) (0.0681::0.0681)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0158::0.0158) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0317::0.0317) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0201::0.0201) (0.0198::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0552::0.0552) (0.0540::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0179::0.0179) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0089::0.0089) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0897::0.0897) (0.0865::0.0865)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0462::0.0462) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0745::0.0745) (0.0717::0.0717)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0037::0.0037) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0339::0.0339) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0557::0.0557) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0321::0.0321) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0606::0.0605) (0.0590::0.0624)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0328::0.0328) (0.0323::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0309::0.0309) (0.0319::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0154::0.0154) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0086::0.0086) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0831::0.0831) (0.0790::0.0790)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0290::0.0290) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0166::0.0166) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0263::0.0263) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0371::0.0371) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0058::0.0058) (0.0056::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0366::0.0366) (0.0377::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0284::0.0284) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0082::0.0082) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0624::0.0624) (0.0602::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0229::0.0229) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0658::0.0658) (0.0650::0.0680)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.1014::0.1014) (0.0988::0.1053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0168::0.0168) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0401::0.0401) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0286::0.0286) (0.0294::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0377::0.0377) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0250::0.0250) (0.0257::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0078::0.0078) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0349::0.0349) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0123::0.0123) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0192::0.0192) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0257::0.0257) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0467::0.0467) (0.0462::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0291::0.0291) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0434::0.0434) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0340::0.0340) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0277::0.0277) (0.0274::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0460::0.0460) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0034::0.0034) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0495::0.0495) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0252::0.0252) (0.0252::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0456::0.0456) (0.0446::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0451::0.0451) (0.0445::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0406::0.0406) (0.0420::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0461::0.0461) (0.0469::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0656::0.0656) (0.0644::0.0644)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0221::0.0221) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0200::0.0200) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0176::0.0176) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0211::0.0211) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0514::0.0514) (0.0500::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0398::0.0398) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[22\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0359::0.0359) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0195::0.0195) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0221::0.0221) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0195::0.0195) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0210::0.0210) (0.0203::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0051::0.0051) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0178::0.0178) (0.0181::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0395::0.0395) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0574::0.0574) (0.0566::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0391::0.0391) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0284::0.0284) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0211::0.0211) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0197::0.0197) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0628::0.0628) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0271::0.0271) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0482::0.0482) (0.0476::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0142::0.0142) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0243::0.0243) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0274::0.0274) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0313::0.0313) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0065::0.0065) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0419::0.0419) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/S0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0578::0.0578) (0.0565::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0251::0.0252) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0683::0.0683) (0.0663::0.0705)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0329::0.0329) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0088::0.0088) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0297::0.0297) (0.0306::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0257::0.0257) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0470::0.0470) (0.0461::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0417::0.0417) (0.0409::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0253::0.0253) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0221::0.0221) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0222::0.0222) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0208::0.0208) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0422::0.0422) (0.0413::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0687::0.0687) (0.0659::0.0659)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0216::0.0216) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0289::0.0289) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0226::0.0226) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0322::0.0322) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0372::0.0372) (0.0368::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0112::0.0112) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0307::0.0307) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0162::0.0162) (0.0158::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0140::0.0140) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0588::0.0588) (0.0549::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0597::0.0597) (0.0573::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0304::0.0304) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0356::0.0356) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0149::0.0149) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[23\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0579::0.0579) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0456::0.0456) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0343::0.0343) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0453::0.0453) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0363::0.0363) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0412::0.0412) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0502::0.0502) (0.0481::0.0481)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0258::0.0258) (0.0255::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0594::0.0594) (0.0577::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0781::0.0781) (0.0749::0.0749)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0207::0.0207) (0.0212::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0233::0.0233) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0101::0.0101) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0251::0.0251) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0246::0.0246) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0174::0.0174) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0166::0.0166) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0270::0.0270) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0278::0.0278) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0133::0.0133) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0252::0.0252) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0077::0.0077) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0226::0.0226) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0219::0.0219) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0238::0.0238) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0050::0.0050) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0280::0.0280) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0424::0.0424) (0.0417::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0072::0.0072) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0475::0.0475) (0.0466::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0064::0.0064) (0.0061::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0153::0.0153) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0241::0.0241) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.1178::0.1178) (0.1137::0.1141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0136::0.0136) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0603::0.0603) (0.0592::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1066::0.1066) (0.1012::0.1012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0696::0.0696) (0.0678::0.0706)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0571::0.0571) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0133::0.0133) (0.0138::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0129::0.0129) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0270::0.0270) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0813::0.0813) (0.0782::0.0782)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0707::0.0707) (0.0684::0.0684)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0174::0.0174) (0.0171::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0352::0.0352) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0219::0.0219) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0104::0.0104) (0.0097::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0374::0.0374) (0.0369::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0079::0.0079) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0750::0.0750) (0.0717::0.0717)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0242::0.0242) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0315::0.0315) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0091::0.0091) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0270::0.0270) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0191::0.0191) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0404::0.0404) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0299::0.0299) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0171::0.0171) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0276::0.0276) (0.0282::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0210::0.0210) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0447::0.0447) (0.0439::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0264::0.0264) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0465::0.0465) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0428::0.0428) (0.0424::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0215::0.0215) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0202::0.0202) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0365::0.0365) (0.0358::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0277::0.0277) (0.0272::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0137::0.0137) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0303::0.0303) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0381::0.0381) (0.0377::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0388::0.0388) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0245::0.0245) (0.0235::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0482::0.0482) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0564::0.0564) (0.0541::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0533::0.0533) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0660::0.0660) (0.0644::0.0668)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0331::0.0331) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0242::0.0242) (0.0239::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0246::0.0246) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0179::0.0179) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0430::0.0430) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0341::0.0341) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0562::0.0562) (0.0546::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0098::0.0098) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0264::0.0264) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0138::0.0138) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0540::0.0540) (0.0524::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0862::0.0862) (0.0822::0.0822)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0450::0.0450) (0.0444::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0335::0.0335) (0.0344::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/S1 (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0691::0.0691) (0.0670::0.0670)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0547::0.0547) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0509::0.0509) (0.0499::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0061::0.0061) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0444::0.0444) (0.0437::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0030::0.0030) (0.0028::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0295::0.0295) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0431::0.0431) (0.0425::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0469::0.0469) (0.0463::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0374::0.0374) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0303::0.0303) (0.0312::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0668::0.0668) (0.0626::0.0626)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0323::0.0323) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0222::0.0222) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0047::0.0047) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0252::0.0252) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0226::0.0226) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0205::0.0205) (0.0208::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0497::0.0497) (0.0487::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0133::0.0133) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0374::0.0374) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0263::0.0263) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0218) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0181::0.0181) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0556::0.0556) (0.0545::0.0546)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0284::0.0284) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0335::0.0335) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0481::0.0481) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0631::0.0631) (0.0615::0.0651)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0078::0.0078) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0202::0.0202) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0301::0.0301) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0497::0.0497) (0.0491::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0665::0.0665) (0.0654::0.0654)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0350::0.0350) (0.0347::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0165::0.0165) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0326::0.0326) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0808::0.0808) (0.0774::0.0774)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0236::0.0236) (0.0226::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0173::0.0173) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0231::0.0231) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0410::0.0410) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0297::0.0297) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0275::0.0275) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0581::0.0581) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0237::0.0237) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0310::0.0310) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0409::0.0409) (0.0403::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0616::0.0616) (0.0582::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0392::0.0392) (0.0389::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0210::0.0210) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0421::0.0421) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0208::0.0208) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0402::0.0402) (0.0397::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0515::0.0515) (0.0504::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0476::0.0476) (0.0467::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0035::0.0035) (0.0033::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0145::0.0145) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0708::0.0708) (0.0697::0.0733)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0631::0.0631) (0.0647::0.0647)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0871::0.0871) (0.0844::0.0844)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0270::0.0270) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0916::0.0916) (0.0875::0.0875)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1310::0.1310) (0.1225::0.1225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0096::0.0096) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0166::0.0166) (0.0169::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0225::0.0225) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0235::0.0235) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0565::0.0565) (0.0553::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0100::0.0100) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0487::0.0487) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0341::0.0341) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0511::0.0511) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0191::0.0191) (0.0180::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0111::0.0111) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0565::0.0565) (0.0549::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0327::0.0327) (0.0324::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0292::0.0292) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0407::0.0407) (0.0402::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0188::0.0188) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0656::0.0656) (0.0636::0.0670)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0252::0.0251) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0778::0.0778) (0.0739::0.0739)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0473::0.0473) (0.0465::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0601::0.0601) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0381::0.0381) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0260::0.0260) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0294::0.0294) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0352::0.0352) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0175::0.0175) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0332::0.0332) (0.0328::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0311::0.0311) (0.0306::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0289::0.0289) (0.0284::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0160::0.0160) (0.0155::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0412::0.0413) (0.0407::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0579::0.0579) (0.0565::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0311::0.0311) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0191::0.0191) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0890::0.0890) (0.0861::0.0861)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0517::0.0517) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0101::0.0101) (0.0113::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0465::0.0465) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0267::0.0267) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0228::0.0228) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0246::0.0246) (0.0239::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0385::0.0385) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0243::0.0243) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0411::0.0411) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0735::0.0735) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0109::0.0109) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0453::0.0453) (0.0446::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/S0 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/X Do0MUX\.M\[2\]\.MUX\[3\]/A0 (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0163::0.0163) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0311::0.0311) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0502::0.0502) (0.0493::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0018::0.0018) (0.0017::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0250::0.0250) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0048::0.0048) (0.0045::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0052::0.0052) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0341::0.0341) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0402::0.0402) (0.0397::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0272::0.0272) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0569::0.0569) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0070::0.0070) (0.0068::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0291::0.0291) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0527::0.0527) (0.0514::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0257::0.0257) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0341::0.0341) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0542::0.0542) (0.0528::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0355::0.0355) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0465::0.0465) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0506::0.0506) (0.0498::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0200::0.0200) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0329::0.0329) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0505::0.0505) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0473::0.0473) (0.0465::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0299::0.0299) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0078::0.0078) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0537::0.0537) (0.0540::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0529::0.0529) (0.0508::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0040::0.0040) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0625::0.0625) (0.0599::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0340::0.0340) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0340::0.0340) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0320::0.0320) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0172::0.0172) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0363::0.0363) (0.0359::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0450::0.0450) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0426::0.0426) (0.0407::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0477::0.0477) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0664::0.0664) (0.0634::0.0634)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0075::0.0075) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0220::0.0220) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0096::0.0096) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0567::0.0567) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0335::0.0335) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0281::0.0281) (0.0290::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0145::0.0145) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0237::0.0237) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0348::0.0348) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0403::0.0403) (0.0398::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0051::0.0051) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0210::0.0210) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0802::0.0802) (0.0785::0.0785)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0892::0.0892) (0.0863::0.0863)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0804::0.0804) (0.0768::0.0768)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.1025::0.1025) (0.0971::0.0972)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0548::0.0548) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0730::0.0730) (0.0702::0.0702)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0187::0.0187) (0.0191::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0420::0.0420) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0295::0.0295) (0.0297::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0122::0.0122) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0119::0.0119) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0175::0.0175) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0097::0.0097) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0223::0.0223) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0107::0.0107) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0487::0.0487) (0.0478::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0175::0.0175) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0332::0.0332) (0.0330::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0898::0.0898) (0.0855::0.0855)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0544::0.0544) (0.0539::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0058::0.0058) (0.0055::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0525::0.0525) (0.0513::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0177::0.0177) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0610::0.0610) (0.0591::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0481::0.0481) (0.0470::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0278::0.0278) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0183::0.0183) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[23\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0103::0.0103) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0208::0.0208) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0511::0.0511) (0.0497::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0235::0.0235) (0.0233::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0189::0.0189) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0116::0.0116) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0070::0.0070) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0417::0.0417) (0.0410::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0508::0.0508) (0.0497::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0242::0.0242) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0413::0.0413) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0648::0.0648) (0.0637::0.0637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0507::0.0507) (0.0490::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0657::0.0657) (0.0644::0.0644)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0432::0.0432) (0.0444::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0234::0.0234) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0737::0.0737) (0.0699::0.0699)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0280::0.0280) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0106::0.0106) (0.0107::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0251::0.0251) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0486::0.0486) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0835::0.0835) (0.0797::0.0797)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0249::0.0249) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/S0 (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/X Do0MUX\.M\[2\]\.MUX\[3\]/A1 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0456::0.0456) (0.0450::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0658::0.0657) (0.0638::0.0680)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0516::0.0516) (0.0506::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0167::0.0167) (0.0160::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0175::0.0175) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0119::0.0119) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0231::0.0231) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0085::0.0085) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0467::0.0467) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0325::0.0325) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0232::0.0232) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0386::0.0386) (0.0383::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0097::0.0097) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0231::0.0231) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0577::0.0577) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0077::0.0077) (0.0074::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0224::0.0224) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0567::0.0567) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0597::0.0597) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0454::0.0454) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0397::0.0397) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0308::0.0308) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0427::0.0427) (0.0421::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0451::0.0451) (0.0471::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0599::0.0599) (0.0590::0.0590)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0410::0.0410) (0.0422::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0538::0.0538) (0.0527::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0595::0.0595) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0386::0.0386) (0.0382::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0686::0.0686) (0.0672::0.0672)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0614::0.0614) (0.0603::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0329::0.0329) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0634::0.0634) (0.0613::0.0613)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0126::0.0126) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0555::0.0555) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0726::0.0726) (0.0682::0.0682)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0069::0.0069) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0433::0.0433) (0.0424::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0370::0.0370) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0377::0.0377) (0.0374::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0090::0.0090) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0263::0.0263) (0.0271::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0100::0.0100) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0202::0.0202) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0395::0.0395) (0.0391::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0466::0.0467) (0.0457::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0120::0.0120) (0.0125::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0426::0.0426) (0.0420::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0232::0.0232) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0283::0.0283) (0.0294::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0484::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0839::0.0839) (0.0818::0.0819)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0293::0.0293) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0729::0.0729) (0.0715::0.0754)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0389::0.0389) (0.0387::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0142::0.0142) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0211::0.0211) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0429::0.0429) (0.0423::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0205::0.0205) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0501::0.0500) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0088::0.0088) (0.0087::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0289::0.0289) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0343::0.0343) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0165::0.0165) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0225::0.0225) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0311::0.0311) (0.0306::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0311::0.0311) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0510::0.0510) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0338::0.0338) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0245::0.0245) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0827::0.0827) (0.0792::0.0792)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0612::0.0612) (0.0600::0.0631)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0579::0.0579) (0.0563::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0086::0.0086) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0163::0.0163) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0221::0.0221) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0166::0.0166) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0087::0.0087) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0207::0.0207) (0.0215::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0062::0.0062) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0383::0.0383) (0.0380::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0275::0.0275) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0302::0.0302) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0263::0.0263) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0420::0.0420) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0237::0.0237) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0171::0.0171) (0.0170::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0461::0.0461) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0448::0.0448) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0091::0.0091) (0.0086::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0165::0.0165) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0246::0.0246) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0382::0.0382) (0.0377::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0244::0.0244) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0394::0.0394) (0.0405::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0324::0.0324) (0.0323::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/S1 (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[3\]/S (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0234::0.0234) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0536::0.0536) (0.0525::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0192::0.0192) (0.0188::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0056::0.0056) (0.0053::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0216::0.0216) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0577::0.0577) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0289::0.0289) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0238::0.0238) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0238::0.0238) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0387::0.0387) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0207::0.0207) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0258::0.0258) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0280::0.0280) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0174::0.0174) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0311::0.0311) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0475::0.0475) (0.0465::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0461::0.0461) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0617::0.0617) (0.0592::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0173::0.0173) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0373::0.0373) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0315::0.0315) (0.0310::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0066::0.0066) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0329::0.0329) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0392::0.0392) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[1\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0128::0.0128) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0444::0.0444) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0611::0.0611) (0.0596::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0038::0.0038) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0466::0.0466) (0.0459::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0538::0.0538) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0325::0.0325) (0.0319::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0230::0.0230) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0346::0.0346) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.1016::0.1016) (0.0970::0.0970)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0177::0.0177) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0492::0.0492) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0395::0.0395) (0.0391::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0599::0.0599) (0.0592::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0282::0.0282) (0.0289::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0204::0.0204)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0666::0.0666) (0.0644::0.0644)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0583::0.0583) (0.0567::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0155::0.0155) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0420::0.0420) (0.0414::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0163::0.0163) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0355::0.0355) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/A (0.0077::0.0077) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0660::0.0660) (0.0633::0.0633)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0587::0.0587) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0406::0.0406) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0332::0.0332) (0.0331::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0182::0.0182) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0396::0.0396) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0236::0.0236) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0303::0.0303) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0143::0.0143) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0557::0.0557) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0219::0.0219) (0.0228::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0123::0.0123) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0061::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0347::0.0347) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0367::0.0367) (0.0378::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0097::0.0097) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0369::0.0369) (0.0373::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0029::0.0029) (0.0028::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0355::0.0355) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0270::0.0270) (0.0278::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0598::0.0598) (0.0588::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0621::0.0621) (0.0613::0.0613)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0711::0.0711) (0.0688::0.0724)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0593::0.0593) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0250::0.0250) (0.0257::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0557::0.0557) (0.0549::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0513::0.0513) (0.0500::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0614::0.0614) (0.0599::0.0633)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0269::0.0269) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0679::0.0679) (0.0663::0.0663)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0748::0.0748) (0.0725::0.0725)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0208::0.0208) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0367::0.0367) (0.0358::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0263::0.0263) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0236::0.0236) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0270::0.0270) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0312::0.0312) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0317::0.0317) (0.0311::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0528::0.0528) (0.0521::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0359::0.0359) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0382::0.0382) (0.0391::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0207::0.0207) (0.0199::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0090::0.0090) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0473::0.0473) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0469::0.0469) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0100::0.0100) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0469::0.0469) (0.0462::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0133::0.0133) (0.0128::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0319::0.0319) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0127::0.0127) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0141::0.0141) (0.0148::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0374::0.0374) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0226::0.0226) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0693::0.0693) (0.0681::0.0716)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0367::0.0367) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0432::0.0432) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0304::0.0304) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0414::0.0414) (0.0421::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0530::0.0530) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[22\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0236::0.0236) (0.0242::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0306::0.0306) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0271::0.0271) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0436::0.0436) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0423::0.0423) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0607::0.0607) (0.0579::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0594::0.0594) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0746::0.0746) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0694::0.0694) (0.0665::0.0665)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0348::0.0348) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0514::0.0514) (0.0502::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0095::0.0095) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0475::0.0475) (0.0470::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0309::0.0309) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0049::0.0049) (0.0047::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0622::0.0622) (0.0606::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0335::0.0335) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0256::0.0256) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0041::0.0041) (0.0041::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0629::0.0629) (0.0607::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0598::0.0598) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0614::0.0614) (0.0597::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0769::0.0769) (0.0730::0.0730)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0414::0.0414) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0218::0.0218) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0335::0.0335) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0519::0.0519) (0.0507::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0318::0.0318) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0270::0.0270) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0274::0.0274) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0081::0.0081) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0583::0.0583) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0112::0.0112) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0706::0.0706) (0.0684::0.0684)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0344::0.0344) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/C_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0448::0.0448) (0.0443::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0454::0.0454) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0139::0.0139) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0711::0.0711) (0.0689::0.0689)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0895::0.0895) (0.0862::0.0863)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0634::0.0634) (0.0613::0.0613)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0372::0.0372) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0642::0.0642) (0.0630::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0502::0.0502) (0.0524::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0223::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0327::0.0327) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0383::0.0383) (0.0378::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0448::0.0448) (0.0441::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0159::0.0159) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0564::0.0564) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0417::0.0417) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0468::0.0468) (0.0456::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0282::0.0282) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0360::0.0360) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0584::0.0584) (0.0571::0.0571)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0415::0.0415) (0.0407::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0185::0.0185) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0362::0.0362) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0303::0.0303) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0109::0.0109) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0133::0.0133) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0222::0.0222) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0461::0.0461) (0.0453::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0292::0.0292) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0171::0.0171) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0179::0.0179) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0049::0.0049) (0.0047::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0333::0.0333) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0340::0.0340) (0.0336::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0715::0.0715) (0.0676::0.0676)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0527::0.0527) (0.0540::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0465::0.0465) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0592::0.0592) (0.0600::0.0600)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0408::0.0408) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0441::0.0441) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.1011::0.1010) (0.0961::0.0962)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0241::0.0241) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0250::0.0250) (0.0238::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0151::0.0151) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0378::0.0378) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0549::0.0549) (0.0541::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/X Do0MUX\.M\[1\]\.MUX\[1\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0261::0.0261) (0.0274::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0332::0.0332) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0621::0.0621) (0.0588::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0229::0.0229) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0245::0.0245) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0094::0.0094) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0235::0.0235) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0103::0.0103) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0510::0.0510) (0.0500::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0857::0.0857) (0.0821::0.0821)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0390::0.0390) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0480::0.0480) (0.0470::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0177::0.0177) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0085::0.0085) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0294::0.0294) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0334::0.0334) (0.0329::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0118::0.0118) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0137::0.0137) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0166::0.0166) (0.0169::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0155::0.0155) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0539::0.0539) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0176::0.0176) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0444::0.0444) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0305::0.0305) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0545::0.0545) (0.0540::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0569::0.0569) (0.0552::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0061::0.0061) (0.0063::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0266::0.0266) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0245::0.0245) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0237::0.0237) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0632::0.0632) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0397::0.0397) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0587::0.0587) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0898::0.0898) (0.0854::0.0854)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0385::0.0385) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0555::0.0555) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0244::0.0244) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A2 (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0491::0.0491) (0.0486::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0609::0.0609) (0.0592::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0623::0.0623) (0.0603::0.0604)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0248::0.0248) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0250::0.0250) (0.0246::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0064::0.0064) (0.0060::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0252::0.0252) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0263::0.0263) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0212::0.0212) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0120::0.0120) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0677::0.0677) (0.0648::0.0648)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0616::0.0616) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0288::0.0288) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0187::0.0187) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0745::0.0745) (0.0688::0.0688)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0156::0.0156) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0092::0.0093) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0157::0.0157) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0181::0.0181) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0207::0.0207) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0222::0.0222) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0293::0.0293) (0.0301::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[3\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0161::0.0161) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0636::0.0636) (0.0616::0.0616)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0272::0.0272) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0414::0.0414) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0232::0.0232) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0632::0.0632) (0.0616::0.0616)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0268::0.0268) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0085::0.0085) (0.0079::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0083::0.0083) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0354::0.0354) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0169::0.0169) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0152::0.0152)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0261::0.0261) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0483::0.0483) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0425::0.0425) (0.0419::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0259::0.0259) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0252::0.0252) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0322::0.0322) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0317::0.0317) (0.0313::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0339::0.0339) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0365::0.0365) (0.0362::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0340::0.0340) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0771::0.0771) (0.0726::0.0726)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0187::0.0187) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0394::0.0394) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0713::0.0713) (0.0680::0.0680)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0176::0.0176) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0507::0.0507) (0.0497::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0323::0.0323) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0140::0.0140) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0512::0.0512) (0.0500::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0367::0.0367) (0.0361::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0483::0.0483) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0520::0.0520) (0.0535::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0524::0.0524) (0.0536::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0353::0.0353) (0.0363::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0652::0.0652) (0.0639::0.0662)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0745::0.0745) (0.0723::0.0759)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0080::0.0080) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0080::0.0080) (0.0084::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0882::0.0882) (0.0844::0.0844)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0198::0.0198) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0493::0.0493) (0.0488::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/X Do0MUX\.M\[1\]\.MUX\[1\]/A1 (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0224::0.0224) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0281::0.0281) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0270::0.0270) (0.0277::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0074::0.0074) (0.0075::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0526::0.0526) (0.0519::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0610::0.0610) (0.0597::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0249::0.0249) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0571::0.0571) (0.0563::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0186::0.0186) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0591::0.0591) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0210::0.0210) (0.0203::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0229::0.0229) (0.0219::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0194::0.0194) (0.0197::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0458::0.0458) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0239::0.0239) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0060::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0238::0.0238) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0325::0.0325) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[19\]/DIODE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0561::0.0561) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0556::0.0556) (0.0550::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0257::0.0257) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0612::0.0612) (0.0601::0.0631)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0328::0.0328) (0.0326::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0143::0.0143) (0.0148::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0576::0.0576) (0.0558::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0051::0.0051) (0.0048::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0290::0.0290) (0.0289::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0196::0.0196) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0186::0.0186) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0504::0.0504) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0669::0.0669) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0484::0.0484) (0.0478::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0200::0.0200) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0331::0.0331) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0470::0.0470) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0282::0.0282) (0.0283::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0564::0.0564) (0.0555::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0602::0.0602) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0376::0.0376) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0165::0.0165) (0.0157::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0118::0.0118) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0092::0.0092) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0426::0.0426) (0.0420::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0141::0.0141) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0161::0.0161) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0680::0.0680) (0.0656::0.0656)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[14\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0436::0.0436) (0.0430::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0254::0.0254) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0202::0.0202) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0886::0.0885) (0.0838::0.0838)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0189::0.0189) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0308::0.0308) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0401::0.0401) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0088::0.0088) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[5\]/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0336::0.0336) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0160::0.0160) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0322::0.0322) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0586::0.0586) (0.0571::0.0571)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0505::0.0505) (0.0496::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0379::0.0379) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0326::0.0326) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0244::0.0244) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0186::0.0186) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0202::0.0202) (0.0199::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0696::0.0696) (0.0674::0.0674)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0242::0.0242) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0120::0.0120) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0102::0.0102) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0369::0.0368) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0646::0.0645) (0.0624::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0424::0.0424) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0456::0.0456) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0448::0.0447) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0257::0.0257) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0145::0.0145) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0264::0.0264) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0142::0.0142) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0367::0.0367) (0.0363::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0221::0.0221) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0399::0.0399) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0503::0.0503) (0.0492::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0166::0.0166) (0.0161::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0199::0.0199) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0165::0.0165) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0220::0.0220) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0556::0.0556) (0.0542::0.0565)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0190::0.0190) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0158::0.0158) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0059::0.0059) (0.0057::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0506::0.0506) (0.0494::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0416::0.0416) (0.0411::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0104::0.0104) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0190::0.0190) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0233::0.0233) (0.0227::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0180::0.0180) (0.0177::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0115::0.0115) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0600::0.0600) (0.0583::0.0625)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0110::0.0110) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0416::0.0416) (0.0411::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0402::0.0402) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0085::0.0085) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0371::0.0371) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0375::0.0375) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0455::0.0455) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0404::0.0404) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[1\]/S (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0212::0.0212) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0244::0.0244) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0402::0.0402) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0391::0.0391) (0.0384::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0321::0.0321) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0502::0.0502) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0846::0.0845) (0.0789::0.0789)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0178::0.0178) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0270::0.0270) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0194::0.0194) (0.0187::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0060::0.0060) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0109::0.0109) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0565::0.0565) (0.0548::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0319::0.0319) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0068::0.0068) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0313::0.0313) (0.0308::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0319::0.0319) (0.0315::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0204::0.0204) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0085::0.0085) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0092::0.0092) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0478::0.0478) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0536::0.0536) (0.0526::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0101::0.0101) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0313::0.0313) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0474::0.0473) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0484::0.0484) (0.0477::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0608::0.0608) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0570::0.0570) (0.0553::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0585::0.0585) (0.0568::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0261::0.0261) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0266::0.0266) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0477::0.0477) (0.0468::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0788::0.0788) (0.0743::0.0743)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0837::0.0837) (0.0791::0.0791)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0384::0.0384) (0.0384::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0955::0.0955) (0.0903::0.0903)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0043::0.0043) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0215::0.0215) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/S0 (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0648::0.0648) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0592::0.0593) (0.0577::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0863::0.0863) (0.0826::0.0826)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/X Do0MUX\.M\[3\]\.MUX\[6\]/A0 (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0028::0.0028) (0.0030::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0325::0.0325) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0183::0.0183) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0327::0.0327) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[28\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0453::0.0453) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0658::0.0658) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0174::0.0174) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0485::0.0485) (0.0475::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0230::0.0230) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0538::0.0538) (0.0524::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0406::0.0406) (0.0421::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0306::0.0306) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0245::0.0245) (0.0249::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0189::0.0189) (0.0184::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0680::0.0680) (0.0646::0.0646)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0207::0.0207) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0278::0.0278) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0472::0.0472) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0464::0.0464) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0249::0.0249) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0587::0.0587) (0.0575::0.0605)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0525::0.0525) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0306::0.0306) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0548::0.0548) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0619::0.0619) (0.0599::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0193::0.0193) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0410::0.0410) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0157::0.0157) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0309::0.0309) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0492::0.0492) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0224::0.0224) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0257::0.0257) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0185::0.0185) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0400::0.0400) (0.0394::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0239::0.0239) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0605::0.0605) (0.0576::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0344::0.0344) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0900::0.0900) (0.0882::0.0932)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0482::0.0482) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0363::0.0363) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0415::0.0415) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0108::0.0108) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0157::0.0157) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0253::0.0253) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0194::0.0194) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0331::0.0331) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0534::0.0534) (0.0519::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0546::0.0546) (0.0519::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0031::0.0031) (0.0029::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0179::0.0179) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0081::0.0081) (0.0077::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0088::0.0088) (0.0091::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0553::0.0553) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0533::0.0533) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0147::0.0147) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0297::0.0297) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0428::0.0428) (0.0426::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0746::0.0746) (0.0724::0.0758)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0072::0.0072) (0.0068::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0300::0.0300) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0480::0.0480) (0.0470::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0470::0.0470) (0.0441::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0096::0.0096) (0.0095::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0871::0.0871) (0.0834::0.0834)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0263::0.0263) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0435::0.0435) (0.0421::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0182::0.0182) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/X Do0MUX\.M\[1\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0179::0.0179) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0226::0.0226) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0147::0.0147) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0292::0.0292) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0328::0.0328) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0657::0.0657) (0.0624::0.0624)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0267::0.0267) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0249::0.0249) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0203::0.0203) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0377::0.0377) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0277::0.0277) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0550::0.0550) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0376::0.0376) (0.0368::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0229::0.0229) (0.0227::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0266::0.0266) (0.0263::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0355::0.0355) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0598::0.0598) (0.0558::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0243::0.0243) (0.0239::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0688::0.0688) (0.0665::0.0665)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0565::0.0565) (0.0553::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0146::0.0146) (0.0150::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0746::0.0746) (0.0714::0.0714)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0033::0.0033) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0175::0.0175) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0465::0.0465) (0.0453::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0455::0.0455) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0456::0.0455) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0267::0.0267) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0315::0.0315) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0241::0.0241) (0.0233::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/S1 (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0531::0.0531) (0.0521::0.0546)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0571::0.0571) (0.0561::0.0590)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0193::0.0193) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0329::0.0329) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/X Do0MUX\.M\[3\]\.MUX\[6\]/A1 (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0398::0.0398) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0342::0.0342) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0654::0.0654) (0.0622::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0121::0.0121) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0364::0.0364) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0621::0.0621) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0568::0.0568) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0241::0.0241) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0566::0.0566) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0531::0.0531) (0.0518::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0199::0.0199) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0327::0.0327) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0148::0.0148) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0583::0.0583) (0.0563::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[6\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0234::0.0234) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[7\]/DIODE (0.0056::0.0056) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0578::0.0578) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0390::0.0390) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0525::0.0525) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0153::0.0153) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0264::0.0264) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0378::0.0378) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0098::0.0098) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0518::0.0518) (0.0523::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0223::0.0223) (0.0228::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0032::0.0032) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0416::0.0416) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0385::0.0385) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0460::0.0460) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0485::0.0485) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0171::0.0171) (0.0166::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0314::0.0314) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0053::0.0053) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0937::0.0937) (0.0891::0.0891)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0309::0.0309) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0431::0.0431) (0.0421::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0395::0.0395) (0.0388::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0300::0.0300) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0443::0.0443) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0487::0.0487) (0.0506::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0609::0.0609) (0.0625::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0331::0.0331) (0.0343::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0450::0.0450) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[2\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0291::0.0291) (0.0288::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0251::0.0251) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0074::0.0074) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0229::0.0229) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0323::0.0323) (0.0319::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0122::0.0122) (0.0126::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0587::0.0587) (0.0570::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0364::0.0364) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0270::0.0270) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0349::0.0349) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0093::0.0093) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0120::0.0120) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0376::0.0376) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0050::0.0050) (0.0049::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0788::0.0788) (0.0759::0.0760)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0314::0.0314) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0280::0.0280) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0832::0.0832) (0.0810::0.0810)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0662::0.0662) (0.0638::0.0685)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0438::0.0438) (0.0432::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0770::0.0770) (0.0745::0.0793)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0174::0.0174) (0.0166::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0125::0.0125) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0252::0.0252) (0.0241::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0801::0.0801) (0.0770::0.0770)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0159::0.0159) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/X Do0MUX\.M\[1\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0363::0.0363) (0.0356::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/X Do0MUX\.M\[1\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0084::0.0084) (0.0080::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0355::0.0355) (0.0347::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/X Do0MUX\.M\[1\]\.MUX\[7\]/A1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0281::0.0281) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0295::0.0295) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0225::0.0225) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0152::0.0152) (0.0147::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0303::0.0303) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0406::0.0406) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0082::0.0082) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0603::0.0603) (0.0586::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[20\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0231::0.0231) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0256::0.0256) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0065::0.0065) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0636::0.0636) (0.0615::0.0615)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0227::0.0227) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0198::0.0198) (0.0191::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0204::0.0204) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0254::0.0254) (0.0251::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0339::0.0339) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0615::0.0615) (0.0598::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0473::0.0473) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0572::0.0572) (0.0564::0.0589)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0477::0.0476) (0.0471::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0432::0.0432) (0.0444::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0207::0.0207) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0194::0.0194) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0204::0.0204) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0256::0.0256) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0430::0.0430) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0551::0.0551) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0631::0.0631) (0.0599::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0498::0.0498) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0201::0.0201) (0.0198::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0558::0.0558) (0.0547::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0059::0.0059) (0.0058::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0534::0.0534) (0.0525::0.0525)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[6\]/S (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0248::0.0248) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0277::0.0277) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0289::0.0289) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0302::0.0302) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0066::0.0066) (0.0064::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0070::0.0070) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0340::0.0340) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0581::0.0581) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0069::0.0069) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0520::0.0520) (0.0508::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0305::0.0305) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0424::0.0424) (0.0419::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0234::0.0234) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0371::0.0371) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0379::0.0379) (0.0382::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0197::0.0197) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0648::0.0648) (0.0627::0.0627)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0739::0.0739) (0.0707::0.0707)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[22\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0155::0.0155) (0.0151::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0319::0.0319) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0150::0.0150) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0790::0.0789) (0.0767::0.0768)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0069::0.0069) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0735::0.0735) (0.0709::0.0709)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0639::0.0639) (0.0627::0.0627)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0517::0.0517) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0040::0.0040) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0138::0.0138)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0493::0.0493) (0.0485::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0259::0.0259) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0521::0.0521) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0360::0.0360) (0.0353::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0170::0.0170) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0447::0.0447) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0515::0.0515) (0.0503::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0214::0.0214) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0243::0.0243) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0425::0.0425) (0.0416::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0266::0.0266) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0220::0.0220) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0592::0.0592) (0.0589::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0886::0.0886) (0.0868::0.0916)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0752::0.0751) (0.0721::0.0721)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0760::0.0760) (0.0736::0.0777)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0507::0.0507) (0.0495::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0306::0.0306) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0396::0.0396) (0.0391::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0431::0.0431) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0390::0.0390) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0175::0.0175) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0186::0.0186) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0197::0.0197) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0592::0.0592) (0.0575::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0392::0.0392) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0277::0.0277) (0.0277::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0273::0.0273) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0516::0.0516) (0.0502::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0445::0.0445) (0.0437::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0310::0.0310) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0193::0.0193) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.1005::0.1005) (0.0950::0.0950)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0359::0.0359) (0.0369::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0954::0.0954) (0.0909::0.0909)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0800::0.0800) (0.0773::0.0773)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0106::0.0106) (0.0109::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0247::0.0247) (0.0247::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0465::0.0465) (0.0457::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0640::0.0640) (0.0625::0.0660)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0343::0.0343) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0360::0.0360) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0047::0.0047) (0.0046::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/X Do0MUX\.M\[1\]\.MUX\[0\]/A1 (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/X Do0MUX\.M\[1\]\.MUX\[2\]/A1 (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0183::0.0183) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[7\]/S (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0310::0.0310) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0275::0.0275) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0050::0.0050) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0402::0.0402) (0.0396::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0155::0.0155) (0.0150::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0565::0.0565) (0.0550::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0518::0.0518) (0.0510::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0469::0.0469) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0165::0.0165) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0032::0.0032) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0154::0.0154) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0384::0.0384) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0261::0.0261) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0387::0.0387) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0407::0.0407) (0.0403::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0451::0.0451) (0.0445::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0618::0.0618) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0316::0.0316) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0176::0.0176) (0.0184::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0077::0.0077) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0207::0.0207) (0.0215::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0149::0.0149) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0339::0.0339) (0.0351::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0275::0.0275) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0325::0.0325) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0179::0.0179) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0260::0.0260) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0382::0.0382) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0108::0.0108) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0160::0.0160) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0267::0.0267) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0325::0.0325) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0317::0.0317) (0.0327::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0468::0.0468) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[26\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0860::0.0859) (0.0817::0.0817)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0185::0.0185) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0267::0.0267) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0398::0.0398) (0.0393::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0270::0.0270) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0428::0.0428) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/X Do0MUX\.M\[3\]\.MUX\[3\]/A0 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0218::0.0218) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0460::0.0460) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0672::0.0672) (0.0653::0.0653)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0144::0.0144) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0270::0.0270) (0.0278::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0050::0.0050) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0260::0.0260) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0273::0.0273) (0.0280::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0222::0.0222) (0.0229::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0312::0.0312) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0239::0.0239) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[16\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[17\]/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0519::0.0519) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0427::0.0427) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0198::0.0198) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0431::0.0431) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/C_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0175::0.0175) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0073::0.0073) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0323::0.0323) (0.0317::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0178::0.0178) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0019::0.0019) (0.0018::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0450::0.0450) (0.0442::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0345::0.0344) (0.0339::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0334::0.0335) (0.0331::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0474::0.0474) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0622::0.0622) (0.0602::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0201::0.0201) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0318::0.0318) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0109::0.0109) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0743::0.0743) (0.0725::0.0768)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0638::0.0638) (0.0618::0.0618)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0626::0.0626) (0.0607::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0309::0.0309) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0738::0.0738) (0.0719::0.0719)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0188::0.0188) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0331::0.0331) (0.0326::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A3 (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0309::0.0309) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0370::0.0370) (0.0365::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0262::0.0262) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0556::0.0556) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0249::0.0249) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0447::0.0447) (0.0436::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0255::0.0255) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0209::0.0209) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0040::0.0040) (0.0038::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0144::0.0144) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0276::0.0276) (0.0282::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0560::0.0560) (0.0583::0.0583)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0579::0.0579) (0.0574::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0270::0.0270) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0142::0.0142) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0052::0.0052) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0298::0.0298) (0.0307::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0353::0.0353) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0286::0.0286) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[6\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0491::0.0491) (0.0483::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0389::0.0389) (0.0393::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0169::0.0169) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0104::0.0104) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0257::0.0257) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0290::0.0290) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0147::0.0147) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0461::0.0461) (0.0453::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0415::0.0415) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0311::0.0311) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0213::0.0213) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0537::0.0537) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0559::0.0559) (0.0549::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0391::0.0391) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0394::0.0394) (0.0405::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0203::0.0203) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0872::0.0872) (0.0839::0.0839)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0349::0.0349) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0261::0.0261) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0144::0.0144) (0.0139::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0610::0.0610) (0.0584::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0496::0.0496) (0.0486::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0613::0.0613) (0.0600::0.0600)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0911::0.0911) (0.0869::0.0869)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0445::0.0445) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0478::0.0478) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[0\]/S (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[2\]/S (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0039::0.0039) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0280::0.0280) (0.0277::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0071::0.0071) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0241::0.0241) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0206::0.0206) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0346::0.0346) (0.0342::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0139::0.0139) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0357::0.0357) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0168::0.0168) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0765::0.0764) (0.0735::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0525::0.0525) (0.0531::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0114::0.0114) (0.0116::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0495::0.0495) (0.0486::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0654::0.0654) (0.0616::0.0616)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0544::0.0544) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0377::0.0377) (0.0389::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0277::0.0277) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0346::0.0346) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0698::0.0698) (0.0655::0.0655)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0259::0.0259) (0.0263::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0140::0.0140) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0140::0.0140) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0309::0.0309) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0331::0.0331) (0.0338::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0547::0.0547) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0292::0.0292) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0267::0.0267) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0310::0.0310) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0449::0.0449) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0476::0.0476) (0.0467::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0519::0.0519) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0073::0.0073) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[4\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0185::0.0185) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0089::0.0089) (0.0089::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0610::0.0610) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0444::0.0444) (0.0433::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0270::0.0270) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0369::0.0369) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0095::0.0095) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0610::0.0610) (0.0579::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/X Do0MUX\.M\[3\]\.MUX\[3\]/A1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0391::0.0390) (0.0386::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0364::0.0364) (0.0359::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0212::0.0212) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0171::0.0171) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0342::0.0342) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0070::0.0070) (0.0068::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0276::0.0276) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0125::0.0125) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0435::0.0435) (0.0429::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0155::0.0155) (0.0157::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0269::0.0269) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/A (0.0045::0.0045) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0500::0.0500) (0.0489::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0806::0.0806) (0.0768::0.0768)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0137::0.0137) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0255::0.0255) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0514::0.0514) (0.0501::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0623::0.0623) (0.0594::0.0594)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0241::0.0241) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0701::0.0701) (0.0656::0.0656)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0434::0.0434) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0463::0.0463) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0102::0.0102) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0463::0.0463) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0459::0.0459) (0.0468::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0305::0.0305) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0288::0.0288) (0.0293::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0464::0.0464) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0477::0.0477) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0911::0.0911) (0.0866::0.0866)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0227::0.0227) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0395::0.0395) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/S0 (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0298::0.0298) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0119::0.0119) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0273::0.0273) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0460::0.0460) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0341::0.0341) (0.0338::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0290::0.0290) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0229::0.0229) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0234::0.0234) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[30\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0238::0.0238) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0316::0.0316) (0.0312::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0629::0.0629) (0.0624::0.0646)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0360::0.0360) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0995::0.0995) (0.0955::0.0955)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0942::0.0942) (0.0898::0.0899)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1104::0.1104) (0.1045::0.1045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0244::0.0244) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0624::0.0624) (0.0606::0.0606)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0305::0.0305) (0.0315::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT DEC0\.AND1/X BANK128\[1\]\.RAM128\.EN0BUF\.cell/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0332::0.0332) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0155::0.0155) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0533::0.0533) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0366::0.0366) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0577::0.0577) (0.0552::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0167::0.0167) (0.0174::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0144::0.0144) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0532::0.0532) (0.0517::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0407::0.0407) (0.0412::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0557::0.0557) (0.0542::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0287::0.0287) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0351::0.0351) (0.0360::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0899::0.0899) (0.0870::0.0870)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0303::0.0303) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0203::0.0203) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0329::0.0329) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0293::0.0293) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0370::0.0370) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0563::0.0563) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0361::0.0361) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0853::0.0853) (0.0818::0.0818)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0727::0.0727) (0.0702::0.0703)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0292::0.0292) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0313::0.0313) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0319::0.0319) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0408::0.0408) (0.0397::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0292::0.0292) (0.0287::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0414::0.0414) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0057::0.0057) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0147::0.0147) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0327::0.0327) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0105::0.0105) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0394::0.0394) (0.0389::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0556::0.0556) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0207::0.0207) (0.0199::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0304::0.0304) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0600::0.0600) (0.0591::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0060::0.0060) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0484::0.0484) (0.0475::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0503::0.0503) (0.0494::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0280::0.0280) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0190::0.0190) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0250::0.0250) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0250::0.0250) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0286::0.0286) (0.0282::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0743::0.0743) (0.0711::0.0711)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0329::0.0329) (0.0322::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0377::0.0377) (0.0373::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0242::0.0242) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0269::0.0269) (0.0264::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0450::0.0450) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0270::0.0270) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0352::0.0352) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0572::0.0572) (0.0556::0.0583)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0244::0.0244) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0226::0.0226) (0.0231::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0289::0.0289) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0463::0.0463) (0.0452::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0291::0.0291) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0568::0.0568) (0.0544::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0172::0.0172) (0.0180::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0540::0.0540) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0261::0.0261) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0460::0.0460) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0585::0.0585) (0.0558::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0423::0.0423) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0396::0.0396) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0449::0.0449) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0612::0.0612) (0.0595::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0431::0.0431) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[3\]/S (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0060::0.0060) (0.0057::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0316::0.0316) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0129::0.0129) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0109::0.0109) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0325::0.0325) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0249::0.0249) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0413::0.0413) (0.0406::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0241::0.0241) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0446::0.0446) (0.0439::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0045::0.0045) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0235::0.0235) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0622::0.0622) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0171::0.0171) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0320::0.0320) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0456::0.0456) (0.0447::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0292::0.0293) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0432::0.0432) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0395::0.0395) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0158::0.0158) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0262::0.0262) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0365::0.0365) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0266::0.0266) (0.0257::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0271::0.0271) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0274::0.0274) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0168::0.0168) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0135::0.0135) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0370::0.0370) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0243::0.0243) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0501::0.0501) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0281::0.0281) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0201::0.0201) (0.0193::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/S1 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0267::0.0267) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0189::0.0189) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0220::0.0220) (0.0213::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0237::0.0237) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0505::0.0505) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0246::0.0246) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0397::0.0397) (0.0391::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0332::0.0333) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0654::0.0654) (0.0626::0.0626)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0552::0.0552) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0724::0.0724) (0.0744::0.0745)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0676::0.0675) (0.0665::0.0665)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0879::0.0879) (0.0842::0.0842)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1260::0.1260) (0.1182::0.1182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0145::0.0145) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0063::0.0063) (0.0061::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0162::0.0162) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0104::0.0104) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0188::0.0188) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0351::0.0351) (0.0345::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0321::0.0321) (0.0312::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0137::0.0137) (0.0130::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0322::0.0322) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0064::0.0064) (0.0061::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0049::0.0049) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0256::0.0256) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0089::0.0089) (0.0087::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0328::0.0328) (0.0326::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0861::0.0861) (0.0838::0.0839)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0263::0.0263) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0886::0.0885) (0.0857::0.0858)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1130::0.1130) (0.1068::0.1069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0335::0.0335) (0.0347::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0199::0.0199) (0.0190::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0442::0.0442) (0.0434::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0556::0.0556) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0135::0.0135) (0.0144::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0751::0.0751) (0.0725::0.0725)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0603::0.0603) (0.0589::0.0589)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0467::0.0467) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0501::0.0501) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0363::0.0363) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0149::0.0149) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0456::0.0456) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0300::0.0300) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0181::0.0181) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0274::0.0275) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0142::0.0142) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0184::0.0184) (0.0187::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0605::0.0605) (0.0589::0.0589)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0463::0.0463) (0.0453::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0435::0.0435) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0612::0.0612) (0.0596::0.0624)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0185::0.0185) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0244::0.0244) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0494::0.0494) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0223::0.0223) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0079::0.0079) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0455::0.0455) (0.0447::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0140::0.0140) (0.0143::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0407::0.0407) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0425::0.0425) (0.0419::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0198::0.0198) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0309::0.0309) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0079::0.0079) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0075::0.0075) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0387::0.0387) (0.0382::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0103::0.0103) (0.0100::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0078::0.0078) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0596::0.0596) (0.0584::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0166::0.0166) (0.0170::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0094::0.0094) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0569::0.0569) (0.0551::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0250::0.0250) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0170::0.0170) (0.0162::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0199::0.0200) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0421::0.0421) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0208::0.0208) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0331::0.0331) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0372::0.0372) (0.0371::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0174::0.0174) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0225::0.0225) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0227::0.0227) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0868::0.0868) (0.0827::0.0827)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0507::0.0507) (0.0498::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0437::0.0437) (0.0431::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/X Do0MUX\.M\[2\]\.MUX\[0\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0360::0.0360) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0345::0.0345) (0.0339::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0548::0.0548) (0.0535::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0068::0.0068) (0.0068::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0230::0.0230) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0332::0.0332) (0.0329::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0058::0.0058) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0042::0.0042) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0051::0.0051) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0034::0.0034) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0286::0.0286) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0264::0.0264) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0289::0.0289) (0.0284::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0134::0.0134) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0449::0.0449) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0279::0.0279) (0.0276::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0287::0.0287) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0147::0.0147) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0604::0.0604) (0.0586::0.0587)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0324::0.0324) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0150::0.0150) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0342::0.0342) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0335::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0234::0.0234) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0550::0.0550) (0.0535::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0334::0.0334) (0.0330::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0163::0.0163) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0199::0.0199) (0.0193::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0500::0.0500) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0323::0.0323) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0436::0.0436) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0209::0.0209) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0384::0.0384) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0532::0.0532) (0.0508::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0446::0.0446) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0611::0.0611) (0.0592::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0228::0.0228) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0411::0.0411) (0.0399::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0409::0.0409) (0.0406::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0166::0.0166) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0310::0.0310) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0415::0.0415) (0.0406::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0510::0.0510) (0.0465::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0369::0.0369) (0.0364::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0613::0.0613) (0.0607::0.0617)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0947::0.0947) (0.0923::0.0978)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0757::0.0757) (0.0740::0.0740)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0521::0.0521) (0.0515::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0523::0.0523) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0273::0.0273) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0278::0.0278) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0040::0.0040) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0395::0.0395) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0387::0.0387) (0.0378::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0140::0.0140) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0140::0.0140) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0392::0.0393) (0.0389::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0215::0.0215) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0328::0.0328) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0072::0.0072) (0.0069::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0049::0.0049) (0.0048::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0398::0.0398) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0495::0.0495) (0.0490::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0421::0.0421) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0570::0.0570) (0.0564::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0667::0.0667) (0.0646::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0208::0.0208) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0167::0.0167) (0.0171::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0413::0.0413) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0305::0.0305) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0101::0.0101) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0613::0.0613) (0.0601::0.0601)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0439::0.0439) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0267::0.0267) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0228::0.0228) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0153::0.0153) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0090::0.0090) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0148::0.0148) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0509::0.0509) (0.0503::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0177::0.0177) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0286::0.0286) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0333::0.0333) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0571::0.0571) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0340::0.0340) (0.0351::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0608::0.0608) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0557::0.0557) (0.0542::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0617::0.0617) (0.0591::0.0591)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0440::0.0440) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0227::0.0227) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0243::0.0243) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0329::0.0329) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0219::0.0219) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0573::0.0573) (0.0555::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0391::0.0391) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0149::0.0149) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0179::0.0179) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0202::0.0203) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0051::0.0051) (0.0050::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0342::0.0342) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0698::0.0698) (0.0683::0.0720)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0526::0.0526) (0.0531::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0400::0.0400) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0204::0.0204) (0.0197::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0051::0.0051) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0300::0.0300) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0466::0.0466) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0279::0.0279) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0347::0.0347) (0.0344::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0197::0.0197) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0427::0.0427) (0.0423::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0555::0.0555) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0720::0.0720) (0.0685::0.0685)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0411::0.0411) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0492::0.0492) (0.0484::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0734::0.0734) (0.0707::0.0707)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0196::0.0196) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/S0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/X Do0MUX\.M\[2\]\.MUX\[0\]/A1 (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0420::0.0420) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0314::0.0314) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0537::0.0537) (0.0529::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0580::0.0580) (0.0569::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0252::0.0252) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0473::0.0473) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0056::0.0056) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0210::0.0210) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0163::0.0163) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0305::0.0305) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0219::0.0219) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0243::0.0243) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0393::0.0393) (0.0406::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0281::0.0281) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0347::0.0347) (0.0342::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0218::0.0218) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0142::0.0142) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0185::0.0185) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0068::0.0068) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0788::0.0788) (0.0748::0.0748)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0581::0.0581) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0276::0.0276) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0278::0.0278) (0.0284::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0363::0.0363) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0488::0.0487) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0104::0.0104) (0.0106::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0237::0.0237) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0399::0.0399) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0208::0.0208) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0284::0.0284) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0554::0.0554) (0.0537::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0620::0.0620) (0.0605::0.0605)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0436::0.0435) (0.0434::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0301::0.0301) (0.0299::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0554::0.0554) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0783::0.0783) (0.0759::0.0759)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0143::0.0143) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0211::0.0211) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0328::0.0328) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0505::0.0505) (0.0496::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0091::0.0091) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0189::0.0189) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0321::0.0321) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0283::0.0283) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0120::0.0120) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0428::0.0428) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0402::0.0402) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0289::0.0289) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0160::0.0160) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0084::0.0084) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0406::0.0406) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0131::0.0131) (0.0135::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0770::0.0770) (0.0752::0.0752)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0778::0.0778) (0.0760::0.0760)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0300::0.0300) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0285::0.0285) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0137::0.0137) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0195::0.0195) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0340::0.0340) (0.0335::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0178::0.0178) (0.0181::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0251::0.0251) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0314::0.0314) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0345::0.0345) (0.0357::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0477::0.0477) (0.0466::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0407::0.0407) (0.0412::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0088::0.0088) (0.0084::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0115::0.0115) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0883::0.0883) (0.0858::0.0858)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0515::0.0515) (0.0509::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1063::0.1063) (0.1009::0.1010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0666::0.0666) (0.0651::0.0651)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0471::0.0471) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0466::0.0466) (0.0456::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0350::0.0350) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0816::0.0816) (0.0784::0.0784)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0600::0.0600) (0.0590::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0583::0.0582) (0.0573::0.0601)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0304::0.0304) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0155::0.0155) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0338::0.0338) (0.0330::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0384::0.0384) (0.0377::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0281::0.0281) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0224::0.0224) (0.0217::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0186::0.0186) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0254::0.0254) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0187::0.0187) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0253::0.0253) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0887::0.0886) (0.0845::0.0845)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0657::0.0657) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0218::0.0218) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0250::0.0250) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0444::0.0444) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0460::0.0460) (0.0454::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0280::0.0280) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0265::0.0265) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0470::0.0470) (0.0458::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0506::0.0506) (0.0494::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0411::0.0411) (0.0406::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0136::0.0136) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0148::0.0148) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0214::0.0214) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0134::0.0134) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0382::0.0382) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0395::0.0395) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0600::0.0600) (0.0592::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0387::0.0387) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0488::0.0488) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0090::0.0090) (0.0084::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0620::0.0620) (0.0595::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0095::0.0095) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0232::0.0232) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0331::0.0331) (0.0330::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0320::0.0320) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0306::0.0306) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0835::0.0835) (0.0787::0.0787)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0342::0.0342) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0130::0.0130) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0227::0.0227) (0.0221::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0155::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0448::0.0448) (0.0442::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/S1 (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0073::0.0073)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[0\]/S (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[0\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0189::0.0189) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0215::0.0215) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0052::0.0052) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0655::0.0655) (0.0636::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/X Do0MUX\.M\[3\]\.MUX\[7\]/A0 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0233::0.0233) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0290::0.0290) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0253::0.0253) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0681::0.0681) (0.0652::0.0652)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0246::0.0246) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0727::0.0727) (0.0700::0.0700)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/C_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0415::0.0415) (0.0404::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0097::0.0097) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0253::0.0253) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0383::0.0383) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0169::0.0169) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0376::0.0376) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0570::0.0570) (0.0552::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0039::0.0039) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0548::0.0548) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0214::0.0214) (0.0208::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[14\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0162::0.0162) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0284::0.0284) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0066::0.0066) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0515::0.0515) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0516::0.0516) (0.0538::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0497::0.0497) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0255::0.0255) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0563::0.0563) (0.0552::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0116::0.0116) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0542::0.0542) (0.0533::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0516::0.0516) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0510::0.0510) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0674::0.0674) (0.0636::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0167::0.0167) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0253::0.0253) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0324::0.0324)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0805::0.0805) (0.0768::0.0768)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0319::0.0319) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0363::0.0363) (0.0349::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0484::0.0484) (0.0464::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0465::0.0465) (0.0458::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0343::0.0343) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0084::0.0083) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0355::0.0355) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0254::0.0254) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0368::0.0368) (0.0364::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0569::0.0569) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0600::0.0600) (0.0596::0.0615)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0460::0.0460) (0.0467::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0434::0.0434) (0.0438::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0271::0.0271) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0070::0.0070) (0.0061::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1065::0.1065) (0.1011::0.1012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0187::0.0187) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0168::0.0168) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0068::0.0068) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0113::0.0113) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0351::0.0351) (0.0345::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0214::0.0214) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0402::0.0402) (0.0397::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0417::0.0417) (0.0409::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0366::0.0366) (0.0377::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0231::0.0231) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0752::0.0752) (0.0738::0.0738)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0534::0.0534) (0.0527::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0577::0.0577) (0.0568::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0290::0.0290) (0.0283::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0883::0.0883) (0.0848::0.0848)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0052::0.0052) (0.0049::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0523::0.0523) (0.0511::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0354::0.0354) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0342::0.0342) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0666::0.0666) (0.0649::0.0649)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0379::0.0379) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0588::0.0588) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0277::0.0277) (0.0271::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0323::0.0323) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0141::0.0141) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0092::0.0092) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0376::0.0376) (0.0369::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0213::0.0213) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0379::0.0379) (0.0373::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0152::0.0152) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0273::0.0273) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0234::0.0234) (0.0224::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0554::0.0554) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0314::0.0314) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0400::0.0400) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0625::0.0625) (0.0584::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0165::0.0165) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0246::0.0246) (0.0239::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0158::0.0158) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0720::0.0720) (0.0690::0.0691)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0109::0.0109) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0271::0.0271) (0.0267::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0137::0.0137) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0343::0.0343) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0422::0.0422) (0.0416::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0202::0.0202) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0319::0.0319) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0461::0.0461) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0185::0.0185) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0668::0.0668) (0.0647::0.0647)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0384::0.0384) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0417::0.0417) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0601::0.0601) (0.0579::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0135::0.0135) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0250::0.0250) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0167::0.0167) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0188::0.0188) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0378::0.0378) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0073::0.0073) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0316::0.0316) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0780::0.0780) (0.0733::0.0734)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0724::0.0724) (0.0690::0.0691)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0426::0.0426) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0317::0.0317) (0.0319::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0516::0.0516) (0.0509::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0538::0.0538) (0.0525::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0596::0.0596) (0.0581::0.0614)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0243::0.0243) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0608::0.0608) (0.0594::0.0594)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0459::0.0459) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/X Do0MUX\.M\[3\]\.MUX\[7\]/A1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0247::0.0247) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0147::0.0147) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0170::0.0170) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0437::0.0437) (0.0431::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0261::0.0261) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0034::0.0034) (0.0033::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/A (0.0149::0.0149) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0501::0.0501) (0.0492::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0160::0.0160) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0172::0.0173) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0095::0.0095) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0095::0.0095) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0295::0.0295) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0223::0.0223) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0692::0.0692) (0.0666::0.0666)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0317::0.0317) (0.0325::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0241::0.0241) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0212::0.0212) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0056::0.0056) (0.0053::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0074::0.0074) (0.0071::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0152::0.0152) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0031::0.0031) (0.0032::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0614::0.0614) (0.0596::0.0596)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0552::0.0552) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0034::0.0034) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0339::0.0339) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0387::0.0387) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0148::0.0148) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0263::0.0262) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0986::0.0986) (0.0939::0.0939)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0449::0.0449) (0.0460::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[25\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0248::0.0248) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0383::0.0383) (0.0374::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0104::0.0104) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0467::0.0467) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0385::0.0385) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0242::0.0242) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0399::0.0399) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0288::0.0288) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0079::0.0079) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0603::0.0603) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0277::0.0277) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0272::0.0272) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0231::0.0231) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0367::0.0367) (0.0364::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0034::0.0034) (0.0032::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0798::0.0798) (0.0775::0.0775)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0685::0.0685) (0.0704::0.0704)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0511::0.0511) (0.0504::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0864::0.0864) (0.0838::0.0838)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1309::0.1309) (0.1224::0.1224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0103::0.0103) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0280::0.0280) (0.0286::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0537::0.0537) (0.0527::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0649::0.0649) (0.0610::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/S0 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0027::0.0027) (0.0026::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0032::0.0032) (0.0031::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0053::0.0053) (0.0054::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0154::0.0154) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0245::0.0245) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0057::0.0057) (0.0059::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0347::0.0347) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0408::0.0408) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0571::0.0571) (0.0563::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0713::0.0713) (0.0680::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1008::0.1008) (0.0960::0.0960)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0095::0.0095) (0.0090::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0577::0.0577) (0.0561::0.0595)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0421::0.0421) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0946::0.0946) (0.0911::0.0903)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0170::0.0170) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0705::0.0705) (0.0687::0.0687)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0686::0.0686) (0.0668::0.0669)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0357::0.0357) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0212::0.0212) (0.0199::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0169::0.0169) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0128::0.0128) (0.0121::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0047::0.0047) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0375::0.0375) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0559::0.0558) (0.0545::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0683::0.0683) (0.0661::0.0661)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0522::0.0522) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0353::0.0353) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0122::0.0122) (0.0119::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0200::0.0200) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0145::0.0145) (0.0140::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0236::0.0236) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0452::0.0452) (0.0445::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0322::0.0322) (0.0333::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0389::0.0389) (0.0400::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0265::0.0265) (0.0262::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0162::0.0162) (0.0158::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0414::0.0414) (0.0409::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0132::0.0132) (0.0129::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0588::0.0588) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0454::0.0454) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0405::0.0405) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0333::0.0333) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0612::0.0612) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0497::0.0497) (0.0487::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0156::0.0156) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0266::0.0266) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0186::0.0186) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0340::0.0340) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0539::0.0539) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0637::0.0637) (0.0616::0.0616)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0348::0.0348) (0.0343::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0579::0.0579) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0797::0.0797) (0.0756::0.0756)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0750::0.0750) (0.0712::0.0712)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0564::0.0564) (0.0550::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0681::0.0681) (0.0659::0.0659)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0360::0.0360) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0646::0.0646) (0.0616::0.0616)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0343::0.0343) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0224::0.0224) (0.0218::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0536::0.0536) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0530::0.0530) (0.0520::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0107::0.0107) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0453::0.0453) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0402::0.0402) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0103::0.0103) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0342::0.0342) (0.0349::0.0349)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[7\]/S (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0195::0.0195) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0485::0.0485) (0.0475::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0136::0.0136) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0061::0.0061) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[31\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/B (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0314::0.0314) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[22\]/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[22\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0302::0.0302) (0.0296::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0314::0.0314) (0.0309::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0327::0.0327) (0.0321::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0433::0.0433) (0.0426::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0807::0.0807) (0.0769::0.0769)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0316::0.0316) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0472::0.0472) (0.0463::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0067::0.0067) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0342::0.0342) (0.0338::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0508::0.0508) (0.0499::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0885::0.0885) (0.0857::0.0858)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0076::0.0076) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0547::0.0547) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/A (0.0101::0.0101) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0621::0.0621) (0.0606::0.0606)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0821::0.0821) (0.0792::0.0792)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.1004::0.1004) (0.0960::0.0960)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0274::0.0274) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0343::0.0343) (0.0339::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0703::0.0703) (0.0670::0.0670)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0149::0.0149) (0.0144::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0218::0.0218) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0290::0.0290) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0511::0.0511) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0173::0.0173) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0424::0.0425) (0.0416::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0235::0.0235) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0418::0.0418) (0.0413::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0392::0.0392) (0.0385::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0301::0.0301) (0.0310::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0330::0.0330) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0130::0.0130) (0.0144::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0562::0.0562) (0.0586::0.0585)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0977::0.0977) (0.0938::0.0939)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0474::0.0474) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0717::0.0717) (0.0687::0.0687)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0547::0.0547) (0.0553::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0462::0.0462) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[25\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0247::0.0247) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0535::0.0535) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0800::0.0800) (0.0768::0.0768)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0586::0.0586) (0.0573::0.0604)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0385::0.0385) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0163::0.0163) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0249::0.0249) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0230::0.0230) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0085::0.0085) (0.0082::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0031::0.0031) (0.0029::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0379::0.0379) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0374::0.0374) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0324::0.0324) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0185::0.0185) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0564::0.0564) (0.0536::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT DEC0\.AND0/X BANK128\[0\]\.RAM128\.EN0BUF\.cell/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0747::0.0747) (0.0732::0.0772)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0582::0.0582) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0365::0.0365) (0.0376::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0124::0.0124) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0197::0.0197) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0098::0.0098) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0430::0.0430) (0.0424::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0204::0.0204) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0327::0.0327) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0231::0.0231) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0499::0.0499) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0360::0.0360) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0096::0.0096) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0289::0.0289) (0.0284::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0276::0.0276) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0034::0.0034) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0201::0.0201) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0661::0.0661) (0.0643::0.0671)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0915::0.0914) (0.0847::0.0847)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0361::0.0361) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0196::0.0196) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0588::0.0588) (0.0572::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0041::0.0041) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0168::0.0168) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0423::0.0423) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0036::0.0036) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[14\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0175::0.0175) (0.0182::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0205::0.0205) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0119::0.0119) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0163::0.0163) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0656::0.0656) (0.0636::0.0670)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0219::0.0219) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0122::0.0122) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0510::0.0510) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0506::0.0506) (0.0494::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0652::0.0652) (0.0629::0.0630)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0066::0.0066) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0324::0.0324) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0197::0.0197) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0333::0.0333) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0471::0.0472) (0.0462::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0452::0.0452) (0.0446::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0677::0.0677) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0495::0.0495) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0643::0.0643) (0.0622::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0384::0.0384) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0470::0.0470) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0464::0.0464) (0.0460::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0238::0.0238) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0468::0.0468) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0185::0.0185) (0.0191::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0505::0.0505) (0.0520::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0596::0.0596) (0.0582::0.0614)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0374::0.0374) (0.0383::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0418::0.0418) (0.0430::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0748::0.0748) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0644::0.0644) (0.0627::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0239::0.0239) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0362::0.0362) (0.0359::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0119::0.0119) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0610::0.0609) (0.0589::0.0589)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0239::0.0239) (0.0232::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[25\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0223::0.0223) (0.0230::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0248::0.0248) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0177::0.0177) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0143::0.0143) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0231::0.0231) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0100::0.0100) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0312::0.0312) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0404::0.0404) (0.0410::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0317::0.0317) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0143::0.0143) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0322::0.0322) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0775::0.0775) (0.0756::0.0799)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0521::0.0521) (0.0508::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0572::0.0572) (0.0567::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0621::0.0621) (0.0602::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0073::0.0073) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0068::0.0068) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0119::0.0119) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0354::0.0354) (0.0351::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0505::0.0505) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0177::0.0177) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0340::0.0340) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0217::0.0217) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0450::0.0450) (0.0439::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0176::0.0176) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0227::0.0227) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0376::0.0376) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0657::0.0657) (0.0648::0.0648)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.1015::0.1015) (0.0963::0.0963)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0389::0.0388) (0.0387::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0196::0.0196) (0.0198::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0455::0.0455) (0.0446::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0086::0.0086) (0.0083::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0245::0.0245) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0666::0.0666) (0.0647::0.0647)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0079::0.0079) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0138::0.0138) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0295::0.0295) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0257::0.0257) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0135::0.0135) (0.0127::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0061::0.0061) (0.0059::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0142::0.0142) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0432::0.0432) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0422::0.0422) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0291::0.0291) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0094::0.0094) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0232::0.0232) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0073::0.0073) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0343::0.0343) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0101::0.0101) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0583::0.0583) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0308::0.0308) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0430::0.0430) (0.0416::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0087::0.0087) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0020::0.0020) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0125::0.0125) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0430::0.0430) (0.0420::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0034::0.0034) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0261::0.0261) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0466::0.0466) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0356::0.0356) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0503::0.0503) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.1349::0.1348) (0.1260::0.1260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0628::0.0628) (0.0614::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0107::0.0108) (0.0102::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0185::0.0185) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0207::0.0207) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0053::0.0053) (0.0052::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0289::0.0289) (0.0289::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0313::0.0313) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0469::0.0469) (0.0456::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0274::0.0274) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0293::0.0293) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0260::0.0260) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0254::0.0254) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0299::0.0299) (0.0293::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0302::0.0302) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0483::0.0483) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL_DIODE\[0\]/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0899::0.0898) (0.0855::0.0855)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0401::0.0401) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0308::0.0308) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0215::0.0215) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0024::0.0024) (0.0022::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0428::0.0428) (0.0421::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0482::0.0482) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0165::0.0165) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0223::0.0223) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0264::0.0264) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0346::0.0346) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0488::0.0488) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0047::0.0047) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0609::0.0609) (0.0591::0.0591)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0407::0.0407) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0504::0.0504) (0.0494::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0177::0.0177) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0114::0.0114) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0523::0.0523) (0.0510::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0076::0.0076) (0.0075::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0684::0.0684) (0.0664::0.0705)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0434::0.0434) (0.0444::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0591::0.0591) (0.0578::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0497::0.0497) (0.0489::0.0510)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0135::0.0135) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0108::0.0108) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0205::0.0205) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0061::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0931::0.0931) (0.0885::0.0885)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0182::0.0182) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0198::0.0198) (0.0205::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0198::0.0198) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0258::0.0258) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0072::0.0072) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0336::0.0336) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0264::0.0264) (0.0255::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0551::0.0551) (0.0535::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0470::0.0470) (0.0457::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0508::0.0508) (0.0496::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0276::0.0276) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0283::0.0283) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0369::0.0369) (0.0372::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0518::0.0518) (0.0507::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0379::0.0379) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0667::0.0667) (0.0655::0.0655)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0525::0.0525) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0317::0.0317) (0.0315::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0362::0.0362) (0.0358::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0252::0.0252) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0038::0.0038) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0502::0.0502) (0.0494::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0493::0.0493) (0.0481::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0411::0.0411) (0.0404::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0331::0.0331) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0309::0.0309) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0492::0.0492) (0.0477::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0359::0.0359) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0525::0.0525) (0.0517::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0355::0.0355) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0367::0.0367) (0.0360::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0340::0.0340) (0.0336::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0538::0.0538) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.1494::0.1494) (0.1415::0.1415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0541::0.0541) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0506::0.0506) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0733::0.0733) (0.0711::0.0749)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0249::0.0249) (0.0245::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0092::0.0092) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0166::0.0166) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0295::0.0295) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[30\]/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0458::0.0458) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0258::0.0258) (0.0255::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0175::0.0175) (0.0166::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0066::0.0066) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0246::0.0246) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0507::0.0507) (0.0494::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0403::0.0403) (0.0399::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0220::0.0220) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0245::0.0245) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0345::0.0345) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0241::0.0241) (0.0240::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0209::0.0209) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0589::0.0589) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0327::0.0327) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0582::0.0582) (0.0572::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0462::0.0462) (0.0466::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0079::0.0079) (0.0078::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0180::0.0180) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0117::0.0117) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0166::0.0166) (0.0159::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0362::0.0362) (0.0353::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0330::0.0330) (0.0327::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0360::0.0360) (0.0357::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0633::0.0633) (0.0615::0.0615)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0280::0.0280) (0.0287::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0448::0.0448) (0.0456::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0762::0.0762) (0.0732::0.0732)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0281::0.0281) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0214::0.0214) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0456::0.0456) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0550::0.0550) (0.0537::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0072::0.0072) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0141::0.0141) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0260::0.0260) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0373::0.0373) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0336::0.0336) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0334::0.0334) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0278::0.0278) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0236::0.0236) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0142::0.0142) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0191::0.0191) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0475::0.0475) (0.0469::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0828::0.0827) (0.0792::0.0792)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0570::0.0570) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0065::0.0065) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0767::0.0767) (0.0721::0.0721)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0686::0.0686) (0.0660::0.0660)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0060::0.0060) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0524::0.0524) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0251::0.0251) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0746::0.0746) (0.0715::0.0715)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0248::0.0248) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0365::0.0365) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0178::0.0178) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0363::0.0363) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0564::0.0564) (0.0549::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0187::0.0187) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0631::0.0631) (0.0613::0.0651)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0125::0.0125) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0037::0.0037) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0240::0.0239) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0428::0.0428) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0099::0.0099) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0103::0.0103) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0436::0.0436) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0264::0.0264) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0375::0.0375) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0571::0.0571) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/A_N (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0179::0.0179) (0.0189::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0242::0.0242) (0.0240::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0042::0.0042) (0.0041::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0282::0.0282) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0105::0.0105) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0278::0.0278) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0467::0.0467) (0.0458::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0204::0.0204) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0123::0.0123) (0.0120::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0193::0.0193) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0153::0.0153) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0552::0.0552) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0761::0.0761) (0.0745::0.0745)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0211::0.0211) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0374::0.0374) (0.0374::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0541::0.0541) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0104::0.0104) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0593::0.0593) (0.0585::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0410::0.0410) (0.0403::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0219::0.0219) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0519::0.0519) (0.0504::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0127::0.0127) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0140::0.0140) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0081::0.0081) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0429::0.0429) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0152::0.0152) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0406::0.0406) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0369::0.0369) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0260::0.0260) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0306::0.0306) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0265::0.0265) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0273::0.0273) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0740::0.0740) (0.0726::0.0762)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0830::0.0830) (0.0815::0.0856)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0348::0.0348) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0332::0.0332) (0.0344::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0441::0.0441) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0331::0.0331) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0222::0.0222) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0108::0.0108) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0077::0.0077) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0212::0.0212) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0173::0.0173) (0.0166::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0153::0.0153) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0229::0.0229) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0352::0.0352) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0324::0.0324) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0045::0.0045) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0041::0.0041) (0.0035::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0301::0.0301) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0398::0.0398) (0.0391::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0567::0.0567) (0.0559::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0857::0.0857) (0.0825::0.0826)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0674::0.0674) (0.0646::0.0646)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0154::0.0154) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0193::0.0193) (0.0185::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0255::0.0255) (0.0242::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0195::0.0195) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0415::0.0415) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0559::0.0559) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0239::0.0239) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0254::0.0254) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0187::0.0187) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0194::0.0194) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0082::0.0082) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0128::0.0128) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0420::0.0420) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0385::0.0385) (0.0378::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0416::0.0416) (0.0428::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0395::0.0395) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0425::0.0425) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0795::0.0794) (0.0770::0.0771)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0563::0.0563) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0359::0.0359) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0496::0.0496) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0175::0.0175) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0444::0.0444) (0.0437::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0581::0.0581) (0.0565::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0498::0.0498) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0103::0.0103) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0206::0.0206) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0097::0.0097) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0090::0.0090) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0297::0.0297) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0465::0.0465) (0.0461::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0274::0.0274) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0156::0.0156) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0559::0.0559) (0.0540::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0283::0.0283) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0195::0.0195) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0239::0.0239) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0151::0.0151) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0104::0.0104) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0245::0.0245) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0782::0.0782) (0.0748::0.0748)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0521::0.0521) (0.0505::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0429::0.0429) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0290::0.0290) (0.0289::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0170::0.0170) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0031::0.0031) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0419::0.0419) (0.0415::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0152::0.0152) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0252::0.0252) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0140::0.0140) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0563::0.0563) (0.0554::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0427::0.0427) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0180::0.0180) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0220::0.0220) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0215::0.0215) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0087::0.0087) (0.0082::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0308::0.0308) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0528::0.0528) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0328::0.0328) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/B (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0080::0.0080) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0100::0.0100) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0044::0.0044) (0.0045::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0195::0.0195) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0264::0.0264) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0631::0.0631) (0.0609::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0083::0.0083) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0552::0.0552) (0.0535::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0363::0.0363) (0.0359::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0214::0.0214) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0246::0.0246) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0219::0.0219) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0570::0.0570) (0.0553::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0598::0.0598) (0.0575::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0334::0.0334) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0195::0.0195) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0285::0.0285) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0331::0.0331) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0587::0.0587) (0.0575::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0120::0.0120) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0603::0.0603) (0.0593::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0366::0.0366) (0.0362::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0338::0.0338) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0777::0.0777) (0.0733::0.0733)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0994::0.0994) (0.0952::0.0955)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0088::0.0088) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0187::0.0187) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0544::0.0544) (0.0532::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0283::0.0283) (0.0278::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0115::0.0115) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0879::0.0879) (0.0837::0.0837)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0102::0.0102) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0079::0.0079) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0247::0.0247) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0215::0.0215) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0270::0.0270) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0268::0.0268) (0.0273::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0817::0.0817) (0.0842::0.0842)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0541::0.0541) (0.0545::0.0546)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0399::0.0399) (0.0408::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0530::0.0530) (0.0519::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0651::0.0651) (0.0638::0.0661)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0433::0.0433) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0431::0.0431) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0156::0.0156) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0375::0.0375) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0381::0.0381) (0.0377::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0427::0.0427) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0104::0.0104) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0073::0.0073) (0.0072::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0619::0.0619) (0.0593::0.0593)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0142::0.0142) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0150::0.0150) (0.0144::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0450::0.0450) (0.0442::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0042::0.0042) (0.0041::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0128::0.0128) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0454::0.0454) (0.0445::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0470::0.0470) (0.0460::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0125::0.0125) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0134::0.0134) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0955::0.0955) (0.0906::0.0906)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0145::0.0145) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0227::0.0227) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0892::0.0892) (0.0856::0.0856)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0451::0.0451) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0036::0.0036) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0487::0.0487) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0399::0.0399) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/X Do0MUX\.M\[0\]\.MUX\[2\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0668::0.0668) (0.0653::0.0690)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0758::0.0758) (0.0730::0.0730)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0563::0.0563) (0.0555::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0241::0.0241) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0244::0.0244) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0241::0.0241) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0309::0.0309) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0040::0.0040) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0409::0.0409) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0311::0.0311) (0.0319::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0088::0.0088) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0261::0.0261) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0396::0.0396) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0349::0.0349) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0125::0.0125) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0382::0.0382) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0362::0.0362) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0387::0.0387) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0173::0.0173) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0112::0.0112) (0.0109::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0438::0.0438) (0.0444::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0264::0.0264) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0370::0.0370) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0306::0.0306) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0126::0.0126) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0769::0.0769) (0.0724::0.0724)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0073::0.0073) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0217::0.0217) (0.0227::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0250::0.0250) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0362::0.0362) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0390::0.0390) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0657::0.0657) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0628::0.0628) (0.0615::0.0615)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0350::0.0350) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0352::0.0351) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0333::0.0333) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0166::0.0166) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0294::0.0294) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0059::0.0059) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0346::0.0346) (0.0339::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0404::0.0404) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0333::0.0333) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0906::0.0906) (0.0842::0.0842)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0337::0.0337) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0236::0.0236) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0285::0.0285) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0531::0.0531) (0.0519::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0279::0.0279) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/S0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0496::0.0496) (0.0489::0.0510)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0650::0.0650) (0.0634::0.0634)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0562::0.0562) (0.0551::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0403::0.0403) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0525::0.0525) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0602::0.0602) (0.0589::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0207::0.0207) (0.0199::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0322::0.0322) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0236::0.0236) (0.0230::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0231::0.0232) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0174::0.0174) (0.0178::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0309::0.0309) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0595::0.0595) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0312::0.0312) (0.0309::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0297::0.0297) (0.0291::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0214::0.0214) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0134::0.0134) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0253::0.0253) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0283::0.0283) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0434::0.0434) (0.0428::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0588::0.0588) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0166::0.0166) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0390::0.0390) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0627::0.0627) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0039::0.0039) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0099::0.0099) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0205::0.0205) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0211::0.0211) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0815::0.0815) (0.0790::0.0790)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0254::0.0254) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0458::0.0458) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0341::0.0341) (0.0339::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0144::0.0144) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0850::0.0850) (0.0818::0.0818)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0602::0.0602) (0.0579::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0206::0.0206) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0124::0.0124) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/S0 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0150::0.0150) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0532::0.0532) (0.0511::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0637::0.0637) (0.0602::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0497::0.0497) (0.0485::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0471::0.0471) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0437::0.0437) (0.0420::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0174::0.0174) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0330::0.0330) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0142::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0445::0.0445) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0532::0.0532) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0541::0.0541) (0.0564::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0226::0.0226) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0182::0.0182) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0135::0.0135) (0.0147::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.1097::0.1097) (0.1034::0.1034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0114::0.0114) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0358::0.0358) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0331::0.0331) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0639::0.0639) (0.0623::0.0623)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0485::0.0485) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0551::0.0552) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0032::0.0032) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0519::0.0519) (0.0510::0.0511)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0212::0.0212) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0207::0.0207) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0213::0.0213) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0313::0.0313) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0255::0.0255) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0448::0.0448) (0.0439::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0216::0.0216) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0488::0.0488) (0.0477::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0395::0.0395) (0.0391::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0167::0.0167) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0322::0.0322) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0894::0.0894) (0.0868::0.0868)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0559::0.0559) (0.0550::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0158::0.0158) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0392::0.0392) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0508::0.0508) (0.0497::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0402::0.0402) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/X Do0MUX\.M\[0\]\.MUX\[2\]/A1 (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0565::0.0565) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0555::0.0555) (0.0546::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0376::0.0376) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0295::0.0295) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0184::0.0184) (0.0176::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0159::0.0159) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0369::0.0369) (0.0365::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0276::0.0276) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0256::0.0256) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0342::0.0342) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0312::0.0312) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0198::0.0198) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.1595::0.1595) (0.1505::0.1506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0176::0.0176) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0712::0.0712) (0.0684::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0429::0.0429) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0266::0.0266) (0.0267::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0220::0.0220) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0193::0.0193) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0179::0.0179) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0184::0.0184) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0249::0.0249) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0314::0.0314) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0282::0.0282) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0251::0.0251) (0.0246::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0510::0.0510) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0472::0.0472) (0.0464::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0459::0.0459) (0.0449::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0469::0.0469) (0.0462::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0294::0.0294) (0.0303::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0436::0.0436) (0.0433::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0553::0.0553) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0154::0.0154) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0421::0.0420) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0637::0.0637) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0214::0.0214) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL_DIODE\[0\]/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0365::0.0365) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0212::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0570::0.0570) (0.0553::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0542::0.0542) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/S1 (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0591::0.0591) (0.0576::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0603::0.0603) (0.0590::0.0622)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0343::0.0343) (0.0337::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0522::0.0522) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0135::0.0135) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0225::0.0225) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0136::0.0136) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0025::0.0025) (0.0024::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0377::0.0377) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0219::0.0219) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0579::0.0579) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0118::0.0118) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0359::0.0359) (0.0352::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0210::0.0210) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0030::0.0030) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0170::0.0170) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0295::0.0295) (0.0292::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0143::0.0143) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0454::0.0454) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0211::0.0211) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0044::0.0044) (0.0042::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0479::0.0479) (0.0472::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0112::0.0112) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0045::0.0045) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0065::0.0065) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[29\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0375::0.0375) (0.0368::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0453::0.0453) (0.0462::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0412::0.0412) (0.0415::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0437::0.0437) (0.0448::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0126::0.0126) (0.0122::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0317::0.0317) (0.0315::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0328::0.0328) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0281::0.0281) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0344::0.0344) (0.0337::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0027::0.0027)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0494::0.0494) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/S1 (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0285::0.0285) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0287::0.0287) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0355::0.0355) (0.0352::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0284::0.0284) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0327::0.0327) (0.0310::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0533::0.0533) (0.0524::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0286::0.0286) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0305::0.0305) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0301::0.0301) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0441::0.0441) (0.0430::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/A (0.0091::0.0091) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0100::0.0100) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0665::0.0665) (0.0670::0.0670)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0298::0.0298) (0.0315::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0285::0.0285) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0268::0.0268) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0444::0.0444) (0.0459::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0177::0.0177) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0570::0.0570) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0898::0.0898) (0.0855::0.0855)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0104::0.0104) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0295::0.0295) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0378::0.0378) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0789::0.0789) (0.0757::0.0757)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[6\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0217::0.0217) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0243::0.0243) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0361::0.0361) (0.0357::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0358::0.0358) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0411::0.0411) (0.0403::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0073::0.0073) (0.0070::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0192::0.0192) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0424::0.0424) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0139::0.0139) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0857::0.0857) (0.0833::0.0833)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0587::0.0587) (0.0576::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0336::0.0336) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0394::0.0394) (0.0394::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0137::0.0137) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0349::0.0349) (0.0345::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0152::0.0152) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0490::0.0490) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0546::0.0546) (0.0532::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0784::0.0784) (0.0756::0.0757)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[2\]/S (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0254::0.0254) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0094::0.0094) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0546::0.0546) (0.0536::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0440::0.0440) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0401::0.0401) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0054::0.0054) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0070::0.0070) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0201::0.0201) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0022::0.0022) (0.0030::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0054::0.0054) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0279::0.0279) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0547::0.0547) (0.0539::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0407::0.0407) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0052::0.0052) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0439::0.0439) (0.0430::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0621::0.0621) (0.0602::0.0641)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0534::0.0534) (0.0522::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0345::0.0345) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0210::0.0210) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0206::0.0206) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0094::0.0094) (0.0090::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0170::0.0170) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0135::0.0135) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0411::0.0411) (0.0404::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0402::0.0402) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0846::0.0846) (0.0789::0.0789)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0522::0.0522) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0795::0.0795) (0.0771::0.0771)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0403::0.0403) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0255::0.0255) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0107::0.0107) (0.0104::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0664::0.0664) (0.0640::0.0640)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0452::0.0452) (0.0442::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0174::0.0174) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0446::0.0446) (0.0442::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0290::0.0291) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0410::0.0410) (0.0405::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0721::0.0721) (0.0692::0.0692)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0323::0.0323) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0182::0.0182) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0840::0.0840) (0.0791::0.0791)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0651::0.0651) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0517::0.0517) (0.0508::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0635::0.0635) (0.0604::0.0604)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0336::0.0336) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0495::0.0495) (0.0485::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0310::0.0310) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0756::0.0756) (0.0731::0.0731)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0565::0.0565) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/X Do0MUX\.M\[3\]\.MUX\[4\]/A0 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0713::0.0713) (0.0691::0.0691)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0280::0.0280) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0267::0.0267) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0248::0.0248) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0099::0.0099) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[30\]/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0440::0.0440) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0248::0.0248) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0164::0.0164) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0221::0.0221) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0088::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0202::0.0202) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0286::0.0286) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0074::0.0074) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0094::0.0094) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0035::0.0035) (0.0033::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0079::0.0079) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0135::0.0135) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[21\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0423::0.0423) (0.0415::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0374::0.0374) (0.0367::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[30\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0659::0.0659) (0.0650::0.0650)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0403::0.0403) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0347::0.0347) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0271::0.0271) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0628::0.0628) (0.0615::0.0615)) (INTERCONNECT BANK128\[1\]\.RAM128\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0352::0.0352) (0.0346::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0264::0.0264) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/S0 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0488::0.0488) (0.0473::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0659::0.0659) (0.0640::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0266::0.0266) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0294::0.0294) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0506::0.0506) (0.0491::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0223::0.0223) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0521::0.0521) (0.0514::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0081::0.0081) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0487::0.0487) (0.0471::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0121::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0479::0.0479) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0227::0.0227) (0.0229::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0631::0.0631) (0.0622::0.0622)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0803::0.0803) (0.0766::0.0766)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0507::0.0507) (0.0503::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0438::0.0438) (0.0431::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0423::0.0423) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0281::0.0281) (0.0288::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0072::0.0072) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0299::0.0299) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0046::0.0046) (0.0045::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0485::0.0485) (0.0478::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0183::0.0182) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0188::0.0188) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0139::0.0139) (0.0133::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0112::0.0112) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0258::0.0258) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0036::0.0036) (0.0035::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0124::0.0124) (0.0119::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0333::0.0333) (0.0345::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0225::0.0225) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0108::0.0108) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0084::0.0084) (0.0086::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0396::0.0396) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0592::0.0592) (0.0579::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0764::0.0764) (0.0737::0.0737)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0045::0.0045) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0503::0.0503) (0.0499::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0601::0.0601) (0.0592::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0227::0.0227) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0324::0.0324) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0074::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0493::0.0493) (0.0484::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0565::0.0565) (0.0550::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0233::0.0233) (0.0241::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0085::0.0085) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0641::0.0641) (0.0627::0.0627)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0136::0.0136) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0652::0.0652) (0.0629::0.0629)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0218::0.0218) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0465::0.0465) (0.0486::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0183::0.0183) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0230::0.0230) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0022::0.0022) (0.0022::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0538::0.0538) (0.0530::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0348::0.0348) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0426::0.0426) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0037::0.0037) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0562::0.0562) (0.0547::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0202::0.0202) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0410::0.0410) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0160::0.0160) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0225::0.0225) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0252::0.0252) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0177::0.0177) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0616::0.0616) (0.0590::0.0590)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0088::0.0088) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0225::0.0225) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0658::0.0658) (0.0624::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0362::0.0362) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0388::0.0388) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0298::0.0298) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0825::0.0825) (0.0788::0.0788)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0466::0.0466) (0.0456::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0415::0.0415) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0349::0.0349) (0.0346::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0294::0.0294) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0213::0.0213) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0336::0.0336) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0390::0.0390) (0.0401::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0291::0.0291) (0.0289::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0199::0.0199) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0354::0.0354) (0.0349::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0365::0.0365) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0546::0.0546) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0334::0.0334) (0.0341::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0079::0.0079) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0144::0.0144) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0376::0.0376) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0823::0.0823) (0.0783::0.0783)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0049::0.0049) (0.0049::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0243::0.0243) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0577::0.0577) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0401::0.0401) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/X Do0MUX\.M\[3\]\.MUX\[4\]/A1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0140::0.0140) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0389::0.0389) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0324::0.0324) (0.0316::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0578::0.0578) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0320::0.0320) (0.0316::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0267::0.0267) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0447::0.0447) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[14\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0235::0.0235) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0283::0.0283) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0270::0.0270) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0110::0.0110) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0066::0.0066) (0.0064::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0109::0.0109) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0535::0.0535) (0.0523::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0519::0.0519) (0.0506::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0089::0.0089) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0244::0.0244) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0256::0.0256) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0621::0.0621) (0.0602::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0436::0.0436) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0610::0.0610) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0279::0.0279) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0197::0.0197) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0448::0.0448) (0.0468::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0147::0.0147) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0200::0.0200) (0.0203::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0683::0.0683) (0.0666::0.0704)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0298::0.0298) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0565::0.0565) (0.0541::0.0541)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[30\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/S1 (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0749::0.0749) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0164::0.0164) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0406::0.0406) (0.0399::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0155::0.0155) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0313::0.0313) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0350::0.0350) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0158::0.0158) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0406::0.0406) (0.0403::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0419::0.0418) (0.0410::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0319::0.0319) (0.0318::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0442::0.0442) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0198::0.0198) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.1108::0.1108) (0.1075::0.1075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0790::0.0790) (0.0771::0.0771)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0728::0.0728) (0.0714::0.0753)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0386::0.0386) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0799::0.0799) (0.0772::0.0773)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0115::0.0115) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0241::0.0241) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0155::0.0155) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0281::0.0281) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0083::0.0083) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0532::0.0532) (0.0509::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/S0 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0137::0.0137) (0.0142::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0067::0.0067) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0333::0.0333) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0233::0.0233) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0053::0.0053) (0.0050::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0282::0.0282) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0052::0.0052) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0737::0.0737) (0.0713::0.0713)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0310::0.0310) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0375::0.0375) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0752::0.0752) (0.0730::0.0763)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0161::0.0161) (0.0163::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0482::0.0482) (0.0473::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0252::0.0252) (0.0245::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0224::0.0224) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0100::0.0100) (0.0110::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/X Do0MUX\.M\[0\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0366::0.0366) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0806::0.0806) (0.0777::0.0777)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0375::0.0375) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0543::0.0543) (0.0537::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0304::0.0304) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0100::0.0100) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0738::0.0738) (0.0706::0.0706)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0022::0.0022) (0.0021::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0300::0.0300) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0033::0.0033) (0.0031::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0107::0.0107) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0230::0.0230) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0641::0.0641) (0.0621::0.0621)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.1088::0.1088) (0.0995::0.0995)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0347::0.0347) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0228::0.0228) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0283::0.0283) (0.0271::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0293::0.0293) (0.0293::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0249::0.0249) (0.0242::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0253::0.0253) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0029::0.0029) (0.0028::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0391::0.0391) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0269::0.0269) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0100::0.0100) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0083::0.0083) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0460::0.0460) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0328::0.0328) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0040::0.0040) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0333::0.0333) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0282::0.0282) (0.0279::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0272::0.0272) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.1349::0.1349) (0.1261::0.1261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.1596::0.1596) (0.1506::0.1506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0210::0.0210) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0324::0.0324) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0098::0.0098) (0.0093::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0166::0.0166) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0395::0.0395) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0166::0.0166) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0284::0.0284) (0.0294::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0390::0.0390) (0.0385::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0193::0.0193) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0468::0.0468) (0.0463::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0582::0.0582) (0.0567::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0297::0.0297) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0419::0.0419) (0.0415::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0592::0.0592) (0.0569::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0434::0.0434) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[25\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0049::0.0049) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0065::0.0065) (0.0064::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0321::0.0321) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0619::0.0619) (0.0605::0.0640)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0528::0.0528) (0.0520::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0242::0.0242) (0.0249::0.0249)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[4\]/S (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0482::0.0482) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0272::0.0272) (0.0265::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0564::0.0564) (0.0547::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0168::0.0168) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0346::0.0346) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0555::0.0555) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0594::0.0594) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0565::0.0565) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0316::0.0316) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0257::0.0257) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0209::0.0209) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0107::0.0107) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0197::0.0197) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0240::0.0240) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0083::0.0083) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0746::0.0746) (0.0715::0.0715)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0377::0.0377) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0436::0.0436) (0.0430::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0535::0.0535) (0.0523::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0097::0.0097) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0633::0.0633) (0.0613::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0154::0.0154) (0.0165::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/S0 (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0295::0.0295) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0322::0.0322) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0242::0.0242) (0.0236::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0368::0.0368) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0237::0.0237) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0387::0.0387) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0180::0.0180) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0310::0.0310) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0856::0.0855) (0.0820::0.0820)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0642::0.0642) (0.0623::0.0623)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/S0 (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0193::0.0193) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0292::0.0292) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0349::0.0349) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0337::0.0337) (0.0342::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0141::0.0141) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0212::0.0212) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0070::0.0070) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0340::0.0340) (0.0338::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0251::0.0251) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.1285::0.1285) (0.1232::0.1233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0755::0.0755) (0.0739::0.0739)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0710::0.0710) (0.0686::0.0723)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0334::0.0334) (0.0334::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0871::0.0871) (0.0838::0.0838)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0155::0.0155) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0554::0.0554) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0390::0.0390) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0029::0.0029) (0.0027::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0628::0.0628) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/S1 (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[31\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0166::0.0166) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0058::0.0058) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0260::0.0260) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0266::0.0266) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0176::0.0176) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0194::0.0194) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0314::0.0314) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0091::0.0091) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0170::0.0170) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0217::0.0217) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0614::0.0614) (0.0584::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0279::0.0279) (0.0289::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0424::0.0424) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0411::0.0411) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0715::0.0715) (0.0690::0.0690)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0445::0.0445) (0.0457::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0435::0.0435) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0049::0.0049) (0.0051::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0099::0.0099) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0492::0.0492) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0547::0.0547) (0.0534::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0104::0.0104) (0.0107::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0490::0.0490) (0.0469::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0835::0.0835) (0.0794::0.0794)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0963::0.0963) (0.0918::0.0918)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/X Do0MUX\.M\[0\]\.MUX\[3\]/A1 (0.0071::0.0071) (0.0072::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0181::0.0181) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0138::0.0138) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0333::0.0333) (0.0340::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0629::0.0629) (0.0616::0.0648)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0047::0.0047) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0297::0.0297) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0162::0.0161) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0099::0.0099) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0447::0.0447) (0.0437::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0106::0.0106) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0460::0.0460) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0210::0.0210) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0141::0.0141) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0941::0.0941) (0.0892::0.0893)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0675::0.0675) (0.0654::0.0654)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0206::0.0206) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0176::0.0176) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0142::0.0142) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0544::0.0544) (0.0530::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0530::0.0530) (0.0518::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0278::0.0278) (0.0286::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0044::0.0044) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0510::0.0510) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0262::0.0262) (0.0267::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0404::0.0404) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0260::0.0260) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0047::0.0047) (0.0046::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0469::0.0469) (0.0478::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0763::0.0762) (0.0733::0.0733)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0051::0.0051) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0304::0.0304) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0775::0.0774) (0.0743::0.0744)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0308::0.0308) (0.0301::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0227::0.0227) (0.0215::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0435::0.0435) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0255::0.0255) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0294::0.0294) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0421::0.0421) (0.0413::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0400::0.0400) (0.0413::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0343::0.0343) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0191::0.0191) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0439::0.0439) (0.0434::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0225::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0418::0.0418) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0422::0.0422) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0655::0.0655) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0683::0.0683) (0.0662::0.0662)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0517::0.0517) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0525::0.0525) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0099::0.0099) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0599::0.0599) (0.0552::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0244::0.0244) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0180::0.0180) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0352::0.0352) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0200::0.0200) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0133::0.0133) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0088::0.0088) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0273::0.0273) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0363::0.0363) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0202::0.0202) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0174::0.0174) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[30\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0172::0.0172) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0276::0.0276) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0370::0.0370) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0473::0.0473) (0.0463::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0586::0.0586) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0265::0.0265) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0455::0.0455) (0.0448::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0563::0.0563) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0031::0.0031) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0300::0.0300) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0130::0.0130) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0366::0.0366) (0.0369::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/S0 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0345::0.0345) (0.0341::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0119::0.0119) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0125::0.0125) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0570::0.0570) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0396::0.0396) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0721::0.0721) (0.0687::0.0687)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0071::0.0071) (0.0072::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0273::0.0273) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0332::0.0332)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0069::0.0069) (0.0070::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0583::0.0583) (0.0568::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/S1 (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0304::0.0304) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0483::0.0483) (0.0477::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0447::0.0447) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0175::0.0175) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0431::0.0431) (0.0422::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0627::0.0627) (0.0608::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0163::0.0163) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0673::0.0673) (0.0680::0.0680)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0604::0.0604) (0.0630::0.0630)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0419::0.0419) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0591::0.0591) (0.0599::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0480::0.0480) (0.0486::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0367::0.0367) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0675::0.0675) (0.0657::0.0657)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0466::0.0466) (0.0461::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0065::0.0065) (0.0062::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0213::0.0213) (0.0216::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0157::0.0157) (0.0150::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0150::0.0150) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0166::0.0166) (0.0157::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0245::0.0245) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0168::0.0168) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0260::0.0260) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0063::0.0063) (0.0059::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0327::0.0327) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0364::0.0364) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0342::0.0342) (0.0336::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0235::0.0235) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0043::0.0043) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0185::0.0185) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0536::0.0536) (0.0530::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0583::0.0583) (0.0568::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0263::0.0263) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0431::0.0431) (0.0429::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0122::0.0122) (0.0124::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0555::0.0555) (0.0540::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0528::0.0528) (0.0517::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0171::0.0171) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.1178::0.1178) (0.1106::0.1106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[3\]/S (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0485::0.0485) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0410::0.0410) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0488::0.0488) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0468::0.0468) (0.0481::0.0481)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0049::0.0049) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0152::0.0152) (0.0146::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0234::0.0234) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0322::0.0322) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0293::0.0293) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0103::0.0103) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0370::0.0370) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0147::0.0147) (0.0140::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0156::0.0156) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0525::0.0525) (0.0513::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0490::0.0490) (0.0481::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0232::0.0232) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0192::0.0192) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0141::0.0141) (0.0137::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0461::0.0461) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0444::0.0444) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0061::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0211::0.0211) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0492::0.0492) (0.0478::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0574::0.0574) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0765::0.0765) (0.0735::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0425::0.0425) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0426::0.0426) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0770::0.0770) (0.0725::0.0725)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0347::0.0347) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0776::0.0776) (0.0741::0.0741)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0573::0.0573) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0509::0.0509) (0.0499::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0319::0.0319) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0218::0.0218) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0279::0.0279) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0401::0.0401) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0418::0.0418) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0517::0.0517) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0377::0.0377) (0.0372::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0496::0.0496) (0.0487::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0414::0.0414) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0091::0.0091) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0087::0.0087) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0659::0.0659) (0.0642::0.0681)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0142::0.0142) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0284::0.0284) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[24\]/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0051::0.0051) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0278::0.0278) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0445::0.0445) (0.0438::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0754::0.0754) (0.0717::0.0717)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0557::0.0557) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0249::0.0249) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0060::0.0060) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0162::0.0162) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0103::0.0103) (0.0100::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0131::0.0131) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0241::0.0241) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0437::0.0437) (0.0430::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0465::0.0465) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0338::0.0338) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0669::0.0669) (0.0645::0.0645)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0683::0.0683) (0.0658::0.0658)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0134::0.0134) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0078::0.0078) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0275::0.0275) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0228::0.0228) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0326::0.0326) (0.0317::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0659::0.0659) (0.0623::0.0623)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0834::0.0834) (0.0811::0.0812)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/S1 (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0322::0.0322) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0302::0.0302) (0.0297::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0226::0.0226) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0463::0.0463) (0.0476::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0531::0.0531) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0097::0.0097) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0734::0.0734) (0.0713::0.0757)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0669::0.0669) (0.0640::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0204::0.0204) (0.0193::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0208::0.0208) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0088::0.0088) (0.0091::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0431::0.0431) (0.0414::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0187::0.0187) (0.0192::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0629::0.0629) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0130::0.0130) (0.0131::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0460::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0127::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0167::0.0167) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0676::0.0675) (0.0662::0.0662)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0232::0.0232) (0.0239::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0192::0.0192) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0269::0.0269) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0188::0.0188) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0325::0.0325) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0022::0.0022) (0.0022::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0770::0.0770) (0.0753::0.0792)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0721::0.0721) (0.0710::0.0740)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0764::0.0764) (0.0746::0.0747)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0523::0.0523) (0.0535::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1129::0.1129) (0.1068::0.1068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0657::0.0657) (0.0622::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0382::0.0382) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0388::0.0388) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0583::0.0583) (0.0570::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0199::0.0199) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0536::0.0536) (0.0526::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0470::0.0470) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0099::0.0099) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0268::0.0268) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0113::0.0113) (0.0118::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0345::0.0345) (0.0343::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0280::0.0280) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0064::0.0064) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0219::0.0219) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0405::0.0405) (0.0400::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0420::0.0420) (0.0408::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0066::0.0066) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0201::0.0201) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0557::0.0557) (0.0546::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0757::0.0757) (0.0731::0.0731)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0199::0.0199) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0203::0.0203) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0442::0.0442) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0192::0.0192) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0193::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0292::0.0292) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0577::0.0577) (0.0566::0.0594)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0269::0.0269) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0311::0.0311) (0.0308::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0278::0.0278) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0254::0.0254) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0191::0.0191) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0279::0.0279) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0388::0.0388) (0.0381::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0255::0.0255) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0549::0.0549) (0.0538::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0588::0.0588) (0.0575::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0265::0.0265) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0189::0.0189) (0.0197::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0151::0.0151) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0276::0.0276) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0299::0.0299) (0.0309::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0501::0.0501) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0226::0.0226) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0136::0.0136) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0240::0.0240) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0339::0.0339) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0060::0.0060) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0104::0.0104) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0673::0.0673) (0.0645::0.0645)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0304::0.0304) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0363::0.0363) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0228::0.0229) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0592::0.0592) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0672::0.0672) (0.0647::0.0647)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0325::0.0325) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0168::0.0168) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0569::0.0569) (0.0554::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0242::0.0242) (0.0249::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0340::0.0340) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0582::0.0582) (0.0566::0.0600)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0327::0.0327) (0.0322::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0198::0.0198) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0464::0.0464) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0572::0.0571) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0514::0.0514) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0218::0.0218) (0.0223::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0483::0.0483) (0.0475::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0593::0.0593) (0.0579::0.0612)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0723::0.0724) (0.0701::0.0701)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0283::0.0283) (0.0273::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0071::0.0071) (0.0071::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/X Do0MUX\.M\[3\]\.MUX\[5\]/A0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0222::0.0222) (0.0227::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0333::0.0333) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0314::0.0314) (0.0310::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0559::0.0559) (0.0543::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0586::0.0586) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0668::0.0668) (0.0641::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0036::0.0036) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/A (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0513::0.0513) (0.0500::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0261::0.0261) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0089::0.0089) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0263::0.0263) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0292::0.0292) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0745::0.0745) (0.0709::0.0709)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0335::0.0335) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0286::0.0286) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0610::0.0610) (0.0589::0.0589)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0448::0.0448) (0.0441::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0087::0.0087) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0087::0.0087) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0317::0.0317) (0.0314::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0155::0.0155) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0097::0.0097) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0092::0.0092) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0340::0.0340) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0748::0.0748) (0.0727::0.0727)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0938::0.0938) (0.0892::0.0892)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0567::0.0567) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0226::0.0226) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0500::0.0500) (0.0521::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0262::0.0262) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0581::0.0581) (0.0569::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0123::0.0123) (0.0118::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0105::0.0105) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0238::0.0238) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0871::0.0871) (0.0837::0.0837)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0095::0.0095) (0.0102::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0283::0.0283) (0.0292::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0242::0.0242)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0745::0.0745) (0.0713::0.0713)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0173::0.0173) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0097::0.0097) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0271::0.0271) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0193::0.0193) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0402::0.0402) (0.0398::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0211::0.0211) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0485::0.0485) (0.0479::0.0479)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0287::0.0287) (0.0277::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0317::0.0317) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0264::0.0264) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0285::0.0285) (0.0293::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0263::0.0263) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0387::0.0387) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0743::0.0743) (0.0764::0.0764)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0375::0.0375) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0179::0.0179) (0.0175::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0603::0.0603) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0569::0.0569) (0.0563::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.1041::0.1041) (0.0988::0.0988)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0393::0.0393) (0.0389::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0155::0.0155) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0632::0.0632) (0.0616::0.0616)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0708::0.0708) (0.0686::0.0686)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0326::0.0326) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0134::0.0134) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0765::0.0765) (0.0736::0.0736)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0150::0.0150) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0171::0.0171) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0200::0.0200) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0275::0.0275) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0130::0.0130) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0332::0.0332) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0771::0.0771) (0.0725::0.0725)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0205::0.0205) (0.0198::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0347::0.0347) (0.0341::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0567::0.0567) (0.0557::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0274::0.0274) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0634::0.0634) (0.0617::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0253::0.0253) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0582::0.0582) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0091::0.0091) (0.0087::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0042::0.0042) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0047::0.0047) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0163::0.0163) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0354::0.0354) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0492::0.0492) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0755::0.0754) (0.0730::0.0730)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0502::0.0502) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0271::0.0271) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0748::0.0748) (0.0720::0.0720)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0441::0.0441) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0375::0.0375) (0.0372::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0070::0.0070) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0125::0.0125) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0117::0.0117) (0.0125::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0408::0.0408) (0.0400::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0256::0.0256) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0084::0.0084) (0.0081::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0234::0.0234) (0.0239::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0289::0.0289) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0238::0.0238) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0638::0.0638) (0.0620::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0452::0.0452) (0.0456::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0310::0.0310) (0.0319::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0160::0.0160) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0400::0.0400) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0185::0.0185) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0414::0.0414) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0200::0.0200) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0191::0.0191) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0093::0.0093) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0301::0.0301) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0163::0.0163) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0300::0.0300) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0146::0.0146) (0.0142::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0716::0.0716) (0.0683::0.0683)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0507::0.0507) (0.0486::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0612::0.0612) (0.0596::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0207::0.0207) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0810::0.0810) (0.0770::0.0770)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0500::0.0500) (0.0492::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0047::0.0047) (0.0040::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0543::0.0543) (0.0526::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0143::0.0143) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0230::0.0230) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0178::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0281::0.0281) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0307::0.0307) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0390::0.0390) (0.0385::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0224::0.0224) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0839::0.0839) (0.0799::0.0799)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0973::0.0972) (0.0899::0.0899)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0680::0.0680) (0.0655::0.0656)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0300::0.0300) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0479::0.0479) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0393::0.0393) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0122::0.0122) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0542::0.0542) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/X Do0MUX\.M\[3\]\.MUX\[5\]/A1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0473::0.0473) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0469::0.0469) (0.0463::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0053::0.0053) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/A (0.0149::0.0149) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0858::0.0858) (0.0810::0.0810)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0145::0.0145) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0656::0.0656) (0.0625::0.0625)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0135::0.0135) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0253::0.0254) (0.0250::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0356::0.0356) (0.0353::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0153::0.0153) (0.0158::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0344::0.0344) (0.0341::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0171::0.0171) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0148::0.0148) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0266::0.0266) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0386::0.0386) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0380::0.0380) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0461::0.0461) (0.0454::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0211::0.0211) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0223::0.0223) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0345::0.0345) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0307::0.0307) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0329::0.0329) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0544::0.0544) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0216::0.0216) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0762::0.0762) (0.0742::0.0742)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0110::0.0110) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0487::0.0487) (0.0498::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0423::0.0423) (0.0414::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0359::0.0359) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0470::0.0470) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0029::0.0029) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0074::0.0074) (0.0074::0.0074)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0293::0.0293) (0.0282::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0375::0.0375) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0348::0.0348) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0150::0.0150) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0033::0.0033) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0305::0.0305) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0332::0.0332) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0196::0.0196) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0285::0.0285) (0.0277::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0166::0.0166) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0333::0.0333) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0272::0.0272) (0.0271::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0243::0.0243) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0544::0.0543) (0.0534::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0356::0.0356) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0337::0.0337) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0296::0.0296) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0915::0.0915) (0.0874::0.0875)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1063::0.1062) (0.1009::0.1009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0480::0.0480) (0.0496::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0243::0.0243) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0428::0.0428) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0362::0.0362) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0133::0.0133) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0488::0.0488) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0165::0.0165) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0222::0.0222) (0.0213::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0249::0.0249) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0048::0.0048) (0.0044::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0308::0.0308) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0306::0.0306) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0185::0.0185) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0356::0.0356) (0.0353::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0239::0.0239) (0.0241::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0254::0.0254) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0361::0.0361) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0183::0.0183) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0514::0.0514) (0.0507::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0310::0.0310) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0202::0.0202) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0182::0.0182) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0290::0.0290) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0120::0.0120) (0.0117::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0099::0.0099) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0610::0.0610) (0.0590::0.0590)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0169::0.0169) (0.0178::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0299::0.0299) (0.0292::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0492::0.0492) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0411::0.0411) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0597::0.0597) (0.0586::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0758::0.0758) (0.0714::0.0714)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0363::0.0363) (0.0358::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0083::0.0083) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0327::0.0327) (0.0325::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0366::0.0366) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0779::0.0778) (0.0748::0.0748)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0353::0.0353) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0096::0.0096) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0100::0.0100) (0.0097::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0333::0.0333) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0398::0.0398) (0.0395::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0295::0.0295) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0333::0.0333) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0530::0.0530) (0.0518::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0035::0.0035) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0247::0.0247) (0.0239::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0226::0.0226) (0.0219::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0394::0.0394) (0.0411::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0283::0.0283) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0227::0.0227) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0407::0.0407) (0.0406::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0532::0.0532) (0.0519::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0142::0.0142) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0429::0.0429) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0284::0.0284) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0160::0.0160) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0440::0.0440) (0.0434::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0306::0.0306) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0242::0.0242) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.1017::0.1017) (0.0955::0.0955)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0185::0.0185) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0430::0.0430) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0260::0.0260) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0455::0.0455) (0.0449::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/X Do0MUX\.M\[2\]\.MUX\[5\]/A0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/X Do0MUX\.M\[3\]\.MUX\[0\]/A0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0766::0.0766) (0.0740::0.0740)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0387::0.0387) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[5\]/S (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0427::0.0427) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0125::0.0125) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0188::0.0188) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0568::0.0568) (0.0552::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0407::0.0407) (0.0413::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0721::0.0721) (0.0697::0.0697)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0165::0.0165) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0245::0.0245) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0222::0.0222) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0246::0.0246) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0311::0.0311) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0107::0.0107) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0385::0.0385) (0.0381::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0436::0.0436) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0395::0.0395) (0.0408::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0530::0.0530) (0.0519::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0513::0.0513) (0.0499::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0199::0.0199) (0.0195::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0356::0.0356) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0173::0.0173) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0060::0.0060) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0665::0.0665) (0.0644::0.0644)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0443::0.0443) (0.0436::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0579::0.0579) (0.0594::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0097::0.0097) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0638::0.0638) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0493::0.0493) (0.0479::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0476::0.0476) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0319::0.0319) (0.0329::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0331::0.0331) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0411::0.0411) (0.0404::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0191::0.0191) (0.0188::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0138::0.0138) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0774::0.0774) (0.0746::0.0746)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0387::0.0387) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0343::0.0343) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0248::0.0248) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0260::0.0260) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0384::0.0384) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0116::0.0116) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0316::0.0316) (0.0310::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0152::0.0152) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0284::0.0284) (0.0276::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0217::0.0217) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0188::0.0188) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0251::0.0251) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0124::0.0124) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0220::0.0220) (0.0224::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0673::0.0673) (0.0664::0.0691)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0831::0.0831) (0.0816::0.0858)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0596::0.0596) (0.0578::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0831::0.0831) (0.0808::0.0809)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.1025::0.1025) (0.0971::0.0971)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0289::0.0289) (0.0282::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0836::0.0836) (0.0794::0.0794)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0374::0.0374) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[24\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0166::0.0166) (0.0170::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0636::0.0636) (0.0616::0.0648)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0031::0.0031) (0.0029::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0260::0.0260) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0194::0.0194) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0129::0.0129) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0206::0.0206) (0.0197::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0290::0.0290) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0054::0.0054) (0.0051::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0100::0.0100) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0211::0.0211) (0.0217::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0225::0.0226) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0274::0.0274) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0334::0.0334) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0229::0.0229) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0417::0.0417) (0.0414::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0481::0.0481) (0.0477::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0056::0.0056) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0413::0.0413) (0.0406::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0307::0.0307) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0586::0.0586) (0.0570::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0315::0.0315) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0531::0.0531) (0.0520::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0320::0.0320) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0266::0.0266) (0.0269::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0094::0.0094) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0321::0.0321) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0247::0.0247) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0376::0.0376) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0285::0.0285) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0150::0.0150) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0049::0.0049) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0094::0.0094) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0339::0.0339) (0.0336::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0031::0.0031) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0388::0.0388) (0.0382::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0600::0.0600) (0.0586::0.0618)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0212::0.0212) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0309::0.0309) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0214::0.0214) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0222::0.0222) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0317::0.0317) (0.0324::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0218::0.0218) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0520::0.0520) (0.0509::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0467::0.0467) (0.0457::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0047::0.0047) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0464::0.0464) (0.0458::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0356::0.0356) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0149::0.0149) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0887::0.0887) (0.0845::0.0845)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0348::0.0348) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0170::0.0170) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0138::0.0138) (0.0132::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0330::0.0330) (0.0338::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0424::0.0424) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0151::0.0151) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0347::0.0347) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0230::0.0230) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0207::0.0207) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0234::0.0234) (0.0226::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0232::0.0232) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0503::0.0503) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0368::0.0368) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/X Do0MUX\.M\[2\]\.MUX\[5\]/A1 (0.0056::0.0056) (0.0057::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[23\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0115::0.0115) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/X Do0MUX\.M\[3\]\.MUX\[0\]/A1 (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0172::0.0172) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0431::0.0431) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0173::0.0173) (0.0170::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0661::0.0661) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0415::0.0415) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0230::0.0230) (0.0219::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0073::0.0073) (0.0070::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0234::0.0234) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0854::0.0854) (0.0806::0.0806)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0285::0.0284) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0325::0.0325) (0.0315::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0199::0.0199) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0272::0.0272) (0.0281::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0092::0.0092) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0201::0.0201) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0181::0.0181) (0.0190::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0309::0.0309) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0234::0.0234) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0365::0.0365) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0484::0.0484) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0518::0.0518) (0.0505::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0340::0.0340) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0138::0.0138) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0383::0.0383) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0333::0.0333) (0.0342::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0243::0.0243) (0.0242::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[6\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0161::0.0161) (0.0173::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0389::0.0389) (0.0382::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0307::0.0307) (0.0301::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0387::0.0387) (0.0383::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0731::0.0731) (0.0706::0.0706)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0473::0.0472) (0.0460::0.0479)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0549::0.0548) (0.0534::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0224::0.0224) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0040::0.0040) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0387::0.0387) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0616::0.0616) (0.0591::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0139::0.0139) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0563::0.0563) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0452::0.0452) (0.0458::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0158::0.0158) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0405::0.0405) (0.0399::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0404::0.0404) (0.0400::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0043::0.0043) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0518::0.0518) (0.0511::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0186::0.0186) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0563::0.0563) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0362::0.0362) (0.0358::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0683::0.0683) (0.0660::0.0660)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0117::0.0117) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0134::0.0134) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0265::0.0265) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0795::0.0795) (0.0776::0.0819)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0640::0.0640) (0.0667::0.0668)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0810::0.0810) (0.0788::0.0788)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0358::0.0358) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1007::0.1007) (0.0959::0.0960)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0630::0.0630) (0.0618::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0031::0.0031) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0517::0.0517) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0235::0.0235) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0089::0.0089) (0.0088::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0182::0.0182) (0.0176::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0544::0.0544) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0056::0.0056) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0265::0.0265) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0068::0.0068) (0.0066::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0420::0.0420) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0229::0.0229) (0.0229::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0447::0.0447) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0096::0.0096) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0070::0.0070) (0.0067::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0234::0.0234) (0.0226::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0139::0.0139) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0256::0.0256) (0.0263::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0108::0.0108) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0119::0.0119) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0106::0.0106) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0368::0.0368) (0.0376::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0485::0.0485) (0.0478::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0183::0.0183) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0508::0.0508) (0.0498::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0495::0.0495) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0266::0.0266) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0466::0.0466) (0.0458::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0060::0.0060) (0.0060::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0404::0.0404) (0.0402::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0242::0.0242) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0364::0.0364) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0116::0.0116) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0304::0.0304) (0.0304::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0159::0.0159) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0255::0.0255) (0.0263::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0098::0.0098) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0130::0.0130) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/X Do0MUX\.M\[1\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0210::0.0210) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0413::0.0413) (0.0404::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0392::0.0392) (0.0387::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0166::0.0166) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0471::0.0471) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0404::0.0404) (0.0415::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0200::0.0200) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0468::0.0468) (0.0464::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0428::0.0428) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0505::0.0505) (0.0494::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0468::0.0468) (0.0459::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0354::0.0354) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0288::0.0288) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0246::0.0246) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0229::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0443::0.0443) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0418::0.0418) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0160::0.0160) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0692::0.0692) (0.0650::0.0650)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0554::0.0554) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0348::0.0348) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0503::0.0503) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0643::0.0643) (0.0621::0.0656)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0166::0.0166) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0299::0.0299) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0416::0.0416) (0.0414::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0432::0.0432) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0178::0.0178) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0409::0.0409) (0.0402::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0724::0.0723) (0.0695::0.0695)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0625::0.0625) (0.0600::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0290::0.0290) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[5\]/S (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0554::0.0554) (0.0544::0.0570)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[0\]/S (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0567::0.0567) (0.0557::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0546::0.0546) (0.0562::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0099::0.0099) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0396::0.0396) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0107::0.0107) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0068::0.0068) (0.0064::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[29\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0486::0.0486) (0.0476::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0768::0.0768) (0.0730::0.0730)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0326::0.0326) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[31\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0521::0.0521) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0202::0.0202) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0340::0.0340) (0.0335::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0329::0.0329) (0.0326::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0198::0.0198) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0632::0.0632) (0.0598::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0221::0.0221) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0192::0.0192) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0136::0.0136) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0236::0.0236) (0.0230::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0036::0.0036) (0.0035::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0111::0.0111) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0301::0.0301) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0299::0.0299) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0142::0.0142) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0363::0.0363) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0445::0.0445) (0.0434::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0294::0.0294) (0.0286::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0485::0.0485) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0295::0.0295) (0.0301::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0526::0.0526) (0.0503::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0321::0.0321) (0.0318::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0270::0.0270) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0429::0.0429) (0.0428::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0132::0.0132) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0207::0.0207) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0374::0.0374) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0287::0.0287) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0394::0.0394) (0.0388::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0270::0.0270) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0065::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0153::0.0153) (0.0146::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0308::0.0308)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0685::0.0685) (0.0664::0.0664)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/S0 (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0239::0.0239) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[14\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0386::0.0386) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0309::0.0309) (0.0302::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0289::0.0289) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0304::0.0304) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0244::0.0244) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0275::0.0275) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0316::0.0316) (0.0320::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0484::0.0484) (0.0463::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0496::0.0496) (0.0506::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0156::0.0156) (0.0159::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0696::0.0696) (0.0684::0.0684)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0393::0.0393) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0593::0.0593) (0.0576::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0364::0.0364) (0.0375::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0212::0.0212) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0700::0.0700) (0.0680::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0400::0.0400) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0682::0.0682) (0.0660::0.0660)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0108::0.0108) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0593::0.0593) (0.0578::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0094::0.0094) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0182::0.0182) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0453::0.0453) (0.0426::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0184::0.0184) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0142::0.0142) (0.0136::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0233::0.0233) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0154::0.0154) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0338::0.0338) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0405::0.0405) (0.0400::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0239::0.0239) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0428::0.0428) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0427::0.0427) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0564::0.0564) (0.0552::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0339::0.0339) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0356::0.0356) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0656::0.0656) (0.0639::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0279::0.0279) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0240::0.0240) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0548::0.0548) (0.0535::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0543::0.0543) (0.0532::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0551::0.0551) (0.0539::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0076::0.0077) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0355::0.0355) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0326::0.0326) (0.0333::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0609::0.0609) (0.0598::0.0629)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0319::0.0319) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0057::0.0057) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0324::0.0324) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0236::0.0236) (0.0243::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0350::0.0350) (0.0344::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0371::0.0371) (0.0364::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/X Do0MUX\.M\[1\]\.MUX\[3\]/A1 (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/X Do0MUX\.M\[1\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0603::0.0603) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0276::0.0276) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0209::0.0209) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0368::0.0368) (0.0364::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0118::0.0118) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0472::0.0472) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0418::0.0418) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0643::0.0643) (0.0626::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0308::0.0308) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0144::0.0144) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0037::0.0037) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0195::0.0195) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0495::0.0495) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0158::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0334::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0458::0.0458) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0312::0.0312) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0337::0.0337) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0483::0.0483) (0.0470::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0684::0.0683) (0.0662::0.0662)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0675::0.0675) (0.0655::0.0655)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0345::0.0345) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0161::0.0161) (0.0152::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0104::0.0104) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0584::0.0584) (0.0573::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0300::0.0300) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0084::0.0084) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0184::0.0184) (0.0194::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0432::0.0432) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0910::0.0910) (0.0861::0.0861)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0475::0.0475) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0637::0.0636) (0.0622::0.0657)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0501::0.0501) (0.0508::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0673::0.0673) (0.0659::0.0659)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0304::0.0304) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0436::0.0436) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0120::0.0120) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0323::0.0323) (0.0320::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0568::0.0568) (0.0551::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0083::0.0083) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0528::0.0528) (0.0514::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0314::0.0314) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0101::0.0101) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0102::0.0102) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0349::0.0349) (0.0342::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0350::0.0350) (0.0344::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0210::0.0210) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0074::0.0074) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0227::0.0227) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0085::0.0085) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0120::0.0120) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0025::0.0025) (0.0024::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0091::0.0091) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0075::0.0075) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0085::0.0085) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0470::0.0470) (0.0463::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0362::0.0362) (0.0358::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0417::0.0417) (0.0412::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0617::0.0617) (0.0586::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[23\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0296::0.0296) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0237::0.0237) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0299::0.0299) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0368::0.0368) (0.0378::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0986::0.0986) (0.0943::0.0943)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/S0 (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0495::0.0495) (0.0509::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0213::0.0213) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0276::0.0276) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0727::0.0727) (0.0689::0.0689)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0092::0.0092) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0452::0.0452) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0218::0.0218) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0583::0.0583) (0.0571::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0249::0.0249) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0233::0.0233) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0197::0.0197) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0315::0.0315) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0211::0.0211) (0.0204::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0694::0.0694) (0.0676::0.0676)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0129::0.0129) (0.0124::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0657::0.0657) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/S1 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0373::0.0373) (0.0369::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0394::0.0394) (0.0390::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0153::0.0153) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0117::0.0117) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0166::0.0166) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0498::0.0498) (0.0511::0.0510)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0401::0.0401) (0.0399::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0774::0.0774) (0.0744::0.0744)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0189::0.0189) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0352::0.0352) (0.0348::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0346::0.0346) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0031::0.0031) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0606::0.0606) (0.0582::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0147::0.0147) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0470::0.0470) (0.0469::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0319::0.0319) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0898::0.0898) (0.0869::0.0869)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0408::0.0408) (0.0421::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0094::0.0094) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0536::0.0536) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0247::0.0247) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0479::0.0479) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0771::0.0771) (0.0743::0.0743)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0108::0.0108) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0742::0.0742) (0.0716::0.0716)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0208::0.0208) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0269::0.0269) (0.0263::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0278::0.0278) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0295::0.0295) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0387::0.0387) (0.0383::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0086::0.0086) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0487::0.0487) (0.0472::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0318::0.0318) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0651::0.0651) (0.0632::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0384::0.0384) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0357::0.0357) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0460::0.0460) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0431::0.0431) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0050::0.0050) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0270::0.0270) (0.0255::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0720::0.0720) (0.0698::0.0745)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0514::0.0514) (0.0510::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0321::0.0321) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0447::0.0447) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0210::0.0210) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0239::0.0239) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0339::0.0339) (0.0334::0.0345)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[3\]/S (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/X Do0MUX\.M\[1\]\.MUX\[6\]/A1 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0372::0.0372) (0.0367::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0343::0.0343) (0.0339::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0355::0.0355) (0.0350::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0263::0.0263) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0334::0.0334) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0583::0.0583) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0123::0.0123) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0240::0.0240) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0457::0.0457) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0232::0.0232) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0541::0.0541) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0125::0.0125) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0369::0.0369) (0.0363::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0491::0.0491) (0.0479::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0183::0.0183) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0345::0.0345) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0225::0.0225) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0426::0.0426) (0.0431::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0263::0.0263) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0915::0.0914) (0.0848::0.0848)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0410::0.0410) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0293::0.0293) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0252::0.0252) (0.0238::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0890::0.0890) (0.0842::0.0842)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0415::0.0415) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0460::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0365::0.0365) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0160::0.0160) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0219::0.0219) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0334::0.0334) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0813::0.0813) (0.0767::0.0768)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0595::0.0595) (0.0579::0.0606)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0502::0.0502) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0080::0.0080) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0120::0.0120) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0741::0.0741) (0.0718::0.0719)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0119::0.0118) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0121::0.0121) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0244::0.0244) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0268::0.0268) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0509::0.0509) (0.0500::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0071::0.0071) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0244::0.0244) (0.0237::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0124::0.0124) (0.0120::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0138::0.0138) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0751::0.0751) (0.0715::0.0715)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0562::0.0562) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0541::0.0540) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0211::0.0211) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0285::0.0285) (0.0279::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0222::0.0222) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0249::0.0249) (0.0248::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0240::0.0240) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0294::0.0294) (0.0288::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0202::0.0202) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0160::0.0160) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0340::0.0340) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0478::0.0478) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0184::0.0184) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0407::0.0407) (0.0420::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0063::0.0063) (0.0060::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0150::0.0150) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0286::0.0286) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0135::0.0135) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0162::0.0162) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0547::0.0547) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.1034::0.1034) (0.0986::0.0986)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0240::0.0240) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0292::0.0292) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0308::0.0308) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0469::0.0469) (0.0458::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0084::0.0084) (0.0085::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0168::0.0168) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0554::0.0554) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0068::0.0068) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0221::0.0221) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0123::0.0123) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0109::0.0110) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0220::0.0220) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0235::0.0235) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0046::0.0046)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0278::0.0278) (0.0277::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0138::0.0138) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0269::0.0269) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0400::0.0400) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0580::0.0580) (0.0573::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0260::0.0260) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0321::0.0321) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0403::0.0403) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0275::0.0275) (0.0284::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0440::0.0440) (0.0430::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0130::0.0130) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0659::0.0659) (0.0632::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0444::0.0444) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0293::0.0293) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0384::0.0384) (0.0378::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0151::0.0151) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0493::0.0493) (0.0495::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0539::0.0539) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0167::0.0167) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0884::0.0884) (0.0856::0.0856)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0353::0.0353) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0240::0.0240) (0.0239::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0744::0.0744) (0.0722::0.0722)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0468::0.0468) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0234::0.0234) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0172::0.0172) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0250::0.0250) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0146::0.0146) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0283::0.0283) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0632::0.0632) (0.0616::0.0643)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0417::0.0417) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0439::0.0439) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0313::0.0313) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0245::0.0245) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0323::0.0323) (0.0321::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0260::0.0260) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0460::0.0460) (0.0451::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0308::0.0308) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0171::0.0171) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0518::0.0518) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0545::0.0544) (0.0536::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0605::0.0605) (0.0594::0.0620)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0482::0.0482) (0.0477::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0582::0.0582) (0.0572::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0489::0.0489) (0.0484::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0264::0.0264) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0311::0.0311) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0162::0.0162) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0110::0.0110) (0.0107::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0461::0.0461) (0.0454::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0712::0.0712) (0.0686::0.0687)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0302::0.0302) (0.0301::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0143::0.0143) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0863::0.0863) (0.0828::0.0829)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0377::0.0377) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0452::0.0452) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0333::0.0333) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0347::0.0347) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0157::0.0157) (0.0151::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0143::0.0143) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[6\]/S (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0550::0.0550) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0300::0.0300) (0.0307::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0297::0.0297) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0366::0.0366) (0.0361::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0023::0.0023) (0.0023::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0360::0.0360) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0103::0.0103) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0718::0.0718) (0.0685::0.0685)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0325::0.0325) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0337::0.0337) (0.0334::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0454::0.0454) (0.0443::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0458::0.0458) (0.0451::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0399::0.0399) (0.0406::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0293::0.0293) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0195::0.0195) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0083::0.0083) (0.0086::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0763::0.0763) (0.0728::0.0728)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0225::0.0225) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0485::0.0485) (0.0471::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0079::0.0079) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0097::0.0097) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0408::0.0408) (0.0401::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0504::0.0504) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0588::0.0588) (0.0576::0.0606)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0219::0.0219) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0593::0.0593) (0.0575::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0497::0.0497) (0.0484::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0770::0.0770) (0.0736::0.0737)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0459::0.0459) (0.0453::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0499::0.0499) (0.0491::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0417::0.0417) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0462::0.0462) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0178::0.0178) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0511::0.0511) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0958::0.0958) (0.0904::0.0904)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0793::0.0793) (0.0749::0.0749)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0530::0.0530) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0428::0.0428) (0.0424::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0250::0.0250) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0609::0.0609) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0148::0.0148) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0055::0.0055) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0310::0.0310) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0387::0.0387) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[25\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0125::0.0125) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0129::0.0129) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0412::0.0412) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0561::0.0561) (0.0550::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0098::0.0098) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0153::0.0153) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0262::0.0262) (0.0258::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0260::0.0260) (0.0257::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0110::0.0110) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0105::0.0105) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0164::0.0164) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0198::0.0198) (0.0201::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0253::0.0253) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0149::0.0149) (0.0151::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0695::0.0695) (0.0669::0.0669)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0266::0.0266) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0077::0.0077) (0.0071::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0175::0.0175) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0466::0.0466) (0.0457::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0135::0.0135) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0062::0.0062) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0385::0.0385) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0297::0.0297) (0.0303::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0142::0.0142) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0692::0.0692) (0.0681::0.0713)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0101::0.0101) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0413::0.0413) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0114::0.0114) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0260::0.0260) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0146::0.0146) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0188::0.0188) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0737::0.0737) (0.0714::0.0762)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0578::0.0578) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0143::0.0143) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0208::0.0208) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0753::0.0753) (0.0716::0.0716)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0202::0.0202) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0171::0.0171) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0500::0.0500) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0181::0.0181) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0448::0.0448) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0119::0.0119) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0261::0.0261) (0.0271::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0143::0.0143) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0380::0.0380) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0481::0.0481) (0.0466::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0107::0.0107) (0.0102::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0414::0.0414) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0553::0.0553) (0.0575::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0419::0.0419) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0120::0.0120) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0857::0.0857) (0.0825::0.0825)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0806::0.0806) (0.0779::0.0779)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0387::0.0387) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0245::0.0245) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0114::0.0114) (0.0108::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0118::0.0118) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0719::0.0719) (0.0694::0.0694)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0119::0.0119) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0036::0.0036) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0276::0.0276) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0300::0.0300) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0036::0.0036) (0.0034::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0326::0.0326) (0.0322::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0151::0.0151) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0225::0.0225) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0141::0.0141) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0478::0.0478) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0568::0.0568) (0.0560::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0384::0.0384) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0229::0.0229) (0.0232::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0400::0.0400) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0021::0.0021) (0.0020::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0711::0.0710) (0.0682::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0346::0.0346) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0140::0.0140) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0257::0.0257) (0.0243::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0911::0.0911) (0.0872::0.0872)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0284::0.0284) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0614::0.0614) (0.0598::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0229::0.0229) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0503::0.0503) (0.0500::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0017::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0088::0.0088) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0151::0.0151) (0.0145::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0056::0.0056) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0248::0.0248) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0171::0.0171) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0152::0.0152) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0032::0.0032) (0.0030::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0906::0.0906) (0.0870::0.0870)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0248::0.0248) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0291::0.0291) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0104::0.0104) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0411::0.0411) (0.0404::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0140::0.0140) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0343::0.0343) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0448::0.0448) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0436::0.0436) (0.0433::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0286::0.0286) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0426::0.0426) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0364::0.0364) (0.0360::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0347::0.0347) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0298::0.0298) (0.0298::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0448::0.0448) (0.0456::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0453::0.0453) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0258::0.0258) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0586::0.0586) (0.0570::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0201::0.0201) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0337::0.0337) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0461::0.0461) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0227::0.0227) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0219::0.0219) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0195::0.0195) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[25\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0376::0.0376) (0.0376::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0661::0.0661) (0.0629::0.0629)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0141::0.0141) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0031::0.0031) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0085::0.0085) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0418::0.0418) (0.0410::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0380::0.0380) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0307::0.0307) (0.0307::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0119::0.0119) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0331::0.0331) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0337::0.0337) (0.0335::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0434::0.0434) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0501::0.0501) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0143::0.0143) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0062::0.0062) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0197::0.0197) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0099::0.0099) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0487::0.0487) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0360::0.0360) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0291::0.0291) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0173::0.0173) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0125::0.0125) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0458::0.0458) (0.0443::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0162::0.0162) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0203::0.0203) (0.0207::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0557::0.0557) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0140::0.0140) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0349::0.0349) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0122::0.0122) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0168::0.0168) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0380::0.0380) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0568::0.0568) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0582::0.0582) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0058::0.0058) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0631::0.0631) (0.0611::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0602::0.0602) (0.0586::0.0613)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0426::0.0426) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0410::0.0410) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0108::0.0108) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0302::0.0302) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0250::0.0250) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0310::0.0310) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0493::0.0493) (0.0485::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0385::0.0385) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0666::0.0666) (0.0657::0.0657)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0277::0.0277) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0148::0.0148) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0104::0.0104) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0186::0.0186) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0085::0.0085) (0.0085::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0168::0.0168) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0494::0.0494) (0.0516::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0197::0.0197) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0573::0.0573) (0.0563::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0785::0.0784) (0.0759::0.0759)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0455::0.0455) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0110::0.0110) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0371::0.0371) (0.0361::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0786::0.0785) (0.0756::0.0756)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0335::0.0335) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0290::0.0290) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0374::0.0374) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0184::0.0184) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0241::0.0241) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0574::0.0574) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0428::0.0428) (0.0419::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0215::0.0215) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0184::0.0184) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0257::0.0257) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.1013::0.1013) (0.0987::0.1052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0871::0.0871) (0.0844::0.0844)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0427::0.0427) (0.0426::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0891::0.0891) (0.0855::0.0855)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0467::0.0467) (0.0461::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0449::0.0449) (0.0440::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0282::0.0282) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0533::0.0533) (0.0524::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0481::0.0481) (0.0474::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0268::0.0268) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0039::0.0039) (0.0038::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0092::0.0092) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/S0 (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0396::0.0396) (0.0386::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0147::0.0147) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0268::0.0268) (0.0276::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0297::0.0297) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0280::0.0280) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0162::0.0162) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0091::0.0091) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0102::0.0102) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0456::0.0456) (0.0466::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0453::0.0453) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0432::0.0432) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0599::0.0599) (0.0588::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0565::0.0565) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0208::0.0208) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0031::0.0031) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0619::0.0619) (0.0600::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0309::0.0309) (0.0307::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0704::0.0704) (0.0680::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0314::0.0314) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0131::0.0131) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0251::0.0251) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0393::0.0393) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/X Do0MUX\.M\[0\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/X Do0MUX\.M\[0\]\.MUX\[5\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0081::0.0081) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0294::0.0294) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0375::0.0375) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0162::0.0162) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0110::0.0110) (0.0117::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0398::0.0398) (0.0391::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0491::0.0491) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0209::0.0209) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0298::0.0298) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0507::0.0507) (0.0501::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0306::0.0306) (0.0303::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0160::0.0160) (0.0154::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0348::0.0348) (0.0345::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0446::0.0446) (0.0442::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0043::0.0043) (0.0051::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0605::0.0605) (0.0582::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0442::0.0442) (0.0434::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0333::0.0333) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0528::0.0528) (0.0518::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0378::0.0378) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0395::0.0395) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0353::0.0353) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0766::0.0766) (0.0736::0.0736)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0402::0.0402) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0193::0.0193) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0247::0.0247) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0325::0.0325) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0506::0.0506) (0.0494::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0516::0.0516) (0.0501::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0376::0.0376) (0.0372::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[11\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0207::0.0207) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0351::0.0351) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0283::0.0283) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0170::0.0170) (0.0172::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0367::0.0367) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0466::0.0466) (0.0461::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0737::0.0737) (0.0713::0.0713)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0516::0.0516) (0.0510::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0273::0.0273) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0617::0.0617) (0.0602::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0523::0.0523) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0429::0.0429) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0359::0.0359) (0.0353::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0078::0.0078) (0.0073::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0245::0.0245) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0471::0.0471) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0269::0.0269) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0206::0.0206) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0347::0.0347) (0.0342::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0329::0.0329) (0.0326::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0532::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0210::0.0210) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0215::0.0215) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0273::0.0273) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0109::0.0109) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0353::0.0353) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0455::0.0455) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0493::0.0493) (0.0482::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0491::0.0492) (0.0478::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0083::0.0083) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0403::0.0403) (0.0396::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0533::0.0533) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0515::0.0515) (0.0497::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0601::0.0601) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0144::0.0144) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0351::0.0351) (0.0346::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0188::0.0188) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0483::0.0483) (0.0487::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0760::0.0760) (0.0734::0.0734)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0183::0.0183) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0234::0.0234) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0636::0.0636) (0.0626::0.0626)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0386::0.0386) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0258::0.0258) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0297::0.0297) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0395::0.0395) (0.0393::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0217::0.0217) (0.0212::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.1059::0.1059) (0.1004::0.1004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0119::0.0119) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0055::0.0055) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0199::0.0199) (0.0204::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0202::0.0202) (0.0203::0.0203)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0839::0.0838) (0.0804::0.0804)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/S0 (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0485::0.0485) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0237::0.0237) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0172::0.0172) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0628::0.0628) (0.0645::0.0645)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0266::0.0266) (0.0256::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0438::0.0438) (0.0435::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0467::0.0467) (0.0454::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0242::0.0242) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0363::0.0363) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0242::0.0242) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.1177::0.1177) (0.1138::0.1141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0892::0.0892) (0.0863::0.0863)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0661::0.0661) (0.0637::0.0684)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0391::0.0391) (0.0403::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0493::0.0493) (0.0487::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0057::0.0057) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0222::0.0222) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0219::0.0219) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0122::0.0122) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0125::0.0125) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0211::0.0211) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[30\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/S1 (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0115::0.0115) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0142::0.0142) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0211::0.0211) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0098::0.0098) (0.0093::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0255::0.0255) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0261::0.0261) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0071::0.0071) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0287::0.0287) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0654::0.0654) (0.0619::0.0619)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0361::0.0361) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0399::0.0399) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0502::0.0502) (0.0496::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0538::0.0538) (0.0529::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0233::0.0233) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0588::0.0588) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0065::0.0065) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0037::0.0037) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0685::0.0685) (0.0663::0.0709)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0369::0.0369) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0480::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.1098::0.1098) (0.1037::0.1038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0280::0.0280) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/X Do0MUX\.M\[0\]\.MUX\[4\]/A1 (0.0078::0.0078) (0.0079::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/X Do0MUX\.M\[0\]\.MUX\[5\]/A1 (0.0062::0.0062) (0.0063::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0246::0.0246) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0347::0.0347) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0093::0.0093) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0341::0.0341) (0.0336::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0084::0.0084) (0.0080::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0188::0.0188) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0640::0.0640) (0.0599::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0270::0.0270) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0478::0.0478) (0.0470::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0234::0.0234) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0032::0.0032) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0163::0.0163) (0.0166::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0446::0.0446) (0.0439::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0293::0.0293) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0372::0.0372) (0.0365::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0206::0.0206) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0351::0.0351) (0.0363::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0041::0.0041) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0474::0.0474) (0.0461::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0513::0.0513) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0054::0.0054) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0250::0.0250) (0.0258::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0382::0.0382) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0601::0.0601) (0.0587::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0091::0.0091) (0.0085::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0047::0.0047) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0205::0.0205) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0350::0.0351) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0193::0.0193) (0.0194::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0399::0.0399) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0382::0.0382) (0.0385::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0531::0.0531) (0.0519::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0444::0.0444) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0363::0.0363) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0523::0.0522) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0111::0.0111) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0466::0.0466) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0095::0.0095) (0.0105::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0090::0.0090) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/S0 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0443::0.0443) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0807::0.0807) (0.0777::0.0777)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0429::0.0429) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0253::0.0253) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0559::0.0559) (0.0549::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0716::0.0716) (0.0692::0.0692)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0331::0.0331) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0222::0.0222) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0178::0.0178) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0234::0.0234) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0348::0.0348) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/A (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0608::0.0608) (0.0580::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0616::0.0616) (0.0591::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[23\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0110::0.0110) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0122::0.0122) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0288::0.0288) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0079::0.0079) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0132::0.0132) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0308::0.0308) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0199::0.0199) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0061::0.0061) (0.0060::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0140::0.0141) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0446::0.0446) (0.0439::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0551::0.0551) (0.0535::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0241::0.0241) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0200::0.0200) (0.0196::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0126::0.0126) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0659::0.0659) (0.0636::0.0637)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0266::0.0266) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0227::0.0227) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0056::0.0056) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0158::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0790::0.0790) (0.0761::0.0761)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0346::0.0346) (0.0351::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0233::0.0233) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0433::0.0433) (0.0425::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0363::0.0363) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0099::0.0099) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0305::0.0305) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0363::0.0363) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0119::0.0119) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0223::0.0223) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0061::0.0061) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0389::0.0389) (0.0379::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0196::0.0196) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0549::0.0549) (0.0539::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]/S1 (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0088::0.0088) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0513::0.0513) (0.0498::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0306::0.0306) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0267::0.0267) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0361::0.0361) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0443::0.0443) (0.0431::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0450::0.0450) (0.0443::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0289::0.0289) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0163::0.0163) (0.0165::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0630::0.0630) (0.0646::0.0646)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0293::0.0293) (0.0298::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0954::0.0954) (0.0909::0.0909)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0393::0.0393) (0.0393::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0855::0.0855) (0.0823::0.0823)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0098::0.0098) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0394::0.0394) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0264::0.0264) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0305::0.0305) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0152::0.0152) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0158::0.0158) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0161::0.0161) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0284::0.0284) (0.0295::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0372::0.0372) (0.0365::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0368::0.0368) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0350::0.0350) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0283::0.0283) (0.0294::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0102::0.0102) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0170::0.0170) (0.0172::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0178::0.0178) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0291::0.0291) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0334::0.0334) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0530::0.0530) (0.0521::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0320::0.0320) (0.0327::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0228::0.0228) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0599::0.0599) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0162::0.0162) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0291::0.0291) (0.0291::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0655::0.0655) (0.0632::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0540::0.0540) (0.0529::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0138::0.0138) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0339::0.0339) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0570::0.0570) (0.0558::0.0588)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[4\]/S (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[5\]/S (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0241::0.0241) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0201::0.0201) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0074::0.0075) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0274::0.0274) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0083::0.0083) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0104::0.0104) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0815::0.0815) (0.0775::0.0775)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0042::0.0042) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0198::0.0198) (0.0187::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0652::0.0652) (0.0629::0.0629)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0315::0.0315) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0436::0.0436) (0.0429::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0178::0.0178) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0421::0.0421) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0152::0.0152) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0268::0.0268) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0428::0.0428) (0.0421::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0398::0.0398) (0.0392::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0372::0.0371) (0.0368::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0312::0.0312) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0469::0.0469) (0.0464::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0260::0.0260) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0352::0.0352) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0653::0.0653) (0.0631::0.0667)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0592::0.0592) (0.0576::0.0601)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0704::0.0704) (0.0684::0.0726)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0521::0.0521) (0.0510::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0501::0.0501) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0314::0.0314) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0521::0.0521) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0062::0.0062) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0206::0.0206) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0245::0.0245) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0640::0.0640) (0.0624::0.0660)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0173::0.0173) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0632::0.0632) (0.0616::0.0616)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0205::0.0205) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0358::0.0358) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0466::0.0466) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0325::0.0325) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0299::0.0299) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0243::0.0243) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0547::0.0547) (0.0532::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0350::0.0350) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0167::0.0167) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0398::0.0398) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0782::0.0782) (0.0751::0.0751)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0274::0.0274) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0502::0.0502) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0245::0.0245) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0067::0.0067) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0126::0.0126) (0.0132::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0153::0.0153) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0197::0.0197) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[14\]/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0681::0.0681) (0.0652::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0259::0.0259) (0.0265::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0471::0.0471) (0.0460::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0668::0.0668) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0199::0.0199) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0246::0.0246) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0394::0.0394) (0.0387::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0268::0.0268) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0525::0.0525) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0631::0.0631) (0.0599::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0153::0.0153) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0200::0.0200) (0.0193::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0166::0.0166) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0044::0.0044) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0708::0.0708) (0.0696::0.0697)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0100::0.0100) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0158::0.0158) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0367::0.0367) (0.0363::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0268::0.0268) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0260::0.0260) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0208::0.0208) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0185::0.0185) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0209::0.0209) (0.0199::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0019::0.0019)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0973::0.0973) (0.0921::0.0921)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0304::0.0303) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0468::0.0468) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0247::0.0247) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0250::0.0250) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0300::0.0300) (0.0308::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0534::0.0534) (0.0524::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0299::0.0299) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0241::0.0241) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0148::0.0148) (0.0139::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0196::0.0196) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0523::0.0523) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0855::0.0855) (0.0810::0.0810)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0621::0.0621) (0.0613::0.0613)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0203::0.0203) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0601::0.0601) (0.0592::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0775::0.0775) (0.0742::0.0742)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0279::0.0279) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0217::0.0217) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0402::0.0402) (0.0401::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0064::0.0064) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0525::0.0525) (0.0516::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0059::0.0059) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0476::0.0476) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0060::0.0060) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0193::0.0193) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0258::0.0258) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0390::0.0390) (0.0386::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0274::0.0274) (0.0270::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0273::0.0273) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0285::0.0285) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0234::0.0234) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0348::0.0348) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0361::0.0361) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0333::0.0333) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0290::0.0290) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0860::0.0860) (0.0820::0.0820)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0569::0.0569) (0.0562::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0453::0.0453) (0.0443::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0235::0.0235) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0140::0.0140) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0238::0.0238) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0460::0.0460) (0.0454::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.1013::0.1013) (0.0963::0.0963)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0303::0.0303) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0268::0.0268) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0110::0.0110) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0410::0.0410) (0.0403::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0405::0.0405) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0237::0.0237) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0437::0.0437) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0050::0.0050) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0348::0.0348) (0.0342::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0325::0.0325) (0.0322::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0121::0.0121) (0.0115::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0075::0.0075) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0263::0.0263) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0388::0.0388) (0.0383::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0536::0.0536) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0715::0.0715) (0.0692::0.0692)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0171::0.0171) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0262::0.0262) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0629::0.0628) (0.0612::0.0647)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0320::0.0320) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0354::0.0354) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0235::0.0235) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0496::0.0496) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0300::0.0300) (0.0299::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0191::0.0191) (0.0184::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0406::0.0406) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0193::0.0193) (0.0185::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0419::0.0419) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0168::0.0168) (0.0164::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0217::0.0217) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0588::0.0588) (0.0574::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0368::0.0368) (0.0383::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0199::0.0199) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0472::0.0472) (0.0466::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0486::0.0487) (0.0479::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0268::0.0268) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0538::0.0538) (0.0519::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0341::0.0341) (0.0338::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0460::0.0460) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0257::0.0257) (0.0264::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0343::0.0343) (0.0336::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0439::0.0439) (0.0433::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/S0 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0645::0.0644) (0.0630::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0383::0.0383) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[26\]/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0100::0.0100) (0.0094::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0615::0.0615) (0.0594::0.0594)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0255::0.0255) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0670::0.0670) (0.0643::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0673::0.0673) (0.0653::0.0654)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0836::0.0836) (0.0798::0.0798)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0297::0.0297) (0.0308::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0324::0.0324) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0061::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0126::0.0126) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0374::0.0374) (0.0369::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[31\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0254::0.0254) (0.0253::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0432::0.0432) (0.0424::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0242::0.0242) (0.0241::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0484::0.0484) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0116::0.0116) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0157::0.0157) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0444::0.0443) (0.0433::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0619::0.0619) (0.0601::0.0601)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0072::0.0072) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0444::0.0444) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0568::0.0568) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0414::0.0414) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0475::0.0475) (0.0461::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0371::0.0371) (0.0367::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0195::0.0195) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0219::0.0219) (0.0214::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[19\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0445::0.0445) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0136::0.0136) (0.0139::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0395::0.0395) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0270::0.0270) (0.0275::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0383::0.0383) (0.0377::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0810::0.0810) (0.0784::0.0784)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0326::0.0326) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0671::0.0671) (0.0652::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0395::0.0395) (0.0393::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0108::0.0108) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0762::0.0761) (0.0738::0.0738)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0475::0.0475) (0.0455::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0154::0.0154) (0.0147::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0703::0.0703) (0.0680::0.0681)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0215::0.0215) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0391::0.0391) (0.0386::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0293::0.0293) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0524::0.0524) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0244::0.0244) (0.0233::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0272::0.0272) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0304::0.0304) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0297::0.0297) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0187::0.0187) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0158::0.0158) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0223::0.0223) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0239::0.0239) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0464::0.0464) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0752::0.0752) (0.0729::0.0763)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0943::0.0943) (0.0902::0.0902)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0054::0.0054) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0516::0.0516) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0396::0.0396) (0.0391::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0695::0.0695) (0.0675::0.0717)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0608::0.0608) (0.0596::0.0627)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0497::0.0497) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0371::0.0371) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0296::0.0296) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0067::0.0067) (0.0065::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0379::0.0379) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0316::0.0316) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0210::0.0210) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0138::0.0138) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0122::0.0122) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0514::0.0514) (0.0500::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0238::0.0238) (0.0229::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0218::0.0218) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0292::0.0292) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0215::0.0215) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0155::0.0155) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0303::0.0303) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0856::0.0856) (0.0817::0.0817)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0396::0.0396) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0358::0.0358) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0154::0.0154) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0109::0.0109) (0.0111::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0107::0.0107) (0.0104::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0229::0.0229) (0.0227::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0528::0.0528) (0.0523::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0257::0.0257) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0258::0.0258) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0211::0.0211) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0125::0.0125) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0383::0.0383) (0.0374::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0101::0.0101) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0546::0.0546) (0.0524::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0212::0.0212) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0321::0.0321) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0282::0.0282) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0563::0.0563) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0378::0.0378) (0.0374::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0244::0.0244) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0097::0.0097) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0279::0.0279) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0453::0.0453) (0.0433::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0319::0.0319) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0211::0.0211) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0544::0.0544) (0.0533::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0196::0.0196) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0617::0.0617) (0.0598::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0075::0.0075) (0.0079::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0384::0.0384) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0511::0.0511) (0.0495::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0510::0.0510) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0449::0.0449) (0.0444::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0584::0.0584) (0.0569::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0222::0.0222) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0475::0.0475) (0.0470::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0547::0.0547) (0.0535::0.0536)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0448::0.0448) (0.0439::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0161::0.0161) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0459::0.0459) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0496::0.0496) (0.0509::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0146::0.0146) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0210::0.0210) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0267::0.0267) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0697::0.0697) (0.0666::0.0666)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0033::0.0033) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0039::0.0039) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0113::0.0113) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0222::0.0222) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0450::0.0450) (0.0444::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0112::0.0112) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/S1 (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0714::0.0714) (0.0694::0.0694)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0271::0.0271) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0216::0.0216) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0319::0.0319) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0621::0.0621) (0.0611::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0506::0.0506) (0.0500::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0415::0.0415) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0330::0.0330) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0302::0.0302) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0447::0.0447) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0838::0.0838) (0.0791::0.0792)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0546::0.0546) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0793::0.0793) (0.0749::0.0749)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0031::0.0031) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0320::0.0320) (0.0314::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0108::0.0108) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0232::0.0232) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[12\]/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0338::0.0338) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0104::0.0104) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0407::0.0407) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0358::0.0358) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0323::0.0323) (0.0320::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0200::0.0200) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0293::0.0293) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[0\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0552::0.0552) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0213::0.0213) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0271::0.0271) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0650::0.0650) (0.0636::0.0669)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/S0 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0324::0.0324) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0573::0.0573) (0.0590::0.0589)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0343::0.0343) (0.0340::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0150::0.0150) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0801::0.0801) (0.0776::0.0776)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0315::0.0315) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0319::0.0319) (0.0317::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0421::0.0421) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0375::0.0375) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0294::0.0294) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0403::0.0403) (0.0395::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0061::0.0061) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0339::0.0339) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0711::0.0711) (0.0692::0.0692)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0092::0.0092) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0189::0.0189) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0462::0.0462) (0.0443::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0451::0.0451) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0198::0.0198) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[23\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0281::0.0281) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0250::0.0250) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0218::0.0218) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0545::0.0545) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0282::0.0282) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0510::0.0510) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0761::0.0761) (0.0732::0.0732)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0179::0.0179) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0180::0.0180) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0353::0.0353) (0.0345::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0520::0.0520) (0.0535::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0760::0.0760) (0.0736::0.0773)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0343::0.0343) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[29\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0426::0.0426) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0250::0.0250) (0.0257::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0513::0.0513) (0.0508::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0467::0.0467) (0.0471::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0090::0.0090) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0438::0.0438) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0361::0.0361) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0516::0.0516) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0708::0.0708) (0.0665::0.0665)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0327::0.0327) (0.0323::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0121::0.0121) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0354::0.0354) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0268::0.0268) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0156::0.0156) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0383::0.0383) (0.0378::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0331::0.0331) (0.0327::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0227::0.0227) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0292::0.0292) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0343::0.0343) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0383::0.0383) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0349::0.0349) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0431::0.0431) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0177::0.0177) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0347::0.0347) (0.0354::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0384::0.0384) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0327::0.0326) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0420::0.0420) (0.0438::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0537::0.0537) (0.0531::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0094::0.0094) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0167::0.0167) (0.0160::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0104::0.0104) (0.0109::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0218::0.0218) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0300::0.0300) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0431::0.0431) (0.0426::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0516::0.0516) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0132::0.0132) (0.0142::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0212::0.0212) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0610::0.0610) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0263::0.0263) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0129::0.0130) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0229::0.0229) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0397::0.0397) (0.0391::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0128::0.0128) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0432::0.0432) (0.0445::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0159::0.0159) (0.0152::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0230::0.0230) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0568::0.0568) (0.0554::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0592::0.0592) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0194::0.0194) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0252::0.0252) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0519::0.0519) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0139::0.0139) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0324::0.0324) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0047::0.0047) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0374::0.0374) (0.0368::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0546::0.0546) (0.0536::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.1088::0.1088) (0.0995::0.0995)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0326::0.0326) (0.0338::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0102::0.0102) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0378::0.0378) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0243::0.0243) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0327::0.0326) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0066::0.0066) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0371::0.0371) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0535::0.0535) (0.0528::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0141::0.0141) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0126::0.0126) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0631::0.0631) (0.0604::0.0604)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0153::0.0153) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0443::0.0443) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0146::0.0146) (0.0143::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0660::0.0660) (0.0639::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0396::0.0396) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/S0 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0280::0.0280) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0342::0.0342) (0.0352::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0693::0.0693) (0.0672::0.0714)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0555::0.0555) (0.0544::0.0571)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0464::0.0464) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0753::0.0753) (0.0732::0.0732)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0337::0.0337) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0459::0.0459) (0.0454::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0339::0.0339) (0.0336::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0347::0.0347) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0047::0.0047) (0.0045::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0461::0.0461) (0.0453::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[31\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0047::0.0047) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0136::0.0136) (0.0132::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0579::0.0579) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0193::0.0193) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0279::0.0279) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0255::0.0255) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0388::0.0388) (0.0382::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0432::0.0432) (0.0423::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0306::0.0306) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0067::0.0067) (0.0065::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0234::0.0234) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0487::0.0487) (0.0493::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0195::0.0195) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0636::0.0636) (0.0615::0.0615)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0260::0.0260) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0252::0.0252) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0383::0.0383) (0.0378::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0804::0.0804) (0.0768::0.0768)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0766::0.0766) (0.0742::0.0790)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/S1 (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0330::0.0330) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0128::0.0128) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0352::0.0352) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0459::0.0459) (0.0448::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0287::0.0287) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0561::0.0561) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0237::0.0237) (0.0242::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0205::0.0205) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0518::0.0518) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0657::0.0657) (0.0623::0.0623)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0387::0.0387) (0.0375::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0383::0.0383) (0.0395::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0761::0.0761) (0.0733::0.0734)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0151::0.0151) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0437::0.0437) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0334::0.0334) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0342::0.0342) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0377::0.0377) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0861::0.0861) (0.0821::0.0821)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0485::0.0485) (0.0476::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0307::0.0307) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0223::0.0223) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0273::0.0273) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0296::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0233::0.0233) (0.0227::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0706::0.0706) (0.0687::0.0719)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[24\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0095::0.0095) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0045::0.0045) (0.0043::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0376::0.0376) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0072::0.0072) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0220::0.0220) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0328::0.0328) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0372::0.0372) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0246::0.0246) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0578::0.0578) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0437::0.0437) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0264::0.0264) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0603::0.0603) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0278::0.0278) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0101::0.0101) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0255::0.0255) (0.0253::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0343::0.0343) (0.0339::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0129::0.0129) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0192::0.0192) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0317::0.0317) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0618::0.0618) (0.0605::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0307::0.0307) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0393::0.0393) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0327::0.0327) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0491::0.0491) (0.0484::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0268::0.0268) (0.0260::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0350::0.0350) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0554::0.0554) (0.0542::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0826::0.0826) (0.0786::0.0786)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0205::0.0205) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0261::0.0261) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0598::0.0598) (0.0585::0.0585)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0283::0.0283) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0099::0.0099) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0359::0.0359) (0.0351::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0442::0.0442) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0260::0.0260) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0446::0.0446) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0375::0.0375) (0.0370::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0440::0.0440) (0.0433::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0136::0.0136) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0577::0.0577) (0.0560::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0727::0.0727) (0.0704::0.0704)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0195::0.0195) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0464::0.0464) (0.0459::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0125::0.0125) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0154::0.0154) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0265::0.0265) (0.0257::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0712::0.0712) (0.0687::0.0687)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0283::0.0283) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0537::0.0537) (0.0510::0.0510)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0224::0.0224) (0.0217::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0517::0.0517) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0088::0.0088) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0113::0.0113) (0.0109::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0190::0.0190) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0236::0.0236) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0310::0.0310) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0268::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0284::0.0284) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0254::0.0254) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0189::0.0189) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0631::0.0631) (0.0594::0.0594)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0941::0.0941) (0.0893::0.0893)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0291::0.0291) (0.0299::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0103::0.0103) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0165::0.0165) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0546::0.0546) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0386::0.0386) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0373::0.0373) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0278::0.0278) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0481::0.0481) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[11\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0763::0.0763) (0.0729::0.0729)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0237::0.0237) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0587::0.0587) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0745::0.0744) (0.0708::0.0709)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0110::0.0110) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0388::0.0388) (0.0398::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0394::0.0394) (0.0412::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0396::0.0396) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0177::0.0177) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/S0 (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0084::0.0084) (0.0085::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0466::0.0466) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0052::0.0052) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0333::0.0333) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0082::0.0082) (0.0082::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0383::0.0383) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0215::0.0215) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0380::0.0380) (0.0376::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0450::0.0450) (0.0442::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0715::0.0715) (0.0683::0.0683)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0721::0.0721) (0.0686::0.0686)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0106::0.0106) (0.0110::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0177::0.0177) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0517::0.0517) (0.0496::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0034::0.0034) (0.0034::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0130::0.0130) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0052::0.0052) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[10\]/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0579::0.0579) (0.0550::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0151::0.0151) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0247::0.0247) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0206::0.0206) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0376::0.0376) (0.0367::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0746::0.0746) (0.0713::0.0713)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0486::0.0486) (0.0476::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0071::0.0071) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0179::0.0179) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0318::0.0318) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0302::0.0302) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0090::0.0090) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0435::0.0435) (0.0424::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0109::0.0109) (0.0104::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0572::0.0572) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0278::0.0278) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0060::0.0060) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0467::0.0467) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.1016::0.1015) (0.0969::0.0969)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0373::0.0373) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0666::0.0666) (0.0636::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0499::0.0499) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0389::0.0389) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0332::0.0332) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0166::0.0166) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[27\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0597::0.0597) (0.0583::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0273::0.0273) (0.0280::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0261::0.0261) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0218::0.0218) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0268::0.0268) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0421::0.0421) (0.0417::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0253::0.0253) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0399::0.0399) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0329::0.0329) (0.0325::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0974::0.0974) (0.0939::0.0939)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0280::0.0280) (0.0294::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0695::0.0695) (0.0677::0.0706)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0219::0.0219) (0.0224::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0119::0.0119) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0249::0.0249) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0280::0.0279) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0305::0.0305) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0431::0.0431) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0124::0.0124) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0321::0.0321) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0087::0.0087) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0283::0.0283) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0410::0.0410) (0.0403::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0204::0.0204) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0488::0.0488) (0.0500::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0473::0.0473) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0386::0.0386) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0599::0.0599) (0.0584::0.0584)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0294::0.0294) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0622::0.0622) (0.0612::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0303::0.0303) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0397::0.0397) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0470::0.0470) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0328::0.0328) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0475::0.0475) (0.0472::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0311::0.0311) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0177::0.0177) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0144::0.0145) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0320::0.0320) (0.0316::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0123::0.0123) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0198::0.0198) (0.0204::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0274::0.0274) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0050::0.0050) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.1752::0.1752) (0.1636::0.1637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0430::0.0430) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0385::0.0385) (0.0380::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0401::0.0401) (0.0398::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0562::0.0562) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0547::0.0547) (0.0538::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0394::0.0394) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0705::0.0705) (0.0681::0.0681)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0349::0.0349) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0549::0.0549) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0346::0.0346) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0162::0.0162) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0485::0.0485) (0.0476::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0548::0.0548) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0212::0.0212) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0347::0.0347) (0.0344::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0194::0.0194) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0337::0.0337) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0084::0.0084) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0508::0.0508) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0147::0.0147) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0549::0.0549) (0.0538::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0234::0.0234) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0722::0.0722) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0345::0.0345) (0.0339::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0053::0.0053) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0217::0.0217) (0.0213::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0402::0.0402) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0043::0.0043) (0.0052::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0265::0.0265) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0192::0.0192) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0611::0.0611) (0.0598::0.0629)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0487::0.0487) (0.0471::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0629::0.0629) (0.0598::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0527::0.0527) (0.0509::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0509::0.0509) (0.0498::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0581::0.0581) (0.0567::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/S1 (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0160::0.0160) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0461::0.0461) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0735::0.0735) (0.0712::0.0712)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0597::0.0597) (0.0588::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0215::0.0215) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0351::0.0351) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0314::0.0314) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0047::0.0047) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0247::0.0247) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0075::0.0075) (0.0071::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0781::0.0781) (0.0735::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0445::0.0445) (0.0434::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0428::0.0428) (0.0424::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0413::0.0413) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0264::0.0264) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0024::0.0024) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0142::0.0142) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0189::0.0189) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0532::0.0532) (0.0520::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0178::0.0178) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0138::0.0138) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0470::0.0470) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0253::0.0253) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0113::0.0113) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0433::0.0433) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0643::0.0643) (0.0622::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0110::0.0110) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0270::0.0270) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0496::0.0496) (0.0475::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0746::0.0746) (0.0720::0.0721)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0118::0.0118) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0171::0.0171) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0555::0.0555) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0205::0.0205) (0.0211::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0168::0.0168) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0144::0.0144) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0291::0.0291) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0157::0.0157) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0266::0.0266) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0265::0.0265) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0876::0.0876) (0.0835::0.0835)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0434::0.0434) (0.0413::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0153::0.0153) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0251::0.0251) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0624::0.0624) (0.0608::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0737::0.0737) (0.0712::0.0712)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0166::0.0166) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0498::0.0498) (0.0493::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0095::0.0095) (0.0099::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0772::0.0772) (0.0742::0.0742)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0155::0.0155) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0571::0.0571) (0.0560::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0147::0.0147) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0376::0.0376) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0602::0.0602) (0.0574::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0355::0.0355) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0528::0.0528) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0070::0.0070) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0283::0.0283) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0498::0.0498) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0112::0.0112) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0167::0.0167) (0.0158::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0363::0.0363) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0191::0.0190) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0109::0.0109) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0132::0.0132) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0256::0.0256) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0032::0.0032) (0.0032::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0123::0.0123) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0236::0.0236) (0.0234::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0123::0.0123) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0132::0.0132) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0185::0.0185) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0285::0.0285) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0437::0.0437) (0.0447::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0313::0.0313) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0516::0.0516) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0199::0.0199) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0174::0.0174) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0189::0.0189) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0571::0.0571) (0.0557::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0573::0.0573) (0.0564::0.0590)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0320::0.0320) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0504::0.0504) (0.0498::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0318::0.0318) (0.0314::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0293::0.0293) (0.0297::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0220::0.0220) (0.0212::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0308::0.0308) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0058::0.0058) (0.0057::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0378::0.0378) (0.0374::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0570::0.0570) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0870::0.0870) (0.0830::0.0830)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0440::0.0440) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0424::0.0424) (0.0419::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0275::0.0275) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0580::0.0580) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0052::0.0052) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0171::0.0171) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0140::0.0140) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0391::0.0391) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0585::0.0585) (0.0575::0.0601)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0454::0.0454) (0.0448::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0181::0.0181) (0.0173::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0078::0.0078) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0432::0.0432) (0.0425::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0390::0.0390) (0.0387::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0314::0.0314) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0106::0.0106) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0371::0.0370) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0507::0.0507) (0.0501::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0245::0.0245) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0591::0.0591) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0672::0.0672) (0.0652::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0529::0.0529) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0101::0.0101) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0215::0.0215) (0.0219::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0377::0.0377) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0427::0.0427) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0410::0.0410) (0.0403::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0302::0.0302) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0514::0.0514) (0.0509::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0348::0.0348) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0587::0.0587) (0.0567::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0479::0.0479) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0215::0.0215) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0150::0.0150) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0465::0.0465) (0.0458::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0279::0.0279) (0.0275::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0195::0.0195) (0.0189::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/S0 (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0728::0.0728) (0.0704::0.0704)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0356::0.0356) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0430::0.0430) (0.0443::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0322::0.0322) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0319::0.0319) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0274::0.0274) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0194::0.0194) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0113::0.0113) (0.0106::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0504::0.0504) (0.0493::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0836::0.0836) (0.0788::0.0788)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0185::0.0185) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0537::0.0537) (0.0528::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0455::0.0455) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[11\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0285::0.0285) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0197::0.0197) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0246::0.0246) (0.0236::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0337::0.0337) (0.0333::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0105::0.0105) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0084::0.0084) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0369::0.0369) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0468::0.0468) (0.0461::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0386::0.0386) (0.0374::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0583::0.0583) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0328::0.0328) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0528::0.0528) (0.0515::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0134::0.0134) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0076::0.0076) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0245::0.0245) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0162::0.0162) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0118::0.0118) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0151::0.0151) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0412::0.0412) (0.0404::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0657::0.0657) (0.0638::0.0678)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0149::0.0149) (0.0144::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0097::0.0097) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0347::0.0347) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0339::0.0339) (0.0335::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0364::0.0364) (0.0371::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0426::0.0426) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0154::0.0154) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0255::0.0255) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0142::0.0142) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0359::0.0359) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0467::0.0467) (0.0455::0.0455)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0614::0.0614) (0.0599::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0379::0.0379) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0212::0.0212) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0197::0.0197) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0288::0.0288) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0768::0.0768) (0.0738::0.0738)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0371::0.0371) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0320::0.0320) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0399::0.0399) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0052::0.0052) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0573::0.0573) (0.0589::0.0589)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0567::0.0567) (0.0556::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0079::0.0079) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0605::0.0605) (0.0590::0.0590)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0173::0.0173) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0408::0.0408) (0.0419::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0196::0.0196) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0096::0.0096) (0.0093::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0355::0.0355) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0254::0.0255) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0174::0.0174) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0566::0.0566) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0182::0.0182) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0145::0.0145) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0098::0.0098) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0252::0.0252) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0482::0.0482) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0388::0.0388) (0.0385::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0281::0.0281) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0327::0.0327) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0394::0.0394) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0708::0.0708) (0.0680::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0686::0.0686) (0.0663::0.0663)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0098::0.0098) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/X Do0MUX\.M\[0\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0388::0.0388) (0.0395::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0489::0.0489) (0.0484::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0483::0.0483) (0.0496::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0249::0.0249) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0154::0.0154) (0.0147::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0233::0.0233) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0315::0.0315) (0.0320::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0117::0.0117) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0260::0.0260) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0105::0.0105) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0254::0.0254) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0416::0.0416) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0275::0.0275) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0111::0.0111) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0426::0.0426) (0.0422::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0281::0.0281) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0705::0.0705) (0.0676::0.0676)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0686::0.0686) (0.0664::0.0709)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0270::0.0270) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0415::0.0415) (0.0413::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0419::0.0419) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0464::0.0464) (0.0458::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0411::0.0411) (0.0400::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0296::0.0296) (0.0304::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0120::0.0120) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0547::0.0547) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0271::0.0271) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0460::0.0460) (0.0446::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0535::0.0535) (0.0526::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0638::0.0638) (0.0620::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0441::0.0441) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0580::0.0580) (0.0568::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0084::0.0084) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0316::0.0316) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0547::0.0547) (0.0535::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0390::0.0390) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0527::0.0527) (0.0543::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0349::0.0349) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0359::0.0359) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0303::0.0303) (0.0303::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0542::0.0542) (0.0534::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0375::0.0375) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0529::0.0529) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0303::0.0303) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0313::0.0313) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0396::0.0396) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/S0 (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0716::0.0716) (0.0695::0.0695)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0432::0.0432) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0159::0.0159) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0674::0.0674) (0.0660::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0482::0.0482) (0.0487::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0592::0.0592) (0.0576::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0164::0.0164) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0222::0.0222) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0596::0.0596) (0.0577::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0210::0.0210) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0580::0.0580) (0.0557::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0541::0.0541) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0168::0.0168) (0.0164::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0582::0.0582) (0.0568::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0087::0.0087) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0191::0.0191) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0581::0.0581) (0.0553::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0278::0.0278) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0103::0.0103) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0103::0.0103) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0362::0.0362) (0.0372::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0129::0.0129) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0753::0.0753) (0.0725::0.0725)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0328::0.0328) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0455::0.0455) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0299::0.0299) (0.0296::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0403::0.0403) (0.0416::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0117::0.0117) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0113::0.0113) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0192::0.0192) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0853::0.0853) (0.0817::0.0817)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0501::0.0501) (0.0493::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0325::0.0325) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0400::0.0400) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0312::0.0311) (0.0320::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0369::0.0369) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0364::0.0364) (0.0360::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0320::0.0320) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0110::0.0110) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0561::0.0561) (0.0551::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0032::0.0032) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0125::0.0125) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0364::0.0364) (0.0373::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0337::0.0337) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0383::0.0383) (0.0384::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0121::0.0121) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0503::0.0503) (0.0493::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0260::0.0260) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0326::0.0326) (0.0323::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0257::0.0257) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0508::0.0508) (0.0511::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0729::0.0729) (0.0701::0.0701)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0567::0.0567) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0366::0.0366) (0.0363::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0037::0.0037) (0.0038::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0307::0.0307) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0337::0.0337) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0086::0.0086) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0340::0.0340) (0.0322::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0356::0.0356) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0434::0.0434) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0358::0.0358) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0627::0.0627) (0.0604::0.0604)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0266::0.0266) (0.0275::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0214::0.0214) (0.0207::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0216::0.0216) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0083::0.0083) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0049::0.0049) (0.0049::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0222::0.0222) (0.0214::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0249::0.0249) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0110::0.0110) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0413::0.0413) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0582::0.0582) (0.0573::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0719::0.0719) (0.0692::0.0692)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0272::0.0272) (0.0277::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0482::0.0482) (0.0478::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0442::0.0442) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0307::0.0307) (0.0314::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0545::0.0545) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0601::0.0601) (0.0583::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0714::0.0714) (0.0689::0.0689)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[8\]/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/X Do0MUX\.M\[0\]\.MUX\[1\]/A1 (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0276::0.0276) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0504::0.0504) (0.0498::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0454::0.0454) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0186::0.0186) (0.0190::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0206::0.0206) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0076::0.0076) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0184::0.0184) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0186::0.0186) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0040::0.0040) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/X Do0MUX\.M\[1\]\.MUX\[5\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0199::0.0199) (0.0192::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0184::0.0184) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0019::0.0019) (0.0019::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0349::0.0349) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0251::0.0251) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0046::0.0046) (0.0046::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0612::0.0612) (0.0599::0.0636)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0349::0.0349) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0815::0.0815) (0.0789::0.0790)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0404::0.0404) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0032::0.0032) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0261::0.0261) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0598::0.0598) (0.0580::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0417::0.0417) (0.0412::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0225::0.0225) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0339::0.0339) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0326::0.0326) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0172::0.0172) (0.0166::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0194::0.0194) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0071::0.0071) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0190::0.0190) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0285::0.0285) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0304::0.0304) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0357::0.0357) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0099::0.0099) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0437::0.0437) (0.0432::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0161::0.0161) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0473::0.0473) (0.0467::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0779::0.0779) (0.0748::0.0748)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0629::0.0629) (0.0612::0.0648)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0373::0.0373) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0051::0.0051) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0835::0.0835) (0.0794::0.0794)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0230::0.0230) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0480::0.0480) (0.0473::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0260::0.0260) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0446::0.0446) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0469::0.0469) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0341::0.0341) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0253::0.0253) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0346::0.0346) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0245::0.0245) (0.0236::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/S1 (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0269::0.0269) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0060::0.0060) (0.0061::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0569::0.0569) (0.0562::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0473::0.0473) (0.0467::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0142::0.0142) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0139::0.0139) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0234::0.0234) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0167::0.0167) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0067::0.0067) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0465::0.0465) (0.0456::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0226::0.0226) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0280::0.0280) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0509::0.0509) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0559::0.0559) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0278::0.0278) (0.0273::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0242::0.0242) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0086::0.0086) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0147::0.0147) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0313::0.0313) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0204::0.0204) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0501::0.0501) (0.0491::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0269::0.0269) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0099::0.0099) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0783::0.0783) (0.0752::0.0752)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0521::0.0521) (0.0508::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0425::0.0425) (0.0417::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0192::0.0192) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0469::0.0469) (0.0460::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0534::0.0534) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0460::0.0460) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0429::0.0429) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0723::0.0723) (0.0680::0.0680)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0260::0.0260) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0090::0.0090) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[17\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0067::0.0067) (0.0060::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0429::0.0429) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0476::0.0476) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0617::0.0617) (0.0603::0.0635)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0238::0.0238) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0154::0.0154) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0617::0.0617) (0.0602::0.0636)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0162::0.0162) (0.0155::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0232::0.0232) (0.0237::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0164::0.0164) (0.0159::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0111::0.0111) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0579::0.0579) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0258::0.0259) (0.0257::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0564::0.0564) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0894::0.0894) (0.0852::0.0852)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/S0 (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0188::0.0188) (0.0192::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0390::0.0390) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0395::0.0395) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0700::0.0700) (0.0684::0.0684)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0462::0.0462) (0.0458::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0337::0.0337) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0470::0.0470) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0047::0.0047) (0.0050::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0468::0.0468) (0.0471::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0536::0.0536) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0227::0.0227) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0475::0.0475) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0585::0.0585) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0276::0.0276) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0473::0.0473) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0301::0.0301) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0354::0.0354) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0192::0.0192) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0340::0.0340) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0251::0.0251) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0570::0.0570) (0.0556::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0191::0.0191) (0.0184::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0306::0.0306) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0495::0.0495) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0564::0.0564) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0203::0.0203) (0.0197::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0067::0.0067) (0.0064::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0807::0.0807) (0.0768::0.0768)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0393::0.0393) (0.0383::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0188::0.0188) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0150::0.0150) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0232::0.0232) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0252::0.0252) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0711::0.0711) (0.0684::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0641::0.0641) (0.0626::0.0662)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0398::0.0398) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0152::0.0152) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0271::0.0271) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0096::0.0096) (0.0091::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0291::0.0291) (0.0290::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0594::0.0594) (0.0579::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0038::0.0038) (0.0037::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[1\]/S (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0408::0.0408) (0.0426::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0385::0.0385) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0665::0.0665) (0.0649::0.0649)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0241::0.0241) (0.0248::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0175::0.0175) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0214::0.0214) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0059::0.0059) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0154::0.0154) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0094::0.0094) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/X Do0MUX\.M\[1\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/X Do0MUX\.M\[1\]\.MUX\[5\]/A1 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0357::0.0357) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0305::0.0305) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0396::0.0396) (0.0392::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0425::0.0425) (0.0424::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0153::0.0153) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0766::0.0766) (0.0744::0.0787)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0265::0.0265) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0199::0.0199) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0288::0.0288) (0.0279::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0480::0.0480) (0.0471::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0421::0.0421) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0365::0.0365) (0.0372::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0327::0.0327) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0182::0.0182) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0454::0.0454) (0.0448::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0145::0.0145) (0.0139::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0247::0.0247) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0439::0.0439) (0.0434::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0298::0.0298) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0238::0.0238) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0279::0.0279) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0415::0.0415) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0279::0.0279) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0299::0.0299) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0174::0.0174) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0415::0.0415) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0045::0.0045) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0113::0.0113) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0337::0.0337) (0.0350::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0328::0.0328) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0289::0.0289) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[12\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0359::0.0359) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0079::0.0079) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0579::0.0579) (0.0566::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0164::0.0164) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0329::0.0329) (0.0326::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0108::0.0108) (0.0108::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0621::0.0621) (0.0604::0.0640)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0151::0.0151) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0183::0.0183) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0206::0.0206) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0193::0.0193) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0170::0.0170) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0233::0.0233) (0.0227::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0412::0.0412) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0644::0.0644) (0.0627::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0462::0.0462) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0179::0.0179) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0111::0.0111) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0147::0.0147) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0191::0.0191) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0168::0.0168) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0045::0.0045) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0085::0.0085) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0087::0.0087) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0102::0.0102) (0.0098::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0326::0.0326) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0422::0.0422) (0.0430::0.0429)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0548::0.0548) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0282::0.0282) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0387::0.0387) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0430::0.0430) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0611::0.0611) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0322::0.0322) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0358::0.0358) (0.0354::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0206::0.0206) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0544::0.0544) (0.0532::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0895::0.0895) (0.0861::0.0861)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0541::0.0541) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0278::0.0278) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0314::0.0314) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0756::0.0756) (0.0729::0.0729)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0366::0.0366) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0031::0.0031) (0.0030::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/C_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.1029::0.1029) (0.0969::0.0970)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0291::0.0291) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0839::0.0839) (0.0810::0.0866)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0193::0.0193) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0345::0.0345) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0638::0.0638) (0.0618::0.0618)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0339::0.0339) (0.0337::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0598::0.0598) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0362::0.0362) (0.0356::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0481::0.0481) (0.0478::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0556::0.0556) (0.0548::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0222::0.0222) (0.0198::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0527::0.0527) (0.0521::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0052::0.0052) (0.0049::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0098::0.0098) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0520::0.0520) (0.0509::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0540::0.0540) (0.0531::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0579::0.0579) (0.0568::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0177::0.0177) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0114::0.0114) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0249::0.0249) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0226::0.0226) (0.0233::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0172::0.0172) (0.0175::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0170::0.0170) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0667::0.0667) (0.0645::0.0645)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0405::0.0405) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0370::0.0370) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0062::0.0062) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0164::0.0164) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0256::0.0256) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0053::0.0053) (0.0051::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0442::0.0442) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0639::0.0639) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0640::0.0640) (0.0622::0.0661)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0611::0.0611) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0526::0.0526) (0.0506::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0483::0.0483) (0.0477::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0359::0.0359) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0747::0.0747) (0.0720::0.0720)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0351::0.0351) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0131::0.0131) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0275::0.0275) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0078::0.0078) (0.0082::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0142::0.0142) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/X Do0MUX\.M\[1\]\.MUX\[4\]/A1 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[5\]/S (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0182::0.0182) (0.0176::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0190::0.0190) (0.0192::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0254::0.0254) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0355::0.0355) (0.0364::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0476::0.0476) (0.0463::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0427::0.0427) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0450::0.0450) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0239::0.0239) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0095::0.0095) (0.0099::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0636::0.0636) (0.0614::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0108::0.0108) (0.0105::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0175::0.0175) (0.0167::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0430::0.0430) (0.0423::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0498::0.0498) (0.0491::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0401::0.0401) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0078::0.0078) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0151::0.0151) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0392::0.0392) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0468::0.0468) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0240::0.0240) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0102::0.0102) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0497::0.0497) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0344::0.0344) (0.0340::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0219::0.0219) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0263::0.0263) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0860::0.0860) (0.0820::0.0820)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0453::0.0453) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0503::0.0503) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0363::0.0363) (0.0369::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0550::0.0550) (0.0542::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0317::0.0317) (0.0329::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0243::0.0243) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0347::0.0347) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0155::0.0155) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/S1 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0505::0.0505) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0613::0.0613) (0.0600::0.0633)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0484::0.0484) (0.0477::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0598::0.0598) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0528::0.0528) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0724::0.0724) (0.0706::0.0706)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0526::0.0526) (0.0514::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0327::0.0327) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0344::0.0344) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0465::0.0465) (0.0457::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0291::0.0291) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0146::0.0146) (0.0140::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0248::0.0248) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0343::0.0343) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0063::0.0063) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0469::0.0469) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0209::0.0209) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0230::0.0230) (0.0240::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0123::0.0123) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[16\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0095::0.0095) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0209::0.0209) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0026::0.0026) (0.0026::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0398::0.0398) (0.0391::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0348::0.0348) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0387::0.0387) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0345::0.0345) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0186::0.0186) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0219::0.0219) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0115::0.0115) (0.0122::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0243::0.0243) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0171::0.0171) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0149::0.0149) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.1175::0.1175) (0.1110::0.1110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0451::0.0451) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0363::0.0363) (0.0359::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0477::0.0477) (0.0456::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0374::0.0374) (0.0370::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0485::0.0485) (0.0497::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0264::0.0264) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0684::0.0684) (0.0661::0.0661)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0402::0.0402) (0.0414::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0256::0.0256) (0.0255::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/S0 (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0123::0.0123) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0501::0.0501) (0.0516::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0451::0.0451) (0.0441::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0181::0.0181) (0.0177::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0457::0.0457) (0.0441::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0764::0.0764) (0.0731::0.0732)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0217::0.0217) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0269::0.0269) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0228::0.0228) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0657::0.0657) (0.0650::0.0679)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.1010::0.1010) (0.0960::0.0960)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0119::0.0119) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0320::0.0320) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0346::0.0346) (0.0353::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0197::0.0197) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0209::0.0209) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0338::0.0338) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0252::0.0252) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0101::0.0101) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0181::0.0181) (0.0175::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0263::0.0263) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0290::0.0290) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0230::0.0230) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0274::0.0274) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0245::0.0245) (0.0248::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0323::0.0323) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0485::0.0485) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0336::0.0336) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0306::0.0306) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0503::0.0503) (0.0480::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0210::0.0210) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0442::0.0442) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0296::0.0296) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0535::0.0535) (0.0526::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0414::0.0414) (0.0411::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0526::0.0526) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0033::0.0033) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0118::0.0118) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0114::0.0114) (0.0120::0.0120)) (INTERCONNECT Do0MUX\.SEL0BUF\[1\]/X Do0MUX\.M\[1\]\.MUX\[4\]/S (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0059::0.0059) (0.0056::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0260::0.0260) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0343::0.0343) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0048::0.0048) (0.0047::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0490::0.0490) (0.0480::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0230::0.0230) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0256::0.0256) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0325::0.0325) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0209::0.0209) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0180::0.0180) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0337::0.0337) (0.0334::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0207::0.0207) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0466::0.0466) (0.0458::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0514::0.0514) (0.0501::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0706::0.0706) (0.0687::0.0728)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0051::0.0051) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0417::0.0417) (0.0409::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0167::0.0167) (0.0163::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0037::0.0037) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0524::0.0524) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0140::0.0140) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0184::0.0184) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0100::0.0100) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0307::0.0307) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0465::0.0464) (0.0459::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[20\]/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0679::0.0679) (0.0657::0.0657)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0373::0.0373) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0429::0.0429) (0.0436::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0459::0.0459) (0.0463::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0238::0.0238) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0482::0.0482) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0388::0.0388) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0421::0.0421) (0.0412::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0263::0.0263) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0688::0.0688) (0.0665::0.0665)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0902::0.0902) (0.0862::0.0862)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0542::0.0542) (0.0530::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0624::0.0624) (0.0614::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0386::0.0386) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0267::0.0267) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0243::0.0243) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0522::0.0522) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0724::0.0724) (0.0691::0.0691)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0684::0.0684) (0.0664::0.0664)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0860::0.0860) (0.0819::0.0820)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0395::0.0395) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0172::0.0172) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0223::0.0223) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0369::0.0370) (0.0363::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0194::0.0194) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0354::0.0354) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0398::0.0398) (0.0391::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0346::0.0346) (0.0343::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0588::0.0588) (0.0571::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0128::0.0128) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0167::0.0167) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0315::0.0315) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0311::0.0311) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0145::0.0145) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0619::0.0619) (0.0600::0.0600)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0326::0.0326) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0769::0.0769) (0.0725::0.0725)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0346::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0211::0.0211) (0.0215::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0291::0.0291) (0.0279::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0285::0.0285) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.1233::0.1233) (0.1160::0.1160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0616::0.0616) (0.0603::0.0636)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0047::0.0047) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0283::0.0283) (0.0289::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0425::0.0425) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0406::0.0406) (0.0399::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0296::0.0296) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0564::0.0563) (0.0551::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0700::0.0699) (0.0680::0.0722)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0564::0.0564) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0393::0.0393)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0412::0.0412) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0217::0.0217) (0.0215::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0505::0.0505) (0.0498::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0053::0.0053) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0278::0.0278) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0332::0.0332) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0376::0.0376) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0163::0.0163) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0264::0.0264) (0.0258::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0243::0.0243) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0281::0.0281) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0240::0.0240) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0481::0.0481) (0.0477::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0744::0.0744) (0.0722::0.0758)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0431::0.0431) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0594::0.0594) (0.0571::0.0571)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0387::0.0387) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0211::0.0211) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0074::0.0074) (0.0075::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0561::0.0561) (0.0553::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0135::0.0135) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0206::0.0206) (0.0199::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0271::0.0271) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0185::0.0185) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0259::0.0259) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0194::0.0194) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0265::0.0265) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0132::0.0132) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0467::0.0467) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0236::0.0236) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0339::0.0339) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0513::0.0513) (0.0506::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0652::0.0652) (0.0640::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0280::0.0280) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0283::0.0283) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0245::0.0245) (0.0239::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0154::0.0154) (0.0149::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0520::0.0520) (0.0510::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0385::0.0385) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0582::0.0582) (0.0569::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0299::0.0299) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0202::0.0202) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0452::0.0452) (0.0464::0.0464)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0061::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0287::0.0287) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0214::0.0214) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0310::0.0310) (0.0307::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0264::0.0264) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0060::0.0060) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0309::0.0309) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0471::0.0471) (0.0462::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0417::0.0417) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0401::0.0401) (0.0394::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0174::0.0174) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0212::0.0212) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0351::0.0351) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0126::0.0126) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0242::0.0242) (0.0235::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0351::0.0351) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0496::0.0496) (0.0486::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0251::0.0251) (0.0238::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0246::0.0246) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0270::0.0270) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0250::0.0250) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0380::0.0380) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0057::0.0057) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0064::0.0064) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0407::0.0407) (0.0400::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0241::0.0241) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0516::0.0516) (0.0504::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0265::0.0265) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0285::0.0285) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0264::0.0264) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0275::0.0275) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0153::0.0153) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0590::0.0590) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0360::0.0360) (0.0355::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0342::0.0342) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0696::0.0696) (0.0677::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0118::0.0118) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0127::0.0127) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0486::0.0486) (0.0473::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0215::0.0215) (0.0219::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0599::0.0599) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0396::0.0396) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0157::0.0157) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0226::0.0226) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0728::0.0728) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0477::0.0477) (0.0472::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0290::0.0290) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0096::0.0096) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0797::0.0797) (0.0765::0.0765)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0529::0.0529) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0095::0.0095) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0100::0.0100) (0.0096::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0152::0.0152) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0057::0.0057) (0.0054::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0642::0.0642) (0.0619::0.0619)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0255::0.0255) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0562::0.0562) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0363::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0907::0.0907) (0.0843::0.0843)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0798::0.0798) (0.0757::0.0757)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0717::0.0717) (0.0693::0.0694)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0733::0.0733) (0.0694::0.0694)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0522::0.0522) (0.0496::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0222::0.0222) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0212::0.0212) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0115::0.0115) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0369::0.0369) (0.0362::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0210::0.0210) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0247::0.0247) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0123::0.0123) (0.0119::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0255::0.0255) (0.0263::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0322::0.0322) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0487::0.0487) (0.0477::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0202::0.0202) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0137::0.0137) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0523::0.0523) (0.0512::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0540::0.0540) (0.0528::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0241::0.0241) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0308::0.0308) (0.0311::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0394::0.0394) (0.0387::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0771::0.0771) (0.0743::0.0743)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0266::0.0266) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0078::0.0078) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0617::0.0617) (0.0606::0.0606)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0229::0.0229) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0263::0.0263) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0211::0.0211) (0.0215::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0253::0.0253) (0.0258::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0479::0.0479) (0.0470::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0213::0.0213) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0951::0.0951) (0.0901::0.0901)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0949::0.0949) (0.0907::0.0907)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0095::0.0095) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0292::0.0292) (0.0287::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0652::0.0652) (0.0625::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[9\]/DIODE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0388::0.0388) (0.0380::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0431::0.0431) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0326::0.0326) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0531::0.0531) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0924::0.0924) (0.0880::0.0880)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0053::0.0053) (0.0053::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0467::0.0467) (0.0462::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0182::0.0182) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0413::0.0413) (0.0400::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0349::0.0349) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0284::0.0284) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0192::0.0192) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0202::0.0202) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0707::0.0707) (0.0697::0.0733)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0599::0.0599) (0.0582::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0528::0.0528) (0.0505::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0279::0.0279) (0.0279::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0572::0.0572) (0.0562::0.0589)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0471::0.0471) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0503::0.0503) (0.0494::0.0511)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0297::0.0297) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0292::0.0292) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0225::0.0225) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0241::0.0241) (0.0240::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0327::0.0327) (0.0325::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0302::0.0302) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0259::0.0259) (0.0255::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0362::0.0362) (0.0369::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0269::0.0269) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0265::0.0265) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0512::0.0512) (0.0505::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0638::0.0638) (0.0627::0.0655)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0362::0.0362) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0503::0.0504) (0.0489::0.0511)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0141::0.0141) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0748::0.0748) (0.0720::0.0720)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0506::0.0506) (0.0497::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0126::0.0126) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0371::0.0371) (0.0378::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0370::0.0370) (0.0367::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0447::0.0447) (0.0460::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0481::0.0481) (0.0477::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0380::0.0380) (0.0372::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0136::0.0136) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0286::0.0286) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0076::0.0076) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0038::0.0038) (0.0037::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0332::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0345::0.0345) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0528::0.0528) (0.0515::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0092::0.0092) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0291::0.0291) (0.0290::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0246::0.0246) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0573::0.0573) (0.0563::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0325::0.0325) (0.0323::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0226::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0298::0.0298) (0.0309::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0138::0.0138) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0294::0.0294) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0080::0.0080) (0.0084::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0498::0.0498) (0.0511::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0349::0.0349) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0601::0.0601) (0.0587::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0117::0.0117) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0356::0.0356) (0.0350::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0272::0.0272) (0.0271::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0266::0.0266) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0436::0.0436) (0.0431::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0510::0.0510) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0633::0.0633) (0.0613::0.0613)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0395::0.0395) (0.0390::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0267::0.0267) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0548::0.0548) (0.0539::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0452::0.0452) (0.0458::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0239::0.0239) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0173::0.0173) (0.0170::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0108::0.0108) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0644::0.0644) (0.0627::0.0627)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0604::0.0604) (0.0593::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0651::0.0651) (0.0635::0.0635)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0458::0.0458) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0254::0.0254) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0253::0.0253) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0527::0.0527) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0642::0.0642) (0.0627::0.0627)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0233::0.0234) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0248::0.0248) (0.0252::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0710::0.0710) (0.0687::0.0687)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0063::0.0063) (0.0060::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0466::0.0466) (0.0454::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0565::0.0565) (0.0548::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0330::0.0330) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0632::0.0632) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0422::0.0422) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0496::0.0496) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0833::0.0832) (0.0795::0.0795)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0124::0.0124) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0079::0.0079) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0183::0.0183) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0084::0.0084) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0669::0.0669) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0288::0.0288) (0.0284::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0315::0.0315) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0246::0.0246) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0366::0.0366) (0.0364::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0120::0.0120) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0051::0.0051) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0638::0.0638) (0.0614::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0198::0.0198) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0565::0.0565) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0237::0.0237) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0250::0.0250) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0430::0.0430) (0.0420::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0561::0.0561) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0164::0.0164) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0074::0.0074) (0.0075::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0436::0.0436) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0330::0.0330) (0.0327::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0094::0.0094) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0233::0.0233) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0396::0.0396) (0.0390::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0286::0.0286) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0178::0.0178) (0.0172::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0263::0.0263) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0273::0.0273) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0593::0.0593) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0126::0.0126) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0073::0.0073) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0144::0.0144) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0467::0.0467) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0516::0.0516) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0065::0.0065) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0377::0.0377) (0.0373::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0778::0.0778) (0.0750::0.0750)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0188::0.0188) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0395::0.0395) (0.0393::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0784::0.0784) (0.0749::0.0749)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0331::0.0331) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0096::0.0096) (0.0101::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0802::0.0802) (0.0784::0.0784)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0155::0.0155) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0356::0.0356) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0745::0.0745) (0.0723::0.0757)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0581::0.0581) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0313::0.0313) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0326::0.0326) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0103::0.0103) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0484::0.0484) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0399::0.0399) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0238::0.0238) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0075::0.0075) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0230::0.0230) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0383::0.0383) (0.0376::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0166::0.0166) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0216::0.0216) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0693::0.0693) (0.0671::0.0671)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0808::0.0807) (0.0786::0.0786)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0361::0.0361) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0077::0.0077) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0168::0.0168) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0265::0.0265) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0373::0.0373) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0467::0.0467) (0.0479::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0445::0.0445) (0.0441::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0217::0.0217) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0581::0.0581) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0553::0.0553) (0.0543::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0220::0.0220) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0072::0.0072) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0117::0.0117) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0077::0.0077) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0206::0.0206) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0332::0.0332) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0514::0.0514) (0.0503::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0113::0.0113) (0.0108::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0032::0.0032) (0.0030::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0569::0.0569) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0371::0.0371) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0516::0.0516) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0359::0.0359) (0.0357::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0237::0.0237) (0.0244::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0185::0.0185) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0221::0.0221) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0165::0.0164) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0200::0.0200) (0.0191::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0403::0.0403) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0537::0.0537) (0.0530::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0314::0.0314) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0089::0.0089) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0451::0.0451) (0.0463::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0283::0.0283) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0307::0.0307) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0059::0.0059) (0.0058::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0739::0.0739) (0.0709::0.0709)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0232::0.0232) (0.0221::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/C_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0509::0.0508) (0.0496::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0295::0.0295) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0465::0.0465) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0570::0.0570) (0.0556::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0252::0.0252) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0390::0.0390) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0138::0.0138) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0426::0.0426) (0.0423::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0548::0.0548) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0545::0.0545) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0026::0.0026) (0.0025::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0107::0.0107) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0377::0.0377) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0529::0.0529) (0.0523::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0307::0.0307) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0430::0.0430) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0796::0.0796) (0.0756::0.0756)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0724::0.0724) (0.0690::0.0690)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0420::0.0420) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0326::0.0326) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0462::0.0462) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0587::0.0587) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0310::0.0310) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0809::0.0809) (0.0778::0.0778)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0515::0.0515) (0.0506::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0523::0.0523) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0182::0.0182) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0548::0.0548) (0.0536::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0265::0.0265) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0427::0.0427) (0.0419::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0599::0.0599) (0.0580::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0136::0.0136) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0504::0.0504) (0.0484::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0841::0.0841) (0.0792::0.0792)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0186::0.0186) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0196::0.0196) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0515::0.0515) (0.0495::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0042::0.0042) (0.0042::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0567::0.0567) (0.0551::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0095::0.0095) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0461::0.0461) (0.0453::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0339::0.0339) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0327::0.0327) (0.0340::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0104::0.0104) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0374::0.0374) (0.0368::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0683::0.0683) (0.0661::0.0661)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0642::0.0642) (0.0622::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0128::0.0128) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0413::0.0413) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0441::0.0441) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0305::0.0305) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0316::0.0316) (0.0312::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0394::0.0394) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0446::0.0446) (0.0436::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0119::0.0119) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0283::0.0283) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0257::0.0257) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0120::0.0120) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0317::0.0317) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0669::0.0669) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0327::0.0327) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0266::0.0266) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0405::0.0405) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0296::0.0296) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0523::0.0522) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0300::0.0300) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0443::0.0443) (0.0437::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0148::0.0148) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0440::0.0440) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0046::0.0046) (0.0044::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0050::0.0050) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0566::0.0566) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0839::0.0839) (0.0818::0.0818)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0314::0.0314) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0578::0.0578) (0.0569::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0519::0.0519) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0651::0.0651) (0.0632::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0769::0.0769) (0.0744::0.0782)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0202::0.0202) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0228::0.0228) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0464::0.0464) (0.0453::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0407::0.0407) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0054::0.0054) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0421::0.0421) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0066::0.0066) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0463::0.0463) (0.0483::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0369::0.0369) (0.0361::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0068::0.0068) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0086::0.0086) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0448::0.0448) (0.0459::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0414::0.0414) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0360::0.0360) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0527::0.0527) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0307::0.0307) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0307::0.0307) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0291::0.0291) (0.0291::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0432::0.0432) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0537::0.0537) (0.0531::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0276::0.0276) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0502::0.0501) (0.0496::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0317::0.0317) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0724::0.0724) (0.0703::0.0747)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0298::0.0298) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0196::0.0196) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0193::0.0193) (0.0183::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0163::0.0163) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0049::0.0049) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0263::0.0263) (0.0270::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0085::0.0085) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0350::0.0350) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0069::0.0069) (0.0069::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0286::0.0286) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0541::0.0541) (0.0526::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0280::0.0280) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0144::0.0144) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0231::0.0231) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0342::0.0342) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0271::0.0271) (0.0279::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0304::0.0304) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0686::0.0686) (0.0664::0.0664)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0168::0.0168) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0470::0.0470) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0486::0.0486) (0.0479::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0280::0.0280) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0175::0.0175) (0.0168::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0275::0.0275) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0243::0.0243) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0321::0.0321) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0799::0.0799) (0.0759::0.0759)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0080::0.0080) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0271::0.0271) (0.0275::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0703::0.0703) (0.0677::0.0677)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0382::0.0382) (0.0377::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0409::0.0409) (0.0404::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0309::0.0309) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0353::0.0353) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0403::0.0403) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0673::0.0673) (0.0659::0.0659)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0442::0.0442) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0624::0.0624) (0.0610::0.0641)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0350::0.0350) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0220::0.0220) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0760::0.0760) (0.0722::0.0722)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0412::0.0412) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0449::0.0449) (0.0444::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0537::0.0537) (0.0527::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/S0 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0095::0.0095) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0450::0.0450) (0.0455::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0566::0.0566) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0481::0.0481) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0464::0.0464) (0.0456::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0135::0.0135) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0059::0.0059) (0.0056::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0523::0.0523) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0477::0.0477) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0472::0.0472) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0744::0.0743) (0.0715::0.0715)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0127::0.0127) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0125::0.0125) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0090::0.0090) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0251::0.0251) (0.0255::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0425::0.0425) (0.0418::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0184::0.0184) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0715::0.0716) (0.0683::0.0683)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0156::0.0156) (0.0160::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0384::0.0384) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0568::0.0568) (0.0541::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0376::0.0376) (0.0372::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0527::0.0527) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[7\]/DIODE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0184::0.0184) (0.0178::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0083::0.0083) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0134::0.0134) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0654::0.0654) (0.0636::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0583::0.0583) (0.0567::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0838::0.0838) (0.0807::0.0807)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0505::0.0505) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0270::0.0270) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0222::0.0222) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0174::0.0174) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0276::0.0276) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0202::0.0202) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0309::0.0309) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0330::0.0330) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0321::0.0321) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0797::0.0797) (0.0769::0.0769)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0149::0.0149) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0050::0.0050) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/A (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0433::0.0433) (0.0447::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0226::0.0226) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0103::0.0103) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0077::0.0077) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0911::0.0911) (0.0868::0.0868)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0571::0.0571) (0.0564::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0942::0.0942) (0.0892::0.0892)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0648::0.0648) (0.0626::0.0626)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0272::0.0272) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0454::0.0454) (0.0434::0.0434)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0274::0.0274) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0217::0.0217) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0598::0.0598) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0571::0.0571) (0.0563::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0489::0.0489) (0.0485::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0105::0.0105) (0.0108::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0056::0.0056) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[7\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0303::0.0303) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0464::0.0464) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0275::0.0275) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0736::0.0736) (0.0700::0.0700)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0394::0.0394) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0541::0.0541) (0.0535::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0573::0.0573) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0439::0.0439) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/S0 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0332::0.0332) (0.0327::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0123::0.0123) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0188::0.0188) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0654::0.0654) (0.0639::0.0676)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0384::0.0384) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0254::0.0254) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1012::0.1012) (0.0970::0.0970)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0022::0.0022) (0.0021::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0379::0.0379) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0355::0.0355) (0.0351::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0046::0.0046) (0.0045::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0685::0.0685) (0.0666::0.0667)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0286::0.0286) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0259::0.0259) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0548::0.0548) (0.0538::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0636::0.0636) (0.0623::0.0655)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0268::0.0268) (0.0277::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0047::0.0047) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0183::0.0183) (0.0176::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0062::0.0062) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0238::0.0238) (0.0235::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0382::0.0382) (0.0375::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0273::0.0273) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0274::0.0274) (0.0279::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0125::0.0125) (0.0119::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0295::0.0295) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0364::0.0364) (0.0360::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0111::0.0111) (0.0111::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0400::0.0400) (0.0402::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[9\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0107::0.0107) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0375::0.0375) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0715::0.0715) (0.0690::0.0690)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0217::0.0217) (0.0221::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0089::0.0089) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0315::0.0315) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0065::0.0065) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0446::0.0446) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0412::0.0412) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0246::0.0246) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0147::0.0147) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0456::0.0456) (0.0449::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0184::0.0184) (0.0191::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0393::0.0393) (0.0410::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0130::0.0130) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0436::0.0436) (0.0425::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0335::0.0335) (0.0341::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0343::0.0343) (0.0337::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0624::0.0624) (0.0605::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0180::0.0180) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0563::0.0563) (0.0555::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0286::0.0286) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[13\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[14\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0525::0.0525) (0.0519::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0509::0.0509) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0325::0.0325) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0356::0.0356) (0.0363::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0313::0.0313) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0230::0.0230) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0528::0.0528) (0.0515::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0177::0.0177) (0.0171::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0092::0.0092) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0331::0.0331) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0455::0.0455) (0.0448::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0430::0.0430) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0896::0.0896) (0.0852::0.0852)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0223::0.0223) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0250::0.0250) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0308::0.0308) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0235::0.0235) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0282::0.0282) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0232::0.0232) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0504::0.0504) (0.0493::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0392::0.0392) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0158::0.0158) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0306::0.0306) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0574::0.0574) (0.0561::0.0590)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0237::0.0237) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0088::0.0088) (0.0091::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0630::0.0630) (0.0604::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0908::0.0908) (0.0872::0.0872)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[21\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0867::0.0867) (0.0830::0.0830)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0596::0.0596) (0.0589::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0418::0.0418) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0474::0.0474) (0.0465::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.1032::0.1032) (0.0980::0.0972)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0587::0.0587) (0.0575::0.0595)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0211::0.0211) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0240::0.0240) (0.0250::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/A_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0522::0.0521) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0481::0.0481) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0103::0.0103) (0.0106::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0738::0.0738) (0.0715::0.0763)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0147::0.0147) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0820::0.0820) (0.0785::0.0785)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0417::0.0417) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0318::0.0318) (0.0315::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0205::0.0206) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0380::0.0380) (0.0370::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0527::0.0527) (0.0539::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0392::0.0392) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0582::0.0582) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0348::0.0348) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0485::0.0485) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0229::0.0229) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0227::0.0227) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0771::0.0771) (0.0743::0.0743)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0627::0.0627) (0.0614::0.0646)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/S1 (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0317::0.0317) (0.0312::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0214::0.0214) (0.0219::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0300::0.0300) (0.0293::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0277::0.0277) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0203::0.0203) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0116::0.0116) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0612::0.0612) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0641::0.0641) (0.0626::0.0662)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0481::0.0481) (0.0477::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0659::0.0659) (0.0641::0.0641)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0496::0.0496) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0556::0.0556) (0.0542::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0522::0.0522) (0.0512::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0508::0.0508) (0.0500::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0368::0.0368) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0425::0.0425) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0539::0.0539) (0.0530::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0344::0.0344) (0.0339::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0304::0.0304) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0116::0.0116) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0161::0.0161) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0391::0.0391) (0.0382::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0128::0.0128) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0251::0.0251) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0291::0.0291) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0354::0.0354) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0253::0.0253) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0261::0.0261) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0633::0.0633) (0.0618::0.0659)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0209::0.0209) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0498::0.0498) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0202::0.0202) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0457::0.0457) (0.0452::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0460::0.0460) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0070::0.0070) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0150::0.0150) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0553::0.0553) (0.0538::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0594::0.0594) (0.0580::0.0613)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0355::0.0355) (0.0366::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0371::0.0371) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0218::0.0218) (0.0216::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0294::0.0294) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0170::0.0170) (0.0162::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0171::0.0171) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0579::0.0579) (0.0564::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0142::0.0142) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0178::0.0178) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0120::0.0120) (0.0121::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0362::0.0362) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0170::0.0170) (0.0165::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0072::0.0072) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0625::0.0625) (0.0606::0.0606)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0357::0.0357) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0441::0.0441) (0.0437::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0565::0.0565) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0387::0.0387) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0578::0.0578) (0.0562::0.0562)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0602::0.0602) (0.0589::0.0622)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0507::0.0507) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0255::0.0255) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0483::0.0483) (0.0474::0.0487)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0421::0.0421) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0217::0.0217) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0310::0.0310) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0615::0.0615) (0.0599::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[2\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0400::0.0400) (0.0409::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0593::0.0593) (0.0578::0.0611)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0130::0.0130) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0330::0.0330) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0358::0.0358) (0.0368::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0131::0.0131) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0197::0.0197) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0098::0.0098) (0.0093::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0470::0.0470) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0430::0.0430) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0344::0.0344) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0338::0.0338) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0482::0.0482) (0.0475::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0030::0.0030) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0085::0.0085) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0222::0.0222) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0208::0.0208) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0256::0.0256) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0562::0.0563) (0.0547::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0349::0.0349) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0075::0.0075) (0.0072::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0609::0.0609) (0.0594::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0128::0.0128) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0207::0.0207) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0239::0.0239) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0163::0.0163) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0428::0.0428) (0.0418::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0285::0.0285) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0200::0.0200) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0097::0.0097) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.1116::0.1116) (0.1058::0.1059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0278::0.0278) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0205::0.0205) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0324::0.0324) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0292::0.0292) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0755::0.0755) (0.0725::0.0725)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0441::0.0441) (0.0454::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0792::0.0792) (0.0764::0.0764)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0557::0.0557) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0280::0.0280) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0285::0.0285) (0.0281::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0131::0.0131)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0513::0.0513) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0237::0.0237) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0234::0.0234) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0110::0.0110) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0213::0.0213) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0574::0.0574) (0.0564::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0397::0.0397) (0.0411::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0303::0.0303) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0125::0.0125) (0.0127::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0675::0.0675) (0.0647::0.0647)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0299::0.0300) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0137::0.0137) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0460::0.0460) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0483::0.0483) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0127::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0291::0.0291) (0.0298::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0046::0.0046) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0565::0.0565) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0302::0.0302) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0279::0.0278) (0.0287::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0259::0.0259) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0126::0.0126) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0226::0.0226) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0710::0.0710) (0.0687::0.0688)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0466::0.0466) (0.0479::0.0479)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0027::0.0027) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0306::0.0306) (0.0299::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0450::0.0449) (0.0441::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0286::0.0286) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0122::0.0122) (0.0124::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0096::0.0096) (0.0094::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0205::0.0205) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0461::0.0461) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0255::0.0255) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0200::0.0200) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0329::0.0329) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0328::0.0328) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0179::0.0179) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0106::0.0106) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0304::0.0305) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0404::0.0404) (0.0395::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0416::0.0416) (0.0411::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0074::0.0074) (0.0071::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0362::0.0362) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0655::0.0655) (0.0638::0.0638)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0215::0.0215) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0493::0.0493) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0255::0.0255) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0192::0.0192) (0.0185::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0641::0.0641) (0.0623::0.0661)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0421::0.0421) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0372::0.0372) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0529::0.0529) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0192::0.0192) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0365::0.0365) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0508::0.0508) (0.0498::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0124::0.0124) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0127::0.0127) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0239::0.0239) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0373::0.0373) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0127::0.0127) (0.0123::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0393::0.0393) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0412::0.0412) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0460::0.0460) (0.0454::0.0473)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0413::0.0413) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0334::0.0334) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0225::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0401::0.0401) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0433::0.0433) (0.0442::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0072::0.0072) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0521::0.0521) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0708::0.0708) (0.0666::0.0666)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0303::0.0303) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0150::0.0150) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0609::0.0609) (0.0597::0.0627)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0821::0.0821) (0.0776::0.0776)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0391::0.0391) (0.0388::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0388::0.0388) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0299::0.0299) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0331::0.0331) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0677::0.0677) (0.0656::0.0657)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0168::0.0168) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0497::0.0497) (0.0487::0.0511)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0106::0.0106) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0168::0.0168) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[11\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0859::0.0859) (0.0817::0.0817)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0518::0.0518) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0638::0.0638) (0.0606::0.0606)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0953::0.0952) (0.0901::0.0901)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0289::0.0289) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0181::0.0181) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0216::0.0216) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0517::0.0517) (0.0505::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0057::0.0057) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0142::0.0142) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0251::0.0251) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0210::0.0210) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0533::0.0533) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0436::0.0436) (0.0444::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0277::0.0277) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0258::0.0258) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0423::0.0423) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[2\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0659::0.0659) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0129::0.0129) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0217::0.0217) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0783::0.0783) (0.0754::0.0754)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0375::0.0375) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0207::0.0207) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0050::0.0050) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0437::0.0437) (0.0411::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0107::0.0107) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0599::0.0599) (0.0581::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0240::0.0240) (0.0231::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0955::0.0955) (0.0904::0.0904)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.1123::0.1123) (0.1060::0.1060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0369::0.0369) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[29\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0246::0.0246) (0.0253::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0150::0.0150) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0030::0.0030) (0.0029::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0735::0.0735) (0.0710::0.0751)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.1060::0.1059) (0.1005::0.1005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0330::0.0330) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0213::0.0214) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0262::0.0262) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0260::0.0260) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0124::0.0124) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0263::0.0263) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0345::0.0345) (0.0356::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0310::0.0310) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0538::0.0538) (0.0530::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0334::0.0334) (0.0346::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0394::0.0394) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0384::0.0384) (0.0380::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0294::0.0294) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0121::0.0121) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0234::0.0234) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0267::0.0267) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0165::0.0165) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0105::0.0105) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0143::0.0143) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0626::0.0626) (0.0597::0.0596)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0311::0.0311) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0605::0.0605) (0.0590::0.0615)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0215::0.0215) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0237::0.0237) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0500::0.0500) (0.0513::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0059::0.0059) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0161::0.0161) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0295::0.0295) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0141::0.0141) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0224::0.0224) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0065::0.0065) (0.0062::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0806::0.0806) (0.0773::0.0773)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0368::0.0368) (0.0361::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0347::0.0347) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0133::0.0133) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0369::0.0369) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0487::0.0487) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0088::0.0088) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0332::0.0332) (0.0329::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0430::0.0430) (0.0425::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0371::0.0371) (0.0384::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0177::0.0177) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0210::0.0210) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0069::0.0069) (0.0065::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0157::0.0157) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0307::0.0307) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0565::0.0565) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0242::0.0242) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0254::0.0254) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0064::0.0064) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0324::0.0324) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0651::0.0651) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0155::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0411::0.0411) (0.0401::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0576::0.0576) (0.0562::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0075::0.0075) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0362::0.0362) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0137::0.0137) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0242::0.0242) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0272::0.0272) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0719::0.0719) (0.0691::0.0691)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0280::0.0280) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0227::0.0227) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0159::0.0159) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0610::0.0610) (0.0597::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0564::0.0564) (0.0555::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0111::0.0111) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0621::0.0621) (0.0592::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0669::0.0669) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0338::0.0338) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0332::0.0332) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0669::0.0669) (0.0647::0.0648)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/X Do0MUX\.M\[3\]\.MUX\[1\]/A0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0110::0.0110) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0255::0.0255) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0239::0.0239) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0158::0.0158) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0099::0.0099) (0.0094::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0259::0.0259) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0037::0.0037) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0610::0.0610) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0515::0.0515) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0652::0.0652) (0.0618::0.0618)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0312::0.0312) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0722::0.0722) (0.0688::0.0688)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0350::0.0350) (0.0345::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0268::0.0268) (0.0266::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0507::0.0507) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0068::0.0068) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0482::0.0482) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0394::0.0394) (0.0388::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0521::0.0521) (0.0510::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0572::0.0572) (0.0556::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0465::0.0465) (0.0456::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0442::0.0442) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0640::0.0640) (0.0616::0.0616)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0101::0.0101) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0367::0.0367) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0534::0.0534) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0063::0.0063) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/C_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0132::0.0132) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0114::0.0114) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0221::0.0221) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0099::0.0099) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0836::0.0836) (0.0802::0.0802)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0387::0.0387) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0560::0.0560) (0.0544::0.0544)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0666::0.0666) (0.0648::0.0688)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0940::0.0940) (0.0899::0.0903)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0463::0.0463) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0230::0.0230) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0388::0.0388) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0331::0.0331) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0466::0.0466) (0.0458::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0596::0.0596) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0108::0.0108) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0152::0.0152) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0135::0.0135) (0.0139::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0124::0.0124)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0107::0.0107) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0683::0.0683) (0.0660::0.0661)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.1038::0.1038) (0.0981::0.0981)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0223::0.0223) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0393::0.0393) (0.0407::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0386::0.0386) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0216::0.0216) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0456::0.0456) (0.0450::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0205::0.0205) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0107::0.0107) (0.0101::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0553::0.0553) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0495::0.0495) (0.0490::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0567::0.0567) (0.0559::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0445::0.0445) (0.0457::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0228::0.0228) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0666::0.0666) (0.0645::0.0645)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0311::0.0311) (0.0319::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[5\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0430::0.0430) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0181::0.0181) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0384::0.0384) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0373::0.0373) (0.0370::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0073::0.0073) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0104::0.0104) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0256::0.0256) (0.0262::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0534::0.0534) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0791::0.0791) (0.0759::0.0759)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0457::0.0457) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0381::0.0381) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0319::0.0319) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0199::0.0199) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0208::0.0208) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/X Do0MUX\.M\[0\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0275::0.0275) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0194::0.0194) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0189::0.0189) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/S0 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0202::0.0202) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0353::0.0353) (0.0346::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0416::0.0416) (0.0405::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0036::0.0036) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0722::0.0722) (0.0691::0.0691)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0393::0.0393) (0.0390::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0090::0.0090) (0.0087::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0284::0.0284) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0480::0.0480) (0.0470::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0514::0.0514) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0488::0.0488) (0.0482::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0247::0.0247) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0224::0.0224) (0.0220::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0470::0.0470) (0.0463::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0545::0.0545) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0204::0.0204) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0175::0.0175) (0.0169::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0154::0.0154) (0.0149::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0344::0.0344) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0442::0.0442) (0.0435::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0047::0.0047) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0062::0.0062) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0274::0.0274) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0202::0.0202) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0601::0.0601) (0.0583::0.0612)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0089::0.0089) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0284::0.0284) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0276::0.0276) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0278::0.0278) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0188::0.0188) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0448::0.0448) (0.0441::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0091::0.0091) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0429::0.0429) (0.0421::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0246::0.0246) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0682::0.0682) (0.0661::0.0661)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0253::0.0253) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0104::0.0104) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0388::0.0388) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0273::0.0273) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0489::0.0489) (0.0483::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0405::0.0405) (0.0413::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0460::0.0460) (0.0481::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0312::0.0312) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0355::0.0355) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0486::0.0486) (0.0472::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0272::0.0272) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0202::0.0202) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/X Do0MUX\.M\[2\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/X Do0MUX\.M\[2\]\.MUX\[7\]/A0 (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]/X Do0MUX\.M\[3\]\.MUX\[1\]/A1 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0221::0.0221) (0.0214::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0506::0.0506) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0527::0.0527) (0.0519::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0146::0.0146) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0292::0.0292) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0429::0.0429) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0022::0.0022) (0.0021::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0244::0.0244) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0383::0.0383) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0176::0.0176) (0.0181::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0172::0.0172) (0.0180::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0974::0.0973) (0.0900::0.0900)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0549::0.0549) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0105::0.0105) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0135::0.0135) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0156::0.0156) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0238::0.0238) (0.0237::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0070::0.0070) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0151::0.0151) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0193::0.0193) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0188::0.0188) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0567::0.0567) (0.0552::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0076::0.0076) (0.0074::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0046::0.0046) (0.0044::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0233::0.0233) (0.0227::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0608::0.0608) (0.0594::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0514::0.0514) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0403::0.0403) (0.0393::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0021::0.0021) (0.0020::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0434::0.0434) (0.0447::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0382::0.0383) (0.0375::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0207::0.0207) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0131::0.0131) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0546::0.0546) (0.0536::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0451::0.0451) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0323::0.0323) (0.0312::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0300::0.0300) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0463::0.0463) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0656::0.0656) (0.0644::0.0644)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0195::0.0195) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0454::0.0454) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0256::0.0256) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0540::0.0540) (0.0524::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0923::0.0923) (0.0879::0.0879)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0099::0.0099) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0379::0.0379) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0120::0.0120) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0229::0.0229) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0204::0.0204) (0.0207::0.0207)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0756::0.0756) (0.0712::0.0712)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0674::0.0674) (0.0654::0.0687)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0129::0.0129) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0563::0.0563) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0237::0.0237) (0.0229::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0209::0.0209) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0316::0.0316) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0441::0.0441) (0.0448::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0504::0.0504) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0407::0.0407) (0.0403::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0367::0.0367) (0.0359::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0788::0.0788) (0.0759::0.0759)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0516::0.0516) (0.0510::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0583::0.0583) (0.0569::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0290::0.0290) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0665::0.0665) (0.0650::0.0650)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0400::0.0400) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0166::0.0166) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0343::0.0343) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0031::0.0031) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0370::0.0370) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0793::0.0793) (0.0762::0.0762)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0595::0.0595) (0.0584::0.0612)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0031::0.0031) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0269::0.0269) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0154::0.0154) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0161::0.0161) (0.0153::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0372::0.0372) (0.0368::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0323::0.0323) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0745::0.0745) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0188::0.0188) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0235::0.0235) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/X Do0MUX\.M\[0\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0273::0.0273) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0525::0.0525) (0.0517::0.0541)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0325::0.0325) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/X Do0MUX\.M\[0\]\.MUX\[6\]/A1 (0.0073::0.0073) (0.0074::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0293::0.0293) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0138::0.0138) (0.0132::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0083::0.0083) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0080::0.0080) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0281::0.0281) (0.0278::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0252::0.0252) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0036::0.0036) (0.0035::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0083::0.0083) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0068::0.0068) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0079::0.0079) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0307::0.0307) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0493::0.0493) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0165::0.0165) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0748::0.0748) (0.0720::0.0721)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0327::0.0327) (0.0337::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0413::0.0413) (0.0420::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0390::0.0390) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0552::0.0552) (0.0544::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0128::0.0128) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0213::0.0213) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0390::0.0390) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0211::0.0211) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0158::0.0158) (0.0163::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0257::0.0257) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0070::0.0070) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0357::0.0357) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0283::0.0283) (0.0284::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0092::0.0092) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0111::0.0111) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0302::0.0302) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0193::0.0193) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0466::0.0466) (0.0476::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0607::0.0607) (0.0594::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0491::0.0491) (0.0485::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0285::0.0285) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0161::0.0161) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0256::0.0256) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0210::0.0210) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0358::0.0358) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0099::0.0099) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/X Do0MUX\.M\[2\]\.MUX\[2\]/A1 (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/X Do0MUX\.M\[2\]\.MUX\[7\]/A1 (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0123::0.0123) (0.0134::0.0134)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[1\]/S (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0446::0.0446) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0505::0.0505) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0457::0.0457) (0.0462::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0244::0.0244) (0.0242::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0167::0.0167) (0.0170::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0356::0.0356) (0.0353::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0584::0.0584) (0.0566::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0175::0.0175) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0264::0.0264) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0556::0.0556) (0.0540::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0174::0.0174) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0186::0.0186) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0396::0.0396) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0678::0.0678) (0.0646::0.0646)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0579::0.0579) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0280::0.0280) (0.0277::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0192::0.0192) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0159::0.0159) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0129::0.0129) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0331::0.0331) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0320::0.0320) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0046::0.0046) (0.0043::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0146::0.0146) (0.0140::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0221::0.0221) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0417::0.0417) (0.0425::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0082::0.0082) (0.0078::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0354::0.0354) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0667::0.0667) (0.0637::0.0637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[4\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0067::0.0067) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0040::0.0040) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0301::0.0301) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0821::0.0821) (0.0793::0.0793)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0270::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0446::0.0446) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0583::0.0583) (0.0572::0.0600)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0046::0.0046) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0327::0.0327) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0266::0.0266) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0273::0.0273) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0099::0.0099) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0208::0.0208) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0312::0.0312) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0777::0.0777) (0.0748::0.0748)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0201::0.0201) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0135::0.0135) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0380::0.0380) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0120::0.0120) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0189::0.0189) (0.0196::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0220::0.0220) (0.0224::0.0224)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0805::0.0805) (0.0772::0.0772)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0151::0.0151) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0950::0.0950) (0.0900::0.0900)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0074::0.0074) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0134::0.0134) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0504::0.0504) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0715::0.0715) (0.0690::0.0690)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0543::0.0543) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0324::0.0324) (0.0321::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.1004::0.1004) (0.0949::0.0949)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0534::0.0534) (0.0527::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0557::0.0557) (0.0547::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0503::0.0503) (0.0498::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0240::0.0240) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0882::0.0882) (0.0847::0.0847)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0223::0.0222) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0465::0.0465) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0228::0.0228) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0030::0.0030) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0206::0.0206) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0331::0.0331) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0700::0.0700) (0.0680::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0190::0.0190) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0051::0.0051) (0.0048::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0680::0.0680) (0.0651::0.0651)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0325::0.0325) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/X Do0MUX\.M\[0\]\.MUX\[0\]/A1 (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0163::0.0163) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0552::0.0552) (0.0542::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0284::0.0284) (0.0287::0.0287)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[6\]/S (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0448::0.0448) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0257::0.0257) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0151::0.0151) (0.0157::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0207::0.0207) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0177::0.0177) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0215::0.0215) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0596::0.0596) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0172::0.0172) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0394::0.0394) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0559::0.0559) (0.0542::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0733::0.0733) (0.0708::0.0708)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0502::0.0502) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0574::0.0574) (0.0566::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0188::0.0188) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0457::0.0457) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0082::0.0082) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0106::0.0106) (0.0110::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0266::0.0266) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0256::0.0256) (0.0243::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0466::0.0466) (0.0457::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0260::0.0260) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0484::0.0484) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0379::0.0379) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0695::0.0695) (0.0668::0.0668)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0461::0.0461) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0192::0.0192) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0258::0.0258) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0051::0.0051) (0.0051::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0222::0.0222) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0464::0.0464) (0.0454::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0207::0.0207) (0.0201::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0516::0.0516) (0.0508::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0481::0.0481) (0.0474::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0383::0.0383) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0396::0.0396) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0517::0.0517) (0.0509::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0641::0.0641) (0.0627::0.0661)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0286::0.0286) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0381::0.0381) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0476::0.0476) (0.0471::0.0479)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0549::0.0549) (0.0538::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0375::0.0375) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0232::0.0232) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0439::0.0439) (0.0435::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0342::0.0342) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0150::0.0150)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[2\]/S (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[7\]/S (0.0044::0.0044) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0309::0.0309) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0602::0.0602) (0.0585::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0681::0.0681) (0.0666::0.0666)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0226::0.0226) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0217::0.0217) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0310::0.0310) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0148::0.0148) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0183::0.0183) (0.0177::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0321::0.0321) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0180::0.0180) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0361::0.0361) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[25\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0555::0.0555) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0233::0.0233) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0367::0.0367) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0472::0.0472) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0385::0.0385) (0.0375::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0428::0.0428) (0.0417::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0232::0.0232) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0410::0.0410) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0267::0.0267) (0.0264::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0028::0.0028) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0276::0.0276) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0502::0.0502) (0.0493::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0046::0.0046) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0572::0.0572) (0.0555::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0428::0.0428) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0134::0.0134) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0413::0.0413) (0.0406::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0558::0.0558) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0098::0.0098) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0533::0.0533) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0143::0.0143) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0229::0.0229) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0141::0.0141) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0213::0.0213) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0730::0.0730) (0.0694::0.0694)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0469::0.0469) (0.0472::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0363::0.0363) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0207::0.0207) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0058::0.0058) (0.0067::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0531::0.0531) (0.0553::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0473::0.0473) (0.0465::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0341::0.0341) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0553::0.0553) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0072::0.0072) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0536::0.0536) (0.0503::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0265::0.0265) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0687::0.0687) (0.0666::0.0666)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0345::0.0345) (0.0337::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0220::0.0220) (0.0225::0.0225)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0596::0.0596) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0782::0.0781) (0.0751::0.0751)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0263::0.0263) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0340::0.0340) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0495::0.0495) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0668::0.0668) (0.0648::0.0681)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0677::0.0677) (0.0653::0.0653)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0649::0.0649) (0.0611::0.0611)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0526::0.0526) (0.0514::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0172::0.0172) (0.0161::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0558::0.0558) (0.0549::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0408::0.0408) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0337::0.0337) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0635::0.0635) (0.0617::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0374::0.0374) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0232::0.0232) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0327::0.0327) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0536::0.0536) (0.0530::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0136::0.0136) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0200::0.0200) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0278::0.0278) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0072::0.0072) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0232::0.0232) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0031::0.0031) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0563::0.0563) (0.0546::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0560::0.0560) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0469::0.0469) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0869::0.0869) (0.0830::0.0830)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.1045::0.1045) (0.0998::0.0998)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0282::0.0282) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0046::0.0046) (0.0046::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0504::0.0504) (0.0495::0.0510)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[0\]/S (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0165::0.0165) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0466::0.0466) (0.0455::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0229::0.0229) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0255::0.0255) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0331::0.0331) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0323::0.0323) (0.0320::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0359::0.0359) (0.0353::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0410::0.0410) (0.0402::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0172::0.0172) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0033::0.0033) (0.0032::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0045::0.0045) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0371::0.0371) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0525::0.0525) (0.0512::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0469::0.0469) (0.0466::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0453::0.0453) (0.0438::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0660::0.0660) (0.0644::0.0668)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0110::0.0110) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0438::0.0438) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0621::0.0621) (0.0590::0.0590)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0101::0.0101) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0248::0.0248) (0.0255::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0037::0.0037) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0530::0.0529) (0.0519::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0036::0.0036) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0343::0.0343) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0415::0.0415) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0698::0.0698) (0.0680::0.0720)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0254::0.0254) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0481::0.0481) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0158::0.0158) (0.0152::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0230::0.0230) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0339::0.0339) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0456::0.0456) (0.0450::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/A_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0357::0.0357) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0281::0.0281) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0358::0.0358) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0357::0.0357) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0237::0.0237) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0336::0.0336) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0234::0.0234) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0541::0.0541) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0620::0.0620) (0.0610::0.0640)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0494::0.0494) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0443::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0309::0.0308) (0.0308::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0150::0.0150) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0576::0.0576) (0.0565::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0300::0.0300) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0312::0.0312) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0403::0.0403) (0.0399::0.0411)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0587::0.0587) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0102::0.0102) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0383::0.0383) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0527::0.0527) (0.0504::0.0504)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0571::0.0571) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0607::0.0607) (0.0591::0.0626)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0167::0.0167) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0189::0.0189) (0.0185::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0040::0.0040) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0197::0.0197) (0.0199::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0393::0.0393) (0.0386::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0462::0.0462) (0.0454::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0276::0.0276) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0754::0.0754) (0.0716::0.0716)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0306::0.0306) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0626::0.0626) (0.0601::0.0601)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0457::0.0457) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0291::0.0291) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0279::0.0279) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0157::0.0157) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0250::0.0250) (0.0249::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0066::0.0066) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0177::0.0177) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0188::0.0188) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0122::0.0122) (0.0117::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0248::0.0248) (0.0241::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0246::0.0246) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0405::0.0405) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0243::0.0243) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0243::0.0243) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0449::0.0449) (0.0454::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0197::0.0197) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0197::0.0197) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0119::0.0119) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0336::0.0336) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0195::0.0195) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0588::0.0588) (0.0576::0.0605)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0137::0.0137) (0.0137::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0305::0.0305) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0791::0.0791) (0.0773::0.0774)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0359::0.0359) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0444::0.0444) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0719::0.0719) (0.0700::0.0700)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0247::0.0247) (0.0251::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0161::0.0161) (0.0157::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.1040::0.1040) (0.0980::0.0985)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0909::0.0909) (0.0866::0.0867)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.1179::0.1179) (0.1108::0.1108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0552::0.0552) (0.0543::0.0567)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0298::0.0298) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0306::0.0306) (0.0309::0.0309)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0629::0.0629) (0.0602::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0065::0.0065) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0169::0.0169) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0282::0.0282) (0.0293::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0414::0.0413) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0519::0.0519) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0197::0.0197) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0747::0.0747) (0.0716::0.0716)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0096::0.0096) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0351::0.0351) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0765::0.0765) (0.0738::0.0738)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0514::0.0514) (0.0507::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0435::0.0435) (0.0447::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0307::0.0307) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0217::0.0217) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0431::0.0431) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0684::0.0684) (0.0665::0.0665)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0318::0.0318) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0475::0.0475) (0.0471::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0172::0.0172) (0.0165::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0194::0.0194) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0281::0.0281) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[10\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0325::0.0325) (0.0322::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0957::0.0957) (0.0907::0.0907)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0316::0.0316) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0587::0.0587) (0.0572::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0343::0.0343) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0474::0.0474) (0.0470::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0041::0.0041) (0.0040::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0182::0.0182) (0.0174::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0033::0.0033) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0066::0.0066) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0223::0.0223) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0373::0.0373) (0.0369::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0307::0.0307) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0231::0.0231) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0368::0.0369) (0.0379::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0429::0.0429) (0.0424::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0580::0.0580) (0.0563::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0625::0.0625) (0.0602::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0165::0.0165) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0344::0.0344) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0154::0.0154) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0310::0.0310) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0302::0.0302) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0248::0.0248) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0075::0.0075) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0281::0.0281) (0.0290::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0355::0.0355) (0.0352::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0265::0.0265) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0508::0.0508) (0.0497::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0032::0.0032) (0.0040::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0362::0.0362) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0606::0.0606) (0.0595::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0189::0.0189) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0049::0.0049) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0527::0.0527) (0.0519::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0474::0.0474) (0.0466::0.0481)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0267::0.0267) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0652::0.0652) (0.0625::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0273::0.0273) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0318::0.0318) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0317::0.0317) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0358::0.0358) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0573::0.0573) (0.0556::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0309::0.0309) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0617::0.0617) (0.0599::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0741::0.0741) (0.0709::0.0709)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0387::0.0387) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0753::0.0753) (0.0731::0.0731)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0120::0.0120) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0221::0.0221) (0.0227::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0674::0.0674) (0.0644::0.0644)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0548::0.0548) (0.0541::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0422::0.0422) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0201::0.0201) (0.0203::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0374::0.0374) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0367::0.0367) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0522::0.0522) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0327::0.0327) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0565::0.0565) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0487::0.0487) (0.0467::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0202::0.0202) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0297::0.0297) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0600::0.0600) (0.0585::0.0619)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0408::0.0408) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0452::0.0452) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0038::0.0038) (0.0037::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0120::0.0120) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0459::0.0459) (0.0451::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0280::0.0280) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0316::0.0316) (0.0304::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0477::0.0476) (0.0463::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0866::0.0866) (0.0825::0.0825)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0030::0.0030) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0113::0.0113) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0162::0.0162) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0576::0.0576) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0132::0.0132) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0163::0.0163) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[5\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0228::0.0228) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0281::0.0281) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0261::0.0261) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0473::0.0473) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0228::0.0228) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0287::0.0287) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0568::0.0568) (0.0555::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0264::0.0264) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0030::0.0030) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0536::0.0536) (0.0512::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0677::0.0677) (0.0648::0.0648)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0423::0.0423) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/B (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0277::0.0277) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0137::0.0137) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0257::0.0257) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0759::0.0758) (0.0731::0.0731)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0145::0.0145) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0655::0.0655) (0.0638::0.0676)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0861::0.0860) (0.0825::0.0825)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0180::0.0180) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0076::0.0076) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0740::0.0740) (0.0724::0.0724)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0295::0.0295) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0367::0.0367) (0.0364::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0845::0.0845) (0.0815::0.0815)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0280::0.0280) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0372::0.0372) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0444::0.0444) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0219::0.0219) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0101::0.0101) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0912::0.0912) (0.0871::0.0871)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.1007::0.1007) (0.0955::0.0955)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0106::0.0106) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0209::0.0209) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0059::0.0059) (0.0062::0.0062)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0149::0.0149) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0395::0.0395) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0155::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[11\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0320::0.0320) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0320::0.0320) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0218::0.0218) (0.0211::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0273::0.0273) (0.0274::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0097::0.0097) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0861::0.0861) (0.0838::0.0838)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0423::0.0423) (0.0431::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0738::0.0738) (0.0714::0.0714)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0230::0.0230) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0262::0.0262) (0.0268::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0437::0.0437) (0.0447::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0628::0.0628) (0.0598::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0577::0.0577) (0.0555::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0366::0.0366) (0.0371::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0226::0.0226) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0387::0.0387) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0575::0.0575) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0445::0.0445) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0104::0.0104) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0122::0.0122) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0147::0.0147) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0379::0.0379) (0.0374::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0484::0.0484) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0427::0.0427) (0.0420::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0434::0.0434) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0406::0.0406) (0.0401::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0435::0.0435) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0277::0.0277) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0134::0.0134) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0109::0.0109) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0266::0.0266) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0337::0.0337) (0.0333::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0287::0.0287) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0504::0.0504) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0341::0.0341) (0.0337::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0282::0.0282) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0040::0.0040) (0.0039::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0345::0.0345) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0355::0.0355) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0064::0.0064) (0.0061::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0282::0.0282) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0120::0.0120) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0554::0.0554) (0.0539::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0270::0.0270) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0523::0.0523) (0.0513::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0549::0.0549) (0.0537::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0547::0.0547) (0.0533::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0379::0.0379) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0191::0.0191) (0.0184::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0146::0.0146) (0.0148::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0329::0.0329) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0133::0.0133) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0885::0.0885) (0.0840::0.0840)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0031::0.0031) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0422::0.0422) (0.0414::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0301::0.0301) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0662::0.0662) (0.0640::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0251::0.0251) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0334::0.0334) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0368::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0199::0.0199) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0088::0.0088) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0084::0.0084) (0.0091::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0247::0.0247) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0431::0.0431) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0082::0.0082) (0.0081::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0684::0.0684) (0.0659::0.0659)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0473::0.0473) (0.0485::0.0485)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0607::0.0607) (0.0595::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0671::0.0671) (0.0653::0.0653)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0563::0.0563) (0.0552::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0317::0.0317) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0748::0.0748) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0477::0.0477) (0.0467::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0132::0.0133) (0.0130::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0110::0.0110) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0178::0.0178) (0.0180::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0892::0.0891) (0.0849::0.0849)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0210::0.0210) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0082::0.0082) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0035::0.0035) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0242::0.0242) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0248::0.0248) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[14\]/DIODE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0348::0.0348) (0.0343::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0814::0.0814) (0.0769::0.0769)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0732::0.0732) (0.0705::0.0705)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0161::0.0161) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0305::0.0305) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0244::0.0244) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0382::0.0382) (0.0375::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0302::0.0302) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0080::0.0080) (0.0079::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0066::0.0066) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0860::0.0860) (0.0821::0.0821)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0217::0.0217) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0390::0.0390) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0141::0.0141) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0276::0.0276) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0216::0.0216) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0279::0.0279) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0305::0.0305) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0086::0.0086) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0717::0.0717) (0.0683::0.0683)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0603::0.0603) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0064::0.0064) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0304::0.0304) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0429::0.0429) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0306::0.0306) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0735::0.0735) (0.0709::0.0709)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0390::0.0390) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0340::0.0340) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0377::0.0377) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0437::0.0437) (0.0443::0.0443)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0177::0.0177) (0.0189::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0587::0.0587) (0.0570::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0270::0.0270) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0247::0.0247) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0118::0.0118) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0381::0.0381) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0541::0.0541) (0.0526::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0428::0.0428) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0212::0.0212) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0322::0.0322) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0691::0.0691) (0.0671::0.0714)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0163::0.0163) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0134::0.0134) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0411::0.0411) (0.0397::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0134::0.0134) (0.0133::0.0133)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0355::0.0355) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0623::0.0623) (0.0607::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0096::0.0096) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0046::0.0046) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0300::0.0300) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.1031::0.1031) (0.0980::0.0972)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0643::0.0642) (0.0626::0.0656)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0360::0.0360) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0094::0.0094) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0287::0.0287) (0.0292::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0436::0.0436) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0326::0.0326) (0.0321::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0397::0.0397) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0246::0.0246) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0373::0.0373) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0368::0.0368) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0756::0.0756) (0.0730::0.0731)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0599::0.0599) (0.0585::0.0585)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0358::0.0358) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0136::0.0136) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0513::0.0513) (0.0497::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0521::0.0521) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0254::0.0254) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0504::0.0504) (0.0497::0.0516)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0160::0.0160) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0233::0.0233) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0163::0.0163) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0049::0.0049) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[0\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0455::0.0455) (0.0435::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0251::0.0251) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0535::0.0535) (0.0548::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0406::0.0406) (0.0422::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0331::0.0331) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0563::0.0563) (0.0555::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0126::0.0126) (0.0134::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0303::0.0303) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0155::0.0155) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0123::0.0123) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0143::0.0143) (0.0136::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0144::0.0144) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0508::0.0508) (0.0495::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0210::0.0210) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0075::0.0075) (0.0075::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0385::0.0385) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0036::0.0036) (0.0034::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0337::0.0337) (0.0333::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0524::0.0524) (0.0513::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0583::0.0583) (0.0567::0.0601)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0088::0.0088) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0129::0.0129) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0096::0.0096) (0.0095::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0234::0.0234) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0626::0.0626) (0.0612::0.0643)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0147::0.0147) (0.0138::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0197::0.0197) (0.0189::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0284::0.0284) (0.0290::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0423::0.0423) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0363::0.0363) (0.0356::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0437::0.0437) (0.0428::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0083::0.0083) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0453::0.0453) (0.0446::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0228::0.0228) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0456::0.0456) (0.0450::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0319::0.0319) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0109::0.0109) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0426::0.0426) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0616::0.0616) (0.0570::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0447::0.0447) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0477::0.0477) (0.0497::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0413::0.0413) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0118::0.0118) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0212::0.0212) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0394::0.0394) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0585::0.0585) (0.0575::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0481::0.0481) (0.0474::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0770::0.0770) (0.0731::0.0731)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0436::0.0436) (0.0432::0.0447)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/S0 (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0158::0.0158) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0664::0.0664) (0.0626::0.0626)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0252::0.0252) (0.0246::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0467::0.0467) (0.0447::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0469::0.0469) (0.0462::0.0463)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0225::0.0225) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0248::0.0248) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0160::0.0160) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0430::0.0430) (0.0418::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0361::0.0361) (0.0359::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0326::0.0326) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0323::0.0323) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0677::0.0677) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0794::0.0794) (0.0750::0.0751)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0516::0.0516) (0.0499::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0588::0.0588) (0.0572::0.0572)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0128::0.0128) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0233::0.0233) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0346::0.0346) (0.0340::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0138::0.0138) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0126::0.0126) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0394::0.0394) (0.0399::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0056::0.0056) (0.0052::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0176::0.0176) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0349::0.0349) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0437::0.0437) (0.0429::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0463::0.0463) (0.0468::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0303::0.0304) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1/A_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0179::0.0179) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0595::0.0595) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0164::0.0164) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0659::0.0659) (0.0643::0.0643)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0549::0.0549) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0285::0.0285) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0352::0.0352) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0087::0.0087) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0265::0.0265) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0733::0.0733) (0.0708::0.0749)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0223::0.0223) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0180::0.0180) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0610::0.0610) (0.0586::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0261::0.0261) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0123::0.0123) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0277::0.0277) (0.0285::0.0285)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0923::0.0923) (0.0876::0.0876)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0407::0.0407) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0047::0.0047) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0549::0.0549) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0754::0.0754) (0.0725::0.0725)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0261::0.0261) (0.0268::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0266::0.0266) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0798::0.0798) (0.0761::0.0761)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0306::0.0306) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0588::0.0588) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0883::0.0883) (0.0858::0.0858)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0160::0.0160) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0536::0.0536) (0.0531::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0564::0.0564) (0.0553::0.0571)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0253::0.0253) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0388::0.0388) (0.0385::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0431::0.0431) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0165::0.0165) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0300::0.0300) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0257::0.0257) (0.0270::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0385::0.0385) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0501::0.0501) (0.0498::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0468::0.0468) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0018::0.0018) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0130::0.0130) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0140::0.0140) (0.0143::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0116::0.0116) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0031::0.0031) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0036::0.0036) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0454::0.0454) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0486::0.0486) (0.0480::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0332::0.0332) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0605::0.0605) (0.0594::0.0594)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0303::0.0303) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0036::0.0036) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0162::0.0162) (0.0155::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0261::0.0261) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0134::0.0134) (0.0128::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0353::0.0353) (0.0361::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0406::0.0406) (0.0400::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0319::0.0319) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0369::0.0369) (0.0379::0.0372)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0477::0.0477) (0.0469::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0140::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0177::0.0177) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0504::0.0504) (0.0497::0.0511)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0342::0.0342) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0531::0.0531) (0.0520::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0538::0.0538) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0308::0.0308) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0333::0.0333) (0.0330::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0606::0.0606) (0.0591::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0301::0.0301) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0225::0.0225) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0565::0.0565) (0.0557::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0187::0.0187) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0096::0.0096) (0.0091::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0510::0.0510) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0451::0.0451) (0.0445::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0352::0.0352) (0.0346::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0413::0.0413) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0469::0.0469) (0.0457::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0037::0.0037) (0.0037::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0458::0.0458) (0.0455::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0312::0.0312) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0487::0.0487) (0.0481::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0275::0.0275) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0434::0.0434) (0.0427::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0213::0.0213) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0597::0.0597) (0.0588::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0167::0.0167) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0661::0.0661) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0337::0.0337) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0153::0.0153) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0399::0.0399) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0487::0.0487) (0.0483::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0384::0.0384) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0679::0.0679) (0.0650::0.0650)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0295::0.0295) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0302::0.0302) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/S0 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]/S1 (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0404::0.0404) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0105::0.0105) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0251::0.0251) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0186::0.0186) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0709::0.0709) (0.0681::0.0681)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0149::0.0149) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0488::0.0488) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0662::0.0662) (0.0630::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0582::0.0582) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0332::0.0332) (0.0324::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0206::0.0206) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0182::0.0182) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0290::0.0290) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0378::0.0378) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0314::0.0314) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0355::0.0355) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0355::0.0355) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0718::0.0718) (0.0691::0.0691)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0257::0.0257) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0289::0.0289) (0.0287::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0159::0.0159) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0285::0.0285) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0107::0.0107) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0391::0.0391) (0.0385::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0377::0.0377) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0637::0.0636) (0.0622::0.0622)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0380::0.0380) (0.0380::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0735::0.0735) (0.0719::0.0756)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0489::0.0489) (0.0480::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0402::0.0402) (0.0396::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0865::0.0865) (0.0832::0.0833)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0250::0.0250) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0391::0.0391) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0125::0.0125) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0201::0.0201) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.1037::0.1037) (0.0979::0.0979)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0824::0.0824) (0.0793::0.0793)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0267::0.0267) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0071::0.0071) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0536::0.0536) (0.0526::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0579::0.0579) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0421::0.0421) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0954::0.0954) (0.0903::0.0904)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0689::0.0689) (0.0669::0.0704)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0562::0.0562) (0.0552::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0345::0.0345) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0392::0.0392) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0238::0.0238) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0751::0.0751) (0.0737::0.0737)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0318::0.0318) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0310::0.0310) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0482::0.0482) (0.0478::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0491::0.0491) (0.0484::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0385::0.0385) (0.0381::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0180::0.0180) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0057::0.0057) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0380::0.0380) (0.0385::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0392::0.0392) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0358::0.0358) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0373::0.0373) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0149::0.0149) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0287::0.0287) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0166::0.0166) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0261::0.0261) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0039::0.0039) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0276::0.0276) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0093::0.0093) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0126::0.0126) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0278::0.0278) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0549::0.0549) (0.0539::0.0565)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0638::0.0637) (0.0624::0.0624)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0157::0.0157) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0066::0.0066) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0111::0.0111) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0080::0.0080) (0.0083::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0308::0.0308) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0052::0.0052) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0451::0.0451) (0.0443::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0469::0.0469) (0.0459::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0486::0.0486) (0.0476::0.0500)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0082::0.0082) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0478::0.0478) (0.0469::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.1002::0.1002) (0.0948::0.0948)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0258::0.0258) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0638::0.0638) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0280::0.0280) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0061::0.0061) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0257::0.0257) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0367::0.0367) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0792::0.0792) (0.0760::0.0760)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0105::0.0105) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0509::0.0509) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0335::0.0335) (0.0343::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0143::0.0143) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0476::0.0476) (0.0488::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0400::0.0400) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0474::0.0474) (0.0465::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0153::0.0153) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0113::0.0113) (0.0117::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0508::0.0508) (0.0497::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0758::0.0758) (0.0727::0.0727)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0620::0.0620) (0.0604::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0304::0.0304) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0500::0.0500) (0.0488::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0324::0.0324) (0.0322::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0483::0.0483) (0.0471::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0427::0.0427) (0.0423::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0469::0.0469) (0.0454::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0030::0.0030) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0553::0.0553) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0244::0.0244) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0674::0.0674) (0.0660::0.0695)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0099::0.0099) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0263::0.0263) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0389::0.0389) (0.0398::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0491::0.0491) (0.0487::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0160::0.0160) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0410::0.0410) (0.0405::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0476::0.0476) (0.0470::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/S0 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0516::0.0516) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0508::0.0508) (0.0500::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0307::0.0307) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0202::0.0202) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0512::0.0512) (0.0500::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0420::0.0420) (0.0413::0.0424)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0243::0.0243) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0046::0.0046) (0.0044::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0746::0.0746) (0.0715::0.0715)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0208::0.0208) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0071::0.0071) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0679::0.0679) (0.0656::0.0656)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0582::0.0582) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0642::0.0642) (0.0612::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0148::0.0148) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0336::0.0336) (0.0308::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0052::0.0052) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0469::0.0469) (0.0461::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0551::0.0551) (0.0536::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0911::0.0911) (0.0865::0.0865)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0217::0.0217) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0658::0.0658) (0.0640::0.0679)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0520::0.0520) (0.0509::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0231::0.0231) (0.0238::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0120::0.0120) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0250::0.0250) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0226::0.0226) (0.0232::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0062::0.0062) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0227::0.0227) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0168::0.0168) (0.0162::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0197::0.0197) (0.0191::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0226::0.0226) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0277::0.0277) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0356::0.0356) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0421::0.0421) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0348::0.0348) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0384::0.0384) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0214::0.0214) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0172::0.0172) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0581::0.0581) (0.0563::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0212::0.0212) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0767::0.0767) (0.0736::0.0736)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0236::0.0236) (0.0228::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0240::0.0240) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0171::0.0171) (0.0164::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0179::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0496::0.0496) (0.0503::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0810::0.0810) (0.0777::0.0777)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0226::0.0226) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0691::0.0691) (0.0667::0.0667)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0596::0.0596) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0860::0.0860) (0.0823::0.0823)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0437::0.0437) (0.0432::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0516::0.0516) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0387::0.0387) (0.0379::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0256::0.0256) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0560::0.0559) (0.0550::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0275::0.0275) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0483::0.0483) (0.0478::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0416::0.0416) (0.0413::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0398::0.0398) (0.0407::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0261::0.0261) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[28\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0271::0.0271) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0279::0.0279) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0414::0.0414) (0.0411::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0345::0.0345) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0301::0.0302) (0.0298::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0065::0.0065) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0051::0.0051) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0234::0.0234) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0187::0.0187) (0.0186::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0139::0.0139) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0249::0.0249) (0.0249::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0309::0.0309) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0713::0.0713) (0.0693::0.0693)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0135::0.0135) (0.0137::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0211::0.0211) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0296::0.0296) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0210::0.0210) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0266::0.0266) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0300::0.0300) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0255::0.0255) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0099::0.0099) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0072::0.0072) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0212::0.0212) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0151::0.0151) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0407::0.0407) (0.0420::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0388::0.0388) (0.0382::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0267::0.0267) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0183::0.0183) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0157::0.0157) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0172::0.0172) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0305::0.0305) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0032::0.0032) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0192::0.0192) (0.0195::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0142::0.0142) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0381::0.0381) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0376::0.0376) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0113::0.0113) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0125::0.0125) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0541::0.0541) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0534::0.0534) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0218::0.0218) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0320::0.0320) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0320::0.0320) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0274::0.0274) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0514::0.0514) (0.0502::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0138::0.0138) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0405::0.0405) (0.0402::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0532::0.0532) (0.0517::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0586::0.0586) (0.0567::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0309::0.0309) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0569::0.0569) (0.0562::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0304::0.0304) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[23\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0133::0.0133) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0320::0.0320) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0490::0.0490) (0.0503::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0316::0.0316) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0236::0.0236) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0315::0.0315) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0270::0.0270) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0056::0.0056) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0393::0.0393) (0.0410::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0128::0.0128) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0489::0.0489) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0385::0.0385) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0344::0.0344) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0053::0.0053) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0099::0.0099) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0517::0.0517) (0.0505::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0045::0.0045) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0312::0.0312) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0782::0.0782) (0.0748::0.0748)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0365::0.0364) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0379::0.0379) (0.0378::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0382::0.0382) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0255::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0667::0.0667) (0.0626::0.0626)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0136::0.0136) (0.0114::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0214::0.0214) (0.0208::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0415::0.0415) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0457::0.0457) (0.0450::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0619::0.0619) (0.0598::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0254::0.0254) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0292::0.0292) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0349::0.0349) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0292::0.0292) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0570::0.0570) (0.0556::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0214::0.0214) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0338::0.0338) (0.0334::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0102::0.0102) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/A_N (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0116::0.0116) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0255::0.0255) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0278::0.0278) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0355::0.0355) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0747::0.0747) (0.0723::0.0723)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0151::0.0151) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0554::0.0554) (0.0550::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0568::0.0568) (0.0553::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0729::0.0729) (0.0709::0.0709)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0130::0.0130) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0656::0.0656) (0.0640::0.0640)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0408::0.0408) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.1024::0.1024) (0.0964::0.0964)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0073::0.0073) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0879::0.0879) (0.0841::0.0842)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0028::0.0028) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0164::0.0164) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0141::0.0141) (0.0141::0.0141)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/S0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0405::0.0405) (0.0397::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0419::0.0419) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0030::0.0030) (0.0032::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0449::0.0449) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0299::0.0299) (0.0296::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0763::0.0763) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0746::0.0746) (0.0731::0.0771)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0588::0.0588) (0.0576::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0384::0.0384) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0370::0.0370) (0.0378::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0656::0.0656) (0.0639::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0303::0.0303) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0450::0.0450) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0258::0.0258) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0348::0.0348) (0.0345::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0569::0.0569) (0.0556::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0298::0.0298) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0289::0.0289) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0369::0.0369) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/S0 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0149::0.0149) (0.0142::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0304::0.0304) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0250::0.0250) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0619::0.0619) (0.0601::0.0601)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0546::0.0546) (0.0539::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0272::0.0272) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0246::0.0246) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0142::0.0142) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0192::0.0192) (0.0185::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0116::0.0116) (0.0111::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0250::0.0250) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0362::0.0362) (0.0358::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0294::0.0294) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0290::0.0290) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0515::0.0515) (0.0504::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0334::0.0334) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0244::0.0244) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0368::0.0368) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0228::0.0228) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0212::0.0212) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0346::0.0346) (0.0343::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0291::0.0291) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0553::0.0553) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0513::0.0513) (0.0497::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0256::0.0256) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0412::0.0412) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0122::0.0122) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0366::0.0366) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0244::0.0244) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0284::0.0284) (0.0290::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0132::0.0132) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0239::0.0239) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0172::0.0172) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0151::0.0151) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0267::0.0267) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0640::0.0640) (0.0613::0.0613)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0454::0.0454) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0536::0.0536) (0.0529::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0242::0.0242) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0270::0.0270) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0048::0.0048) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0221::0.0221) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0363::0.0363) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0170::0.0170) (0.0166::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[29\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0517::0.0516) (0.0508::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0601::0.0601) (0.0584::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0224::0.0224) (0.0216::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0308::0.0308) (0.0315::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0432::0.0432) (0.0423::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0562::0.0562) (0.0547::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0224::0.0224) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0452::0.0452) (0.0444::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0333::0.0333) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0315::0.0315) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0262::0.0262) (0.0272::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0405::0.0405) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0585::0.0585) (0.0560::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0178::0.0178) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0140::0.0140) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0289::0.0289) (0.0299::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0170::0.0170) (0.0164::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0306::0.0306) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0328::0.0328) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0575::0.0575) (0.0563::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0260::0.0260) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0071::0.0071) (0.0070::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0313::0.0313) (0.0311::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0178::0.0178) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[16\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0289::0.0289) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0928::0.0928) (0.0882::0.0882)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0125::0.0125) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0862::0.0861) (0.0826::0.0826)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0302::0.0302) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0345::0.0345) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0484::0.0484) (0.0476::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0500::0.0500) (0.0505::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0669::0.0669) (0.0651::0.0652)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0218::0.0218) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.1198::0.1197) (0.1115::0.1115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0827::0.0827) (0.0794::0.0795)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0234::0.0234) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0168::0.0168) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0127::0.0127) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0091::0.0091) (0.0092::0.0092)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/S1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/S0 (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0254::0.0254) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0174::0.0174) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0108::0.0108) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0087::0.0087) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0312::0.0312) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0140::0.0140) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0403::0.0403) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0309::0.0309) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0126::0.0126) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0703::0.0703) (0.0676::0.0676)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0371::0.0371) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0661::0.0661) (0.0633::0.0633)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0312::0.0312) (0.0315::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0251::0.0251) (0.0247::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0431::0.0431) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0592::0.0592) (0.0579::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0335::0.0335) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0433::0.0433) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0339::0.0339) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0384::0.0384) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0394::0.0394) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0160::0.0160) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0350::0.0350) (0.0347::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0274::0.0274) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0224::0.0225) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0391::0.0391) (0.0385::0.0398)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/S1 (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0396::0.0396) (0.0386::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0600::0.0600) (0.0567::0.0567)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0206::0.0206) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0553::0.0553) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0230::0.0230) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0210::0.0210) (0.0220::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0525::0.0525) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0356::0.0355) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0235::0.0235) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0357::0.0357) (0.0351::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0072::0.0072) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0104::0.0104) (0.0099::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0493::0.0493) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0220::0.0221) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0037::0.0037) (0.0036::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0325::0.0325) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0429::0.0429) (0.0423::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0357::0.0357) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0513::0.0513) (0.0500::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0436::0.0436) (0.0435::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0583::0.0583) (0.0567::0.0600)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0047::0.0047) (0.0047::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0539::0.0539) (0.0528::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0354::0.0354) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0453::0.0453) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0274::0.0274) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0114::0.0114) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0213::0.0213) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0326::0.0326) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0111::0.0111) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0818::0.0818) (0.0779::0.0779)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0272::0.0272) (0.0269::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0444::0.0444) (0.0439::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0331::0.0331) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0448::0.0448) (0.0439::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0403::0.0403) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0386::0.0386) (0.0403::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0407::0.0407) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0117::0.0117) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0165::0.0165) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0516::0.0516) (0.0509::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0724::0.0724) (0.0705::0.0705)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0096::0.0096) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0214::0.0214) (0.0211::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0146::0.0146) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0413::0.0413) (0.0423::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0469::0.0469) (0.0462::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0614::0.0614) (0.0591::0.0591)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0412::0.0412) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0200::0.0200) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0407::0.0407) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0236::0.0236) (0.0230::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0207::0.0207) (0.0200::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0209::0.0209) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0185::0.0185) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0157::0.0157) (0.0160::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0066::0.0066) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0154::0.0154) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0461::0.0461) (0.0449::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0013::0.0013) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0254::0.0254) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0502::0.0502) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0606::0.0606) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0223::0.0223) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0061::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0032::0.0032) (0.0031::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0351::0.0351) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0135::0.0135) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0461::0.0461) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0125::0.0125) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0386::0.0386) (0.0378::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0234::0.0234) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0290::0.0289) (0.0287::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0311::0.0311) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0499::0.0499) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0374::0.0374) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0288::0.0288) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0327::0.0327) (0.0330::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0037::0.0037) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0546::0.0546) (0.0542::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0231::0.0231) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0387::0.0387) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0236::0.0236) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0492::0.0492) (0.0486::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0187::0.0187) (0.0182::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0524::0.0524) (0.0518::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0169::0.0169) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0412::0.0412) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0083::0.0083) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0317::0.0317) (0.0310::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0228::0.0228) (0.0233::0.0233)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0575::0.0575) (0.0549::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0031::0.0031) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0373::0.0373) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0280::0.0280) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0157::0.0157) (0.0151::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0489::0.0489) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0125::0.0125) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0536::0.0536) (0.0503::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0181::0.0181) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0700::0.0700) (0.0681::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0464::0.0464) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.1319::0.1319) (0.1238::0.1238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0287::0.0287) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0094::0.0094) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0222::0.0222) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0061::0.0061) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0130::0.0130) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0240::0.0240) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0502::0.0502) (0.0496::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0119::0.0119) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0248::0.0248) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0264::0.0264) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0317::0.0317) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0250::0.0250) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0216::0.0216) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0310::0.0310) (0.0314::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0359::0.0359) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0386::0.0386) (0.0380::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0263::0.0263) (0.0256::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0251::0.0251) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0262::0.0262) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0739::0.0739) (0.0704::0.0704)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0726::0.0726) (0.0682::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0241::0.0241) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0189::0.0189) (0.0191::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0133::0.0133) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0337::0.0337) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0474::0.0474) (0.0464::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0283::0.0283) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0088::0.0088) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0178::0.0178) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0261::0.0261) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/A (0.0162::0.0162) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0252::0.0252) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/S0 (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0293::0.0293) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0020::0.0020) (0.0015::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0407::0.0407) (0.0403::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0427::0.0427) (0.0421::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0051::0.0051) (0.0050::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0416::0.0416) (0.0412::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0906::0.0906) (0.0862::0.0862)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0430::0.0430) (0.0417::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0161::0.0161) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0438::0.0439) (0.0433::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0170::0.0170) (0.0165::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0181::0.0181) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0459::0.0459) (0.0453::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0611::0.0611) (0.0590::0.0590)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0086::0.0086) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0242::0.0242) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0555::0.0555) (0.0545::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0419::0.0419) (0.0414::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0218::0.0218) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0185::0.0185) (0.0180::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0274::0.0274) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0247::0.0247) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0214::0.0214) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0242::0.0242) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0514::0.0514) (0.0505::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0268::0.0268) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0408::0.0408) (0.0403::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0462::0.0462) (0.0470::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0653::0.0653) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0428::0.0428) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0623::0.0623) (0.0613::0.0613)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0501::0.0501) (0.0494::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0647::0.0647) (0.0624::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0678::0.0678) (0.0649::0.0649)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0298::0.0298) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0513::0.0513) (0.0505::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0293::0.0293) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0321::0.0321) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0233::0.0233) (0.0237::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0341::0.0341) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0196::0.0196) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0214::0.0214) (0.0207::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0177::0.0177) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0219::0.0219) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0084::0.0084) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0498::0.0498) (0.0488::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0456::0.0456) (0.0449::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0218::0.0218) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0182::0.0182) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0268::0.0268) (0.0278::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0262::0.0262) (0.0268::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0344::0.0344) (0.0340::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0613::0.0613) (0.0582::0.0582)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0184::0.0184) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0330::0.0330) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0433::0.0433) (0.0423::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0334::0.0334) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0454::0.0454) (0.0446::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0058::0.0058) (0.0055::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0580::0.0580) (0.0568::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0244::0.0244) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0317::0.0317) (0.0314::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0344::0.0344) (0.0351::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0072::0.0072) (0.0070::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0236::0.0236) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0244::0.0244) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0159::0.0159) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0055::0.0055) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0179::0.0179) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0110::0.0110) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0456::0.0456) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0220::0.0220) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0503::0.0502) (0.0496::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0638::0.0637) (0.0613::0.0613)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0394::0.0394) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0542::0.0542) (0.0556::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0149::0.0149) (0.0163::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0478::0.0478) (0.0461::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0451::0.0451) (0.0446::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0243::0.0243) (0.0247::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0169::0.0169) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0303::0.0303) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0718::0.0718) (0.0696::0.0697)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0233::0.0233) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0059::0.0059) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0209::0.0209) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0318::0.0318) (0.0327::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0534::0.0534) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0392::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0183::0.0183) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0144::0.0144) (0.0139::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0237::0.0237) (0.0228::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0138::0.0138) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0353::0.0353) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0520::0.0520) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0212::0.0212) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.1039::0.1039) (0.0980::0.0985)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0436::0.0436) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0950::0.0950) (0.0908::0.0908)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0370::0.0370) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0132::0.0132) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0213::0.0213) (0.0206::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0238::0.0238) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0157::0.0157) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0154::0.0154) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0715::0.0715) (0.0690::0.0690)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0428::0.0428) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0530::0.0530) (0.0522::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0581::0.0581) (0.0572::0.0600)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0266::0.0266) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0192::0.0192) (0.0195::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0271::0.0271) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0363::0.0363) (0.0356::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0443::0.0443) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0236::0.0236) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0383::0.0383) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0501::0.0501) (0.0495::0.0513)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0407::0.0407) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0544::0.0544) (0.0532::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0535::0.0535) (0.0529::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0288::0.0288) (0.0278::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0271::0.0271) (0.0280::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0099::0.0099) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0354::0.0354) (0.0351::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0389::0.0389) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0037::0.0037) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0183::0.0183) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0271::0.0271) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0291::0.0291) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0182::0.0182) (0.0175::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0286::0.0286) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0290::0.0290) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0665::0.0665) (0.0648::0.0684)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0154::0.0154) (0.0162::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0257::0.0257) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0496::0.0496) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0210::0.0210) (0.0216::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0325::0.0325) (0.0322::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0233::0.0234) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0177::0.0177) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0536::0.0536) (0.0521::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0029::0.0029) (0.0028::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0077::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0350::0.0350) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0366::0.0366) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0228::0.0228) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0643::0.0643) (0.0629::0.0663)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0340::0.0341) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0620::0.0620) (0.0605::0.0639)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0160::0.0160) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0579::0.0579) (0.0552::0.0552)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0097::0.0097) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0298::0.0298) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0059::0.0059) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0070::0.0070) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0370::0.0370) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0153::0.0153) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0177::0.0177) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0489::0.0489) (0.0478::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0641::0.0641) (0.0620::0.0655)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0269::0.0269) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0358::0.0358) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0522::0.0522) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0649::0.0649) (0.0611::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0091::0.0091) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0501::0.0501) (0.0495::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0206::0.0206) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0327::0.0327) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0226::0.0226) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0244::0.0244) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0466::0.0466) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0189::0.0189) (0.0194::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[24\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0111::0.0111) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0483::0.0483) (0.0477::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0417::0.0417) (0.0428::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0288::0.0288) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0283::0.0283) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0338::0.0338) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0119::0.0119) (0.0112::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0757::0.0757) (0.0723::0.0723)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0304::0.0304) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0354::0.0354) (0.0349::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0444::0.0444) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0265::0.0265) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0210::0.0210) (0.0216::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0261::0.0261) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0345::0.0345) (0.0335::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0090::0.0090) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0623::0.0623) (0.0603::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0091::0.0091) (0.0085::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0330::0.0330) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0647::0.0647) (0.0630::0.0668)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0273::0.0273) (0.0281::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0498::0.0498) (0.0512::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0372::0.0372) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0302::0.0302) (0.0311::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/B (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0382::0.0382) (0.0375::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0232::0.0232) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0126::0.0126) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0429::0.0429) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0300::0.0300) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0162::0.0162) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0331::0.0331) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0061::0.0061) (0.0060::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0036::0.0036) (0.0035::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0156::0.0156) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0244::0.0244) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0193::0.0193) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0195::0.0195) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0282::0.0282) (0.0273::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0641::0.0641) (0.0624::0.0654)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0578::0.0578) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0095::0.0095) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0242::0.0242) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0207::0.0207) (0.0211::0.0211)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0806::0.0805) (0.0770::0.0770)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/S0 (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[22\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0296::0.0296) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0217::0.0217) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0427::0.0427) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0179::0.0179) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0258::0.0258) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0553::0.0553) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0744::0.0744) (0.0724::0.0724)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0725::0.0724) (0.0696::0.0696)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0353::0.0353) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0050::0.0050) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0894::0.0894) (0.0867::0.0868)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0605::0.0605) (0.0594::0.0621)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0197::0.0197) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0598::0.0598) (0.0587::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0414::0.0414) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0336::0.0336) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0542::0.0542) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0347::0.0347) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0342::0.0342) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[28\]/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0319::0.0319) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0425::0.0425) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0208::0.0208) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0596::0.0596) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0426::0.0426) (0.0398::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0221::0.0221) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0201::0.0201) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0214::0.0214) (0.0219::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[11\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0269::0.0269) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0201::0.0201) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0470::0.0470) (0.0461::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0195::0.0195) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0409::0.0409) (0.0427::0.0427)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0311::0.0311) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0676::0.0676) (0.0659::0.0659)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0241::0.0241) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0135::0.0135) (0.0128::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0149::0.0149) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0146::0.0146) (0.0149::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0244::0.0244) (0.0237::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0284::0.0284) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0281::0.0281) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0518::0.0518) (0.0505::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0362::0.0362) (0.0371::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0374::0.0374) (0.0377::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0404::0.0404) (0.0394::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0416::0.0416) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0148::0.0148) (0.0144::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0768::0.0768) (0.0724::0.0724)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0284::0.0284) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0553::0.0553) (0.0540::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0077::0.0077) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0550::0.0550) (0.0543::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0880::0.0880) (0.0830::0.0830)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0261::0.0261) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0264::0.0264) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0143::0.0143) (0.0138::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0328::0.0328) (0.0321::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0293::0.0293) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0316::0.0316) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0054::0.0054) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0418::0.0418) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0515::0.0514) (0.0501::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0270::0.0270) (0.0276::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0253::0.0253) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0354::0.0354) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0232::0.0232) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0239::0.0238) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0024::0.0024) (0.0023::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0318::0.0318) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0522::0.0522) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0133::0.0133) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0043::0.0043) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0356::0.0356) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0464::0.0464) (0.0461::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0559::0.0559) (0.0550::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0613::0.0613) (0.0597::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0109::0.0109) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0083::0.0083) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0538::0.0538) (0.0527::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0288::0.0288) (0.0282::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0313::0.0313) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0177::0.0177) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0613::0.0613) (0.0593::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0515::0.0515) (0.0503::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0492::0.0492) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0511::0.0511) (0.0489::0.0489)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0399::0.0399) (0.0413::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0349::0.0349) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0222::0.0222) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0483::0.0483) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0287::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0253::0.0253) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0184::0.0184) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0052::0.0052) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0600::0.0600) (0.0581::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0159::0.0159) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0098::0.0098) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0562::0.0562) (0.0551::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0128::0.0128) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0126::0.0126) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0052::0.0052) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0304::0.0304) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0609::0.0609) (0.0583::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0101::0.0101) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0083::0.0083) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0666::0.0666) (0.0646::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0130::0.0130) (0.0124::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0491::0.0491) (0.0511::0.0511)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0631::0.0631) (0.0623::0.0624)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0491::0.0491) (0.0477::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0106::0.0106) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0625::0.0625) (0.0613::0.0613)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0394::0.0394) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0512::0.0512) (0.0499::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0350::0.0350) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0938::0.0938) (0.0889::0.0889)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0688::0.0688) (0.0667::0.0702)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0623::0.0623) (0.0608::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0405::0.0405) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0347::0.0347) (0.0341::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0070::0.0070) (0.0066::0.0065)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0725::0.0725) (0.0698::0.0699)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0137::0.0137) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0610::0.0610) (0.0586::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0408::0.0408) (0.0416::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0218::0.0218) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0943::0.0943) (0.0897::0.0897)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0273::0.0273) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0209::0.0209) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0179::0.0179) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0349::0.0349) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0330::0.0330) (0.0329::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0295::0.0295) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0232::0.0232) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0243::0.0243) (0.0250::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0955::0.0954) (0.0906::0.0906)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0361::0.0361) (0.0369::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0256::0.0256) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0372::0.0372) (0.0368::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0212::0.0212) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0563::0.0563) (0.0543::0.0543)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[29\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0260::0.0260) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0259::0.0259) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0299::0.0299) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0433::0.0433) (0.0428::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0442::0.0442) (0.0435::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0247::0.0247) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0154::0.0154) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0082::0.0082) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0832::0.0832) (0.0791::0.0791)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0190::0.0190) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0225::0.0225) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0500::0.0500) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0559::0.0559) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0388::0.0388) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0593::0.0593) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0213::0.0213) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0355::0.0355) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0156::0.0156) (0.0137::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0145::0.0145) (0.0139::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0053::0.0053) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0073::0.0073) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0056::0.0056) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0284::0.0284) (0.0282::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0107::0.0107) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0261::0.0261) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0062::0.0062) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0125::0.0125) (0.0128::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0508::0.0508) (0.0496::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0051::0.0051) (0.0050::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0406::0.0406) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0187::0.0187) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0194::0.0194) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0176::0.0176) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0467::0.0467) (0.0458::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0310::0.0310) (0.0310::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0269::0.0269) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0052::0.0052) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0285::0.0285) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0082::0.0082) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0079::0.0079) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0400::0.0400) (0.0386::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0286::0.0286) (0.0292::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0162::0.0162) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0354::0.0354) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0055::0.0055) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0083::0.0083) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0226::0.0226) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0247::0.0247) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0716::0.0716) (0.0692::0.0692)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0412::0.0412) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0482::0.0482) (0.0478::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0549::0.0549) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0485::0.0485) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0223::0.0223) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0559::0.0559) (0.0550::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0311::0.0311) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0270::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0421::0.0421) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0035::0.0035) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0169::0.0169) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0208::0.0208) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0388::0.0388) (0.0382::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0193::0.0193) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0307::0.0307) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0583::0.0583) (0.0565::0.0565)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0468::0.0468) (0.0462::0.0474)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0588::0.0588) (0.0567::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0255::0.0255) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0158::0.0158) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0235::0.0235) (0.0230::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0051::0.0051) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0332::0.0332) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0552::0.0552) (0.0539::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0288::0.0288) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0348::0.0348) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0070::0.0070) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0348::0.0348) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0243::0.0243) (0.0248::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0165::0.0165) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0036::0.0036) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0184::0.0184) (0.0179::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0152::0.0152) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0465::0.0465) (0.0445::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0300::0.0300) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0348::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0140::0.0140) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0180::0.0180) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0495::0.0495) (0.0505::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0581::0.0581) (0.0558::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0037::0.0037) (0.0037::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0317::0.0317) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0586::0.0586) (0.0576::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0261::0.0261) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0448::0.0448) (0.0440::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0099::0.0099) (0.0099::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.1104::0.1104) (0.1026::0.1026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0259::0.0259) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0074::0.0074) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0461::0.0461) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0094::0.0094) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0286::0.0286) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]/S1 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0343::0.0343) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0524::0.0524) (0.0518::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0265::0.0265) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0134::0.0134) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0798::0.0798) (0.0770::0.0770)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0515::0.0515) (0.0522::0.0521)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0648::0.0648) (0.0627::0.0627)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0224::0.0224) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0456::0.0456) (0.0449::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0708::0.0708) (0.0675::0.0675)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0113::0.0113) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0289::0.0289) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0856::0.0856) (0.0833::0.0833)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0567::0.0567) (0.0557::0.0581)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0568::0.0568) (0.0560::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0292::0.0292) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0385::0.0385) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0599::0.0599) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0280::0.0280) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0191::0.0191) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0355::0.0355) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0238::0.0238) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0329::0.0329) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0259::0.0259) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0249::0.0249) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[31\]/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0150::0.0150) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0237::0.0237) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A0 (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0180::0.0180) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0080::0.0080) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0196::0.0196) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0274::0.0274) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0331::0.0331) (0.0327::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0064::0.0064) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0337::0.0337) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0582::0.0582) (0.0570::0.0601)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0409::0.0409) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0253::0.0253) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0226::0.0227) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0060::0.0060) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0422::0.0422) (0.0414::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0273::0.0273) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0138::0.0138) (0.0142::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0020::0.0020) (0.0019::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0433::0.0433) (0.0426::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0176::0.0176) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0379::0.0379) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0416::0.0416) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0422::0.0422) (0.0413::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0800::0.0800) (0.0768::0.0768)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0141::0.0141) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0394::0.0394) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0199::0.0199) (0.0192::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0570::0.0570) (0.0556::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0270::0.0270) (0.0256::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0609::0.0609) (0.0597::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0399::0.0399) (0.0396::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0289::0.0290) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0558::0.0558) (0.0548::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0253::0.0253) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0078::0.0078) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0055::0.0055) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0212::0.0212) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0226::0.0226) (0.0219::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0403::0.0403) (0.0400::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0368::0.0368) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0298::0.0298) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0450::0.0450) (0.0443::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0301::0.0301) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0307::0.0307) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0680::0.0680) (0.0651::0.0651)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0237::0.0237) (0.0227::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0608::0.0608) (0.0590::0.0590)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0434::0.0434) (0.0429::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0464::0.0464) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0566::0.0566) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0411::0.0411) (0.0409::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0415::0.0415) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0239::0.0239) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0401::0.0401) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0119::0.0119) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0557::0.0556) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0282::0.0282) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0080::0.0080) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0486::0.0486) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0433::0.0433) (0.0445::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0359::0.0359) (0.0352::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0064::0.0064) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0085::0.0085) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0390::0.0390) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0127::0.0127) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0097::0.0097) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0430::0.0430) (0.0437::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0051::0.0051) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0486::0.0486) (0.0479::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0219::0.0219) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0562::0.0562) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0257::0.0257) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0702::0.0702) (0.0664::0.0664)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0139::0.0139) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0394::0.0394) (0.0386::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[6\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0171::0.0171) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0328::0.0328) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0036::0.0036) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0273::0.0273) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0364::0.0364) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0343::0.0343) (0.0354::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0657::0.0657) (0.0637::0.0637)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0098::0.0098) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0223::0.0223) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0466::0.0466) (0.0457::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0086::0.0086) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0511::0.0511) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0561::0.0561) (0.0557::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0123::0.0123) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0240::0.0240) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0453::0.0453) (0.0448::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0297::0.0297) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0758::0.0758) (0.0736::0.0736)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0301::0.0301) (0.0308::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0420::0.0420) (0.0428::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0291::0.0291) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0578::0.0578) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0231::0.0231) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0859::0.0859) (0.0822::0.0822)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0889::0.0889) (0.0851::0.0851)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0661::0.0661) (0.0634::0.0634)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0076::0.0076) (0.0078::0.0078)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0224::0.0224) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0403::0.0403) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0120::0.0120) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0323::0.0323) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0059::0.0059) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0200::0.0200) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0399::0.0399) (0.0412::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0588::0.0587) (0.0576::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0986::0.0986) (0.0939::0.0939)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0306::0.0306) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0254::0.0254) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0266::0.0266) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0182::0.0182) (0.0184::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0074::0.0074) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0395::0.0395) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0362::0.0362) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0454::0.0454) (0.0464::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0319::0.0319) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0481::0.0481) (0.0477::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0860::0.0860) (0.0820::0.0820)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0362::0.0362) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0413::0.0413) (0.0402::0.0428)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0092::0.0092) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0370::0.0370) (0.0366::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0214::0.0214) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0125::0.0125) (0.0125::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0203::0.0203) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[5\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0406::0.0406) (0.0398::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0252::0.0252) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0179::0.0179) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0027::0.0027) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0095::0.0095) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0080::0.0080) (0.0082::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0182::0.0182) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0244::0.0244) (0.0244::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0192::0.0192) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0030::0.0030) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0154::0.0154) (0.0149::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0215::0.0215) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0581::0.0581) (0.0568::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0301::0.0301) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0389::0.0389) (0.0384::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0090::0.0090) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0179::0.0179) (0.0183::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0181::0.0181) (0.0172::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0690::0.0690) (0.0657::0.0657)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0130::0.0130) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0056::0.0056) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0277::0.0277) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0534::0.0534) (0.0520::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0233::0.0233) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0313::0.0313) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0558::0.0558) (0.0542::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0497::0.0497) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0137::0.0137) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0086::0.0086) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0509::0.0509) (0.0498::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0306::0.0306) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0144::0.0144) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0479::0.0479) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0199::0.0199) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0114::0.0114) (0.0109::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0162::0.0162) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0196::0.0196) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0455::0.0455) (0.0435::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0668::0.0668) (0.0636::0.0636)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0145::0.0145) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0355::0.0355) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0210::0.0210) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0541::0.0541) (0.0529::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0108::0.0108) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0145::0.0145) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0395::0.0395) (0.0399::0.0400)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0569::0.0569) (0.0556::0.0589)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0241::0.0241) (0.0247::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0459::0.0459) (0.0439::0.0439)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0602::0.0602) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0561::0.0561) (0.0547::0.0571)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0451::0.0451) (0.0444::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0698::0.0698) (0.0663::0.0663)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0333::0.0333) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0259::0.0259) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0506::0.0506) (0.0499::0.0499)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0150::0.0150) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0280::0.0280) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0336::0.0336) (0.0345::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0496::0.0496) (0.0490::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0417::0.0417) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0161::0.0161) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0139::0.0139) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0359::0.0359) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0309::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0449::0.0449) (0.0454::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/X Do0MUX\.M\[3\]\.MUX\[2\]/A0 (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0130::0.0130) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0262::0.0262) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0209::0.0209) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0258::0.0258) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0101::0.0101) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0212::0.0212) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0063::0.0063) (0.0060::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0571::0.0571) (0.0545::0.0545)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[30\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0127::0.0127) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0283::0.0283) (0.0280::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0116::0.0116) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0113::0.0113) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0174::0.0174) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0711::0.0711) (0.0682::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0175::0.0175) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0332::0.0332) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0088::0.0088) (0.0087::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0301::0.0301) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0300::0.0300) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0361::0.0361) (0.0356::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/X Do0MUX\.M\[0\]\.DIODE_A1MUX\[6\]/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[15\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0272::0.0272) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0301::0.0301) (0.0311::0.0304)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0111::0.0111) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0565::0.0565) (0.0547::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0343::0.0343) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0299::0.0299) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0901::0.0901) (0.0873::0.0873)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0490::0.0490) (0.0481::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0188::0.0188) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0828::0.0828) (0.0799::0.0799)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0400::0.0400) (0.0409::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0548::0.0548) (0.0533::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0441::0.0441) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0029::0.0029) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.1083::0.1082) (0.1021::0.1021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0032::0.0032) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0089::0.0089) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0129::0.0129) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0666::0.0665) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0741::0.0741) (0.0719::0.0719)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0136::0.0136) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0478::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0766::0.0766) (0.0735::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0063::0.0063) (0.0067::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0442::0.0442) (0.0455::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0820::0.0820) (0.0792::0.0792)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0229::0.0229) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0619::0.0619) (0.0600::0.0600)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0261::0.0261) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0579::0.0579) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0147::0.0147) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0576::0.0576) (0.0549::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0275::0.0275) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0399::0.0399) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0185::0.0185) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0333::0.0333) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0450::0.0450) (0.0442::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0856::0.0856) (0.0817::0.0817)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0361::0.0361) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0191::0.0191) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0304::0.0304) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0610::0.0610) (0.0586::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0264::0.0264) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0460::0.0460) (0.0455::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0477::0.0477) (0.0467::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0098::0.0098) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0322::0.0322) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0045::0.0045) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0104::0.0104) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0127::0.0127) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0304::0.0304) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0315::0.0315) (0.0312::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0312::0.0312) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0166::0.0166) (0.0172::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0354::0.0354) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0358::0.0358) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0209::0.0209) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0071::0.0071) (0.0070::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0169::0.0169) (0.0162::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/A (0.0166::0.0166) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0157::0.0157) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0321::0.0321) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0100::0.0100) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0238::0.0238) (0.0238::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0104::0.0104) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0062::0.0062) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0034::0.0034) (0.0034::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0064::0.0064) (0.0063::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0463::0.0463) (0.0456::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0241::0.0241) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0585::0.0585) (0.0558::0.0558)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0309::0.0309) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0320::0.0320) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0096::0.0096) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0258::0.0258) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0328::0.0328) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0280::0.0280) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0277::0.0277) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0373::0.0373) (0.0362::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0291::0.0291) (0.0299::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0359::0.0359) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0124::0.0124) (0.0119::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0248::0.0248) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0437::0.0437) (0.0431::0.0442)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0473::0.0473) (0.0462::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0451::0.0451) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0091::0.0091) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0345::0.0345) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0484::0.0484) (0.0473::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0715::0.0715) (0.0687::0.0687)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0525::0.0525) (0.0513::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0321::0.0321) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0130::0.0130) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/C_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0132::0.0132) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0564::0.0564) (0.0555::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0337::0.0337) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0658::0.0658) (0.0638::0.0638)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0530::0.0530) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0236::0.0236) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0304::0.0304) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/X Do0MUX\.M\[3\]\.MUX\[2\]/A1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0056::0.0056) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0208::0.0208) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0120::0.0120) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0398::0.0398) (0.0391::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0464::0.0465) (0.0457::0.0470)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0244::0.0244) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0079::0.0079) (0.0074::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0378::0.0378) (0.0390::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND0/C_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0839::0.0839) (0.0799::0.0799)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0227::0.0227) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0341::0.0341) (0.0337::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0178::0.0178) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0173::0.0173) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0179::0.0179) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0469::0.0469) (0.0461::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0245::0.0245) (0.0246::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0503::0.0503) (0.0494::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0080::0.0080) (0.0079::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0273::0.0273) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0322::0.0322) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0159::0.0159) (0.0165::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0526::0.0526) (0.0505::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0244::0.0244) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/TE_B (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0625::0.0625) (0.0602::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0590::0.0590) (0.0579::0.0608)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0541::0.0541) (0.0555::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0587::0.0587) (0.0603::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0355::0.0355) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0158::0.0158) (0.0155::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0408::0.0408) (0.0402::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0454::0.0454) (0.0450::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0362::0.0362) (0.0372::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0133::0.0133) (0.0132::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0471::0.0471) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0139::0.0139) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0130::0.0130) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0155::0.0155) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0648::0.0648) (0.0629::0.0629)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0325::0.0325) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0536::0.0536) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0112::0.0112) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0099::0.0099) (0.0098::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.1023::0.1023) (0.0964::0.0964)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0639::0.0639) (0.0623::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.1124::0.1124) (0.1061::0.1061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0073::0.0073) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0551::0.0551) (0.0567::0.0567)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0276::0.0276) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0101::0.0101) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0266::0.0266) (0.0267::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0123::0.0123) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0220::0.0220) (0.0212::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0106::0.0106) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0334::0.0334) (0.0339::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0473::0.0473) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0164::0.0164) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0311::0.0311) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0383::0.0383) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0569::0.0569) (0.0562::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0307::0.0307) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0486::0.0486) (0.0467::0.0467)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0278::0.0278) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0407::0.0407) (0.0425::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0315::0.0315) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0395::0.0395) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0158::0.0158) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0245::0.0245) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0138::0.0138) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0056::0.0056) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0419::0.0419) (0.0408::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0020::0.0020) (0.0019::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0576::0.0576) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0318::0.0318) (0.0326::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0078::0.0078) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0295::0.0295) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0235::0.0235) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0159::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0116::0.0116) (0.0110::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0099::0.0099) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0036::0.0036) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0100::0.0100) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0117::0.0117) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0217::0.0217) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0058::0.0058) (0.0055::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0035::0.0035) (0.0034::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0410::0.0410) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0049::0.0049) (0.0049::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0412::0.0412) (0.0417::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0230::0.0230) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0156::0.0156) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0281::0.0281) (0.0291::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0488::0.0488) (0.0479::0.0494)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0518::0.0518) (0.0498::0.0498)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0102::0.0102) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0315::0.0315) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0091::0.0091) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0074::0.0074) (0.0070::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0345::0.0345) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0402::0.0402) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0035::0.0035) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0230::0.0230) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0113::0.0113) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0303::0.0303) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0041::0.0041) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0460::0.0460) (0.0451::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0759::0.0759) (0.0727::0.0727)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0394::0.0394) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0280::0.0280) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0510::0.0510) (0.0505::0.0505)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0560::0.0560) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0403::0.0403) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0155::0.0155) (0.0149::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0128::0.0128) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0330::0.0330) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0096::0.0096) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0629::0.0629) (0.0615::0.0648)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0377::0.0377) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0392::0.0392) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0742::0.0742) (0.0710::0.0710)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0363::0.0363) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0035::0.0035) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0070::0.0070) (0.0072::0.0072)) (INTERCONNECT Do0MUX\.SEL0BUF\[3\]/X Do0MUX\.M\[3\]\.MUX\[2\]/S (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0267::0.0267) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0245::0.0245) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0371::0.0371) (0.0366::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0452::0.0452) (0.0445::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/X Do0MUX\.M\[3\]\.DIODE_A1MUX\[27\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0163::0.0163) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0197::0.0197) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0653::0.0653) (0.0630::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0174::0.0175) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND0/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.1017::0.1017) (0.0954::0.0955)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0559::0.0558) (0.0545::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0226::0.0226) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0127::0.0127) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[19\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0247::0.0247) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0047::0.0047) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0360::0.0360) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0475::0.0475) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0393::0.0393) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0096::0.0096) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0472::0.0472) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0407::0.0407) (0.0401::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0221::0.0221) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0106::0.0106) (0.0109::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0681::0.0681) (0.0652::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0355::0.0355) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0149::0.0149) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0066::0.0066) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0801::0.0801) (0.0772::0.0772)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0244::0.0244) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0752::0.0752) (0.0735::0.0735)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0322::0.0322) (0.0319::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0105::0.0105) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0213::0.0213) (0.0206::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0118::0.0118) (0.0121::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0348::0.0348) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0179::0.0179) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0441::0.0441) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0229::0.0229) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0258::0.0258) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0026::0.0026) (0.0027::0.0027)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0434::0.0434) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0328::0.0328) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0436::0.0436) (0.0428::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0152::0.0152) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0096::0.0096) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0350::0.0350) (0.0356::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.1197::0.1197) (0.1114::0.1114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0540::0.0540) (0.0531::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0109::0.0109) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0252::0.0252) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0078::0.0078) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0320::0.0320) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0232::0.0232) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0395::0.0395) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0348::0.0348) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0253::0.0253) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0343::0.0343) (0.0352::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0393::0.0393) (0.0404::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0396::0.0396) (0.0402::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0279::0.0279) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0245::0.0245) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0311::0.0311) (0.0311::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0352::0.0352) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0481::0.0481) (0.0476::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0546::0.0546) (0.0536::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0533::0.0533) (0.0526::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0413::0.0413) (0.0409::0.0419)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0110::0.0110) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0372::0.0372) (0.0366::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/S0 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0098::0.0098) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0159::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0287::0.0287) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0113::0.0113) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0245::0.0245) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0384::0.0384) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0319::0.0319) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0126::0.0126) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0182::0.0182) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0339::0.0339) (0.0332::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0056::0.0056) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0332::0.0332) (0.0322::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0360::0.0360) (0.0355::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0351::0.0351) (0.0347::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0317::0.0317) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0091::0.0091) (0.0090::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0088::0.0088) (0.0084::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0330::0.0330) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0402::0.0402) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0471::0.0471) (0.0465::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0637::0.0637) (0.0603::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0137::0.0137) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0188::0.0188) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0376::0.0376) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0084::0.0084) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0037::0.0037) (0.0036::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0257::0.0257) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0423::0.0423) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0136::0.0136) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0232::0.0232) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0361::0.0362) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0053::0.0053) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0574::0.0574) (0.0560::0.0593)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0347::0.0347) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0538::0.0538) (0.0525::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0448::0.0448) (0.0441::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0143::0.0143) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0315::0.0315) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0715::0.0715) (0.0692::0.0692)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0529::0.0529) (0.0522::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0137::0.0137) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0460::0.0460) (0.0455::0.0473)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0381::0.0381) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0278::0.0278) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0533::0.0533) (0.0520::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0110::0.0110) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0616::0.0616) (0.0602::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0121::0.0121) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0418::0.0418) (0.0435::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0294::0.0294) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0398::0.0398) (0.0406::0.0406)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0340::0.0340) (0.0347::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0197::0.0197) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0555::0.0555) (0.0532::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0144::0.0144) (0.0149::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0101::0.0101) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0228::0.0228) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0200::0.0200) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0246::0.0246) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0071::0.0071) (0.0067::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0262::0.0262) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0666::0.0666) (0.0642::0.0642)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0132::0.0132) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND0/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0638::0.0638) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0363::0.0363) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0516::0.0516) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0142::0.0142) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0272::0.0272) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0646::0.0646) (0.0623::0.0623)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0226::0.0226) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0275::0.0275) (0.0280::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0463::0.0463) (0.0456::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0379::0.0379) (0.0373::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0391::0.0391) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0350::0.0350) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0324::0.0324) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0195::0.0195) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0072::0.0072) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0116::0.0116) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0678::0.0678) (0.0651::0.0651)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0167::0.0167) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0841::0.0841) (0.0792::0.0793)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0142::0.0142) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0428::0.0428) (0.0433::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0373::0.0373) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0318::0.0318) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0398::0.0398) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0031::0.0031) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0878::0.0878) (0.0844::0.0844)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0148::0.0148) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0502::0.0502) (0.0495::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0300::0.0300) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0968::0.0968) (0.0916::0.0916)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0434::0.0434) (0.0449::0.0448)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0374::0.0374) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0275::0.0275) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0391::0.0391) (0.0382::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0277::0.0277) (0.0285::0.0285)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0342::0.0342) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0429::0.0429) (0.0420::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0422::0.0422) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0037::0.0037) (0.0037::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0153::0.0153) (0.0164::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0177::0.0177) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0578::0.0578) (0.0570::0.0570)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0169::0.0169) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0299::0.0299) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0100::0.0100) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0218::0.0218) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0153::0.0153) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0284::0.0284) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0231::0.0231) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0178::0.0178) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0304::0.0304) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0720::0.0720) (0.0692::0.0692)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0618::0.0617) (0.0605::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0324::0.0324) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0313::0.0313) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0349::0.0349) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0293::0.0293) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0136::0.0136) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0534::0.0534) (0.0525::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0229::0.0229) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0537::0.0537) (0.0528::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0515::0.0515) (0.0509::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0374::0.0374) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0607::0.0607) (0.0589::0.0589)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0312::0.0312) (0.0321::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0292::0.0292) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0284::0.0284) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]/S1 (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0187::0.0187) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0606::0.0606) (0.0583::0.0583)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0230::0.0230) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0281::0.0281) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0370::0.0370) (0.0363::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0052::0.0052) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0361::0.0361) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0737::0.0737) (0.0705::0.0705)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0577::0.0577) (0.0553::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0266::0.0266) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0126::0.0126) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0400::0.0400) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0369::0.0369) (0.0362::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0174::0.0174) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0289::0.0289) (0.0287::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0351::0.0351) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0405::0.0405) (0.0399::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0340::0.0340) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0450::0.0450) (0.0442::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0074::0.0074) (0.0072::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0420::0.0420) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0542::0.0542) (0.0531::0.0557)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0731::0.0731) (0.0706::0.0706)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0203::0.0203) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0460::0.0460) (0.0454::0.0465)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0240::0.0240) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0034::0.0034) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0025::0.0025) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0653::0.0653) (0.0635::0.0673)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0105::0.0105) (0.0103::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0497::0.0497) (0.0490::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0269::0.0269) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0375::0.0375) (0.0370::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0233::0.0233) (0.0238::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0497::0.0497) (0.0488::0.0511)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0384::0.0384) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0343::0.0343) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0282::0.0282) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0258::0.0258) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0107::0.0107) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0182::0.0182) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0518::0.0518) (0.0506::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0549::0.0549) (0.0537::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0506::0.0506) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0559::0.0559) (0.0548::0.0565)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0248::0.0248) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0342::0.0342) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0519::0.0519) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[31\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0501::0.0501) (0.0489::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0608::0.0608) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0301::0.0301) (0.0294::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0197::0.0197) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0095::0.0095) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0302::0.0302) (0.0312::0.0312)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0028::0.0028) (0.0026::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0214::0.0214) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0383::0.0383) (0.0380::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0098::0.0098) (0.0092::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND1/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0723::0.0723) (0.0695::0.0695)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0605::0.0605) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0217::0.0217) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[20\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0446::0.0446) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0178::0.0178) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0377::0.0377) (0.0370::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0177::0.0177) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0166::0.0166) (0.0159::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0121::0.0121) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0569::0.0569) (0.0552::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0111::0.0111) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0279::0.0279) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0444::0.0444) (0.0439::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0339::0.0339) (0.0336::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0155::0.0155) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0148::0.0148) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0367::0.0367) (0.0360::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[20\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[9\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0075::0.0075) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0159::0.0159) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0779::0.0779) (0.0738::0.0738)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0264::0.0264) (0.0248::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0522::0.0522) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0142::0.0142) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0258::0.0258) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0179::0.0179) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0529::0.0529) (0.0517::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0428::0.0428) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0638::0.0638) (0.0624::0.0659)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0540::0.0540) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0941::0.0941) (0.0895::0.0895)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0606::0.0606) (0.0592::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0246::0.0246) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0183::0.0183) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0253::0.0253) (0.0259::0.0259)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0498::0.0498) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0494::0.0494) (0.0486::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0287::0.0287) (0.0278::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0271::0.0271) (0.0277::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0441::0.0441) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0208::0.0208) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0690::0.0690) (0.0670::0.0705)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0202::0.0202) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0994::0.0993) (0.0952::0.0955)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0488::0.0488) (0.0492::0.0492)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0421::0.0421) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0038::0.0038) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0223::0.0223) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0110::0.0110) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0096::0.0096) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0545::0.0545) (0.0537::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0227::0.0227) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0711::0.0711) (0.0685::0.0685)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0285::0.0285) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0332::0.0331) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0295::0.0295) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0327::0.0327) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0507::0.0507) (0.0486::0.0486)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0368::0.0368) (0.0363::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0205::0.0205) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0581::0.0581) (0.0567::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0327::0.0327) (0.0332::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0468::0.0468) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0439::0.0439) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0496::0.0496) (0.0484::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0441::0.0441) (0.0430::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0374::0.0374) (0.0369::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0230::0.0230) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0449::0.0449) (0.0436::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0286::0.0286) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0193::0.0193) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0034::0.0034) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0388::0.0388) (0.0384::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0361::0.0361) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0397::0.0397) (0.0403::0.0403)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0662::0.0662) (0.0635::0.0635)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0261::0.0261) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0139::0.0139) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0256::0.0256) (0.0256::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0317::0.0317) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0055::0.0055) (0.0063::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0145::0.0145) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0152::0.0152) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0410::0.0410) (0.0414::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0347::0.0347) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0134::0.0134) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0349::0.0349) (0.0344::0.0354)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0066::0.0066) (0.0066::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0217::0.0217) (0.0222::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0199::0.0199) (0.0204::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0441::0.0441) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0906::0.0906) (0.0851::0.0851)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0512::0.0512) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0593::0.0593) (0.0579::0.0601)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0299::0.0299) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0039::0.0039) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0422::0.0422) (0.0413::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0235::0.0235) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0223::0.0223) (0.0217::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0459::0.0459) (0.0439::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0516::0.0516) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0526::0.0526) (0.0519::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0372::0.0372) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0565::0.0565) (0.0547::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0189::0.0189) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0134::0.0134) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0500::0.0500) (0.0491::0.0508)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0559::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0505::0.0505) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0325::0.0325) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0356::0.0356) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0567::0.0567) (0.0558::0.0583)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0231::0.0231) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0238::0.0238) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0589::0.0589) (0.0566::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0304::0.0304) (0.0311::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0275::0.0275) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/S0 (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[26\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0566::0.0566) (0.0554::0.0573)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0104::0.0104) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0354::0.0354) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0243::0.0243) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0330::0.0330) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0193::0.0193) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0473::0.0473) (0.0464::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0056::0.0056) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[24\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0910::0.0910) (0.0861::0.0861)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0361::0.0361) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0301::0.0301) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0040::0.0040) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[21\]/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0413::0.0413) (0.0404::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0122::0.0122) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0104::0.0104) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0603::0.0603) (0.0584::0.0615)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0457::0.0457) (0.0450::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0269::0.0269) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0141::0.0141) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0844::0.0844) (0.0809::0.0809)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0354::0.0354) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0092::0.0092) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0287::0.0287) (0.0291::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0146::0.0146) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0230::0.0230) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0460::0.0460) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0428::0.0428) (0.0420::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0201::0.0201) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0390::0.0390) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0067::0.0067) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0551::0.0551) (0.0565::0.0565)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0449::0.0449) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0244::0.0244) (0.0251::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0534::0.0534) (0.0523::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0067::0.0067) (0.0069::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0283::0.0283) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0569::0.0569) (0.0560::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0513::0.0513) (0.0508::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0178::0.0178) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0298::0.0298) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0357::0.0357) (0.0350::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0563::0.0563) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0150::0.0150) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0159::0.0159) (0.0161::0.0161)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0677::0.0677) (0.0655::0.0656)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0593::0.0593) (0.0576::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0979::0.0979) (0.0935::0.0935)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0237::0.0237) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0523::0.0523) (0.0491::0.0491)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[25\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0133::0.0133) (0.0132::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0281::0.0281) (0.0272::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0064::0.0064) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0196::0.0196) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0849::0.0849) (0.0818::0.0818)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0491::0.0491) (0.0512::0.0512)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0214::0.0214) (0.0230::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0451::0.0451) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0305::0.0305) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0274::0.0274) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0199::0.0199)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0404::0.0404) (0.0394::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0150::0.0150) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0479::0.0479) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0317::0.0317) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0668::0.0668) (0.0646::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0385::0.0385) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0281::0.0281) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0516::0.0516) (0.0538::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0095::0.0095) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0414::0.0414) (0.0407::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0302::0.0302) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0079::0.0079) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0231::0.0231) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0583::0.0583) (0.0558::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0369::0.0369) (0.0366::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0435::0.0435) (0.0436::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0235::0.0235) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0433::0.0433) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0460::0.0460) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0080::0.0080) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0359::0.0359) (0.0352::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0187::0.0187) (0.0191::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0158::0.0158) (0.0150::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0181::0.0181) (0.0171::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0300::0.0300) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0392::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0249::0.0249) (0.0254::0.0254)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0184::0.0184) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0755::0.0755) (0.0710::0.0710)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0293::0.0293) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0233::0.0233) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0534::0.0534) (0.0528::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0604::0.0604) (0.0575::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0290::0.0290) (0.0287::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0168::0.0168) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0295::0.0295) (0.0294::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0116::0.0116) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0087::0.0087) (0.0085::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0236::0.0236) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0324::0.0324) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0142::0.0142) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0241::0.0241) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0580::0.0580) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0136::0.0136) (0.0137::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0245::0.0245) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0519::0.0519) (0.0509::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0565::0.0565) (0.0554::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0370::0.0370) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0524::0.0524) (0.0515::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0182::0.0182) (0.0176::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0525::0.0526) (0.0509::0.0509)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0273::0.0273) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0043::0.0043) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0114::0.0114) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0238::0.0238) (0.0251::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0727::0.0727) (0.0705::0.0705)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0322::0.0322) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0071::0.0071) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0473::0.0473) (0.0467::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0241::0.0242) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0681::0.0682) (0.0657::0.0657)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0628::0.0628) (0.0609::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[21\]/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0681::0.0681) (0.0666::0.0666)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0520::0.0520) (0.0513::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0342::0.0342) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0317::0.0317) (0.0320::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0204::0.0204) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0044::0.0044) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0372::0.0372) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0368::0.0368) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/S0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0860::0.0860) (0.0820::0.0820)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0524::0.0524) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/S1 (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0081::0.0081) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0433::0.0433) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0229::0.0229) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0366::0.0366) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0619::0.0619) (0.0598::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0210::0.0210) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0212::0.0212) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0214::0.0214) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0521::0.0521) (0.0509::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[30\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND1/A_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0220::0.0220) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0447::0.0447) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0182::0.0182) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0357::0.0357) (0.0351::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0618::0.0618) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0307::0.0307) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0100::0.0100) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0055::0.0055) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0758::0.0758) (0.0724::0.0725)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0322::0.0322) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0502::0.0502) (0.0493::0.0493)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0070::0.0070) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0794::0.0794) (0.0764::0.0764)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0604::0.0604) (0.0587::0.0613)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0057::0.0057) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0153::0.0153) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0193::0.0193) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0464::0.0464) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/A (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0296::0.0296) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0031::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0446::0.0446) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0236::0.0236) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0496::0.0496) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0444::0.0444) (0.0449::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0403::0.0403) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0517::0.0517) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0252::0.0252) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0318::0.0318) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0195::0.0195) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0531::0.0531) (0.0538::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0408::0.0408) (0.0401::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0695::0.0695) (0.0674::0.0675)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0507::0.0507) (0.0494::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0370::0.0370) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0636::0.0636) (0.0619::0.0620)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0070::0.0070) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0106::0.0106) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0225::0.0225) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0085::0.0085) (0.0088::0.0089)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0200::0.0200) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0653::0.0653) (0.0630::0.0631)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.1027::0.1027) (0.0978::0.0978)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0118::0.0118) (0.0121::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.1103::0.1103) (0.1025::0.1025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0105::0.0105) (0.0109::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.1180::0.1180) (0.1109::0.1109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0328::0.0328) (0.0338::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0822::0.0822) (0.0795::0.0795)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0404::0.0404) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0307::0.0307) (0.0305::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0217::0.0217) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0296::0.0296) (0.0307::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0276::0.0276) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0456::0.0456) (0.0466::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0132::0.0132) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0274::0.0274) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0482::0.0482) (0.0470::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0442::0.0442) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0622::0.0622) (0.0612::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0409::0.0409) (0.0403::0.0403)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0413::0.0413) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[25\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0443::0.0443) (0.0439::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0406::0.0406) (0.0422::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0206::0.0206) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0359::0.0359) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0321::0.0321) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0158::0.0158) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0078::0.0078) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0264::0.0264) (0.0272::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0358::0.0358) (0.0353::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0138::0.0138) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0321::0.0321) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0354::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0151::0.0151) (0.0152::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0269::0.0269) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0024::0.0024) (0.0024::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0098::0.0098) (0.0095::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0446::0.0446) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0160::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0516::0.0516) (0.0511::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0199::0.0199) (0.0209::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0067::0.0067) (0.0072::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0285::0.0285) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0338::0.0338) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0120::0.0120) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0155::0.0155) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0152::0.0152) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0427::0.0427) (0.0421::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0247::0.0247) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0522::0.0522) (0.0511::0.0538)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0142::0.0142) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0342::0.0342) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0228::0.0228) (0.0236::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0553::0.0553) (0.0540::0.0570)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0228::0.0228) (0.0233::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0505::0.0505) (0.0496::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0581::0.0581) (0.0569::0.0597)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0322::0.0322) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0681::0.0681) (0.0652::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0352::0.0352) (0.0347::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0211::0.0211) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0529::0.0529) (0.0516::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0367::0.0367) (0.0363::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0343::0.0343) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0241::0.0241) (0.0232::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0516::0.0516) (0.0498::0.0498)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0564::0.0564) (0.0549::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0523::0.0523) (0.0510::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0220::0.0220) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0420::0.0420) (0.0413::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0870::0.0870) (0.0830::0.0830)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0266::0.0266) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0350::0.0350) (0.0360::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0390::0.0390) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0632::0.0632) (0.0613::0.0644)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0167::0.0167) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0568::0.0568) (0.0541::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0431::0.0431) (0.0413::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0679::0.0679) (0.0648::0.0648)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0304::0.0304) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0261::0.0261) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0434::0.0434) (0.0431::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0614::0.0614) (0.0581::0.0581)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0263::0.0263) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0289::0.0289) (0.0283::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0240::0.0240) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0600::0.0600) (0.0574::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]/S1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[20\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0040::0.0040) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0383::0.0383) (0.0392::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0274::0.0274) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0109::0.0109) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0314::0.0314) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0231::0.0231) (0.0225::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0052::0.0052) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0545::0.0545) (0.0531::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0958::0.0958) (0.0904::0.0904)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[22\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0029::0.0029) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0160::0.0160) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0483::0.0483) (0.0462::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0394::0.0394) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0284::0.0284) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0266::0.0266) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0069::0.0069) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0309::0.0309) (0.0318::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[2\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0189::0.0189) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0335::0.0335) (0.0331::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0302::0.0302) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0743::0.0743) (0.0714::0.0714)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0408::0.0408) (0.0400::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0160::0.0160) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0594::0.0594) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0046::0.0046) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0036::0.0036) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0342::0.0342) (0.0339::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0302::0.0302) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0690::0.0691) (0.0661::0.0661)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0586::0.0586) (0.0575::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0468::0.0468) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0831::0.0831) (0.0810::0.0810)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0454::0.0454) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0091::0.0091) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0305::0.0305) (0.0311::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0784::0.0784) (0.0759::0.0759)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0306::0.0306) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0122::0.0122) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0090::0.0090) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0398::0.0398) (0.0410::0.0410)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0485::0.0485) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0120::0.0120) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0042::0.0042) (0.0043::0.0043)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0885::0.0885) (0.0842::0.0843)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0377::0.0377) (0.0389::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0032::0.0032) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0097::0.0097) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0128::0.0128) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0430::0.0430) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0539::0.0539) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0230::0.0230) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0323::0.0323) (0.0333::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0683::0.0683) (0.0666::0.0704)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0217::0.0217) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0468::0.0468) (0.0461::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0638::0.0638) (0.0608::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0163::0.0163) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0227::0.0227) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0121::0.0121) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0291::0.0291) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0239::0.0239) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0362::0.0362) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0641::0.0640) (0.0626::0.0662)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0062::0.0062) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0307::0.0307) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0474::0.0474) (0.0456::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0121::0.0121) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[2\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0268::0.0268) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND0/A (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0285::0.0285) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0278::0.0278) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0282::0.0282) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0238::0.0238) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0471::0.0471) (0.0466::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0422::0.0422) (0.0411::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0257::0.0257) (0.0249::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0079::0.0079) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0202::0.0202) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0388::0.0388) (0.0381::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0043::0.0043) (0.0044::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[2\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0213::0.0213) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0350::0.0350)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0074::0.0074) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0141::0.0141) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0592::0.0592) (0.0574::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0529::0.0529) (0.0514::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0435::0.0435) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0120::0.0120) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0206::0.0206) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0108::0.0108) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0572::0.0572) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0059::0.0059) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0080::0.0080) (0.0077::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0062::0.0062) (0.0061::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0482::0.0482) (0.0472::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0313::0.0313) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0535::0.0535)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0469::0.0469) (0.0462::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0526::0.0526) (0.0520::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0216::0.0216) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0339::0.0339) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0266::0.0266) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0244::0.0244) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0084::0.0084) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0290::0.0290) (0.0290::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0528::0.0528) (0.0515::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0120::0.0120) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0095::0.0095) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0297::0.0297) (0.0307::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0394::0.0394) (0.0389::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0335::0.0335) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0242::0.0242) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0531::0.0531) (0.0519::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0283::0.0283) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0113::0.0113) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0549::0.0549) (0.0533::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0072::0.0072) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0498::0.0498) (0.0487::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0094::0.0094) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0383::0.0383) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0432::0.0432) (0.0442::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0503::0.0503) (0.0498::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0264::0.0264) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0173::0.0173) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0727::0.0727) (0.0699::0.0700)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0241::0.0241) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0154::0.0154) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0088::0.0088) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/S0 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0271::0.0271) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0116::0.0116) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0209::0.0209) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0250::0.0250) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0393::0.0393) (0.0388::0.0398)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0033::0.0033) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0294::0.0294) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0282::0.0282) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0308::0.0308) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND2/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0513::0.0513) (0.0503::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0250::0.0250) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0839::0.0839) (0.0799::0.0799)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0242::0.0242) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0268::0.0268) (0.0278::0.0278)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0066::0.0066) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0148::0.0148) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0466::0.0466) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0160::0.0160) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0039::0.0039) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0432::0.0432) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0152::0.0152) (0.0147::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0130::0.0130) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0375::0.0375) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0412::0.0412) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0270::0.0270) (0.0276::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0054::0.0054) (0.0050::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0168::0.0168) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[11\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0537::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0175::0.0175) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0195::0.0195) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0173::0.0173) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0176::0.0176) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0512::0.0512) (0.0497::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0417::0.0417) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0608::0.0608) (0.0580::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0392::0.0392) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0310::0.0310) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0547::0.0547) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0092::0.0092) (0.0089::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0107::0.0107) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0318::0.0318) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0330::0.0330) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0910::0.0910) (0.0875::0.0875)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0637::0.0637) (0.0621::0.0650)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0203::0.0203) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0570::0.0570) (0.0542::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0075::0.0075) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0412::0.0412) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0032::0.0032) (0.0034::0.0034)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0037::0.0037) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0828::0.0828) (0.0792::0.0792)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0559::0.0559) (0.0535::0.0535)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0289::0.0289) (0.0296::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0300::0.0300) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0937::0.0937) (0.0888::0.0888)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0224::0.0224) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0913::0.0912) (0.0872::0.0872)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0628::0.0627) (0.0614::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0897::0.0897) (0.0865::0.0866)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0620::0.0620) (0.0604::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0351::0.0351) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0245::0.0245) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0230::0.0230) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0292::0.0292) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0361::0.0361) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0489::0.0489) (0.0501::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0237::0.0237) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0271::0.0271) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0139::0.0139) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0327::0.0327) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0267::0.0267) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND0/C_N (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0485::0.0485) (0.0480::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0324::0.0324) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0420::0.0420) (0.0416::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0331::0.0331) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0209::0.0209) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0186::0.0186) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0492::0.0492) (0.0477::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0294::0.0294) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0181::0.0181) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[15\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0029::0.0029) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0245::0.0245) (0.0245::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0487::0.0487) (0.0476::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0470::0.0470) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0453::0.0453) (0.0433::0.0433)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0277::0.0277) (0.0274::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0061::0.0061) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0211::0.0211) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0030::0.0030) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0350::0.0350) (0.0359::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0381::0.0381) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0334::0.0334) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0393::0.0393) (0.0375::0.0375)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0243::0.0243) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0531::0.0531) (0.0521::0.0546)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0592::0.0592) (0.0578::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0121::0.0121) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0788::0.0788) (0.0748::0.0748)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0314::0.0314) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0146::0.0146) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0372::0.0372) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0717::0.0717) (0.0686::0.0686)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0083::0.0083) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0270::0.0270) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0010::0.0010) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0394::0.0394) (0.0381::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0211::0.0211) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0108::0.0108) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0419::0.0419) (0.0415::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0187::0.0187) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.1752::0.1752) (0.1636::0.1637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0173::0.0173) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0191::0.0191) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0143::0.0143) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0043::0.0043) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0318::0.0318) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0043::0.0043) (0.0042::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0337::0.0337) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0590::0.0590) (0.0577::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0244::0.0244) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0527::0.0527) (0.0519::0.0519)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0281::0.0281) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/A3 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[6\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0450::0.0450) (0.0454::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0352::0.0352) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0099::0.0099) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0323::0.0323) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0229::0.0229) (0.0235::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0279::0.0279) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0359::0.0359) (0.0344::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND2/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0376::0.0376) (0.0375::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0209::0.0209) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[20\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0116::0.0116) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0097::0.0098) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0423::0.0423) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0172::0.0172) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0102::0.0102) (0.0097::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0615::0.0615) (0.0595::0.0595)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0157::0.0157) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0104::0.0104) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0471::0.0471) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0132::0.0132) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0309::0.0309) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0305::0.0305) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0162::0.0162) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0087::0.0087) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0421::0.0421) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0263::0.0263) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0423::0.0423) (0.0436::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0648::0.0648) (0.0637::0.0637)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0280::0.0280) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0425::0.0425) (0.0416::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0221::0.0221) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0372::0.0372) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0271::0.0271) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0655::0.0655) (0.0639::0.0639)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0569::0.0569) (0.0552::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0634::0.0634) (0.0622::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0061::0.0061) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0131::0.0131) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0065::0.0065) (0.0062::0.0060)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0497::0.0497) (0.0490::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/A3 (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0290::0.0290) (0.0277::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0475::0.0475) (0.0480::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0365::0.0365) (0.0369::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0513::0.0513) (0.0508::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0224::0.0224) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0097::0.0097) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0350::0.0350) (0.0347::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0514::0.0514) (0.0507::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0276::0.0276) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0169::0.0169) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0583::0.0583) (0.0574::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[2\]/DIODE (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0405::0.0405) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0323::0.0323) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0152::0.0152) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0358::0.0358) (0.0354::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0330::0.0330) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0280::0.0280) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND0/B (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0233::0.0233) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0253::0.0253) (0.0257::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0481::0.0481) (0.0478::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0427::0.0427) (0.0424::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0576::0.0576) (0.0564::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0205::0.0205) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0340::0.0340) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0432::0.0432) (0.0421::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0356::0.0356) (0.0351::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0183::0.0183) (0.0174::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0144::0.0144) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0552::0.0551) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0079::0.0079) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0361::0.0361) (0.0365::0.0365)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0153::0.0153) (0.0156::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0272::0.0272) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0600::0.0600) (0.0581::0.0611)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0187::0.0187) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0360::0.0360) (0.0367::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0572::0.0572) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0252::0.0252) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0136::0.0136) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0230::0.0230) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0045::0.0045) (0.0044::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0050::0.0050) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0405::0.0405) (0.0400::0.0409)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0371::0.0371) (0.0381::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0136::0.0136) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0088::0.0088) (0.0091::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0162::0.0162) (0.0157::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0233::0.0233) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0444::0.0444) (0.0460::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0291::0.0291) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0045::0.0045) (0.0043::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0203::0.0203) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0541::0.0541) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0162::0.0162) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0151::0.0151) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0354::0.0354) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0285::0.0285) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0212::0.0212) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0279::0.0279) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0612::0.0612) (0.0599::0.0636)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0358::0.0358) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0305::0.0305) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0257::0.0257) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0125::0.0125) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0483::0.0483) (0.0472::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0511::0.0511) (0.0501::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0739::0.0739) (0.0711::0.0711)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0274::0.0274) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1/A_N (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0464::0.0464) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0662::0.0662) (0.0645::0.0682)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0401::0.0401) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0400::0.0400) (0.0401::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[29\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0377::0.0377) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0500::0.0500) (0.0491::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL_DIODE\[1\]/DIODE (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0119::0.0119) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0095::0.0095) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0107::0.0107) (0.0105::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0235::0.0235) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0084::0.0084) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0593::0.0593) (0.0576::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0477::0.0477) (0.0467::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND2/A_N (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0360::0.0360) (0.0372::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0200::0.0200) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0219::0.0219) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0139::0.0139) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0105::0.0105) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0253::0.0253) (0.0249::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0213::0.0213) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0198::0.0198) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0235::0.0235) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0200::0.0200) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0317::0.0317) (0.0326::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0368::0.0368) (0.0364::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0195::0.0195) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0203::0.0203) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0301::0.0301) (0.0312::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0170::0.0170) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0418::0.0418) (0.0409::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0953::0.0953) (0.0899::0.0900)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0471::0.0471) (0.0459::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0557::0.0557) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0627::0.0627) (0.0596::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0366::0.0366) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0148::0.0148) (0.0151::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0448::0.0448) (0.0439::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0174::0.0174) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0074::0.0074) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0288::0.0288) (0.0278::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0346::0.0346) (0.0344::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0158::0.0158) (0.0148::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0096::0.0096) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0445::0.0445) (0.0426::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0053::0.0053) (0.0052::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0538::0.0538) (0.0530::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0216::0.0216) (0.0208::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0534::0.0534) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0069::0.0069) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0034::0.0034) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0092::0.0092) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0237::0.0237) (0.0243::0.0243)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0178::0.0178) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/S0 (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0227::0.0227) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0348::0.0348) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0370::0.0370) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0471::0.0471) (0.0477::0.0477)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0825::0.0825) (0.0794::0.0794)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0273::0.0273) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0130::0.0130) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0644::0.0643) (0.0626::0.0626)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0281::0.0281) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0447::0.0447) (0.0441::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0281::0.0281) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0354::0.0354) (0.0348::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0245::0.0245) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0513::0.0513) (0.0506::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0165::0.0165) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0370::0.0370) (0.0354::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0509::0.0509) (0.0494::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0352::0.0352) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND1/B (0.0175::0.0175) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0250::0.0250) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0472::0.0472) (0.0468::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0161::0.0161) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0440::0.0440) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0671::0.0671) (0.0643::0.0643)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0438::0.0438) (0.0427::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0323::0.0323) (0.0331::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0138::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0192::0.0192) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0208::0.0208) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0254::0.0254) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0516::0.0516) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0193::0.0193) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0261::0.0261) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0387::0.0387) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0286::0.0286) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0143::0.0143) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0177::0.0177) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0153::0.0153) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0041::0.0041) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0223::0.0223) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0234::0.0234) (0.0240::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0325::0.0325) (0.0315::0.0333)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0260::0.0260) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0450::0.0450) (0.0442::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0343::0.0343) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0061::0.0061) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0062::0.0062) (0.0071::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0179::0.0179) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0578::0.0578) (0.0562::0.0596)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0214::0.0214) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0228::0.0228) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0173::0.0173) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0575::0.0575) (0.0560::0.0593)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0156::0.0156)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0164::0.0164) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0345::0.0345) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0507::0.0507) (0.0499::0.0522)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0470::0.0470) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/A (0.0082::0.0082) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0350::0.0350) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0196::0.0196) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0191::0.0191) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0408::0.0408) (0.0402::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0422::0.0422) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[16\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0570::0.0570) (0.0553::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0425::0.0425) (0.0424::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0105::0.0105) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0562::0.0562) (0.0548::0.0578)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0139::0.0139) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0595::0.0595) (0.0578::0.0606)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0201::0.0201) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0144::0.0144) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0215::0.0215) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0574::0.0574) (0.0550::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0356::0.0356) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0069::0.0069) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0048::0.0048) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0395::0.0395) (0.0402::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0558::0.0558) (0.0545::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0439::0.0439) (0.0453::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0508::0.0508) (0.0496::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0516::0.0516) (0.0503::0.0532)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0825::0.0825) (0.0789::0.0789)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0029::0.0029) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0258::0.0258) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0185::0.0185) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0330::0.0330) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0173::0.0173) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0177::0.0177) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0253::0.0253) (0.0247::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0216::0.0216) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0025::0.0025) (0.0024::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0733::0.0733) (0.0701::0.0701)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0071::0.0071) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0577::0.0577) (0.0561::0.0587)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0027::0.0027) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0040::0.0040) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0363::0.0363) (0.0354::0.0372)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0407::0.0407) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0081::0.0081) (0.0076::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0032::0.0032) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0105::0.0105) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0037::0.0037) (0.0032::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0345::0.0345) (0.0343::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0378::0.0378) (0.0372::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0049::0.0049) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0576::0.0576) (0.0552::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0564::0.0564) (0.0541::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0382::0.0382) (0.0377::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0298::0.0298) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0683::0.0683) (0.0659::0.0659)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0350::0.0350) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0116::0.0116) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0218::0.0218) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0629::0.0629) (0.0621::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0150::0.0150) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0805::0.0805) (0.0779::0.0779)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0282::0.0282) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0126::0.0126) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0158::0.0158) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0125::0.0125) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0298::0.0298) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0513::0.0513) (0.0507::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0252::0.0252) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0098::0.0098) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0148::0.0148) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0295::0.0295) (0.0298::0.0298)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0193::0.0193)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0030::0.0030) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/A3 (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0144::0.0144) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/S1 (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0080::0.0080) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0525::0.0525) (0.0514::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0158::0.0158) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0090::0.0090) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0347::0.0347) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0241::0.0241) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0734::0.0734) (0.0712::0.0756)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0614::0.0614) (0.0604::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0700::0.0700) (0.0678::0.0678)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0143::0.0143) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0100::0.0100) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0216::0.0216) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0254::0.0254) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0206::0.0206) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0330::0.0330) (0.0326::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0299::0.0299) (0.0303::0.0303)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0338::0.0338) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0512::0.0512) (0.0505::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0485::0.0485) (0.0504::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0536::0.0536) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0409::0.0409) (0.0402::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0297::0.0297) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND1/C (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0180::0.0180) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0267::0.0267) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0275::0.0275) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0561::0.0561) (0.0552::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0263::0.0263) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0409::0.0409) (0.0426::0.0426)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0332::0.0332) (0.0328::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0435::0.0435) (0.0428::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0312::0.0312) (0.0309::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0125::0.0125) (0.0119::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0126::0.0126) (0.0120::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0174::0.0174) (0.0166::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0459::0.0459) (0.0452::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0052::0.0052) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0239::0.0239) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/X Do0MUX\.M\[0\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0365::0.0365) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0204::0.0203) (0.0196::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0212::0.0212) (0.0221::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/C_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0285::0.0285) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0361::0.0361) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0237::0.0237) (0.0242::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0455::0.0455) (0.0447::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0380::0.0380) (0.0383::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0204::0.0204) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0461::0.0461) (0.0450::0.0466)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0041::0.0041) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0283::0.0283) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0095::0.0095) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0173::0.0173) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0143::0.0143) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0048::0.0048) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0296::0.0296) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0204::0.0204) (0.0207::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0560::0.0560) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0440::0.0440) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0262::0.0262) (0.0258::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0214::0.0215) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0455::0.0455) (0.0447::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0506::0.0506) (0.0497::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0186::0.0186) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0144::0.0144) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0495::0.0495) (0.0485::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0355::0.0355) (0.0365::0.0354)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0605::0.0605) (0.0589::0.0589)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0527::0.0527) (0.0516::0.0542)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0591::0.0591) (0.0576::0.0610)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0522::0.0522) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0120::0.0120) (0.0113::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0700::0.0700) (0.0674::0.0674)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0043::0.0043) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0539::0.0539) (0.0528::0.0528)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0481::0.0481) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0115::0.0115) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0217::0.0217) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0573::0.0573) (0.0564::0.0590)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0464::0.0464) (0.0460::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0267::0.0267) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0239::0.0239) (0.0232::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0331::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0302::0.0302) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/B (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0381::0.0381) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0489::0.0489) (0.0482::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0325::0.0325) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0115::0.0115) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0276::0.0276) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0342::0.0342) (0.0339::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0173::0.0173) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0251::0.0251) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0516::0.0516) (0.0505::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[19\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0186::0.0186) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0109::0.0109) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0060::0.0060) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0412::0.0412) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0122::0.0122) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0201::0.0201) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0189::0.0189) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0121::0.0121) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0654::0.0654) (0.0631::0.0632)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0384::0.0384) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/A (0.0337::0.0337) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0361::0.0361) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0630::0.0630) (0.0614::0.0650)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0281::0.0281) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0087::0.0087) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0187::0.0187) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0450::0.0450) (0.0439::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0268::0.0268) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0432::0.0432) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0635::0.0634) (0.0608::0.0609)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0572::0.0572) (0.0554::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0751::0.0751) (0.0725::0.0726)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0293::0.0293) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0201::0.0201) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0217::0.0217) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0730::0.0730) (0.0710::0.0710)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0465::0.0465) (0.0454::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0154::0.0154) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0549::0.0549) (0.0543::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0689::0.0689) (0.0668::0.0704)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0643::0.0643) (0.0625::0.0625)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0411::0.0411) (0.0421::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0098::0.0098) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0090::0.0090) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0116::0.0116) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0130::0.0130) (0.0137::0.0130)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/S0 (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0311::0.0311) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0718::0.0718) (0.0689::0.0689)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0128::0.0128) (0.0131::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/A_N (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0271::0.0271) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0634::0.0634) (0.0622::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0968::0.0967) (0.0915::0.0915)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0871::0.0871) (0.0837::0.0837)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0282::0.0282) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0214::0.0214) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0058::0.0058) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0618::0.0618) (0.0593::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0379::0.0379) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[31\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0135::0.0135) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0135::0.0135) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0089::0.0089) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0731::0.0731) (0.0696::0.0696)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/A (0.0330::0.0330) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0269::0.0269) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0693::0.0693) (0.0671::0.0671)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0652::0.0652) (0.0640::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0466::0.0466) (0.0441::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0074::0.0074) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0290::0.0290) (0.0297::0.0297)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND1/A_N (0.0197::0.0197) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0318::0.0318) (0.0322::0.0322)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0208::0.0208) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0329::0.0329) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0590::0.0590) (0.0579::0.0608)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0145::0.0145) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0375::0.0375) (0.0377::0.0377)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0497::0.0497) (0.0480::0.0480)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0221::0.0221) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0202::0.0202) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0165::0.0165) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0136::0.0136) (0.0130::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0102::0.0102) (0.0097::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0177::0.0177) (0.0169::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0345::0.0345) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0254::0.0254) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0310::0.0310) (0.0307::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0089::0.0089) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0191::0.0191) (0.0184::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0483::0.0483) (0.0480::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/X Do0MUX\.M\[0\]\.MUX\[7\]/A1 (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0514::0.0514) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0278::0.0278) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0146::0.0146) (0.0139::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0246::0.0246) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0181::0.0181) (0.0187::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0521::0.0521) (0.0500::0.0500)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0126::0.0126) (0.0122::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0147::0.0147) (0.0150::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0490::0.0490) (0.0478::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0192::0.0192) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0354::0.0354) (0.0358::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0278::0.0278) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0287::0.0287) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0280::0.0280) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0373::0.0373) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0338::0.0338) (0.0347::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0493::0.0493) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0187::0.0187) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0244::0.0244) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0214::0.0214) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0412::0.0412) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0637::0.0637) (0.0592::0.0592)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0131::0.0131) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0136::0.0136) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0510::0.0510) (0.0494::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0350::0.0350) (0.0359::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0196::0.0196) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0297::0.0297) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0376::0.0376) (0.0387::0.0387)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0338::0.0338) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0230::0.0230) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0510::0.0509) (0.0504::0.0514)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0345::0.0345) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0539::0.0540) (0.0529::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0585::0.0585) (0.0565::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0566::0.0566) (0.0552::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0557::0.0557) (0.0541::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0473::0.0473) (0.0481::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0074::0.0074) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0589::0.0589) (0.0578::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0331::0.0331) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0367::0.0367) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0345::0.0345) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0224::0.0224) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/C (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0242::0.0242) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0775::0.0775) (0.0744::0.0744)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0058::0.0058) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0186::0.0186) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0176::0.0176) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0365::0.0365) (0.0361::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0270::0.0270) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0061::0.0061) (0.0057::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0419::0.0419) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0414::0.0414) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND3/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0138::0.0138) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0638::0.0638) (0.0612::0.0612)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0283::0.0283) (0.0280::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0349::0.0349) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0044::0.0044) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0215::0.0215) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0098::0.0098) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0295::0.0295) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0138::0.0138) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0668::0.0668) (0.0644::0.0644)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0557::0.0557) (0.0541::0.0574)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0385::0.0385)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0196::0.0196) (0.0189::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0504::0.0504) (0.0519::0.0519)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0464::0.0464) (0.0453::0.0470)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0201::0.0201) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0266::0.0266) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0120::0.0120) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0227::0.0227) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[2\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0362::0.0362) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0752::0.0752) (0.0714::0.0714)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0565::0.0565) (0.0548::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0438::0.0438) (0.0450::0.0450)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0654::0.0654) (0.0647::0.0675)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0198::0.0198) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0269::0.0269) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0338::0.0338) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0099::0.0099) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0678::0.0678) (0.0660::0.0660)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0257::0.0257) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0062::0.0062) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0699::0.0699) (0.0677::0.0677)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0245::0.0245) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0157::0.0157) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0067::0.0067) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0079::0.0079) (0.0080::0.0080)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0247::0.0247) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0549::0.0549) (0.0527::0.0527)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/S1 (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0300::0.0300) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0292::0.0292) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0642::0.0642) (0.0628::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0043::0.0043) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0067::0.0067) (0.0070::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0910::0.0910) (0.0874::0.0875)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0358::0.0358) (0.0346::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0502::0.0502) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0391::0.0391) (0.0389::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0792::0.0792) (0.0764::0.0764)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0640::0.0640) (0.0621::0.0621)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0246::0.0246) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0131::0.0131) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0194::0.0194) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0117::0.0117) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0360::0.0360) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0638::0.0638) (0.0627::0.0655)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0255::0.0255) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0524::0.0524) (0.0516::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0285::0.0285) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0330::0.0330) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0288::0.0288) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0308::0.0308) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0303::0.0303) (0.0302::0.0311)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0301::0.0301) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0422::0.0422) (0.0413::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0266::0.0266) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0238::0.0238) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0140::0.0140) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0489::0.0489) (0.0507::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0901::0.0901) (0.0883::0.0933)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0180::0.0180) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0134::0.0134) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0093::0.0093) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0036::0.0036) (0.0034::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0334::0.0334) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0542::0.0542) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0313::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0163::0.0163) (0.0164::0.0164)) (INTERCONNECT Do0MUX\.SEL0BUF\[0\]/X Do0MUX\.M\[0\]\.MUX\[7\]/S (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0369::0.0369) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0269::0.0269) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0313::0.0313) (0.0305::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0049::0.0049) (0.0046::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0164::0.0164) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0556::0.0556) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0236::0.0236) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0048::0.0048) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0162::0.0162) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0172::0.0172) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0283::0.0283) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0262::0.0262) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0341::0.0341) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0289::0.0289) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0180::0.0180) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0155::0.0155) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0366::0.0366) (0.0361::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0456::0.0456) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0202::0.0202) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0195::0.0195) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0577::0.0577) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0370::0.0370) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0158::0.0158) (0.0154::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0120::0.0120) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0419::0.0419) (0.0415::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0421::0.0421) (0.0414::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0283::0.0283) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0204::0.0204) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0077::0.0077) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0393::0.0393) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0484::0.0484) (0.0468::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0079::0.0079) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0027::0.0027) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0244::0.0244) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0343::0.0343) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0132::0.0132) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0374::0.0374) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0195::0.0195) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/X Do0MUX\.M\[2\]\.MUX\[4\]/A0 (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0185::0.0185) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0348::0.0348) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0254::0.0254) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0193::0.0193) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0228::0.0228) (0.0235::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0096::0.0096) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0401::0.0401) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0739::0.0739) (0.0695::0.0695)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0369::0.0369) (0.0363::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0243::0.0243) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0174::0.0174) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND3/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0213::0.0213) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0310::0.0310) (0.0308::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0084::0.0084) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0400::0.0400) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0287::0.0287) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0125::0.0125) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0095::0.0095) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0122::0.0122) (0.0127::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0140::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0181::0.0181) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0281::0.0281) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0259::0.0259) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0450::0.0450) (0.0470::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0212::0.0211) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0209::0.0208) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0248::0.0248) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0410::0.0410) (0.0391::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0470::0.0470) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0448::0.0448) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0262::0.0262) (0.0259::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0603::0.0603) (0.0587::0.0617)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0121::0.0121) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0814::0.0814) (0.0769::0.0769)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0433::0.0433) (0.0427::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/S0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0549::0.0549) (0.0533::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0426::0.0426) (0.0432::0.0432)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0701::0.0701) (0.0683::0.0683)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0392::0.0392) (0.0387::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0440::0.0440) (0.0458::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0660::0.0660) (0.0633::0.0633)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0184::0.0184) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0104::0.0104) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0213::0.0213) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0029::0.0029) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[26\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0235::0.0235) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0153::0.0153) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0162::0.0162) (0.0164::0.0164)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0071::0.0071) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0551::0.0551) (0.0541::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0445::0.0445) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0758::0.0758) (0.0734::0.0773)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0120::0.0120) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0052::0.0052) (0.0052::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0191::0.0191) (0.0188::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0169::0.0169) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0435::0.0435) (0.0429::0.0429)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0369::0.0369) (0.0364::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0108::0.0108) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0125::0.0125) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0321::0.0321) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0084::0.0084) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0448::0.0448) (0.0459::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0254::0.0254) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0808::0.0808) (0.0786::0.0786)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0715::0.0715) (0.0682::0.0682)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0318::0.0319) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0551::0.0551) (0.0540::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0157::0.0157) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0548::0.0548) (0.0537::0.0564)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0472::0.0472) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0223::0.0223) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0322::0.0322) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0280::0.0280) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0261::0.0261) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0129::0.0129) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0193::0.0193) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0355::0.0355) (0.0350::0.0360)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0419::0.0419) (0.0404::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0357::0.0357) (0.0351::0.0364)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0593::0.0593) (0.0591::0.0609)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0610::0.0610) (0.0626::0.0637)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[4\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0570::0.0570) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0106::0.0106) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0204::0.0204) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0127::0.0127) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0177::0.0177) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0380::0.0380)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0113::0.0113)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0562::0.0562) (0.0554::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0418::0.0418) (0.0423::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/A (0.0176::0.0176) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0226::0.0226) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0311::0.0311) (0.0307::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0127::0.0127) (0.0122::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0028::0.0028) (0.0028::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0197::0.0197) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0040::0.0040) (0.0040::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0202::0.0202) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0196::0.0196) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0151::0.0151) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0385::0.0385) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0283::0.0283) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0157::0.0157) (0.0161::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0087::0.0087) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0233::0.0233) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0507::0.0507) (0.0500::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0410::0.0410) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0675::0.0675) (0.0644::0.0644)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0086::0.0086) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0207::0.0207) (0.0212::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0140::0.0140) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0161::0.0161) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0334::0.0334) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0515::0.0515) (0.0508::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0496::0.0496) (0.0487::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0092::0.0092) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0209::0.0209) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0405::0.0405) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0191::0.0191) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0449::0.0449) (0.0441::0.0458)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0324::0.0324) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0085::0.0085) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0157::0.0157) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/X Do0MUX\.M\[2\]\.DIODE_A0MUX\[22\]/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0525::0.0525) (0.0514::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0636::0.0636) (0.0604::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0209::0.0209) (0.0204::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/B (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0121::0.0121) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0556::0.0556) (0.0546::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0328::0.0328) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0112::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0393::0.0393) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/S0 (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/X Do0MUX\.M\[2\]\.MUX\[4\]/A1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/B_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0510::0.0510) (0.0503::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0592::0.0592) (0.0577::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0256::0.0256) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0511::0.0511) (0.0497::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0200::0.0200) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0225::0.0225) (0.0230::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0521::0.0521)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0566::0.0566) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0920::0.0920) (0.0874::0.0874)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0675::0.0675) (0.0650::0.0650)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0227::0.0227) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0319::0.0319) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0077::0.0077) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0251::0.0251) (0.0248::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0256::0.0256) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0113::0.0113) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0251::0.0251) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0112::0.0112) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0057::0.0057) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0463::0.0463) (0.0455::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0494::0.0494) (0.0485::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0327::0.0326) (0.0323::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0228::0.0228) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0515::0.0515) (0.0493::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0652::0.0652) (0.0628::0.0628)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0391::0.0391) (0.0386::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0050::0.0050) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[22\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0258::0.0258) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0070::0.0070) (0.0073::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0099::0.0099) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0104::0.0104) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/S1 (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0182::0.0182) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0567::0.0567) (0.0540::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0079::0.0079) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0360::0.0360) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0506::0.0506) (0.0498::0.0510)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0392::0.0392) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0223::0.0223) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0391::0.0390) (0.0388::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0325::0.0325) (0.0320::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0242::0.0242) (0.0240::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0307::0.0307) (0.0303::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0124::0.0124) (0.0126::0.0126)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0352::0.0352) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/A (0.0091::0.0091) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0585::0.0585) (0.0569::0.0569)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.1008::0.1008) (0.0961::0.0961)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[20\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0513::0.0513) (0.0497::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0357::0.0357) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0158::0.0158) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0386::0.0386) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0120::0.0120) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0602::0.0602) (0.0589::0.0589)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0152::0.0152) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0275::0.0275) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0221::0.0221) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0246::0.0246) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0267::0.0267) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0169::0.0169) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0256::0.0256) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0096::0.0096) (0.0099::0.0099)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0654::0.0654) (0.0638::0.0676)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0659::0.0659) (0.0641::0.0641)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0527::0.0527) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0567::0.0567)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0273::0.0273) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[27\]/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0378::0.0378) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0431::0.0431) (0.0423::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND2/B (0.0117::0.0117) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0465::0.0465) (0.0453::0.0472)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0194::0.0194) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0307::0.0307) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0463::0.0463) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0513::0.0513) (0.0505::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0319::0.0319) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0385::0.0385) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0206::0.0206) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0276::0.0276) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0424::0.0424) (0.0415::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0639::0.0639) (0.0612::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0352::0.0352) (0.0346::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0401::0.0401) (0.0392::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0427::0.0427) (0.0415::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0278::0.0277) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0887::0.0887) (0.0869::0.0917)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0050::0.0050) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0091::0.0091) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0196::0.0196) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0274::0.0274) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0201::0.0201) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0592::0.0592) (0.0581::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0595::0.0595) (0.0583::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/A (0.0191::0.0191) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0364::0.0364) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0394::0.0394) (0.0385::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0271::0.0271) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/A (0.0354::0.0354) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0065::0.0065) (0.0062::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0476::0.0476) (0.0466::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0354::0.0354) (0.0348::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0051::0.0051) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0232::0.0232) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0160::0.0160) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0142::0.0142) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0237::0.0237) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0291::0.0291) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0201::0.0201) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0115::0.0115) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0324::0.0324) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0059::0.0059) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0403::0.0403) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0273::0.0273) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0070::0.0070) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0124::0.0124) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0050::0.0050) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0226::0.0226) (0.0220::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0359::0.0359) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0483::0.0483) (0.0475::0.0497)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0569::0.0569) (0.0560::0.0560)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0376::0.0376) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0643::0.0643) (0.0627::0.0652)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0141::0.0141) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0544::0.0544) (0.0528::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0140::0.0140) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0525::0.0525) (0.0512::0.0533)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0311::0.0311) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0132::0.0132) (0.0133::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0244::0.0244) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0260::0.0260) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0309::0.0309) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0324::0.0324) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0289::0.0289) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/S1 (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[4\]/S (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0215::0.0215) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0500::0.0500) (0.0492::0.0507)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0104::0.0104) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0203::0.0203) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0175::0.0175) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0064::0.0064) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0089::0.0089) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0752::0.0752) (0.0708::0.0708)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0425::0.0425) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0258::0.0258) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0226::0.0226) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0233::0.0233) (0.0241::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0153::0.0153) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0182::0.0182) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0177::0.0177) (0.0187::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0097::0.0097) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0216::0.0216) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0460::0.0460) (0.0452::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0031::0.0031) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0710::0.0710) (0.0688::0.0688)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0369::0.0369) (0.0381::0.0381)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0127::0.0127) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0060::0.0060) (0.0057::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0226::0.0226) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0218::0.0218) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0593::0.0593) (0.0578::0.0606)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0187::0.0187) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0303::0.0303) (0.0292::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0104::0.0104) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0139::0.0139) (0.0140::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0186::0.0186) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0321::0.0321) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0093::0.0093) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/CLK (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0423::0.0423) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0434::0.0434) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0190::0.0190) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0233::0.0233) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0562::0.0562) (0.0551::0.0551)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0144::0.0144) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0090::0.0090) (0.0101::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0208::0.0208) (0.0212::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0067::0.0067) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0102::0.0102) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0549::0.0549) (0.0543::0.0563)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0522::0.0522) (0.0490::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0096::0.0096) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0629::0.0629) (0.0613::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0378::0.0378) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0332::0.0332) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0381::0.0381) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0234::0.0234) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0511::0.0511) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0141::0.0141) (0.0143::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0185::0.0185) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0256::0.0256) (0.0252::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0468::0.0468) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0152::0.0152) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0641::0.0641) (0.0626::0.0662)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0286::0.0286) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1012::0.1012) (0.0970::0.0970)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0641::0.0641) (0.0611::0.0611)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0351::0.0351) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0203::0.0203) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND2/C (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0342::0.0342) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0336::0.0336) (0.0339::0.0339)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0216::0.0216) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0200::0.0200) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0292::0.0292) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0331::0.0331) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0221::0.0221) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0449::0.0449) (0.0441::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0324::0.0324) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0324::0.0324) (0.0322::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0031::0.0031) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0088::0.0088) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0631::0.0631) (0.0625::0.0648)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0561::0.0561) (0.0584::0.0584)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0338::0.0338) (0.0334::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0226::0.0226) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0110::0.0110) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0593::0.0593) (0.0575::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0396::0.0396) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0290::0.0290) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0222::0.0222) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0708::0.0708) (0.0686::0.0686)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0055::0.0055) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0425::0.0425) (0.0410::0.0436)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0280::0.0280) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0276::0.0276) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0067::0.0067) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0355::0.0355) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0316::0.0316) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0400::0.0400) (0.0396::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0432::0.0432) (0.0420::0.0441)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0309::0.0309) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0430::0.0430) (0.0425::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0153::0.0153) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0157::0.0157) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0484::0.0484) (0.0476::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0431::0.0431) (0.0420::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0200::0.0200) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0233::0.0233) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0287::0.0287) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0503::0.0503) (0.0494::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0125::0.0125) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0592::0.0592) (0.0577::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0158::0.0158) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0084::0.0084) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0443::0.0443) (0.0436::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0316::0.0316) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0463::0.0463) (0.0459::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0300::0.0300) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0280::0.0280) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0179::0.0179) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0334::0.0334) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0591::0.0591) (0.0576::0.0610)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0262::0.0262) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0598::0.0598) (0.0580::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0522::0.0522) (0.0510::0.0532)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0710::0.0710) (0.0684::0.0684)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0796::0.0796) (0.0764::0.0765)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0432::0.0432) (0.0426::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0326::0.0326) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0144::0.0144) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0218::0.0218) (0.0233::0.0233)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0278::0.0278) (0.0283::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0049::0.0049) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/X Do0MUX\.M\[2\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0066::0.0066) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0206::0.0206) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0117::0.0117) (0.0110::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0257::0.0257) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0495::0.0495) (0.0485::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A0MUX\[16\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0498::0.0498) (0.0490::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0174::0.0174) (0.0180::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0212::0.0212) (0.0217::0.0217)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0443::0.0443) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0098::0.0098) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0093::0.0093) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0249::0.0249) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0259::0.0259) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0218::0.0218) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0631::0.0631) (0.0615::0.0615)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0545::0.0545) (0.0523::0.0523)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0507::0.0507) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0128::0.0128) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0057::0.0057) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0384::0.0384) (0.0345::0.0345)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0093::0.0093) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0215::0.0215) (0.0224::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[31\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0265::0.0265) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0629::0.0629) (0.0603::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0495::0.0495) (0.0474::0.0474)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/S0 (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0165::0.0165) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0601::0.0601) (0.0588::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0277::0.0277) (0.0287::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0100::0.0100) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0120::0.0120) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0046::0.0046)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0107::0.0107) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0606::0.0606) (0.0592::0.0592)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0600::0.0600) (0.0582::0.0610)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0164::0.0164) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0243::0.0243) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0383::0.0384) (0.0379::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0257::0.0257) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0693::0.0693) (0.0675::0.0675)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0416::0.0416) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0166::0.0166) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0134::0.0134) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0149::0.0149) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0376::0.0376) (0.0385::0.0377)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0274::0.0274) (0.0282::0.0282)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0248::0.0248) (0.0245::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0410::0.0410) (0.0400::0.0416)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0347::0.0347) (0.0342::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0229::0.0229) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0496::0.0496) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0346::0.0346) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0498::0.0498) (0.0484::0.0506)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND2/A_N (0.0110::0.0110) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0405::0.0405) (0.0399::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0215::0.0215) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0354::0.0354) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0260::0.0260) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0218::0.0218) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0227::0.0227) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0593::0.0593) (0.0569::0.0569)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0382::0.0382) (0.0376::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0398::0.0398) (0.0395::0.0404)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0179::0.0179) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0460::0.0460) (0.0447::0.0469)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0113::0.0113) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0321::0.0321) (0.0327::0.0327)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0187::0.0187) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0553::0.0553) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0361::0.0361) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0450::0.0450) (0.0430::0.0430)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0235::0.0235) (0.0240::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0088::0.0088) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0374::0.0374) (0.0386::0.0386)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0514::0.0514) (0.0500::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0467::0.0467) (0.0447::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0474::0.0474) (0.0487::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0370::0.0370) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0241::0.0241) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A1 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0106::0.0106) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/S1 (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0432::0.0432) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0216::0.0216) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/B_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0288::0.0288) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0726::0.0726) (0.0691::0.0691)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0312::0.0312) (0.0318::0.0318)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0366::0.0366) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0078::0.0078) (0.0076::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0216::0.0216) (0.0211::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0183::0.0183) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0480::0.0480) (0.0467::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0291::0.0291) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0372::0.0372) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0334::0.0334) (0.0329::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0567::0.0567) (0.0551::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0360::0.0360) (0.0355::0.0356)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0151::0.0151) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0266::0.0266) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0586::0.0586) (0.0571::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0621::0.0621) (0.0583::0.0583)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0072::0.0072) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0440::0.0440) (0.0435::0.0447)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0546::0.0546) (0.0536::0.0553)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0114::0.0114) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0242::0.0242) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0273::0.0273) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0455::0.0455) (0.0449::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0169::0.0169) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0466::0.0466) (0.0469::0.0469)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0104::0.0104) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0447::0.0447) (0.0442::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0118::0.0118) (0.0111::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0603::0.0603) (0.0586::0.0586)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0240::0.0240) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0781::0.0781) (0.0748::0.0748)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0710::0.0710) (0.0687::0.0687)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0082::0.0082) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0438::0.0438) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0276::0.0276) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0721::0.0721) (0.0697::0.0697)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0553::0.0553) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0357::0.0357) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/X Do0MUX\.M\[2\]\.MUX\[1\]/A1 (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0722::0.0722) (0.0687::0.0687)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0466::0.0466) (0.0462::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0416::0.0416) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0131::0.0131) (0.0134::0.0134)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0205::0.0205) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0117::0.0117) (0.0110::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0145::0.0145) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0405::0.0405) (0.0384::0.0384)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0053::0.0053) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0131::0.0131) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0248::0.0248) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0171::0.0171) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0084::0.0084) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0104::0.0104) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0183::0.0183) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0231::0.0231) (0.0236::0.0236)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0188::0.0188) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0049::0.0049) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0172::0.0172) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0243::0.0243) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0329::0.0329) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0202::0.0202) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0359::0.0359) (0.0355::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0648::0.0648) (0.0621::0.0621)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0415::0.0415) (0.0397::0.0397)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0090::0.0090) (0.0091::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A0MUX\[4\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0874::0.0874) (0.0830::0.0830)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0830::0.0829) (0.0782::0.0782)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0096::0.0096) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]/S1 (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0277::0.0277) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0069::0.0069) (0.0073::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0364::0.0364) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0421::0.0421) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0566::0.0566) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0628::0.0628) (0.0612::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0659::0.0659) (0.0628::0.0628)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0079::0.0079) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0321::0.0321) (0.0315::0.0326)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/S0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0702::0.0702) (0.0679::0.0679)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0549::0.0549) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0594::0.0593) (0.0577::0.0604)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0318::0.0318) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/A_N (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0230::0.0230) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0164::0.0164) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/C (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0183::0.0183) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0639::0.0639) (0.0627::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0318::0.0318) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0687::0.0686) (0.0665::0.0666)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0182::0.0182) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0659::0.0659) (0.0638::0.0638)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0470::0.0470) (0.0462::0.0481)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0124::0.0124) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0254::0.0254) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0355::0.0355) (0.0349::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0143::0.0143) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0161::0.0161) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0122::0.0122) (0.0124::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0161::0.0161) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0517::0.0517) (0.0486::0.0485)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0293::0.0293) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0354::0.0354) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0281::0.0281) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0467::0.0467) (0.0462::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0292::0.0292) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0343::0.0343) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0094::0.0094) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0316::0.0316) (0.0312::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0313::0.0313) (0.0325::0.0325)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/S0 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0431::0.0431) (0.0426::0.0443)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0235::0.0235) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0614::0.0614) (0.0608::0.0618)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0725::0.0725) (0.0745::0.0747)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0140::0.0140) (0.0145::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0192::0.0192) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0102::0.0102) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0329::0.0329) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0534::0.0534) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0447::0.0447) (0.0439::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0465::0.0465) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0213::0.0213) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0091::0.0091) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0034::0.0034) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0292::0.0292) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0208::0.0208) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0255::0.0255) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0071::0.0071) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0363::0.0363) (0.0358::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0021::0.0021) (0.0021::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0277::0.0277) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0406::0.0406) (0.0401::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0318::0.0318) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0247::0.0247) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0184::0.0184) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0139::0.0139) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0329::0.0329) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0648::0.0647) (0.0631::0.0659)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0194::0.0194) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0173::0.0173) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0358::0.0358) (0.0353::0.0353)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0092::0.0092) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0562::0.0562) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0323::0.0323) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0264::0.0264) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0293::0.0293) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0036::0.0036) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0089::0.0089) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0370::0.0370) (0.0366::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0362::0.0362) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0136::0.0136) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0633::0.0633) (0.0618::0.0659)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0634::0.0634) (0.0615::0.0615)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0906::0.0906) (0.0870::0.0871)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0116::0.0116) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0160::0.0160) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0061::0.0061) (0.0058::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0673::0.0673) (0.0649::0.0649)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0158::0.0158) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0604::0.0604) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0182::0.0182) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0362::0.0362) (0.0346::0.0346)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0236::0.0236) (0.0230::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0364::0.0364) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0284::0.0284) (0.0290::0.0290)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[30\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0232::0.0232)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[1\]/S (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0351::0.0351) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0504::0.0504) (0.0496::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0077::0.0077) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0415::0.0415) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0649::0.0649) (0.0622::0.0622)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0236::0.0236) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0371::0.0371) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0577::0.0577) (0.0560::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/A (0.0173::0.0173) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0164::0.0164) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A0MUX\[29\]/DIODE (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0038::0.0038) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0154::0.0154) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0089::0.0089) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0171::0.0171) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0366::0.0366) (0.0351::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0197::0.0197) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0284::0.0284) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0150::0.0150) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0515::0.0515) (0.0503::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0201::0.0201) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0471::0.0471) (0.0484::0.0484)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0196::0.0196) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0216::0.0216) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0296::0.0296) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0171::0.0171) (0.0162::0.0162)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0408::0.0408) (0.0400::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0348::0.0348) (0.0344::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0291::0.0291) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0628::0.0628) (0.0612::0.0612)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.1009::0.1009) (0.0948::0.0948)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0510::0.0510) (0.0495::0.0495)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0262::0.0262) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0430::0.0430) (0.0412::0.0412)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0098::0.0098) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0366::0.0366) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0169::0.0169) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0576::0.0576) (0.0566::0.0593)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0462::0.0462) (0.0465::0.0464)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0498::0.0498) (0.0494::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0165::0.0165) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0296::0.0296) (0.0293::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0262::0.0262) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0380::0.0380)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[31\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0310::0.0310) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0462::0.0462) (0.0456::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0470::0.0470) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0118::0.0118) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0364::0.0364) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7/D (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0392::0.0392) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0577::0.0577) (0.0586::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0738::0.0738) (0.0719::0.0719)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0177::0.0177) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0552::0.0552) (0.0543::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0226::0.0226) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0274::0.0274) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0639::0.0639) (0.0621::0.0621)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0144::0.0144) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0147::0.0147) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0745::0.0745) (0.0718::0.0718)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0133::0.0133) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0242::0.0242) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0632::0.0632) (0.0605::0.0605)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0232::0.0232) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0616::0.0616) (0.0591::0.0591)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0223::0.0223) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0352::0.0352) (0.0358::0.0358)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0096::0.0096) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0460::0.0460) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0346::0.0346) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0519::0.0519) (0.0505::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0266::0.0266) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0256::0.0256) (0.0266::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0445::0.0445) (0.0424::0.0424)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]/S1 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0122::0.0122) (0.0116::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0576::0.0576) (0.0560::0.0560)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0031::0.0031) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0407::0.0407) (0.0414::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0948::0.0948) (0.0924::0.0979)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0084::0.0084) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0073::0.0073) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0173::0.0173) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0081::0.0081) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0239::0.0239) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0493::0.0493) (0.0484::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0202::0.0202) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0359::0.0359) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0539::0.0539) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0356::0.0356) (0.0352::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0311::0.0311) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0730::0.0730) (0.0698::0.0699)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0108::0.0108) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0319::0.0319) (0.0324::0.0324)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0295::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0030::0.0030) (0.0028::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0045::0.0045) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0317::0.0317) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0333::0.0334) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0287::0.0287) (0.0293::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0223::0.0223) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0280::0.0280) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0127::0.0127) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0238::0.0238) (0.0237::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]/X Do0MUX\.M\[1\]\.DIODE_A0MUX\[9\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0290::0.0290) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0297::0.0297) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0092::0.0092) (0.0094::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0040::0.0040) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0285::0.0285) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0237::0.0237) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0261::0.0261) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0079::0.0079) (0.0077::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0504::0.0504) (0.0493::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0169::0.0169) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0291::0.0291) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0656::0.0655) (0.0638::0.0638)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0491::0.0491) (0.0501::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0552::0.0552) (0.0547::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0212::0.0212) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0163::0.0163) (0.0166::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0371::0.0371) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0238::0.0238) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0202::0.0202) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0068::0.0068) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0207::0.0207) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0402::0.0402) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0294::0.0294) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0230::0.0230) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0326::0.0326) (0.0335::0.0335)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0077::0.0077) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0071::0.0071) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0357::0.0357) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0597::0.0596) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/C (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0510::0.0510) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0345::0.0345) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0106::0.0106) (0.0104::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0024::0.0024) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0170::0.0170) (0.0164::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0106::0.0106) (0.0102::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0547::0.0547) (0.0532::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0310::0.0310) (0.0294::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0590::0.0590) (0.0574::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[2\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0289::0.0289) (0.0283::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0085::0.0085) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0484::0.0484) (0.0474::0.0490)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0293::0.0294) (0.0290::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0263::0.0263) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0595::0.0595) (0.0578::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0046::0.0046) (0.0045::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0030::0.0030) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0184::0.0184) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0208::0.0208) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0114::0.0114) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0097::0.0097) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0241::0.0241) (0.0234::0.0248)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0355::0.0355) (0.0351::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0601::0.0601) (0.0582::0.0614)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0335::0.0335) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0395::0.0395) (0.0388::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0928::0.0928) (0.0881::0.0881)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0101::0.0101) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0601::0.0601) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0159::0.0159) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0564::0.0564) (0.0547::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0331::0.0331) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0402::0.0402) (0.0393::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0195::0.0195) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0275::0.0275) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0750::0.0750) (0.0733::0.0733)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0504::0.0504) (0.0517::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0317::0.0317) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0120::0.0120) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0112::0.0112) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0089::0.0089) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0045::0.0045) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0329::0.0329) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.1169::0.1169) (0.1102::0.1102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0196::0.0196) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/A (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0531::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0376::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0723::0.0723) (0.0688::0.0688)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0119::0.0119) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0243::0.0243) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0044::0.0044) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0691::0.0691) (0.0670::0.0713)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0237::0.0237) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0234::0.0234) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0159::0.0159) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0212::0.0212) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0869::0.0869) (0.0830::0.0830)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0188::0.0188) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0281::0.0281) (0.0280::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0291::0.0291) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0043::0.0043) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0231::0.0231) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0141::0.0141) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0408::0.0408) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0302::0.0302) (0.0306::0.0306)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0403::0.0403) (0.0412::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0206::0.0206) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0265::0.0265) (0.0257::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0431::0.0432) (0.0421::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0292::0.0293) (0.0293::0.0295)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0583::0.0583) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0081::0.0081) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0799::0.0799) (0.0776::0.0776)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0461::0.0461) (0.0468::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0757::0.0757) (0.0740::0.0740)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0114::0.0114) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0152::0.0152) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0309::0.0309) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0430::0.0430) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0085::0.0085) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0242::0.0242) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0622::0.0622) (0.0593::0.0593)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0493::0.0493) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0433::0.0433) (0.0428::0.0436)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0259::0.0259) (0.0265::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/S0 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0034::0.0034) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0292::0.0292) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0064::0.0064) (0.0059::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0083::0.0083) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0091::0.0091) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0032::0.0032) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0296::0.0296) (0.0306::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0219::0.0219) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0084::0.0084) (0.0081::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0197::0.0197) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0143::0.0143) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0627::0.0627) (0.0606::0.0606)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0107::0.0107) (0.0108::0.0108)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0106::0.0106) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0263::0.0263) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0062::0.0062) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0475::0.0475) (0.0460::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0251::0.0251) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0169::0.0169) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0182::0.0182) (0.0175::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/A (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0433::0.0433) (0.0415::0.0415)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0358::0.0358) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0294::0.0294) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0301::0.0301) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[11\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0180::0.0180) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0243::0.0243) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0290::0.0290) (0.0288::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0080::0.0080) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0488::0.0488) (0.0483::0.0483)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0170::0.0170) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0223::0.0223) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0317::0.0317) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0403::0.0403) (0.0413::0.0414)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0436::0.0436) (0.0425::0.0445)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0547::0.0547) (0.0531::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0686::0.0686) (0.0660::0.0660)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0381::0.0381) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0665::0.0665) (0.0643::0.0679)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0329::0.0329) (0.0338::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0524::0.0524) (0.0511::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/C (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0472::0.0472) (0.0467::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0210::0.0210) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0251::0.0251) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0444::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0298::0.0298) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0219::0.0219) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0761::0.0760) (0.0731::0.0731)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0433::0.0433) (0.0423::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0317::0.0317) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0380::0.0380) (0.0374::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0151::0.0151) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0121::0.0121) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0279::0.0279) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0521::0.0521) (0.0503::0.0503)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0101::0.0101) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0061::0.0061) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0113::0.0113) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0311::0.0311) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0540::0.0540) (0.0523::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0279::0.0279) (0.0277::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0134::0.0134) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0069::0.0069) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0258::0.0258) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0109::0.0109) (0.0103::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0184::0.0184) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0474::0.0474) (0.0464::0.0479)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0518::0.0518) (0.0507::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0453::0.0453) (0.0445::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0108::0.0108) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0208::0.0208) (0.0211::0.0212)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0062::0.0062) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0284::0.0284) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0158::0.0158) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0018::0.0018) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0492::0.0492) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0085::0.0085) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0500::0.0500) (0.0508::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0369::0.0369) (0.0359::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0295::0.0294) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0272::0.0272) (0.0254::0.0254)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0557::0.0557) (0.0547::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0413::0.0413) (0.0405::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0189::0.0189) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0278::0.0278) (0.0284::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0450::0.0450)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0678::0.0678) (0.0658::0.0691)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0144::0.0144) (0.0148::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0244::0.0244) (0.0242::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0621::0.0621) (0.0587::0.0587)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0133::0.0133) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0888::0.0888) (0.0853::0.0853)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0446::0.0446) (0.0436::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0225::0.0225) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0784::0.0784) (0.0758::0.0759)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0679::0.0679) (0.0659::0.0692)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.1006::0.1006) (0.0955::0.0955)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0498::0.0498) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0170::0.0170) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0198::0.0198) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0062::0.0062) (0.0059::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0056::0.0056) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0296::0.0296)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0700::0.0700) (0.0680::0.0680)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0534::0.0534) (0.0548::0.0547)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0164::0.0164) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0211::0.0211) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0167::0.0167) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0239::0.0239) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0255::0.0255) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0094::0.0094) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0337::0.0337) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0230::0.0230) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0137::0.0137) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0570::0.0570) (0.0554::0.0554)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0095::0.0095) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0601::0.0601) (0.0598::0.0617)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0132::0.0132) (0.0136::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[6\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0101::0.0101) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0224::0.0224) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0022::0.0022) (0.0021::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0226::0.0226) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0120::0.0120)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0034::0.0034) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0481::0.0481) (0.0470::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0056::0.0056) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0298::0.0298) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0262::0.0262) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0544::0.0544) (0.0533::0.0559)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0512::0.0512) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]/S0 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0447::0.0447) (0.0438::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0027::0.0027) (0.0025::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0694::0.0694) (0.0666::0.0667)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0208::0.0208) (0.0213::0.0213)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0209::0.0209) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0313::0.0313) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0309::0.0309) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0245::0.0245) (0.0245::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0289::0.0289) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0445::0.0445) (0.0436::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0509::0.0509) (0.0498::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0241::0.0241) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0513::0.0512) (0.0505::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0446::0.0446) (0.0434::0.0456)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0294::0.0294) (0.0301::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0129::0.0129) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0102::0.0102) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0474::0.0474) (0.0464::0.0482)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0324::0.0324) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0127::0.0127) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0160::0.0160) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0085::0.0085) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0340::0.0340) (0.0336::0.0344)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0424::0.0424) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0127::0.0127) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0271::0.0271) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0178::0.0178) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0284::0.0284) (0.0288::0.0288)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0806::0.0806) (0.0773::0.0773)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0397::0.0397) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0271::0.0271) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0046::0.0046) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0156::0.0156) (0.0154::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0366::0.0366) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0041::0.0041) (0.0040::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0580::0.0580) (0.0563::0.0591)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0188::0.0188) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0229::0.0229) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0403::0.0403) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0298::0.0298) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0101::0.0101) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0371::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/D (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[22\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0256::0.0256) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0411::0.0411) (0.0422::0.0422)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0600::0.0600) (0.0585::0.0585)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0061::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0064::0.0064) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0286::0.0286) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0071::0.0071) (0.0068::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0305::0.0305) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0349::0.0349) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0234::0.0234) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A3MUX\[19\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[20\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0234::0.0234) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0262::0.0262) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0272::0.0272)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0125::0.0125) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0154::0.0154) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0175::0.0175) (0.0184::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0358::0.0358) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0297::0.0297) (0.0293::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0384::0.0384) (0.0380::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0218::0.0218) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0226::0.0227) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0149::0.0149) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0123::0.0123) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0257::0.0257) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0328::0.0328) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0142::0.0142) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0528::0.0528)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0372::0.0372) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0481::0.0481) (0.0460::0.0459)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0200::0.0200) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0541::0.0541) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0196::0.0196) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0388::0.0388) (0.0368::0.0368)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0509::0.0509) (0.0497::0.0520)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0296::0.0296) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0631::0.0631) (0.0615::0.0616)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0693::0.0693) (0.0664::0.0664)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0103::0.0103) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0285::0.0285) (0.0292::0.0293)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0541::0.0541) (0.0555::0.0555)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[0\]/DIODE (0.0728::0.0728) (0.0709::0.0752)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0233::0.0233) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0032::0.0032) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0241::0.0241) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0272::0.0272) (0.0274::0.0274)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.1227::0.1227) (0.1152::0.1152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0421::0.0421) (0.0430::0.0430)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0384::0.0384) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0180::0.0180) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0285::0.0285) (0.0292::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0211::0.0211) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0373::0.0373) (0.0381::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0028::0.0028) (0.0030::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0292::0.0292) (0.0286::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0121::0.0121) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0314::0.0314) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0041::0.0041) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0111::0.0111) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0957::0.0957) (0.0907::0.0907)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0190::0.0190) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/CLK (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0084::0.0084) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0108::0.0108) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0124::0.0124) (0.0123::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0581::0.0581) (0.0568::0.0599)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0533::0.0533) (0.0527::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0289::0.0289) (0.0291::0.0291)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0256::0.0256) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0135::0.0135) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0167::0.0167) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0278::0.0278) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0141::0.0141) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0418::0.0418) (0.0408::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0086::0.0086) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0211::0.0211) (0.0216::0.0216)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0416::0.0416) (0.0420::0.0420)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0365::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0069::0.0069) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0131::0.0131) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0686::0.0686) (0.0705::0.0705)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0770::0.0770) (0.0752::0.0752)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0030::0.0030) (0.0031::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0135::0.0135) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0313::0.0313) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0033::0.0033) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0212::0.0212) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0450::0.0450) (0.0444::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0133::0.0133) (0.0128::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0596::0.0596) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0687::0.0687) (0.0668::0.0668)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0223::0.0223) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0332::0.0332) (0.0343::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0198::0.0198) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0233::0.0233) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0326::0.0326) (0.0324::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0384::0.0384) (0.0386::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0071::0.0071) (0.0069::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0490::0.0490) (0.0471::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0098::0.0098) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0114::0.0114) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0173::0.0173) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0564::0.0564) (0.0549::0.0549)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0332::0.0332) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0512::0.0512) (0.0503::0.0526)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0264::0.0264) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0108::0.0108) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0389::0.0389) (0.0394::0.0394)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0453::0.0452) (0.0446::0.0458)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0049::0.0049) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0349::0.0349) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0358::0.0358) (0.0342::0.0342)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0315::0.0315) (0.0309::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0428::0.0428) (0.0418::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0235::0.0235) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0120::0.0120) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0157::0.0157) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0548::0.0548) (0.0539::0.0553)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0517::0.0517) (0.0507::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0365::0.0365) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0118::0.0118) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0046::0.0046) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0166::0.0166) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[2\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0676::0.0676) (0.0656::0.0656)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0185::0.0185) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0199::0.0199) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0439::0.0439) (0.0440::0.0440)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0561::0.0561) (0.0550::0.0550)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[15\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0090::0.0090) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0110::0.0110) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0578::0.0578) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/B_N (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0211::0.0211) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0259::0.0259) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0223::0.0223) (0.0227::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[2\]/DIODE (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0091::0.0091) (0.0085::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0406::0.0406) (0.0402::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0161::0.0161)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0519::0.0519) (0.0502::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0251::0.0251)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[12\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0125::0.0125) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0246::0.0246)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0203::0.0203) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0161::0.0161) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0177::0.0177) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0117::0.0117) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0162::0.0162) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0440::0.0440) (0.0433::0.0444)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0103::0.0103) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0212::0.0212) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0062::0.0062) (0.0059::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0158::0.0158) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0189::0.0189) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0462::0.0462) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0261::0.0261) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0391::0.0390) (0.0383::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0083::0.0083) (0.0077::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0195::0.0195) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0187::0.0187) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0352::0.0352) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0052::0.0052) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0123::0.0123) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0656::0.0656) (0.0627::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0063::0.0063) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0785::0.0785) (0.0746::0.0746)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/TE_B (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0615::0.0615) (0.0600::0.0633)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0243::0.0243) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0022::0.0022) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0305::0.0305) (0.0299::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0322::0.0322) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0043::0.0043) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0210::0.0210) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0053::0.0053) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0243::0.0243) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0174::0.0174) (0.0179::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0139::0.0139)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0930::0.0930) (0.0883::0.0883)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0610::0.0610) (0.0598::0.0598)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0275::0.0275) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0334::0.0334) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0497::0.0497) (0.0493::0.0501)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0097::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0185::0.0185) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0783::0.0783) (0.0759::0.0759)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0416::0.0416) (0.0429::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0221::0.0221) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0401::0.0401) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0100::0.0100) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0148::0.0148) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0096::0.0096) (0.0099::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0427::0.0427) (0.0420::0.0431)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.1045::0.1045) (0.0999::0.0999)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/A (0.0103::0.0103) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0075::0.0075) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0139::0.0139) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0580::0.0580) (0.0567::0.0597)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0464::0.0464) (0.0476::0.0476)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0091::0.0091) (0.0090::0.0090)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0419::0.0419) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0291::0.0291) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0298::0.0298) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0207::0.0207) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0200::0.0200) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0189::0.0189) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0113::0.0113) (0.0107::0.0112)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0202::0.0202)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0046::0.0046) (0.0046::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0150::0.0150) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0243::0.0243) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0563::0.0563) (0.0587::0.0587)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0435::0.0435) (0.0438::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[5\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0331::0.0331) (0.0343::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0050::0.0050) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0081::0.0081) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[4\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0171::0.0171) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0480::0.0480) (0.0469::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0177::0.0177) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0249::0.0249) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0385::0.0385) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0738::0.0738) (0.0694::0.0694)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0168::0.0168) (0.0173::0.0173)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0281::0.0281) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0363::0.0363) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0160::0.0160) (0.0166::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0275::0.0275) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0406::0.0406) (0.0401::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0151::0.0151) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0073::0.0073) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0303::0.0303) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0245::0.0245) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0331::0.0331) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0254::0.0254) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0176::0.0176) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0485::0.0485) (0.0453::0.0453)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0221::0.0221) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0471::0.0471) (0.0461::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0037::0.0037) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0457::0.0457) (0.0450::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0203::0.0203) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0327::0.0327) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0245::0.0245) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0204::0.0204) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0115::0.0115) (0.0108::0.0108)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0183::0.0183) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0364::0.0364) (0.0367::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0545::0.0545) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0307::0.0307) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0558::0.0558) (0.0541::0.0541)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0733::0.0733) (0.0708::0.0708)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0538::0.0538) (0.0530::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0564::0.0564) (0.0556::0.0556)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0142::0.0142) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0329::0.0329) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0363::0.0363) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0273::0.0273) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0036::0.0036) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0675::0.0675) (0.0651::0.0651)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0096::0.0096) (0.0090::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0328::0.0328) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0255::0.0255) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/A_N (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0163::0.0163) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0099::0.0099) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0458::0.0458) (0.0454::0.0461)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0360::0.0360) (0.0371::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0117::0.0117) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0098::0.0098) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0071::0.0071) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0305::0.0305) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0767::0.0767) (0.0737::0.0737)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0175::0.0175) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0184::0.0184) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0148::0.0148) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0353::0.0353) (0.0356::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0255::0.0255) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0062::0.0062) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0386::0.0386)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0068::0.0068) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0753::0.0753) (0.0714::0.0714)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0396::0.0396) (0.0389::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0290::0.0290) (0.0270::0.0270)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0162::0.0162) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0229::0.0229) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0161::0.0161) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0251::0.0251) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0482::0.0482) (0.0472::0.0488)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0309::0.0309) (0.0300::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0188::0.0188) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0175::0.0175) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0219::0.0219) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0816::0.0816) (0.0776::0.0776)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0055::0.0055) (0.0057::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0269::0.0269) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0336::0.0336) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0105::0.0105) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0197::0.0197) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0306::0.0306) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0308::0.0308) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0074::0.0074) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0259::0.0259) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0296::0.0296) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0690::0.0690) (0.0659::0.0659)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0157::0.0157) (0.0150::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0573::0.0573) (0.0543::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0102::0.0102) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0264::0.0264) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0228::0.0228) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0140::0.0140) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0304::0.0304) (0.0299::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0283::0.0283) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0215::0.0215) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0086::0.0086) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0188::0.0188) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0060::0.0060) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0146::0.0146) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0058::0.0058) (0.0057::0.0057)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0868::0.0868) (0.0828::0.0829)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0290::0.0290) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0068::0.0068) (0.0066::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0392::0.0392) (0.0387::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0074::0.0074) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0184::0.0184) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0504::0.0504) (0.0517::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0761::0.0761) (0.0737::0.0737)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0510::0.0510) (0.0533::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0401::0.0401) (0.0414::0.0414)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0215::0.0215) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0323::0.0323) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0148::0.0148) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0258::0.0258) (0.0255::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0549::0.0549) (0.0527::0.0527)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0292::0.0292) (0.0279::0.0279)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0251::0.0251) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0316::0.0316) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0316::0.0316) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0410::0.0410) (0.0407::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND3/A (0.0202::0.0202) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0392::0.0392) (0.0378::0.0378)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0357::0.0357) (0.0364::0.0364)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0402::0.0402) (0.0409::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0281::0.0281) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0406::0.0406) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0478::0.0478) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0383::0.0383) (0.0388::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0162::0.0162) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0225::0.0225) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0627::0.0627) (0.0606::0.0607)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0410::0.0410) (0.0391::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0086::0.0086) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0140::0.0140) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0312::0.0312) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0540::0.0540) (0.0563::0.0562)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0228::0.0228) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0511::0.0511) (0.0504::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0761::0.0761) (0.0736::0.0777)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0128::0.0127) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0067::0.0067) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0045::0.0045) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0154::0.0154) (0.0148::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0229::0.0229) (0.0219::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0304::0.0304) (0.0307::0.0307)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0204::0.0204) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0228::0.0228) (0.0235::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0352::0.0352) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0447::0.0447) (0.0435::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0184::0.0184) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0381::0.0381) (0.0371::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0388::0.0388) (0.0385::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0169::0.0169)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0338::0.0338) (0.0334::0.0343)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0251::0.0251) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0250::0.0250) (0.0255::0.0255)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0124::0.0124) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0285::0.0285) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0304::0.0304) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0172::0.0172) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0317::0.0317) (0.0323::0.0323)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/A (0.0095::0.0095) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0212::0.0212) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0377::0.0377) (0.0361::0.0361)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0202::0.0202) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0258::0.0258) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0064::0.0064) (0.0058::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0151::0.0151) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0113::0.0113) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/A_N (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0280::0.0280) (0.0286::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0568::0.0568) (0.0556::0.0575)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0600::0.0600) (0.0577::0.0577)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0259::0.0259) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0107::0.0107)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0335::0.0335) (0.0342::0.0342)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0183::0.0183) (0.0185::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0469::0.0469) (0.0466::0.0466)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0641::0.0641) (0.0622::0.0622)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0132::0.0132) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0210::0.0210) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0497::0.0497) (0.0488::0.0502)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0225::0.0225) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0708::0.0708) (0.0683::0.0683)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0527::0.0527) (0.0518::0.0518)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0280::0.0280) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0598::0.0598) (0.0578::0.0578)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0016::0.0016) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0704::0.0704) (0.0671::0.0671)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0303::0.0303) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0470::0.0470) (0.0476::0.0476)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0304::0.0304) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0092::0.0092) (0.0094::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0535::0.0535) (0.0524::0.0524)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0309::0.0309) (0.0295::0.0295)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0058::0.0058) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0318::0.0318) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0277::0.0277) (0.0284::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0059::0.0059) (0.0055::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0385::0.0385) (0.0383::0.0388)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/A (0.0068::0.0068) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0695::0.0695) (0.0664::0.0664)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0685::0.0685) (0.0657::0.0657)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[23\]/DIODE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0038::0.0038) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0143::0.0143) (0.0138::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0101::0.0101) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0139::0.0139) (0.0145::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0125::0.0125) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0127::0.0127) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0112::0.0112) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0187::0.0187) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0217::0.0217) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0201::0.0201) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0305::0.0305) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0383::0.0383) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0301::0.0301) (0.0304::0.0304)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0499::0.0499) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0491::0.0491) (0.0477::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0029::0.0029) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0127::0.0127) (0.0131::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0144::0.0144) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0038::0.0038) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0266::0.0266) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0102::0.0102)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0377::0.0377) (0.0367::0.0367)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0412::0.0412) (0.0427::0.0427)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0719::0.0719) (0.0684::0.0684)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0266::0.0266) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/S0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0548::0.0548) (0.0539::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0140::0.0140) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0639::0.0639) (0.0628::0.0628)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0323::0.0323) (0.0330::0.0330)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0430::0.0430) (0.0437::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0415::0.0415) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0152::0.0152) (0.0146::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0375::0.0375) (0.0366::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0309::0.0309) (0.0305::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0369::0.0369) (0.0353::0.0353)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0795::0.0795) (0.0755::0.0755)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0126::0.0126)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0176::0.0176) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0518::0.0518) (0.0509::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0592::0.0592) (0.0575::0.0576)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0120::0.0120) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0340::0.0340) (0.0343::0.0343)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0409::0.0409) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0728::0.0728) (0.0709::0.0752)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0710::0.0710) (0.0691::0.0691)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0449::0.0449) (0.0460::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0746::0.0746) (0.0719::0.0719)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0879::0.0879) (0.0841::0.0841)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0179::0.0179) (0.0181::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0176::0.0176) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0424::0.0424) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0304::0.0304) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0048::0.0048) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0086::0.0086) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0243::0.0243) (0.0250::0.0250)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0434::0.0434) (0.0450::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0453::0.0453) (0.0446::0.0446)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0103::0.0103) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0054::0.0054) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND3/B (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0293::0.0293) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0503::0.0503) (0.0497::0.0517)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0354::0.0354) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0238::0.0238) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0409::0.0409) (0.0401::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0429::0.0429) (0.0423::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0388::0.0388) (0.0382::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0122::0.0122) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0129::0.0129) (0.0130::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0082::0.0082) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0304::0.0304) (0.0309::0.0309)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0204::0.0204) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0741::0.0741) (0.0727::0.0763)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.1495::0.1495) (0.1416::0.1416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0977::0.0977) (0.0939::0.0939)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0271::0.0271) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0028::0.0028) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0099::0.0099) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0129::0.0129) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0192::0.0192) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0325::0.0325) (0.0316::0.0316)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0109::0.0109) (0.0111::0.0111)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0251::0.0251) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0535::0.0535) (0.0528::0.0550)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0460::0.0460) (0.0455::0.0472)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0271::0.0271) (0.0276::0.0276)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0267::0.0267) (0.0257::0.0257)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0039::0.0039) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0493::0.0493) (0.0479::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0106::0.0107) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0265::0.0265) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0437::0.0437) (0.0421::0.0422)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0283::0.0283) (0.0281::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0123::0.0123)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/D (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0341::0.0341)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0083::0.0083) (0.0078::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0371::0.0371) (0.0373::0.0373)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0462::0.0462) (0.0453::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0292::0.0292) (0.0296::0.0296)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0089::0.0089) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0141::0.0141) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0619::0.0619) (0.0599::0.0599)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0145::0.0145) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0232::0.0232) (0.0239::0.0239)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0231::0.0231) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0051::0.0051) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0269::0.0269) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0155::0.0155) (0.0149::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[21\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/B_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0206::0.0206) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0366::0.0366) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0597::0.0597) (0.0573::0.0573)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0229::0.0229) (0.0228::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0046::0.0046) (0.0045::0.0048)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0333::0.0333) (0.0341::0.0341)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0090::0.0090) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0344::0.0344) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0460::0.0460) (0.0456::0.0456)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0200::0.0200) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0415::0.0415) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0385::0.0385) (0.0394::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0451::0.0451) (0.0439::0.0460)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0081::0.0081)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0121::0.0121) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0131::0.0131) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0456::0.0456) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0066::0.0066) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0046::0.0046) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0319::0.0319) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0152::0.0152) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0260::0.0260) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0588::0.0588) (0.0573::0.0605)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0395::0.0395) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0153::0.0153) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0298::0.0298) (0.0307::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0371::0.0371) (0.0366::0.0376)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0260::0.0260) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[13\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0283::0.0283) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[13\]/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0065::0.0065) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0089::0.0089) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0216::0.0216) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0239::0.0239) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0146::0.0146) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0164::0.0164) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0294::0.0294) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0066::0.0066) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0584::0.0584) (0.0566::0.0566)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0618::0.0618) (0.0603::0.0603)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0385::0.0385) (0.0381::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0174::0.0174) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0395::0.0395) (0.0409::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0073::0.0073) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0403::0.0403) (0.0387::0.0387)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0191::0.0191) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/A (0.0107::0.0107) (0.0100::0.0100)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0518::0.0518) (0.0502::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0242::0.0242) (0.0233::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0500::0.0500) (0.0492::0.0493)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0179::0.0179) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0228::0.0228) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0575::0.0575) (0.0557::0.0588)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0307::0.0307) (0.0268::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0355::0.0355) (0.0339::0.0339)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A0 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]/S1 (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0423::0.0423) (0.0433::0.0433)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0161::0.0161) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0383::0.0383) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0322::0.0322) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0276::0.0276) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0400::0.0400) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0117::0.0117) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0661::0.0661) (0.0616::0.0616)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0543::0.0543) (0.0526::0.0526)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0038::0.0038) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0035::0.0035) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0110::0.0110) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0538::0.0538) (0.0526::0.0546)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0830::0.0830) (0.0799::0.0799)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0092::0.0092) (0.0089::0.0089)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0066::0.0066) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0397::0.0397) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0359::0.0359)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.1004::0.1004) (0.0960::0.0960)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0722::0.0722) (0.0698::0.0698)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0826::0.0826) (0.0794::0.0794)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0306::0.0306) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0113::0.0113) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0406::0.0406) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0094::0.0094) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0161::0.0161) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0104::0.0104) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0199::0.0199) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0568::0.0568) (0.0540::0.0540)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0077::0.0077) (0.0075::0.0075)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0535::0.0535) (0.0548::0.0548)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0533::0.0533) (0.0510::0.0510)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0269::0.0269) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.EN0BUF\.cell/X BANK128\[0\]\.RAM128\.DEC0\.AND3/C (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[27\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0190::0.0190) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0317::0.0317) (0.0321::0.0321)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0463::0.0463) (0.0451::0.0451)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0176::0.0176) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0081::0.0081) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0154::0.0154) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0327::0.0327) (0.0334::0.0334)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0208::0.0208) (0.0208::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0343::0.0343) (0.0351::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0185::0.0185) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0269::0.0269) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0831::0.0831) (0.0816::0.0857)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0377::0.0377) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0586::0.0586) (0.0572::0.0572)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0942::0.0942) (0.0899::0.0899)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0349::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0073::0.0073) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0210::0.0210) (0.0215::0.0215)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0130::0.0130) (0.0126::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0465::0.0465) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0191::0.0191) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0405::0.0405) (0.0399::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0060::0.0060) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0247::0.0247) (0.0236::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0027::0.0027) (0.0025::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0260::0.0260)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0295::0.0295) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0037::0.0037) (0.0036::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0273::0.0273) (0.0282::0.0283)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0085::0.0085) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0048::0.0048) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0454::0.0454) (0.0447::0.0459)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0115::0.0115) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0224::0.0224) (0.0226::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0391::0.0391) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0268::0.0267) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0165::0.0165) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A2MUX\[17\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0317::0.0317) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0107::0.0107) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0181::0.0181)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0028::0.0028) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0330::0.0330) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0248::0.0248) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0268::0.0268) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0125::0.0125) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0167::0.0167) (0.0173::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0111::0.0111) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0283::0.0283) (0.0288::0.0288)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0083::0.0083) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0291::0.0291) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0121::0.0121) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0246::0.0246) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0282::0.0282) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0294::0.0294) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0441::0.0441) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0235::0.0235) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0469::0.0469) (0.0463::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0480::0.0480) (0.0466::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0571::0.0571) (0.0556::0.0582)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0033::0.0033) (0.0032::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0131::0.0131) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0097::0.0097) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0392::0.0392) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0067::0.0067) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0534::0.0534)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0035::0.0035) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0272::0.0272) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0781::0.0781) (0.0751::0.0751)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0082::0.0082) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0526::0.0526) (0.0503::0.0503)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0448::0.0448) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0121::0.0121) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0258::0.0258) (0.0245::0.0245)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/A (0.0245::0.0245) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/D (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0043::0.0043) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0589::0.0589) (0.0574::0.0574)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0266::0.0266) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0249::0.0249) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0160::0.0160) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0299::0.0299) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0186::0.0186) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/D_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0047::0.0047) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0743::0.0743) (0.0707::0.0707)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0046::0.0046) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0436::0.0436) (0.0418::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0202::0.0202) (0.0210::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0183::0.0183) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/C (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0240::0.0240) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0287::0.0287) (0.0281::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0142::0.0142) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0042::0.0042) (0.0040::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0125::0.0125) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0106::0.0106) (0.0106::0.0106)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0497::0.0497) (0.0487::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0516::0.0516) (0.0504::0.0531)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0562::0.0562) (0.0551::0.0579)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0150::0.0150) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0479::0.0479) (0.0470::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0393::0.0393) (0.0391::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0447::0.0447) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0320::0.0320) (0.0305::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0151::0.0151) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0596::0.0596) (0.0568::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0730::0.0730) (0.0703::0.0704)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0252::0.0252) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0062::0.0062) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0355::0.0355) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0379::0.0379) (0.0376::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0849::0.0849) (0.0821::0.0821)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0276::0.0276) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0676::0.0676) (0.0663::0.0663)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0745::0.0745) (0.0718::0.0719)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0245::0.0245) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0282::0.0282) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0164::0.0164) (0.0169::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0159::0.0159) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0606::0.0606) (0.0578::0.0577)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[8\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0174::0.0174)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0176::0.0176) (0.0166::0.0166)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0900::0.0900) (0.0864::0.0864)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0227::0.0227)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0351::0.0351) (0.0355::0.0355)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A2MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0123::0.0123) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0326::0.0326) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0331::0.0331) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0320::0.0320) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0148::0.0148) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0030::0.0030) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0188::0.0188) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/CLK (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0090::0.0090) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0342::0.0342) (0.0337::0.0347)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0127::0.0127) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0413::0.0413) (0.0409::0.0423)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/A (0.0110::0.0110) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0248::0.0248) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0243::0.0243) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0166::0.0166) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0167::0.0167) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0152::0.0152) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0367::0.0367) (0.0378::0.0378)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0286::0.0286) (0.0292::0.0292)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0308::0.0308) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0252::0.0252) (0.0260::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0106::0.0106) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0260::0.0260) (0.0268::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0124::0.0124) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0542::0.0542) (0.0565::0.0565)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0818::0.0818) (0.0843::0.0844)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0541::0.0541) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0340::0.0340) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0879::0.0879) (0.0842::0.0843)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0249::0.0249) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0368::0.0368)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0045::0.0045) (0.0043::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0109::0.0109) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0115::0.0115) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0220::0.0220) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0284::0.0284) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0742::0.0742) (0.0717::0.0717)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0403::0.0403) (0.0418::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0120::0.0120) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0118::0.0118) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0187::0.0187) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0042::0.0042) (0.0040::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0139::0.0139) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0145::0.0145) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0597::0.0597) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0266::0.0266) (0.0264::0.0268)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0273::0.0273) (0.0277::0.0277)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0135::0.0135) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0295::0.0295) (0.0306::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0163::0.0163) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0470::0.0470) (0.0458::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0153::0.0153) (0.0148::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/C (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0252::0.0252) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0483::0.0483) (0.0476::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0261::0.0261) (0.0258::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0146::0.0146) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0405::0.0405) (0.0397::0.0409)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0102::0.0102) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0078::0.0078) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0415::0.0415) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0297::0.0297) (0.0302::0.0302)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0165::0.0165) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0212::0.0212) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0171::0.0171) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0450::0.0450) (0.0442::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0044::0.0044) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0438::0.0438) (0.0433::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0439::0.0439) (0.0433::0.0444)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0363::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0152::0.0152) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0182::0.0182) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0431::0.0431) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0465::0.0465) (0.0475::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0075::0.0075) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0066::0.0066) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0141::0.0141)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/A (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0417::0.0417) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0080::0.0080) (0.0078::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0189::0.0189) (0.0184::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0462::0.0462) (0.0442::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0443::0.0443) (0.0436::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0672::0.0672) (0.0653::0.0653)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0184::0.0184) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0230::0.0230)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0388::0.0388) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/A_N (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0547::0.0547) (0.0536::0.0536)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0310::0.0310)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0314::0.0314) (0.0324::0.0324)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0047::0.0047) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A3MUX\[27\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0429::0.0429) (0.0416::0.0416)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]/X Do0MUX\.M\[2\]\.DIODE_A1MUX\[18\]/DIODE (0.0040::0.0040) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0373::0.0373) (0.0357::0.0357)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0586::0.0586) (0.0566::0.0601)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0096::0.0096) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0363::0.0363)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0037::0.0037) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0522::0.0522) (0.0507::0.0507)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]/X Do0MUX\.M\[1\]\.DIODE_A1MUX\[11\]/DIODE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0189::0.0189) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0257::0.0257) (0.0267::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0065::0.0065) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0320::0.0320) (0.0314::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0130::0.0130) (0.0132::0.0132)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0214::0.0214) (0.0222::0.0222)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0253::0.0253) (0.0255::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0119::0.0119) (0.0111::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0216::0.0216) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0230::0.0230) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0507::0.0507) (0.0495::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0224::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0361::0.0361) (0.0364::0.0363)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0236::0.0236) (0.0241::0.0241)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0064::0.0064) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0032::0.0032) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0033::0.0033) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0137::0.0137) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0257::0.0257) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0810::0.0810) (0.0775::0.0775)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0067::0.0067) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0063::0.0063) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0136::0.0136) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0345::0.0345) (0.0352::0.0351)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0309::0.0309) (0.0319::0.0319)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0399::0.0399) (0.0408::0.0408)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0245::0.0245) (0.0249::0.0249)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0374::0.0374) (0.0379::0.0379)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0721::0.0721) (0.0697::0.0697)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0156::0.0156) (0.0161::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0221::0.0221) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0584::0.0584) (0.0559::0.0559)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0088::0.0088) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0294::0.0294) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0091::0.0091) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.1109::0.1109) (0.1050::0.1050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0215::0.0215) (0.0221::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0283::0.0283) (0.0259::0.0259)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0335::0.0335) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0101::0.0101) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0076::0.0076) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0198::0.0198) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0534::0.0534) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0375::0.0375) (0.0384::0.0384)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0453::0.0453) (0.0457::0.0457)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0187::0.0187) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0326::0.0326) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0254::0.0254) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0263::0.0263) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0140::0.0140) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0276::0.0276) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0451::0.0451)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0241::0.0241) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]/X Do0MUX\.M\[3\]\.DIODE_A0MUX\[26\]/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0360::0.0360) (0.0366::0.0366)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0052::0.0052) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0294::0.0294) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0182::0.0182) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0368::0.0368) (0.0352::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0361::0.0361) (0.0355::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0152::0.0152) (0.0156::0.0156)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0344::0.0344) (0.0354::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0268::0.0268) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0057::0.0057) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0344::0.0344) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0046::0.0046) (0.0045::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0264::0.0264) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0029::0.0029) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0666::0.0666) (0.0671::0.0671)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0227::0.0227) (0.0221::0.0221)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0348::0.0348) (0.0357::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0400::0.0400) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0524::0.0524) (0.0531::0.0531)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.1042::0.1042) (0.0989::0.0989)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0192::0.0192) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0084::0.0084) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0178::0.0178)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0213::0.0213) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0486::0.0486) (0.0478::0.0478)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0307::0.0307) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0320::0.0320)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0226::0.0226) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0102::0.0102) (0.0102::0.0102)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0312::0.0312) (0.0318::0.0318)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0296::0.0296) (0.0305::0.0305)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0446::0.0446) (0.0439::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0433::0.0433) (0.0420::0.0442)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0352::0.0352) (0.0348::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/C (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0253::0.0253) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0426::0.0426) (0.0420::0.0437)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0256::0.0256) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0285::0.0285) (0.0282::0.0294)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0174::0.0174) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0277::0.0277) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0176::0.0176) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0176::0.0176) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0302::0.0302) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0135::0.0135) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0215::0.0215) (0.0223::0.0224)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0236::0.0236) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0336::0.0336) (0.0334::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0384::0.0384) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0078::0.0078) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0291::0.0291) (0.0297::0.0297)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0221::0.0221) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0274::0.0274) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0028::0.0028) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0124::0.0124) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0346::0.0346) (0.0331::0.0331)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0047::0.0047) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0147::0.0147)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0376::0.0376) (0.0371::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0450::0.0450) (0.0444::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0140::0.0140) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0135::0.0135) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0112::0.0112) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0845::0.0845) (0.0818::0.0818)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0150::0.0150) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0181::0.0181) (0.0186::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/A (0.0157::0.0157) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0570::0.0570) (0.0557::0.0557)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/A (0.0573::0.0573) (0.0539::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0438::0.0438) (0.0411::0.0411)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0408::0.0408) (0.0419::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0398::0.0398) (0.0402::0.0402)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0398::0.0398) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0411::0.0411) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/D (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0074::0.0074) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0144::0.0144) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0247::0.0247) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0072::0.0072) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4/B_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0116::0.0116) (0.0113::0.0113)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0302::0.0302) (0.0266::0.0266)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0239::0.0239) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0147::0.0147) (0.0138::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0291::0.0291) (0.0298::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0047::0.0047) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0525::0.0525) (0.0512::0.0533)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0756::0.0756) (0.0717::0.0717)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0224::0.0224) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0526::0.0526) (0.0507::0.0508)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0293::0.0293) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0225::0.0225) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0270::0.0270) (0.0257::0.0257)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[11\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A3MUX\[12\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0127::0.0127) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0104::0.0104) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0147::0.0147) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0056::0.0056) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0489::0.0489) (0.0478::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0308::0.0308) (0.0303::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0251::0.0251) (0.0256::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0578::0.0578) (0.0562::0.0588)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0064::0.0064) (0.0061::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0267::0.0267)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0468::0.0468) (0.0456::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0024::0.0024) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0408::0.0408) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0420::0.0420) (0.0412::0.0426)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/D_N (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0128::0.0128) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0291::0.0291) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0333::0.0333) (0.0319::0.0319)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0234::0.0234) (0.0222::0.0222)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0140::0.0140) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0499::0.0499) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0210::0.0210) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0131::0.0131) (0.0130::0.0130)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0103::0.0103) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0215::0.0215) (0.0218::0.0218)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0325::0.0325) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0122::0.0122) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0331::0.0331) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0273::0.0273) (0.0282::0.0282)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0070::0.0070) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0212::0.0212) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0026::0.0026) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0049::0.0049) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0205::0.0205) (0.0209::0.0209)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0602::0.0602) (0.0586::0.0586)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0185::0.0185) (0.0179::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/A (0.0390::0.0390) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/A (0.0240::0.0240) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0290::0.0290) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0095::0.0095) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0731::0.0731) (0.0709::0.0709)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0386::0.0386) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0193::0.0193) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0030::0.0030) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0187::0.0187) (0.0186::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0392::0.0392) (0.0396::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0402::0.0402) (0.0400::0.0412)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0257::0.0257) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0231::0.0231) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[2\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0501::0.0501) (0.0489::0.0509)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0255::0.0255) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0170::0.0170) (0.0153::0.0153)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0359::0.0359) (0.0355::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0646::0.0646) (0.0624::0.0624)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0447::0.0447) (0.0440::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A2 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0088::0.0088) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0514::0.0514) (0.0503::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0469::0.0469) (0.0459::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell/TE_B (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0261::0.0261) (0.0268::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0480::0.0480) (0.0489::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0299::0.0299) (0.0316::0.0316)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0541::0.0541) (0.0546::0.0546)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0484::0.0484) (0.0494::0.0494)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0300::0.0300) (0.0307::0.0307)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0481::0.0481) (0.0497::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0166::0.0166) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0055::0.0055) (0.0050::0.0050)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0071::0.0071) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0153::0.0153) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0309::0.0309) (0.0299::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0429::0.0429) (0.0435::0.0435)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0031::0.0031) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0172::0.0172) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0258::0.0258) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0623::0.0623) (0.0609::0.0641)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0481::0.0481) (0.0468::0.0468)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0307::0.0307) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0222::0.0222) (0.0213::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0053::0.0053) (0.0051::0.0051)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2/A_N (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0204::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0094::0.0094) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0351::0.0351) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0336::0.0336)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0248::0.0248) (0.0248::0.0256)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0123::0.0123) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0311::0.0311) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0086::0.0086) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3/A_N (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0140::0.0140) (0.0141::0.0141)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0259::0.0259) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/CLK (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0449::0.0449) (0.0437::0.0455)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0038::0.0038) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0425::0.0425) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0234::0.0234) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0194::0.0194) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0221::0.0221) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0206::0.0206) (0.0211::0.0211)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0362::0.0362) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0209::0.0209) (0.0204::0.0208)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0044::0.0044) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/D (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0366::0.0366) (0.0379::0.0371)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0176::0.0176) (0.0181::0.0181)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0334::0.0334) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/A (0.0050::0.0050) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0143::0.0143) (0.0140::0.0140)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0182::0.0182) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0396::0.0396) (0.0399::0.0399)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0146::0.0146)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0484::0.0484) (0.0463::0.0463)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.1002::0.1002) (0.0948::0.0948)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0367::0.0367) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0816::0.0816) (0.0790::0.0790)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0186::0.0186) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0561::0.0561) (0.0549::0.0579)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0323::0.0323) (0.0328::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0876::0.0876) (0.0832::0.0833)) (INTERCONNECT BANK128\[1\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0891::0.0891) (0.0848::0.0848)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/C (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0264::0.0264) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0192::0.0192) (0.0197::0.0197)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0135::0.0135) (0.0131::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0042::0.0042) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0206::0.0206)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0708::0.0708) (0.0675::0.0675)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0370::0.0370) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0252::0.0252) (0.0240::0.0240)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0258::0.0258)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/X Do0MUX\.M\[2\]\.MUX\[6\]/A0 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/B (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0337::0.0337) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0166::0.0166) (0.0160::0.0160)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0433::0.0433) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0334::0.0334) (0.0338::0.0338)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0087::0.0087) (0.0088::0.0088)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0107::0.0107) (0.0108::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0148::0.0148) (0.0150::0.0150)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0484::0.0484) (0.0474::0.0490)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0119::0.0119) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/C (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0070::0.0070) (0.0062::0.0062)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0365::0.0365) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0364::0.0364) (0.0348::0.0348)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0547::0.0547) (0.0525::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0527::0.0527) (0.0513::0.0513)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0536::0.0536) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A0MUX\[10\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0264::0.0264) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0131::0.0131) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0478::0.0478) (0.0457::0.0457)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/A (0.0152::0.0152) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0130::0.0130) (0.0136::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0197::0.0197) (0.0207::0.0207)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0170::0.0170) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0328::0.0328) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0199::0.0199) (0.0204::0.0204)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0283::0.0283) (0.0277::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0270::0.0270) (0.0271::0.0271)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0548::0.0549) (0.0534::0.0558)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0379::0.0379) (0.0390::0.0383)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0090::0.0090) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0305::0.0305) (0.0315::0.0315)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0452::0.0452) (0.0446::0.0460)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0393::0.0393) (0.0391::0.0396)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0409::0.0409) (0.0401::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0069::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0131::0.0131)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/A (0.0021::0.0021) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0155::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0418::0.0418) (0.0397::0.0397)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0162::0.0162) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0365::0.0365) (0.0361::0.0371)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0228::0.0228) (0.0220::0.0220)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0654::0.0654) (0.0633::0.0668)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0581::0.0581) (0.0556::0.0556)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0393::0.0393) (0.0402::0.0401)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0198::0.0198)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0044::0.0044)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0195::0.0194) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/S0 (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0534::0.0534) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0349::0.0349) (0.0357::0.0357)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0262::0.0262) (0.0271::0.0271)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0651::0.0651) (0.0638::0.0638)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0696::0.0696) (0.0674::0.0674)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0198::0.0198) (0.0200::0.0200)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0109::0.0109) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0472::0.0472) (0.0452::0.0452)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0025::0.0025) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.1319::0.1319) (0.1238::0.1238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0197::0.0197) (0.0191::0.0191)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0479::0.0479) (0.0448::0.0448)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0036::0.0036) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0145::0.0145) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0075::0.0075) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0316::0.0315) (0.0313::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0560::0.0560) (0.0548::0.0568)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0292::0.0292) (0.0287::0.0287)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0188::0.0188) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0363::0.0363) (0.0359::0.0367)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0032::0.0032) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0060::0.0060) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0189::0.0189)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0561::0.0561) (0.0530::0.0530)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0163::0.0163) (0.0143::0.0143)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0242::0.0242)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/A (0.0058::0.0058) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0327::0.0327) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0093::0.0093) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0121::0.0121) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0107::0.0107) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0745::0.0745) (0.0700::0.0700)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0151::0.0151)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0336::0.0336) (0.0332::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0144::0.0144) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0029::0.0029) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0320::0.0320)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0078::0.0078) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0482::0.0482) (0.0468::0.0468)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0231::0.0231) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0355::0.0355) (0.0340::0.0340)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0159::0.0159) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0207::0.0207) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0234::0.0234) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0156::0.0156) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0158::0.0158) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0321::0.0321) (0.0326::0.0326)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0626::0.0626) (0.0606::0.0606)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0257::0.0257) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/A3 (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0219::0.0219) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0069::0.0069) (0.0069::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0526::0.0526) (0.0513::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0490::0.0490) (0.0480::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0128::0.0128) (0.0132::0.0132)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0111::0.0111)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0026::0.0026) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0199::0.0199) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0228::0.0228) (0.0230::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0182::0.0182) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0182::0.0182) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0070::0.0070) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0837::0.0836) (0.0795::0.0795)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0235::0.0235) (0.0241::0.0241)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0038::0.0038) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0468::0.0467) (0.0458::0.0475)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0419::0.0419) (0.0426::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0087::0.0087) (0.0087::0.0087)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/A (0.0160::0.0160) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0400::0.0400) (0.0417::0.0417)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0067::0.0067) (0.0066::0.0069)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0554::0.0554) (0.0530::0.0530)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0525::0.0525) (0.0518::0.0518)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0447::0.0447) (0.0437::0.0454)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0653::0.0653) (0.0630::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0253::0.0253) (0.0263::0.0263)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/A (0.0203::0.0203) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/CLK (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0391::0.0391) (0.0387::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0168::0.0168) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0071::0.0071) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0201::0.0201) (0.0194::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0136::0.0136) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0155::0.0155) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0326::0.0326) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0378::0.0378) (0.0372::0.0381)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0105::0.0105) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0078::0.0078) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0198::0.0198) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0081::0.0081) (0.0073::0.0073)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/A (0.0095::0.0095) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0389::0.0389) (0.0385::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0132::0.0132) (0.0134::0.0134)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/A_N (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0429::0.0429) (0.0424::0.0434)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0272::0.0272) (0.0279::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0214::0.0214) (0.0219::0.0219)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0160::0.0160) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0604::0.0604) (0.0575::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0197::0.0197) (0.0190::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0090::0.0090) (0.0090::0.0090)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0178::0.0178) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0095::0.0095) (0.0089::0.0089)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0407::0.0407) (0.0420::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0147::0.0147) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0766::0.0766) (0.0744::0.0788)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0358::0.0358) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0154::0.0154) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0236::0.0236) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0265::0.0265) (0.0252::0.0252)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0261::0.0261) (0.0269::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0524::0.0524) (0.0511::0.0534)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0468::0.0468) (0.0462::0.0462)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/D (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0029::0.0029) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0380::0.0380) (0.0385::0.0385)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0309::0.0309) (0.0321::0.0321)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0516::0.0516) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0254::0.0254) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0105::0.0105) (0.0109::0.0109)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0021::0.0021) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0114::0.0114) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0222::0.0222) (0.0225::0.0225)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0437::0.0437) (0.0417::0.0417)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0035::0.0035) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]/X Do0MUX\.M\[2\]\.MUX\[6\]/A1 (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0245::0.0245) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0513::0.0513) (0.0504::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0056::0.0056) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0143::0.0143) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0080::0.0080) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0089::0.0089) (0.0090::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0670::0.0670) (0.0639::0.0639)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0359::0.0359) (0.0369::0.0369)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0313::0.0313) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0171::0.0171) (0.0175::0.0175)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/C (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0100::0.0100) (0.0093::0.0093)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0251::0.0251) (0.0261::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0098::0.0098) (0.0103::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0153::0.0153) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0259::0.0260) (0.0265::0.0265)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0242::0.0242) (0.0241::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0399::0.0399) (0.0393::0.0393)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0220::0.0220) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0243::0.0243) (0.0247::0.0247)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0073::0.0073) (0.0070::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0175::0.0175) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A3MUX\[0\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0287::0.0287) (0.0253::0.0253)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0184::0.0184) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0108::0.0108) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0254::0.0253) (0.0260::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0373::0.0373) (0.0375::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0158::0.0158) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0165::0.0165) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0174::0.0174) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0386::0.0386) (0.0379::0.0392)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0237::0.0237) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0341::0.0341) (0.0325::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0784::0.0784) (0.0751::0.0751)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0092::0.0092) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0333::0.0333) (0.0348::0.0347)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0065::0.0065) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/C (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0057::0.0057) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0563::0.0563) (0.0552::0.0580)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0537::0.0537) (0.0520::0.0520)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0518::0.0518) (0.0512::0.0524)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0415::0.0415) (0.0425::0.0425)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0252::0.0252) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0419::0.0419) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/A (0.0203::0.0203) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0069::0.0069) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0289::0.0289) (0.0299::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0067::0.0067) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0065::0.0065) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0308::0.0308) (0.0304::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0032::0.0032) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0485::0.0485) (0.0477::0.0477)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0224::0.0224) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0603::0.0603) (0.0585::0.0613)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0316::0.0316) (0.0304::0.0325)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0273::0.0273) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0047::0.0047) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0272::0.0272)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell/A (0.0160::0.0160) (0.0162::0.0162)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0734::0.0734) (0.0709::0.0709)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0623::0.0622) (0.0607::0.0607)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0224::0.0224) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0619::0.0619) (0.0602::0.0602)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0049::0.0049) (0.0051::0.0051)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0232::0.0233) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0288::0.0288) (0.0299::0.0292)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0115::0.0115) (0.0101::0.0101)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0019::0.0019) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0059::0.0059) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/A (0.0103::0.0103) (0.0091::0.0091)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0553::0.0553) (0.0568::0.0568)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0517::0.0517) (0.0496::0.0496)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0218::0.0218) (0.0223::0.0223)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0494::0.0494) (0.0478::0.0478)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0239::0.0239) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell/A (0.0267::0.0267) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0428::0.0428) (0.0413::0.0413)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0141::0.0141) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0524::0.0524) (0.0516::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0021::0.0021) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0446::0.0446) (0.0438::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0208::0.0208) (0.0216::0.0216)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0273::0.0273) (0.0277::0.0277)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0156::0.0156) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0117::0.0117) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/S0 (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0378::0.0378) (0.0361::0.0361)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0125::0.0125) (0.0119::0.0130)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0111::0.0111) (0.0106::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0416::0.0416) (0.0421::0.0421)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0137::0.0137) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0285::0.0285)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0225::0.0225) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0253::0.0253) (0.0256::0.0256)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.1109::0.1109) (0.1076::0.1076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0285::0.0285) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0753::0.0753) (0.0722::0.0722)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0631::0.0631) (0.0619::0.0640)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0291::0.0291) (0.0300::0.0300)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0065::0.0065) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0099::0.0099) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0221::0.0221) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0125::0.0125) (0.0128::0.0128)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0524::0.0524) (0.0512::0.0512)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/A (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0304::0.0304) (0.0310::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0100::0.0100) (0.0097::0.0097)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0321::0.0321) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0611::0.0611) (0.0598::0.0620)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0036::0.0036) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0029::0.0029) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0272::0.0272) (0.0280::0.0280)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0073::0.0073) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0075::0.0075) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/A (0.0016::0.0016) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0077::0.0077)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0058::0.0058) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A2MUX\[8\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0515::0.0515) (0.0502::0.0523)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0061::0.0061) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0285::0.0285) (0.0286::0.0286)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0350::0.0350) (0.0360::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0306::0.0306) (0.0316::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0398::0.0398) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0218::0.0218) (0.0220::0.0220)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0248::0.0248)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0401::0.0401) (0.0393::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0027::0.0027) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0412::0.0412) (0.0396::0.0396)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0060::0.0060) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0175::0.0175) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0052::0.0052) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0518::0.0519) (0.0501::0.0501)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0293::0.0293) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0433::0.0433) (0.0426::0.0439)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2/B_N (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0380::0.0380) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0176::0.0176) (0.0182::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0225::0.0225) (0.0229::0.0229)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0480::0.0480) (0.0465::0.0465)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0188::0.0188) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0434::0.0434) (0.0413::0.0413)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0259::0.0259) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0195::0.0195) (0.0189::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0628::0.0628) (0.0610::0.0610)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0157::0.0157)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0151::0.0151) (0.0152::0.0152)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0472::0.0472) (0.0467::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0450::0.0450) (0.0461::0.0461)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0205::0.0205) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0298::0.0298) (0.0291::0.0310)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0225::0.0225) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0171::0.0171) (0.0174::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0615::0.0615) (0.0598::0.0598)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0077::0.0077) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0045::0.0045) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0274::0.0274) (0.0279::0.0279)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0458::0.0458) (0.0437::0.0437)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0328::0.0328)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6/A_N (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0391::0.0391)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0564::0.0564) (0.0539::0.0539)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0278::0.0278) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0056::0.0056) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0300::0.0300)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0536::0.0536) (0.0528::0.0543)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0271::0.0271) (0.0270::0.0270)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0059::0.0059) (0.0059::0.0059)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0330::0.0330) (0.0315::0.0315)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/CLK (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A0 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/D (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT Do0MUX\.SEL0BUF\[2\]/X Do0MUX\.M\[2\]\.MUX\[6\]/S (0.0043::0.0043) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/D (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0723::0.0723) (0.0696::0.0696)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0668::0.0668) (0.0646::0.0646)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0136::0.0136)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0039::0.0039)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0043::0.0043) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0269::0.0269) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0150::0.0150) (0.0152::0.0152)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0043::0.0043) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0110::0.0110) (0.0103::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0065::0.0065) (0.0063::0.0063)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0517::0.0517) (0.0505::0.0525)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0579::0.0579) (0.0554::0.0554)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0358::0.0358) (0.0373::0.0373)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/A (0.0164::0.0164) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0167::0.0167) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0390::0.0390)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/A (0.0387::0.0387) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0647::0.0647) (0.0617::0.0617)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0029::0.0029) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0046::0.0046) (0.0046::0.0046)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0142::0.0142)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0282::0.0282) (0.0251::0.0251)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0014::0.0014) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0094::0.0095) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0257::0.0257) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0385::0.0385) (0.0373::0.0394)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0278::0.0278) (0.0285::0.0285)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0230::0.0230) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0251::0.0251) (0.0247::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0511::0.0511) (0.0498::0.0517)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0133::0.0133) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0244::0.0244)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0166::0.0166) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0204::0.0204) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0285::0.0285) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0493::0.0493) (0.0482::0.0502)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0229::0.0229) (0.0218::0.0218)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0267::0.0267) (0.0275::0.0275)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0662::0.0662) (0.0635::0.0635)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0196::0.0196)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0193::0.0193) (0.0177::0.0177)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0878::0.0878) (0.0837::0.0837)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0/C (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0078::0.0078) (0.0071::0.0071)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0148::0.0148) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0112::0.0112) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0308::0.0308) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0083::0.0083) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0167::0.0167) (0.0170::0.0170)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0653::0.0653) (0.0634::0.0634)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0761::0.0761) (0.0730::0.0730)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0208::0.0208) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0101::0.0101) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/A (0.0311::0.0311) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0633::0.0633) (0.0601::0.0601)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0585::0.0585) (0.0573::0.0601)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0214::0.0214) (0.0208::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0365::0.0365) (0.0374::0.0375)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0156::0.0156) (0.0151::0.0155)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0256::0.0256) (0.0261::0.0261)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0408::0.0408) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0552::0.0552) (0.0542::0.0542)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0119::0.0119) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0627::0.0627) (0.0618::0.0618)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0170::0.0170) (0.0150::0.0150)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0179::0.0179) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0326::0.0326) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0350::0.0350) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0068::0.0068) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0137::0.0137) (0.0139::0.0139)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0669::0.0669) (0.0627::0.0627)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0197::0.0197) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/A (0.0107::0.0107) (0.0105::0.0105)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0631::0.0631) (0.0610::0.0610)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0725::0.0725) (0.0698::0.0698)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/CLK (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0813::0.0813) (0.0785::0.0785)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0411::0.0411) (0.0415::0.0415)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0152::0.0152) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0320::0.0320) (0.0331::0.0332)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0361::0.0361) (0.0346::0.0346)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0025::0.0025) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0034::0.0034)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0199::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0150::0.0150) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0411::0.0411) (0.0406::0.0407)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0888::0.0888) (0.0851::0.0851)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0140::0.0140) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0027::0.0027) (0.0024::0.0024)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0278::0.0277) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0041::0.0041) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0084::0.0084)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0025::0.0025) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0067::0.0067) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0524::0.0524) (0.0497::0.0497)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0241::0.0241) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0245::0.0245) (0.0237::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0065::0.0065) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0731::0.0731) (0.0699::0.0699)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0450::0.0450) (0.0462::0.0462)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0142::0.0142)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0223::0.0223) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0353::0.0353) (0.0348::0.0360)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0240::0.0240) (0.0246::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0331::0.0331) (0.0327::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0224::0.0224) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0258::0.0258) (0.0250::0.0260)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]/S1 (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0211::0.0211) (0.0217::0.0217)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0354::0.0354) (0.0362::0.0362)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0284::0.0284) (0.0289::0.0289)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0265::0.0265) (0.0269::0.0269)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0092::0.0092) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0674::0.0674) (0.0681::0.0681)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.1286::0.1285) (0.1234::0.1234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0631::0.0631) (0.0622::0.0622)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0580::0.0580) (0.0576::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0717::0.0717) (0.0688::0.0688)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0086::0.0086)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0185::0.0185) (0.0187::0.0187)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0107::0.0107) (0.0109::0.0109)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0045::0.0045) (0.0047::0.0047)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0175::0.0175) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0039::0.0039) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0295::0.0295) (0.0281::0.0281)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0053::0.0053) (0.0054::0.0054)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0343::0.0343) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0420::0.0420) (0.0416::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0081::0.0081) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0482::0.0482)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0456::0.0456) (0.0441::0.0441)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0126::0.0126) (0.0110::0.0110)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0076::0.0076) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0047::0.0047) (0.0044::0.0044)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0327::0.0327) (0.0324::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/A (0.0353::0.0353) (0.0329::0.0329)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/D (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0382::0.0382) (0.0366::0.0366)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0222::0.0222) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0269::0.0269) (0.0274::0.0274)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0516::0.0516) (0.0499::0.0499)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0135::0.0135) (0.0138::0.0138)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0230::0.0230) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0179::0.0179) (0.0182::0.0182)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[1\]/DIODE (0.0567::0.0567) (0.0550::0.0576)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/C (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0293::0.0293) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0237::0.0237) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0348::0.0348) (0.0356::0.0356)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0084::0.0084) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0337::0.0337) (0.0334::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/A (0.0342::0.0342) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0424::0.0424) (0.0405::0.0405)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0176::0.0176)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0314::0.0314) (0.0312::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0029::0.0029) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0165::0.0165)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0205::0.0205) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0199::0.0199) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0099::0.0099) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0082::0.0082) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0461::0.0461) (0.0453::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0173::0.0173) (0.0179::0.0179)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0541::0.0541) (0.0531::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0168::0.0168) (0.0158::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0208::0.0208) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0235::0.0235) (0.0242::0.0242)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0367::0.0367) (0.0376::0.0376)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0396::0.0396) (0.0379::0.0379)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0249::0.0249) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0215::0.0215) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0436::0.0436) (0.0435::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/D (0.0418::0.0418) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0326::0.0326) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0186::0.0186) (0.0185::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.1144::0.1144) (0.1085::0.1085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0092::0.0092) (0.0099::0.0099)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0151::0.0151) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0782::0.0782) (0.0749::0.0749)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0398::0.0398) (0.0412::0.0404)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0080::0.0080)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0307::0.0307) (0.0313::0.0313)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[6\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0238::0.0238) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0210::0.0210) (0.0198::0.0198)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0071::0.0071) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0162::0.0162) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0069::0.0069) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0304::0.0304) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0536::0.0536) (0.0515::0.0515)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0230::0.0230) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0327::0.0327) (0.0311::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0427::0.0427) (0.0423::0.0423)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0042::0.0042) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0618::0.0618) (0.0594::0.0594)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0167::0.0167)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A1 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0127::0.0127)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3/A_N (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0297::0.0297) (0.0280::0.0280)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0184::0.0184) (0.0165::0.0165)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/A_N (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0038::0.0038) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0441::0.0441) (0.0446::0.0446)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0185::0.0185) (0.0178::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0124::0.0124) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0058::0.0058) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0088::0.0088) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0265::0.0265) (0.0273::0.0273)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0167::0.0167) (0.0169::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0073::0.0073) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0440::0.0440) (0.0433::0.0445)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0335::0.0335) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0185::0.0185) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/A_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0255::0.0255) (0.0243::0.0243)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0508::0.0508) (0.0486::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0181::0.0181) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0148::0.0148)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0228::0.0228) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0231::0.0231) (0.0239::0.0239)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0157::0.0157) (0.0164::0.0164)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0166::0.0166) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0274::0.0274) (0.0281::0.0281)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0387::0.0387) (0.0390::0.0390)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0299::0.0299) (0.0295::0.0305)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0150::0.0150) (0.0151::0.0151)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0068::0.0068) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0098::0.0098) (0.0093::0.0103)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0146::0.0146) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0432::0.0432) (0.0423::0.0438)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0175::0.0175) (0.0179::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0447::0.0447) (0.0455::0.0454)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0387::0.0387) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0124::0.0124) (0.0118::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0066::0.0066) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0027::0.0027) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0177::0.0177) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0330::0.0330)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0072::0.0072) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0398::0.0398) (0.0383::0.0383)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0217::0.0217) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0220::0.0220) (0.0212::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0312::0.0312)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0439::0.0439) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0318::0.0318) (0.0316::0.0331)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0614::0.0614) (0.0564::0.0564)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0567::0.0567) (0.0551::0.0551)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0412::0.0412) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0221::0.0221) (0.0226::0.0226)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0486::0.0486) (0.0491::0.0491)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0368::0.0368) (0.0380::0.0380)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0089::0.0089) (0.0089::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0187::0.0187) (0.0180::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0147::0.0147) (0.0145::0.0145)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0038::0.0038) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0031::0.0031) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0126::0.0126) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0632::0.0632) (0.0623::0.0623)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0227::0.0227) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0174::0.0174) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0056::0.0056) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0744::0.0744) (0.0724::0.0724)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0733::0.0733) (0.0708::0.0708)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.DIODE_A1MUX\[28\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0230::0.0230)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0196::0.0196) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0199::0.0199) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0281::0.0281) (0.0265::0.0265)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0067::0.0067) (0.0066::0.0066)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/S0 (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0323::0.0323) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0548::0.0548) (0.0522::0.0522)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0843::0.0843) (0.0804::0.0804)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/CLK (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6/A_N (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0142::0.0142) (0.0144::0.0144)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0317::0.0317)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0585::0.0585) (0.0561::0.0561)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0180::0.0180) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0075::0.0075) (0.0075::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0058::0.0058) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0115::0.0115)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0136::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0041::0.0041) (0.0042::0.0042)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0513::0.0513) (0.0506::0.0506)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.1082::0.1082) (0.1020::0.1021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0137::0.0137)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0170::0.0170) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0147::0.0147) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0233::0.0233) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0022::0.0022) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0200::0.0200) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0157::0.0157) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0235::0.0235) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0019::0.0019) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0061::0.0061) (0.0062::0.0062)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0218::0.0218) (0.0214::0.0214)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0275::0.0275) (0.0262::0.0262)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0057::0.0057) (0.0056::0.0056)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0389::0.0389) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0156::0.0156) (0.0159::0.0159)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/A (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0106::0.0106) (0.0107::0.0107)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0332::0.0332) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0260::0.0260) (0.0247::0.0247)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0018::0.0018) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0479::0.0479) (0.0475::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0071::0.0071) (0.0070::0.0070)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0168::0.0168) (0.0172::0.0172)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0075::0.0075) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0197::0.0197) (0.0205::0.0205)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0311::0.0311) (0.0314::0.0314)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0139::0.0139) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0180::0.0180) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0415::0.0415) (0.0411::0.0418)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0292::0.0292) (0.0298::0.0298)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0031::0.0031) (0.0030::0.0033)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0216::0.0216) (0.0221::0.0221)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0055::0.0055) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0030::0.0030) (0.0029::0.0029)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[1\]/DIODE (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0771::0.0771) (0.0754::0.0793)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0605::0.0605) (0.0631::0.0631)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0790::0.0790) (0.0771::0.0771)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0996::0.0996) (0.0956::0.0956)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.1015::0.1015) (0.0963::0.0963)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[7\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0537::0.0537) (0.0544::0.0544)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0034::0.0034) (0.0035::0.0035)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell/A (0.0226::0.0226) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0122::0.0122) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0093::0.0093) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0399::0.0399) (0.0405::0.0405)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0172::0.0172) (0.0166::0.0179)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0271::0.0271) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0167::0.0167)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0449::0.0449) (0.0431::0.0431)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0196::0.0196) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0814::0.0814) (0.0782::0.0782)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0050::0.0050) (0.0049::0.0049)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0471::0.0471) (0.0466::0.0484)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0174::0.0174) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0238::0.0238) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0138::0.0138) (0.0131::0.0138)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0750::0.0750) (0.0716::0.0716)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0767::0.0767) (0.0728::0.0728)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6/A_N (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0247::0.0247) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0094::0.0094) (0.0096::0.0096)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0200::0.0200) (0.0201::0.0201)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0416::0.0416) (0.0410::0.0420)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/D (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0363::0.0363) (0.0360::0.0365)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0228::0.0228) (0.0231::0.0231)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0330::0.0330) (0.0338::0.0338)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0205::0.0205) (0.0211::0.0211)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0117::0.0117) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0019::0.0019) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0030::0.0030) (0.0028::0.0028)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0030::0.0030) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0093::0.0093) (0.0094::0.0094)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0190::0.0190) (0.0192::0.0192)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0198::0.0198) (0.0203::0.0204)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0487::0.0487) (0.0476::0.0496)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0237::0.0237) (0.0230::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0301::0.0301) (0.0308::0.0308)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0151::0.0151) (0.0154::0.0154)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0541::0.0541) (0.0531::0.0547)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0092::0.0092) (0.0086::0.0086)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0019::0.0019) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0153::0.0153) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0182::0.0182) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0084::0.0084) (0.0085::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0379::0.0379) (0.0389::0.0389)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0156::0.0156) (0.0157::0.0157)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0022::0.0022) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0083::0.0083) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0328::0.0328) (0.0314::0.0314)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/D (0.0907::0.0906) (0.0862::0.0862)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]/CLK (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0174::0.0174) (0.0176::0.0176)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0775::0.0775) (0.0757::0.0757)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0316::0.0316) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0584::0.0584) (0.0569::0.0602)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0220::0.0220) (0.0228::0.0228)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0256::0.0256) (0.0243::0.0243)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0492::0.0492) (0.0471::0.0471)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0081::0.0081)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0088::0.0088) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0098::0.0098) (0.0101::0.0101)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A1MUX\[3\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0343::0.0343) (0.0351::0.0351)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0262::0.0262) (0.0249::0.0249)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0389::0.0389) (0.0370::0.0370)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0049::0.0049) (0.0049::0.0049)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0044::0.0044) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0064::0.0064) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0061::0.0061) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0168::0.0168) (0.0163::0.0174)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0032::0.0032) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0276::0.0276) (0.0283::0.0283)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0069::0.0069) (0.0069::0.0069)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell/A (0.0152::0.0152) (0.0143::0.0143)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0013::0.0013) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A2 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/C (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0061::0.0061) (0.0057::0.0057)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0134::0.0134) (0.0116::0.0116)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0373::0.0373) (0.0382::0.0382)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0701::0.0701) (0.0677::0.0677)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0295::0.0295) (0.0302::0.0302)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0253::0.0253) (0.0245::0.0246)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0256::0.0256) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0039::0.0039) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0483::0.0483) (0.0473::0.0489)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0246::0.0246) (0.0237::0.0237)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0288::0.0288) (0.0294::0.0294)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0069::0.0069) (0.0067::0.0067)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0200::0.0200) (0.0205::0.0205)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1/B_N (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0315::0.0315) (0.0301::0.0301)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0031::0.0031) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0637::0.0637) (0.0603::0.0603)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0171::0.0171) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0419::0.0419) (0.0411::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0213::0.0213) (0.0203::0.0203)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/A (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0244::0.0244) (0.0232::0.0232)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0319::0.0319) (0.0306::0.0306)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0305::0.0305) (0.0316::0.0309)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0098::0.0098) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0299::0.0299) (0.0284::0.0284)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0110::0.0110) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0132::0.0132) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/CLK (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0164::0.0164) (0.0170::0.0169)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0343::0.0343) (0.0345::0.0345)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0470::0.0470) (0.0461::0.0475)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0227::0.0227) (0.0236::0.0236)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0257::0.0257) (0.0262::0.0262)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0450::0.0450) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0037::0.0037) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0169::0.0169) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0365::0.0365) (0.0362::0.0369)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0180::0.0180) (0.0170::0.0170)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0326::0.0326) (0.0336::0.0336)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0152::0.0152) (0.0155::0.0155)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0179::0.0179) (0.0174::0.0185)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0121::0.0121) (0.0125::0.0125)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0127::0.0127) (0.0117::0.0117)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0600::0.0600) (0.0561::0.0561)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0097::0.0097) (0.0091::0.0091)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0063::0.0063) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0208::0.0208) (0.0215::0.0215)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0493::0.0493) (0.0478::0.0504)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0161::0.0161) (0.0144::0.0144)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0433::0.0433) (0.0425::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0374::0.0374) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0079::0.0079) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0488::0.0488) (0.0480::0.0480)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0650::0.0650) (0.0595::0.0595)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0028::0.0028) (0.0025::0.0025)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/C (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[20\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0039::0.0039) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0190::0.0190) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0409::0.0409) (0.0420::0.0419)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0198::0.0198) (0.0202::0.0202)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0082::0.0082) (0.0081::0.0085)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0207::0.0207) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0591::0.0591) (0.0575::0.0575)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0342::0.0342) (0.0349::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0183::0.0183) (0.0188::0.0188)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0533::0.0533) (0.0537::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0105::0.0105) (0.0105::0.0105)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0098::0.0098) (0.0096::0.0096)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0036::0.0036) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0410::0.0410) (0.0406::0.0406)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0085::0.0085) (0.0083::0.0083)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0079::0.0079) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0073::0.0073) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0209::0.0209) (0.0187::0.0187)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0029::0.0029) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0200::0.0200) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0034::0.0034) (0.0034::0.0034)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0037::0.0037) (0.0038::0.0038)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0063::0.0063) (0.0065::0.0065)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0164::0.0164) (0.0153::0.0153)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0024::0.0024) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]/X BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]/S1 (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0396::0.0396) (0.0410::0.0410)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0903::0.0903) (0.0859::0.0859)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0118::0.0118) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0186::0.0186) (0.0191::0.0191)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0571::0.0571) (0.0548::0.0548)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0119::0.0119) (0.0112::0.0112)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0042::0.0042) (0.0041::0.0041)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0443::0.0443) (0.0425::0.0425)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0118::0.0118) (0.0114::0.0114)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0619::0.0619) (0.0604::0.0630)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0129::0.0129) (0.0140::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0332::0.0332) (0.0337::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0205::0.0205) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0380::0.0380) (0.0375::0.0391)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0224::0.0224) (0.0228::0.0228)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0438::0.0438) (0.0418::0.0418)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0316::0.0316) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0028::0.0028) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0048::0.0048) (0.0048::0.0048)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0082::0.0082) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0096::0.0096) (0.0084::0.0084)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0082::0.0082) (0.0068::0.0068)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0340::0.0340) (0.0328::0.0328)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0198::0.0198) (0.0189::0.0189)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0186::0.0186) (0.0190::0.0190)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.DIODE_A2MUX\[1\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0118::0.0118) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0014::0.0014) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0404::0.0404) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0538::0.0538) (0.0515::0.0515)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0551::0.0551) (0.0541::0.0567)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0109::0.0109) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0388::0.0388) (0.0393::0.0393)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0343::0.0343) (0.0339::0.0349)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0322::0.0322) (0.0308::0.0308)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0173::0.0173) (0.0169::0.0173)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/CLK (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0063::0.0063) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0275::0.0275) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0261::0.0261) (0.0244::0.0244)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0347::0.0347) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0037::0.0037) (0.0037::0.0037)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0234::0.0234) (0.0238::0.0238)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0251::0.0251) (0.0255::0.0255)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0541::0.0541) (0.0526::0.0549)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0116::0.0116) (0.0119::0.0119)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/A (0.0186::0.0186) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0388::0.0388) (0.0401::0.0401)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0722::0.0722) (0.0712::0.0741)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0756::0.0756) (0.0739::0.0739)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0677::0.0677) (0.0666::0.0666)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0733::0.0733) (0.0711::0.0749)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0745::0.0745) (0.0723::0.0723)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0125::0.0125) (0.0127::0.0127)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0287::0.0287) (0.0290::0.0290)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0167::0.0167) (0.0171::0.0171)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0040::0.0040) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0448::0.0448) (0.0440::0.0440)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0520::0.0520) (0.0508::0.0529)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0036::0.0036) (0.0036::0.0036)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0253::0.0253) (0.0240::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0098::0.0098) (0.0098::0.0098)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0106::0.0106) (0.0104::0.0104)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0831::0.0831) (0.0798::0.0799)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0654::0.0654) (0.0636::0.0676)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0427::0.0427) (0.0425::0.0438)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0469::0.0469) (0.0483::0.0483)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0048::0.0048) (0.0045::0.0045)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0066::0.0066) (0.0061::0.0061)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0277::0.0277) (0.0285::0.0286)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0227::0.0227) (0.0237::0.0237)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0207::0.0207) (0.0212::0.0212)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0348::0.0348) (0.0333::0.0333)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0212::0.0212) (0.0185::0.0185)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0344::0.0344) (0.0340::0.0348)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0091::0.0091) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0286::0.0286) (0.0273::0.0273)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0033::0.0033) (0.0033::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0040::0.0040) (0.0035::0.0035)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0187::0.0187) (0.0188::0.0188)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0267::0.0267) (0.0265::0.0269)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0131::0.0131) (0.0133::0.0133)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/A_N (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0390::0.0390) (0.0384::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0350::0.0350) (0.0357::0.0358)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0437::0.0437) (0.0432::0.0449)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0130::0.0130) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0288::0.0288) (0.0275::0.0275)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0024::0.0024) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0256::0.0256) (0.0266::0.0266)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0026::0.0026) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0240::0.0240) (0.0223::0.0223)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0121::0.0121) (0.0123::0.0123)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0230::0.0230) (0.0234::0.0234)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0469::0.0469) (0.0453::0.0453)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/CLK (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0154::0.0154) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0530::0.0530) (0.0515::0.0539)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0403::0.0403) (0.0407::0.0407)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/C (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0340::0.0340) (0.0350::0.0350)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0189::0.0189) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0383::0.0383) (0.0395::0.0395)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0033::0.0033) (0.0033::0.0033)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell/A (0.0072::0.0072) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0089::0.0089) (0.0077::0.0077)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0101::0.0101) (0.0106::0.0106)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0054::0.0054) (0.0054::0.0054)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0292::0.0292) (0.0299::0.0299)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0196::0.0196) (0.0198::0.0199)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0080::0.0080) (0.0072::0.0072)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0169::0.0169) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0085::0.0085) (0.0085::0.0085)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0609::0.0609) (0.0580::0.0580)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]/CLK (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0573::0.0573) (0.0563::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0183::0.0183) (0.0182::0.0182)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0493::0.0493) (0.0514::0.0514)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0060::0.0060) (0.0061::0.0061)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0453::0.0453) (0.0442::0.0467)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0232::0.0232)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0285::0.0285) (0.0293::0.0293)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0205::0.0205) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.DIODE_CLK/DIODE (0.0029::0.0029) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0024::0.0024) (0.0023::0.0023)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0336::0.0336) (0.0322::0.0322)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0257::0.0257) (0.0264::0.0264)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0208::0.0208)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0124::0.0124) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0280::0.0280) (0.0268::0.0268)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0838::0.0838) (0.0800::0.0800)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/A (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0202::0.0202) (0.0180::0.0180)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0056::0.0056)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0277::0.0277) (0.0264::0.0264)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/A3 (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0041::0.0041) (0.0037::0.0037)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/A (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0163::0.0163)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0116::0.0116) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0050::0.0050) (0.0046::0.0046)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0059::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.DIODE_CLK/DIODE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0333::0.0333) (0.0317::0.0317)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0280::0.0280) (0.0289::0.0289)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0172::0.0172) (0.0175::0.0175)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0035::0.0035) (0.0034::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0088::0.0088) (0.0082::0.0082)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0020::0.0020) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0080::0.0080) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0117::0.0117) (0.0119::0.0119)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0131::0.0131) (0.0126::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0188::0.0188) (0.0192::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0254::0.0254) (0.0258::0.0258)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0077::0.0077) (0.0068::0.0068)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0536::0.0536) (0.0522::0.0545)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/C (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0123::0.0123) (0.0121::0.0121)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0394::0.0394) (0.0388::0.0388)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0076::0.0076)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0243::0.0243) (0.0231::0.0231)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0113::0.0113) (0.0115::0.0115)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0170::0.0170) (0.0177::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0236::0.0236) (0.0235::0.0240)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0080::0.0080) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0444::0.0444) (0.0437::0.0449)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0242::0.0242) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0115::0.0115) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0504::0.0504) (0.0492::0.0492)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0522::0.0522) (0.0509::0.0537)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0324::0.0324) (0.0334::0.0334)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0070::0.0070) (0.0071::0.0071)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0346::0.0346) (0.0323::0.0323)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0189::0.0189) (0.0192::0.0192)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0121::0.0121) (0.0132::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0142::0.0142) (0.0145::0.0145)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0086::0.0086) (0.0078::0.0078)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/B (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/C (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0147::0.0147) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/A (0.0118::0.0118) (0.0116::0.0116)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0094::0.0094) (0.0088::0.0088)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0159::0.0159) (0.0135::0.0136)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0122::0.0122) (0.0114::0.0114)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0194::0.0194) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0383::0.0383) (0.0377::0.0389)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0175::0.0175) (0.0160::0.0160)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0503::0.0503) (0.0488::0.0488)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0237::0.0237) (0.0227::0.0227)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0634::0.0634) (0.0614::0.0614)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0094::0.0094) (0.0095::0.0095)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/D (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0445::0.0445) (0.0432::0.0432)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0381::0.0381) (0.0392::0.0392)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0069::0.0069) (0.0064::0.0064)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0248::0.0248) (0.0253::0.0253)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0474::0.0474) (0.0487::0.0486)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0124::0.0124) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0835::0.0835) (0.0809::0.0809)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0482::0.0482) (0.0474::0.0495)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0645::0.0645) (0.0628::0.0665)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0322::0.0322) (0.0329::0.0329)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0195::0.0195) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0062::0.0062) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0306::0.0306) (0.0314::0.0313)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0512::0.0512) (0.0505::0.0505)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0117::0.0117)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0296::0.0296) (0.0299::0.0299)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0158::0.0158) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0215::0.0215) (0.0208::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) ) ) ) (CELL (CELLTYPE "RAM256") (INSTANCE) (DELAY (ABSOLUTE (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0471::0.0471) (0.0452::0.0452)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0020::0.0020) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0133::0.0133) (0.0135::0.0135)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0075::0.0075) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0327::0.0327) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0276::0.0276) (0.0275::0.0278)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[7\]/DIODE (0.0506::0.0506) (0.0490::0.0516)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0053::0.0053) (0.0052::0.0052)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/A (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0379::0.0379) (0.0362::0.0362)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/Q BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.DIODE_A1MUX\[10\]/DIODE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0127::0.0127) (0.0125::0.0125)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0020::0.0020) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0091::0.0091) (0.0095::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]/D (0.0440::0.0440) (0.0428::0.0428)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0353::0.0353) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0547::0.0547) (0.0540::0.0540)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0103::0.0103) (0.0103::0.0103)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0293::0.0293) (0.0303::0.0303)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0159::0.0159) (0.0161::0.0161)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0143::0.0143) (0.0133::0.0133)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]/D (0.0192::0.0192) (0.0196::0.0196)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0043::0.0043) (0.0043::0.0043)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0150::0.0150) (0.0148::0.0148)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0051::0.0051) (0.0052::0.0052)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/CLK (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0018::0.0018) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0128::0.0128) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0149::0.0149) (0.0137::0.0137)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0219::0.0219) (0.0210::0.0210)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0263::0.0263) (0.0250::0.0250)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0039::0.0039) (0.0038::0.0038)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0214::0.0214) (0.0186::0.0186)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0030::0.0030) (0.0030::0.0030)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]/D (0.0430::0.0430) (0.0425::0.0435)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]/D (0.0260::0.0260) (0.0263::0.0263)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV/A (0.0009::0.0009) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]/X Do0MUX\.M\[0\]\.DIODE_A0MUX\[1\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0129::0.0129) (0.0121::0.0121)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[6\]/DIODE (0.0296::0.0296) (0.0301::0.0301)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0250::0.0250) (0.0224::0.0224)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0173::0.0173) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0407::0.0407) (0.0395::0.0395)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0340::0.0340) (0.0351::0.0352)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0265::0.0265) (0.0276::0.0276)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0081::0.0081) (0.0082::0.0082)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0134::0.0134) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0215::0.0215) (0.0219::0.0219)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF/A (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0025::0.0025) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[5\]/DIODE (0.0090::0.0090) (0.0087::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[6\]/DIODE (0.0072::0.0072) (0.0069::0.0075)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0198::0.0198) (0.0201::0.0201)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0059::0.0059) (0.0060::0.0060)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0207::0.0207) (0.0195::0.0195)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0545::0.0545) (0.0535::0.0552)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0744::0.0744) (0.0765::0.0765)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0419::0.0419) (0.0422::0.0421)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0523::0.0523) (0.0517::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0333::0.0333) (0.0344::0.0344)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0211::0.0211) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0807::0.0807) (0.0780::0.0780)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0133::0.0133) (0.0122::0.0122)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0163::0.0163) (0.0168::0.0168)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0135::0.0135)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0300::0.0300) (0.0287::0.0287)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0057::0.0057) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0077::0.0077) (0.0079::0.0079)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0160::0.0160) (0.0153::0.0158)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0480::0.0480) (0.0471::0.0487)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0015::0.0015) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0065::0.0065) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0724::0.0724) (0.0701::0.0701)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]/D (0.0070::0.0070) (0.0070::0.0070)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0012::0.0012) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0235::0.0235) (0.0238::0.0238)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0177::0.0177) (0.0180::0.0180)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0013::0.0013) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0019::0.0019) (0.0018::0.0018)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0021::0.0021) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0309::0.0309) (0.0308::0.0311)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[2\]/DIODE (0.0173::0.0173) (0.0177::0.0177)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[3\]/DIODE (0.0279::0.0279) (0.0284::0.0284)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0245::0.0245) (0.0252::0.0252)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0201::0.0201) (0.0186::0.0186)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0155::0.0155) (0.0146::0.0146)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0187::0.0187) (0.0168::0.0168)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3/B (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0221::0.0221) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0027::0.0027) (0.0027::0.0027)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.DIODE_CLK/DIODE (0.0023::0.0023) (0.0023::0.0023)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0126::0.0126) (0.0128::0.0128)) (INTERCONNECT BANK128\[0\]\.RAM128\.A0BUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/A (0.0234::0.0234) (0.0225::0.0225)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0095::0.0095) (0.0098::0.0098)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0073::0.0073) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[0\]/DIODE (0.0122::0.0122) (0.0124::0.0124)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4/B_N (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0128::0.0128) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0092::0.0092) (0.0092::0.0092)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[4\]/DIODE (0.0263::0.0263) (0.0251::0.0261)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0077::0.0077) (0.0078::0.0078)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0019::0.0019) (0.0019::0.0019)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0021::0.0021) (0.0019::0.0019)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0013::0.0013) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0180::0.0180) (0.0183::0.0183)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]/D (0.0168::0.0168) (0.0171::0.0171)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0012::0.0012) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]/D (0.0102::0.0102) (0.0104::0.0104)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0022::0.0022) (0.0022::0.0022)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/A (0.0041::0.0041) (0.0041::0.0041)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]/D (0.0188::0.0188) (0.0193::0.0193)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[1\]/DIODE (0.0403::0.0403) (0.0408::0.0408)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0020::0.0020) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0017::0.0017) (0.0012::0.0012)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0094::0.0094)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3/D (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0190::0.0190) (0.0194::0.0194)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[6\]/DIODE (0.0369::0.0369) (0.0374::0.0374)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0101::0.0101) (0.0093::0.0093)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0076::0.0076) (0.0074::0.0074)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND/B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0054::0.0054) (0.0055::0.0055)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0148::0.0148) (0.0153::0.0153)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0220::0.0220) (0.0209::0.0209)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]/D (0.0201::0.0201) (0.0203::0.0203)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0008::0.0008) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0055::0.0055) (0.0055::0.0055)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]/D (0.0400::0.0400) (0.0396::0.0402)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0230::0.0230) (0.0233::0.0233)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/D (0.0025::0.0025) (0.0025::0.0025)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0014::0.0014) (0.0013::0.0013)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0094::0.0094) (0.0105::0.0097)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0026::0.0026) (0.0026::0.0026)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0043::0.0043) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0013::0.0013) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0012::0.0012) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0039::0.0039) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0517::0.0517) (0.0511::0.0511)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]/D (0.0190::0.0190) (0.0190::0.0190)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0149::0.0149) (0.0154::0.0154)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0347::0.0347) (0.0355::0.0355)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0332::0.0332) (0.0338::0.0337)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0126::0.0126)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0015::0.0015) (0.0014::0.0014)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0128::0.0128) (0.0118::0.0118)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[4\]/DIODE (0.0138::0.0138) (0.0131::0.0131)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0216::0.0216) (0.0206::0.0206)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0053::0.0053) (0.0053::0.0053)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0154::0.0154) (0.0139::0.0139)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0352::0.0352) (0.0337::0.0337)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0072::0.0072) (0.0064::0.0064)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0033::0.0033) (0.0031::0.0031)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]/D (0.0193::0.0193) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/D (0.0163::0.0163) (0.0166::0.0166)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0011::0.0011)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND/A (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[3\]/DIODE (0.0644::0.0644) (0.0626::0.0626)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[7\]/DIODE (0.0548::0.0548) (0.0537::0.0537)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0022::0.0022) (0.0020::0.0020)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND/A (0.0051::0.0051) (0.0050::0.0050)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0034::0.0034) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]/D (0.0459::0.0459) (0.0456::0.0471)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0039::0.0039)) (INTERCONNECT BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]/X BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]/S0 (0.0013::0.0013) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0024::0.0024) (0.0021::0.0021)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV/A (0.0082::0.0082) (0.0080::0.0080)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/B (0.0010::0.0010) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0142::0.0142) (0.0122::0.0122)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/A_N (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/A (0.0075::0.0075) (0.0073::0.0073)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0017::0.0017) (0.0017::0.0017)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6/C (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0181::0.0181) (0.0172::0.0172)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0861::0.0861) (0.0820::0.0820)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]/D (0.0093::0.0093) (0.0092::0.0092)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0351::0.0351) (0.0359::0.0359)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0023::0.0023) (0.0022::0.0022)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/A (0.0063::0.0063) (0.0063::0.0063)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0327::0.0327) (0.0332::0.0332)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[2\]/DIODE (0.0239::0.0239) (0.0245::0.0245)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0221::0.0221) (0.0226::0.0226)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[1\]/DIODE (0.0146::0.0146) (0.0149::0.0149)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0163::0.0163)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0035::0.0035) (0.0036::0.0036)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0230::0.0230) (0.0235::0.0235)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF/A (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0529::0.0529) (0.0516::0.0538)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2/D (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0241::0.0241) (0.0229::0.0229)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0021::0.0021)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0022::0.0022) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0188::0.0188) (0.0178::0.0178)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0010::0.0010) (0.0009::0.0009)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0/TE_B (0.0022::0.0022) (0.0018::0.0018)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]/D (0.0549::0.0549) (0.0538::0.0555)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]/D (0.0253::0.0253) (0.0259::0.0259)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0183::0.0183) (0.0158::0.0158)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0007::0.0007) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/A (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0010::0.0010) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0137::0.0137) (0.0124::0.0124)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0064::0.0064) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0217::0.0217) (0.0207::0.0207)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0344::0.0344) (0.0327::0.0327)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0090::0.0090) (0.0079::0.0079)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0014::0.0014) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0023::0.0023) (0.0020::0.0020)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0194::0.0194) (0.0184::0.0184)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0184::0.0184)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND/A (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0/D_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[5\]/DIODE (0.0138::0.0138) (0.0140::0.0140)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0033::0.0033) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0005::0.0005)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0002::0.0002) (0.0002::0.0002)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0136::0.0136) (0.0120::0.0120)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0386::0.0386) (0.0370::0.0370)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0156::0.0156) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0271::0.0271) (0.0267::0.0267)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0057::0.0057) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0043::0.0043) (0.0045::0.0045)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0057::0.0057) (0.0053::0.0059)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0340::0.0340) (0.0328::0.0349)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]/D (0.0372::0.0372) (0.0374::0.0374)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0546::0.0546) (0.0532::0.0563)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/A (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0015::0.0015) (0.0013::0.0013)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND/B (0.0016::0.0016) (0.0016::0.0016)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0232::0.0232) (0.0214::0.0214)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/A (0.0031::0.0031) (0.0030::0.0030)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[3\]/DIODE (0.0126::0.0126) (0.0129::0.0129)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[3\]/DIODE (0.0028::0.0028) (0.0029::0.0029)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0652::0.0652) (0.0628::0.0628)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0650::0.0650) (0.0615::0.0615)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0029::0.0029) (0.0028::0.0028)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[7\]/DIODE (0.0332::0.0332) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.DIODE\[7\]/DIODE (0.0195::0.0195) (0.0200::0.0200)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0006::0.0006) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0009::0.0009) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0011::0.0011) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND/B (0.0060::0.0060) (0.0060::0.0060)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0041::0.0041) (0.0040::0.0040)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0008::0.0008)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5/C (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0018::0.0018) (0.0016::0.0016)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF/X BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1/D (0.0011::0.0011) (0.0011::0.0011)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE/D (0.0108::0.0108) (0.0100::0.0100)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0005::0.0005)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0016::0.0016) (0.0012::0.0012)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]/A (0.0059::0.0059) (0.0058::0.0058)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0376::0.0376) (0.0352::0.0352)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV/A (0.0047::0.0047) (0.0047::0.0047)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0/TE_B (0.0017::0.0017) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0039::0.0039) (0.0032::0.0032)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0006::0.0006)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]/D (0.0288::0.0288) (0.0291::0.0291)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]/D (0.0324::0.0324) (0.0335::0.0335)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0011::0.0011) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]/Q BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.DIODE_A1MUX\[18\]/DIODE (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE/GATE (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[0\]/DIODE (0.0682::0.0681) (0.0660::0.0660)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[1\]/DIODE (0.0386::0.0386) (0.0399::0.0399)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.DIODE\[4\]/DIODE (0.0550::0.0550) (0.0525::0.0525)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/D (0.0138::0.0138) (0.0129::0.0129)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND/B (0.0024::0.0024) (0.0024::0.0024)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE/D (0.0178::0.0178) (0.0164::0.0164)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/CLK (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/D (0.0195::0.0195) (0.0183::0.0183)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1/A_N (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0005::0.0005) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/TE_B (0.0020::0.0020) (0.0015::0.0015)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]/D (0.0523::0.0523) (0.0512::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]/D (0.0552::0.0552) (0.0541::0.0566)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]/D (0.0143::0.0143) (0.0147::0.0147)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]/D (0.0392::0.0392) (0.0400::0.0400)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell/A (0.0003::0.0003) (0.0003::0.0003)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]/D (0.0290::0.0290) (0.0297::0.0298)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]/D (0.0935::0.0935) (0.0899::0.0899)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell/Z BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]/D (0.0080::0.0080) (0.0076::0.0076)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]/D (0.0374::0.0374) (0.0382::0.0382)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]/D (0.0084::0.0084) (0.0083::0.0083)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]/D (0.0204::0.0204) (0.0197::0.0197)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE/GATE (0.0013::0.0013) (0.0010::0.0010)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0/A (0.0001::0.0001) (0.0000::0.0000)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE/D (0.0206::0.0206) (0.0195::0.0195)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE/D (0.0551::0.0551) (0.0529::0.0529)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/TE_B (0.0019::0.0019) (0.0017::0.0017)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[5\]/DIODE (0.0229::0.0229) (0.0234::0.0234)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0/Z BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.DIODE\[6\]/DIODE (0.0618::0.0618) (0.0603::0.0629)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE/D (0.0357::0.0357) (0.0340::0.0340)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE/Q BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG/GCLK BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE/GATE (0.0008::0.0008) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GCLK BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE/GATE (0.0004::0.0004) (0.0004::0.0004)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0012::0.0012) (0.0009::0.0009)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/TE_B (0.0007::0.0007) (0.0006::0.0006)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0/TE_B (0.0016::0.0016) (0.0014::0.0014)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE/Q BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0/A (0.0001::0.0001) (0.0001::0.0001)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell/X BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE/D (0.0093::0.0093) (0.0087::0.0087)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[0\]/DIODE (0.0206::0.0206) (0.0213::0.0213)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND/X BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0000::0.0000)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV/Y BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0/TE_B (0.0009::0.0009) (0.0007::0.0007)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF/X BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.DIODE_CLK/DIODE (0.0032::0.0032) (0.0032::0.0032)) (INTERCONNECT BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0/Z BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.DIODE\[5\]/DIODE (0.0227::0.0227) (0.0234::0.0235)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND/X BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG/GATE (0.0000::0.0000) (0.0001::0.0001)) (INTERCONNECT BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV/Y BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0/TE_B (0.0019::0.0019) (0.0015::0.0015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0934::0.0934) (0.1378::0.1378)) (IOPATH B X (0.0862::0.0862) (0.1150::0.1150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1366::0.1367)) (IOPATH B X (0.0862::0.0862) (0.1170::0.1170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2137::0.2139) (0.1655::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1231::0.1231) (0.1176::0.1176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1863::0.1863) (0.2012::0.2012)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5270::1.5269) (0.4960::0.4961)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5469::1.5469) (0.0130::0.0130) (0.5287::0.5287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2114::0.2114) (0.1652::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2126) (0.1645::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1943::0.1943) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4531::1.4531) (0.4740::0.4771)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4737::1.4737) (0.0127::0.0127) (0.5058::0.5058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2842::1.2842) (0.4245::0.4246)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3057::1.3057) (0.0131::0.0131) (0.4587::0.4587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2114) (0.1621::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2242::0.2242) (0.2012::0.2012)) (IOPATH D Q (0.2207::0.2207) (0.1715::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2506::1.2506) (0.4252::0.4253)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2721::1.2721) (0.0137::0.0137) (0.4583::0.4583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7269::1.7269) (0.5526::0.5527)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7295::1.7295) (0.0133::0.0133) (0.5697::0.5697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0498::0.0498) (0.0306::0.0306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2126::0.2127) (0.1638::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2158::0.2158) (0.1701::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2753::1.2753) (0.4330::0.4330)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2960::1.2960) (0.0129::0.0129) (0.4643::0.4643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4257::1.4257) (0.4660::0.4660)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4427::1.4427) (0.0129::0.0129) (0.4978::0.4978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5632::1.5632) (0.5085::0.5086)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5661::1.5661) (0.0138::0.0138) (0.5369::0.5369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5368::1.5368) (0.4832::0.4833)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5449::1.5449) (0.0143::0.0143) (0.5094::0.5094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2123::0.2124) (0.1623::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3622::1.3622) (0.4487::0.4488)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3836::1.3836) (0.0129::0.0129) (0.4817::0.4817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1934::0.1934) (0.1674::0.1674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9741::1.9741) (0.6098::0.6099)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9770::1.9770) (0.0138::0.0138) (0.6285::0.6285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2022::1.2022) (0.3934::0.3935)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2194::1.2194) (0.0134::0.0134) (0.4232::0.4232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3630::1.3630) (0.4586::0.4587)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3774::1.3774) (0.0139::0.0139) (0.4874::0.4874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3364::1.3364) (0.4387::0.4388)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3397::1.3397) (0.0139::0.0139) (0.4601::0.4601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2093) (0.1607::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2116::0.2116) (0.1629::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1490::0.1490) (0.1293::0.1293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0916::0.0916) (0.1270::0.1270)) (IOPATH B X (0.0882::0.0882) (0.1242::0.1242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2093::0.2098) (0.1686::0.1776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0634::0.0634) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2435::0.2435) (0.2121::0.2121)) (IOPATH D Q (0.2392::0.2393) (0.1773::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2077::0.2078) (0.1577::0.1589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4020::1.4020) (0.4587::0.4588)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4163::1.4163) (0.0134::0.0134) (0.4884::0.4884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2170::0.2172) (0.1712::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2259::1.2259) (0.4091::0.4092)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2456::1.2456) (0.0135::0.0135) (0.4417::0.4417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2833::1.2833) (0.4349::0.4350)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3046::1.3046) (0.0137::0.0137) (0.4688::0.4688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0967::0.0967) (0.1480::0.1481)) (IOPATH B X (0.0905::0.0905) (0.1215::0.1215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1854::0.1854) (0.2007::0.2007)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5067::1.5067) (0.4839::0.4840)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5264::1.5264) (0.0124::0.0124) (0.5149::0.5149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2116) (0.1610::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9918::1.9918) (0.6265::0.6265)) (IOPATH TE_B Z () () (0.0580::0.0580) (2.0014::2.0014) (0.0133::0.0133) (0.6514::0.6514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1650::0.1650) (0.1532::0.1534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2139::0.2139) (0.1617::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2086::0.2088) (0.1640::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1600::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2106::0.2106) (0.1585::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1967::0.1967)) (IOPATH D Q (0.2132::0.2132) (0.1630::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1893::0.1893) (0.1640::0.1640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6100::1.6100) (0.5177::0.5178)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6201::1.6201) (0.0135::0.0135) (0.5441::0.5441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7179::1.7179) (0.5468::0.5469)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7264::1.7264) (0.0133::0.0133) (0.5742::0.5742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2087) (0.1587::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5441::1.5441) (0.4983::0.4984)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5531::1.5531) (0.0123::0.0123) (0.5249::0.5249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2785::1.2785) (0.4318::0.4318)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.2745::1.2745) (0.0182::0.0182) (0.4311::0.4311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3502::1.3502) (0.4579::0.4580)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3690::1.3690) (0.0133::0.0133) (0.4872::0.4872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3016::1.3016) (0.4260::0.4261)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3195::1.3195) (0.0140::0.0140) (0.4595::0.4595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5848::1.5848) (0.5267::0.5267)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6051::1.6051) (0.0123::0.0123) (0.5573::0.5573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2100) (0.1608::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2096::1.2096) (0.4127::0.4128)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2342::1.2342) (0.0135::0.0135) (0.4484::0.4484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2166::0.2167) (0.1662::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6207::1.6207) (0.5195::0.5196)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6216::1.6216) (0.0142::0.0142) (0.5414::0.5414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2876::0.2877) (0.1809::0.1809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2108) (0.1594::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0693::0.0693) (0.0366::0.0366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4502::1.4502) (0.4712::0.4713)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4645::1.4645) (0.0142::0.0142) (0.5012::0.5012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2018::0.2018) (0.2087::0.2087)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2138::0.2138) (0.1620::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0617::0.0617) (0.0370::0.0370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0871::0.0871) (0.1082::0.1082)) (IOPATH B X (0.0937::0.0937) (0.1391::0.1391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2106::0.2106) (0.1590::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2693::0.2695) (0.1697::0.1697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1997::0.1997)) (IOPATH D Q (0.2185::0.2190) (0.1744::0.1835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2126::0.2128) (0.1658::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3922::0.3922) (0.2859::0.2859)) (IOPATH D Q (0.3879::0.3880) (0.2526::0.2550)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5242::1.5242) (0.4927::0.4928)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5461::1.5461) (0.0127::0.0127) (0.5274::0.5274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4930::1.4930) (0.4834::0.4835)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5133::1.5133) (0.0133::0.0133) (0.5177::0.5177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5005::1.5005) (0.4897::0.4898)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5157::1.5157) (0.0140::0.0140) (0.5202::0.5202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2115) (0.1618::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2531::0.2532) (0.1593::0.1593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3735::1.3735) (0.4401::0.4402)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3965::1.3965) (0.0128::0.0128) (0.4782::0.4782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2129::0.2129) (0.1707::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4044::1.4044) (0.4695::0.4695)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4192::1.4192) (0.0140::0.0140) (0.4991::0.4991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6101::1.6101) (0.5186::0.5187)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6199::1.6199) (0.0129::0.0129) (0.5437::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2114::0.2114) (0.1638::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4533::1.4533) (0.4733::0.4733)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4775::1.4775) (0.0120::0.0120) (0.5097::0.5097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4673::1.4673) (0.4742::0.4743)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4778::1.4778) (0.0127::0.0127) (0.5014::0.5014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3784::1.3784) (0.4549::0.4550)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3984::1.3984) (0.0132::0.0132) (0.4885::0.4885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2116::0.2116) (0.1691::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1918::1.1918) (0.3984::0.3985)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2117::1.2117) (0.0137::0.0137) (0.4312::0.4312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4031::1.4031) (0.4687::0.4688)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4071::1.4071) (0.0136::0.0136) (0.4903::0.4903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2089::0.2089) (0.1606::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2807::1.2807) (0.4169::0.4170)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2998::1.2998) (0.0136::0.0136) (0.4516::0.4516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2552::0.2552) (0.1575::0.1575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3637::1.3637) (0.4462::0.4463)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3709::1.3709) (0.0142::0.0142) (0.4706::0.4706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3838::1.3838) (0.4629::0.4630)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3951::1.3951) (0.0133::0.0133) (0.4901::0.4901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1987::0.1987) (0.2072::0.2072)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2096::0.2098) (0.1664::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2135) (0.1636::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2347::1.2347) (0.4212::0.4212)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2603::1.2603) (0.0136::0.0136) (0.4572::0.4572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4634::1.4634) (0.4876::0.4877)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4824::1.4824) (0.0134::0.0134) (0.5195::0.5195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2157::0.2164) (0.1728::0.1842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1469::0.1469) (0.1350::0.1350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0942::0.0942) (0.1406::0.1407)) (IOPATH B X (0.0861::0.0861) (0.1127::0.1127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2118::0.2118) (0.2136::0.2136)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2118::0.2119) (0.1667::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1764::0.1764) (0.1481::0.1481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2356::0.2356) (0.2076::0.2076)) (IOPATH D Q (0.2313::0.2313) (0.1727::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1359::0.1359)) (IOPATH B X (0.0859::0.0859) (0.1149::0.1149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0881::0.0881) (0.1149::0.1149)) (IOPATH B X (0.0884::0.0884) (0.1234::0.1234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1750::1.1750) (0.4029::0.4030)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.1998::1.1998) (0.0131::0.0131) (0.4382::0.4382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1846::0.1846) (0.2004::0.2004)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0625)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2094::0.2096) (0.1686::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1697::0.1705) (0.1591::0.1631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1494::0.1494) (0.1376::0.1376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1933::0.1933)) (IOPATH D Q (0.2090::0.2090) (0.1655::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2814::1.2814) (0.4278::0.4279)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3044::1.3044) (0.0131::0.0131) (0.4672::0.4672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3303::1.3303) (0.4388::0.4388)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3480::1.3480) (0.0138::0.0138) (0.4706::0.4706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9039::1.9039) (0.6044::0.6044)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9049::1.9049) (0.0137::0.0137) (0.6260::0.6260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2136::0.2137) (0.1671::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2100) (0.1614::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8328::1.8328) (0.5664::0.5665)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8407::1.8407) (0.0133::0.0133) (0.5937::0.5937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2106) (0.1613::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4519::1.4519) (0.4637::0.4638)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4663::1.4663) (0.0135::0.0135) (0.4967::0.4967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5016::1.5015) (0.4741::0.4742)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5047::1.5047) (0.0138::0.0138) (0.4964::0.4964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2117::0.2120) (0.1671::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2162::0.2162) (0.1664::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1912::0.1912) (0.1654::0.1654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2825::1.2825) (0.4290::0.4290)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3048::1.3048) (0.0120::0.0120) (0.4623::0.4623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2691::0.2692) (0.1692::0.1692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2130::0.2133) (0.1686::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5388::1.5388) (0.4952::0.4953)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5447::1.5447) (0.0136::0.0136) (0.5199::0.5199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6733::1.6733) (0.5267::0.5267)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6816::1.6816) (0.0128::0.0128) (0.5527::0.5527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7951::1.7951) (0.5850::0.5850)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8130::1.8130) (0.0136::0.0136) (0.6161::0.6161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0563::0.0563) (0.0327::0.0327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2130::0.2131) (0.1678::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2549::0.2550) (0.1582::0.1582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7371::1.7371) (0.5592::0.5593)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7595::1.7595) (0.0117::0.0117) (0.5924::0.5924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1959::0.1959) (0.2059::0.2059)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1863::0.1863) (0.2012::0.2012)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0949::0.0949) (0.1384::0.1384)) (IOPATH B X (0.0897::0.0897) (0.1240::0.1240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0679::0.0679) (0.0375::0.0375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2136::0.2136) (0.1618::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4251::1.4251) (0.4759::0.4760)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4438::1.4438) (0.0134::0.0134) (0.5076::0.5076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2398::0.2398) (0.2100::0.2100)) (IOPATH D Q (0.2356::0.2356) (0.1749::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1923::0.1923) (0.2041::0.2041)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1376::0.1377)) (IOPATH B X (0.0848::0.0848) (0.1107::0.1107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0898::0.0898) (0.1148::0.1149)) (IOPATH B X (0.0885::0.0885) (0.1165::0.1165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0699::0.0699) (0.0371::0.0371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2153::0.2153) (0.1644::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2100::0.2101) (0.1614::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3519::1.3519) (0.4552::0.4553)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3726::1.3726) (0.0129::0.0129) (0.4884::0.4884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4005::1.4005) (0.4671::0.4672)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4165::1.4165) (0.0138::0.0138) (0.4982::0.4982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2087::0.2088) (0.1645::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2122::0.2122) (0.1606::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0652::0.0652) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1709::0.1709) (0.1480::0.1480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2910::1.2910) (0.4391::0.4392)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3137::1.3137) (0.0133::0.0133) (0.4721::0.4721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2086) (0.1626::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8318::1.8318) (0.5939::0.5939)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.7848::1.7848) (0.0186::0.0186) (0.5648::0.5648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5910::1.5910) (0.5138::0.5139)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.5925::1.5925) (0.0144::0.0144) (0.5350::0.5350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5060::1.5060) (0.4912::0.4913)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5205::1.5205) (0.0132::0.0132) (0.5217::0.5217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4438::1.4438) (0.4712::0.4713)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4509::1.4509) (0.0133::0.0133) (0.4939::0.4939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4522::1.4522) (0.4760::0.4761)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4727::1.4727) (0.0125::0.0125) (0.5084::0.5084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2795::0.2796) (0.1763::0.1763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2107) (0.1620::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2807::1.2807) (0.4240::0.4241)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2991::1.2991) (0.0133::0.0133) (0.4547::0.4547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2319::1.2319) (0.4081::0.4082)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2548::1.2548) (0.0142::0.0142) (0.4440::0.4440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2097::0.2097) (0.1680::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2282::1.2282) (0.4179::0.4180)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2547::1.2547) (0.0129::0.0129) (0.4547::0.4547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6549::1.6549) (0.5299::0.5300)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6685::1.6685) (0.0126::0.0126) (0.5601::0.5601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2530::0.2530) (0.1546::0.1546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4052::1.4052) (0.4703::0.4703)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4113::1.4113) (0.0143::0.0143) (0.4932::0.4932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2273::1.2273) (0.4168::0.4168)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2278::1.2278) (0.0184::0.0184) (0.4219::0.4219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2128) (0.1636::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0637::0.0637) (0.0356::0.0356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2160::0.2161) (0.1655::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2128::0.2133) (0.1700::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0859::0.0859) (0.1091::0.1091)) (IOPATH B X (0.0859::0.0859) (0.1152::0.1152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0911::0.0911) (0.1242::0.1242)) (IOPATH B X (0.0867::0.0867) (0.1165::0.1165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2058::0.2058) (0.2107::0.2107)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0695::0.0698)) (SETUP (negedge GATE) (posedge CLK) (0.0623::0.0626)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2293::0.2293) (0.2041::0.2041)) (IOPATH D Q (0.2254::0.2254) (0.1710::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5124::1.5124) (0.4795::0.4795)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5285::1.5285) (0.0120::0.0120) (0.5135::0.5135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2099::0.2099) (0.1672::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2098::0.2104) (0.1675::0.1787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4378::1.4378) (0.4803::0.4804)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4627::1.4627) (0.0122::0.0122) (0.5159::0.5159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0535::0.0535) (0.0321::0.0321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2525::1.2525) (0.4073::0.4074)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2716::1.2716) (0.0137::0.0137) (0.4421::0.4421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2693::1.2693) (0.4298::0.4299)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2929::1.2929) (0.0127::0.0127) (0.4654::0.4654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2120::0.2123) (0.1660::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2210::1.2210) (0.4103::0.4104)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2410::1.2410) (0.0139::0.0139) (0.4472::0.4472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4184::1.4184) (0.4638::0.4639)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4298::1.4298) (0.0138::0.0138) (0.4916::0.4916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2146::0.2147) (0.1653::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9389::1.9389) (0.6247::0.6248)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9434::1.9434) (0.0130::0.0130) (0.6491::0.6491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1655::0.1655) (0.1557::0.1568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2082) (0.1605::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2102::0.2102) (0.1675::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1641::0.1643) (0.1543::0.1549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4819::1.4819) (0.4758::0.4759)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4931::1.4931) (0.0140::0.0140) (0.5037::0.5037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2241::0.2241) (0.2011::0.2011)) (IOPATH D Q (0.2200::0.2201) (0.1677::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2248::0.2249) (0.1732::0.1750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5529::1.5529) (0.5140::0.5140)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5677::1.5677) (0.0134::0.0134) (0.5436::0.5436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6437::1.6437) (0.5256::0.5299)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6495::1.6495) (0.0127::0.0127) (0.5498::0.5498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3881::1.3881) (0.4557::0.4558)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4149::1.4149) (0.0120::0.0120) (0.4915::0.4915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2086::0.2086) (0.1595::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2182::0.2182) (0.1669::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0504::0.0504) (0.0316::0.0316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2013::0.2013) (0.2085::0.2085)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2094::0.2100) (0.1674::0.1774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6672::1.6672) (0.5444::0.5444)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6772::1.6772) (0.0116::0.0116) (0.5678::0.5678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6393::1.6393) (0.5160::0.5160)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6690::1.6690) (0.0111::0.0111) (0.5582::0.5582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2110::0.2116) (0.1724::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0898::0.0898) (0.1223::0.1224)) (IOPATH B X (0.0851::0.0851) (0.1133::0.1133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2089::0.2089) (0.1607::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5021::1.5021) (0.4973::0.4974)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5220::1.5220) (0.0131::0.0131) (0.5309::0.5309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4524::1.4524) (0.4840::0.4840)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4675::1.4675) (0.0142::0.0142) (0.5141::0.5141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4225::0.4225) (0.3003::0.3003)) (IOPATH D Q (0.4182::0.4183) (0.2671::0.2689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0916::0.0916) (0.1142::0.1142)) (IOPATH B X (0.0906::0.0906) (0.1167::0.1167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2669::0.2670) (0.1687::0.1687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2127) (0.1622::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2129::0.2131) (0.1654::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3724::1.3724) (0.4598::0.4599)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3927::1.3927) (0.0133::0.0133) (0.4931::0.4931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3120::1.3120) (0.4416::0.4417)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3356::1.3356) (0.0125::0.0125) (0.4772::0.4772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1593::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2123::0.2123) (0.1612::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5524::1.5524) (0.5117::0.5063)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5553::1.5553) (0.0143::0.0143) (0.5336::0.5336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2169::0.2171) (0.1683::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4659::1.4659) (0.4711::0.4711)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4870::1.4870) (0.0114::0.0114) (0.5046::0.5046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5475::1.5475) (0.4985::0.4986)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5681::1.5681) (0.0132::0.0132) (0.5343::0.5343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2463::0.2464) (0.1533::0.1533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3336::0.3336) (0.4284::0.4284)) (IOPATH A1 X (0.3425::0.3425) (0.4380::0.4380)) (IOPATH A2 X (0.3428::0.3428) (0.4305::0.4305)) (IOPATH A3 X (0.3378::0.3378) (0.4173::0.4173)) (IOPATH (posedge S0) X (0.3552::0.3552) (0.4446::0.4446)) (IOPATH (negedge S0) X (0.4280::0.4280) (0.3913::0.3913)) (IOPATH (posedge S1) X (0.3143::0.3143) (0.3074::0.3074)) (IOPATH (negedge S1) X (0.3481::0.3481) (0.2841::0.2841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2108) (0.1615::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2162::1.2162) (0.4064::0.4065)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2413::1.2413) (0.0137::0.0137) (0.4426::0.4426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2463::1.2463) (0.4249::0.4250)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2719::1.2719) (0.0124::0.0124) (0.4604::0.4604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7225::1.7225) (0.5453::0.5454)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7208::1.7208) (0.0142::0.0142) (0.5660::0.5660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2090) (0.1610::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2027::1.2027) (0.4048::0.4049)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2218::1.2218) (0.0138::0.0138) (0.4366::0.4366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6416::1.6415) (0.5148::0.5149)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6467::1.6467) (0.0143::0.0143) (0.5396::0.5396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4331::1.4331) (0.4627::0.4628)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4420::1.4420) (0.0136::0.0136) (0.4906::0.4906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3275::1.3275) (0.4407::0.4408)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3457::1.3457) (0.0139::0.0139) (0.4720::0.4720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4183::1.4183) (0.4634::0.4635)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4281::1.4281) (0.0140::0.0140) (0.4899::0.4899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2574::0.2575) (0.1981::0.1999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1928::0.1928) (0.2043::0.2043)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2107::1.2107) (0.4056::0.4056)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2332::1.2332) (0.0133::0.0133) (0.4404::0.4404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2247::0.2247) (0.2015::0.2015)) (IOPATH D Q (0.2206::0.2206) (0.1678::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1911::0.1911) (0.1518::0.1531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2541::0.2541) (0.1612::0.1612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2245::0.2245) (0.2014::0.2014)) (IOPATH D Q (0.2219::0.2223) (0.1800::0.1863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0619::0.0619) (0.0377::0.0377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2090::0.2090) (0.1600::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2225::0.2225) (0.2002::0.2002)) (IOPATH D Q (0.2191::0.2194) (0.1725::0.1799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0748::0.0748) (0.0384::0.0384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0885::0.0885) (0.1174::0.1174)) (IOPATH B X (0.0873::0.0873) (0.1200::0.1200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2515::0.2515) (0.1583::0.1583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2104) (0.1611::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2019::1.2019) (0.4111::0.4112)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2236::1.2236) (0.0132::0.0132) (0.4442::0.4442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2059::0.2071) (0.1498::0.1548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2239::0.2239) (0.2010::0.2010)) (IOPATH D Q (0.2200::0.2201) (0.1689::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2133::0.2137) (0.1690::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2503::1.2503) (0.4161::0.4162)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2731::1.2731) (0.0133::0.0133) (0.4512::0.4512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4277::1.4277) (0.4650::0.4651)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4456::1.4456) (0.0130::0.0130) (0.4968::0.4968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8247::1.8247) (0.5803::0.5804)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8323::1.8323) (0.0125::0.0125) (0.5993::0.5993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2113) (0.1618::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2105::0.2105) (0.1695::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2975::1.2975) (0.4315::0.4316)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3196::1.3196) (0.0119::0.0119) (0.4664::0.4664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2120) (0.1624::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2098::0.2100) (0.1657::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3557::0.3557) (0.4418::0.4418)) (IOPATH A1 X (0.3624::0.3624) (0.4499::0.4499)) (IOPATH A2 X (0.3596::0.3596) (0.4402::0.4402)) (IOPATH A3 X (0.3548::0.3548) (0.4273::0.4273)) (IOPATH (posedge S0) X (0.3748::0.3748) (0.4559::0.4559)) (IOPATH (negedge S0) X (0.4476::0.4476) (0.4030::0.4030)) (IOPATH (posedge S1) X (0.3339::0.3339) (0.3185::0.3185)) (IOPATH (negedge S1) X (0.3677::0.3677) (0.2954::0.2954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5365::1.5365) (0.4876::0.4876)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5449::1.5449) (0.0140::0.0140) (0.5133::0.5133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4620::1.4620) (0.4772::0.4773)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4749::1.4749) (0.0131::0.0131) (0.5054::0.5054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6149::1.6148) (0.5242::0.5242)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6218::1.6218) (0.0128::0.0128) (0.5480::0.5480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2097) (0.1605::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2107::0.2108) (0.1615::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2443::1.2443) (0.4173::0.4174)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2654::1.2654) (0.0121::0.0121) (0.4482::0.4482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1969::0.1969) (0.2064::0.2064)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5186::1.5186) (0.4946::0.4947)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5324::1.5324) (0.0137::0.0137) (0.5241::0.5241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2731::1.2731) (0.4302::0.4302)) (IOPATH TE_B Z () () (0.0556::0.0556) (1.2749::1.2749) (0.0174::0.0174) (0.4363::0.4363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2152::0.2152) (0.1652::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1931::0.1931)) (IOPATH D Q (0.2081::0.2084) (0.1627::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2016::0.2016) (0.2086::0.2086)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2049::0.2049) (0.2102::0.2102)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6557::1.6557) (0.5289::0.5290)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6801::1.6801) (0.0122::0.0122) (0.5633::0.5633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2094) (0.1605::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2122::0.2123) (0.1695::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9279::1.9279) (0.6333::0.6334)) (IOPATH TE_B Z () () (0.0507::0.0507) (1.9682::1.9682) (-0.0020::-0.0020) (0.6658::0.6658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2092::0.2101) (0.1651::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2147::0.2147) (0.1648::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0646::0.0646) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2082) (0.1600::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2092::0.2094) (0.1688::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2096::0.2101) (0.1657::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2103::1.2103) (0.4086::0.4087)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2310::1.2310) (0.0131::0.0131) (0.4447::0.4447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0585::0.0585) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2160::0.2161) (0.1653::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2153) (0.1651::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2116::0.2117) (0.1645::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2083) (0.1598::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2147::0.2147) (0.1695::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2137::0.2138) (0.1635::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2128) (0.1626::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3559::0.3559) (0.4421::0.4421)) (IOPATH A1 X (0.3628::0.3628) (0.4503::0.4503)) (IOPATH A2 X (0.3625::0.3625) (0.4424::0.4424)) (IOPATH A3 X (0.3558::0.3558) (0.4280::0.4280)) (IOPATH (posedge S0) X (0.3753::0.3753) (0.4565::0.4565)) (IOPATH (negedge S0) X (0.4480::0.4480) (0.4034::0.4034)) (IOPATH (posedge S1) X (0.3344::0.3344) (0.3191::0.3191)) (IOPATH (negedge S1) X (0.3682::0.3682) (0.2959::0.2959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2153::0.2155) (0.1712::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5437::1.5437) (0.4925::0.4925)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5607::1.5607) (0.0131::0.0131) (0.5243::0.5243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2600::1.2600) (0.4276::0.4277)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2808::1.2808) (0.0137::0.0137) (0.4604::0.4604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2003::0.2003)) (IOPATH D Q (0.2190::0.2193) (0.1707::0.1768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5356::1.5356) (0.4944::0.4945)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5376::1.5376) (0.0142::0.0142) (0.5162::0.5162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1903::0.1903) (0.1750::0.1750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2347::0.2348) (0.1428::0.1428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2106::0.2108) (0.1632::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3362::1.3362) (0.4346::0.4347)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3498::1.3498) (0.0136::0.0136) (0.4643::0.4643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7356::1.7356) (0.5521::0.5579)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7403::1.7403) (0.0144::0.0144) (0.5679::0.5679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2321::1.2321) (0.4185::0.4186)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2561::1.2561) (0.0125::0.0125) (0.4536::0.4536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2791::0.2791) (0.1756::0.1756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2087) (0.1649::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2032::0.2032) (0.1732::0.1732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2112::0.2116) (0.1749::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3159::1.3159) (0.4348::0.4349)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.3299::1.3299) (0.0144::0.0144) (0.4632::0.4632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2243::1.2243) (0.4049::0.4050)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2447::1.2447) (0.0133::0.0133) (0.4388::0.4388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2860::1.2860) (0.4287::0.4288)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3127::1.3127) (0.0121::0.0121) (0.4653::0.4653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7088::1.7088) (0.5442::0.5443)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7148::1.7148) (0.0139::0.0139) (0.5701::0.5701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5121::1.5121) (0.4810::0.4810)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5195::1.5195) (0.0142::0.0142) (0.5067::0.5067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2116) (0.1615::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0622::0.0622) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2579::1.2579) (0.4202::0.4203)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2801::1.2801) (0.0128::0.0128) (0.4533::0.4533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4446::1.4446) (0.4625::0.4626)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4631::1.4631) (0.0139::0.0139) (0.4975::0.4975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6821::1.6821) (0.5260::0.5261)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6853::1.6853) (0.0137::0.0137) (0.5528::0.5528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5402::0.5402) (0.3876::0.3876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2124::0.2127) (0.1676::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2386::0.2386) (0.2094::0.2094)) (IOPATH D Q (0.2344::0.2345) (0.1756::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2129::0.2132) (0.1749::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2304::0.2304) (0.1382::0.1382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2565::0.2565) (0.1636::0.1636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4569::1.4569) (0.4746::0.4746)) (IOPATH TE_B Z () () (0.0568::0.0568) (1.4787::1.4787) (0.0100::0.0100) (0.5119::0.5119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2236::1.2236) (0.4175::0.4176)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2473::1.2473) (0.0131::0.0131) (0.4524::0.4524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2113::0.2115) (0.1674::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2175::0.2176) (0.1735::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1974::0.1974) (0.2066::0.2066)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2087::0.2087) (0.1577::0.1577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3715::1.3715) (0.4484::0.4484)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3952::1.3952) (0.0135::0.0135) (0.4844::0.4844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4117::1.4117) (0.4708::0.4709)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4250::1.4250) (0.0138::0.0138) (0.4992::0.4992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3174::1.3174) (0.4462::0.4462)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3275::1.3275) (0.0133::0.0133) (0.4694::0.4694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1951::0.1951) (0.2056::0.2056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5277::1.5277) (0.4882::0.4883)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5436::1.5436) (0.0126::0.0126) (0.5211::0.5211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3384::0.3384) (0.4315::0.4315)) (IOPATH A1 X (0.3475::0.3475) (0.4411::0.4411)) (IOPATH A2 X (0.3429::0.3429) (0.4304::0.4304)) (IOPATH A3 X (0.3394::0.3394) (0.4183::0.4183)) (IOPATH (posedge S0) X (0.3582::0.3582) (0.4464::0.4464)) (IOPATH (negedge S0) X (0.4311::0.4311) (0.3932::0.3932)) (IOPATH (posedge S1) X (0.3172::0.3172) (0.3091::0.3091)) (IOPATH (negedge S1) X (0.3511::0.3511) (0.2859::0.2859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3996::1.3996) (0.4694::0.4695)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4125::1.4125) (0.0133::0.0133) (0.4968::0.4968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2301::0.2301) (0.1398::0.1398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5071::1.5071) (0.4936::0.4970)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5131::1.5131) (0.0128::0.0128) (0.5152::0.5152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2144::0.2144) (0.1708::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3375::1.3375) (0.4418::0.4419)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3535::1.3535) (0.0134::0.0134) (0.4696::0.4696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2099::0.2099) (0.1602::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3467::1.3467) (0.4380::0.4381)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3632::1.3632) (0.0139::0.0139) (0.4694::0.4694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5466::1.5466) (0.4991::0.4992)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5562::1.5562) (0.0134::0.0134) (0.5266::0.5266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4905::1.4905) (0.4731::0.4731)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5034::1.5034) (0.0136::0.0136) (0.5016::0.5016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0585::0.0585) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2110::0.2110) (0.1642::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2082::0.2084) (0.1622::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2197::0.2197) (0.1292::0.1292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2084::0.2084) (0.1620::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2132::0.2134) (0.1641::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7094::1.7095) (0.5539::0.5539)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.7283::1.7283) (0.0090::0.0090) (0.5899::0.5899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6807::1.6807) (0.5529::0.5529)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6937::1.6937) (0.0123::0.0123) (0.5815::0.5815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2155::0.2159) (0.1720::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1748::0.1748) (0.1511::0.1511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2122::0.2127) (0.1706::0.1803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2281::1.2281) (0.4107::0.4108)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2472::1.2472) (0.0133::0.0133) (0.4423::0.4423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0943::0.0943) (0.1398::0.1399)) (IOPATH B X (0.0862::0.0862) (0.1127::0.1127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3750::1.3750) (0.4430::0.4431)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3986::1.3986) (0.0126::0.0126) (0.4808::0.4808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3292::0.3292) (0.2066::0.2066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2089::0.2097) (0.1648::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2131::0.2131) (0.1641::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2088::0.2094) (0.1661::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1028::0.1028) (0.0936::0.0951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1594::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2116) (0.1624::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2121) (0.1616::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3575::0.3575) (0.4429::0.4429)) (IOPATH A1 X (0.3655::0.3655) (0.4519::0.4519)) (IOPATH A2 X (0.3646::0.3646) (0.4435::0.4435)) (IOPATH A3 X (0.3590::0.3590) (0.4298::0.4298)) (IOPATH (posedge S0) X (0.3772::0.3772) (0.4575::0.4575)) (IOPATH (negedge S0) X (0.4500::0.4500) (0.4046::0.4046)) (IOPATH (posedge S1) X (0.3363::0.3363) (0.3201::0.3201)) (IOPATH (negedge S1) X (0.3701::0.3701) (0.2970::0.2970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1641::0.1641) (0.1374::0.1374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2114::0.2117) (0.1651::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2114) (0.1618::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1873::0.1874) (0.1493::0.1514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3589::1.3589) (0.4598::0.4599)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3834::1.3834) (0.0118::0.0118) (0.4939::0.4939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2141::0.2142) (0.1649::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0678::0.0678) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6160::1.6160) (0.5076::0.5077)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6233::1.6233) (0.0127::0.0127) (0.5333::0.5333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6060::1.6060) (0.5315::0.5316)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6238::1.6238) (0.0140::0.0140) (0.5611::0.5611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4949::1.4949) (0.4844::0.4868)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4986::1.4986) (0.0136::0.0136) (0.5067::0.5067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2163::0.2168) (0.1739::0.1825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1926::1.1926) (0.4098::0.4099)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2208::1.2208) (0.0135::0.0135) (0.4468::0.4468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2496::1.2496) (0.4141::0.4142)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2668::1.2668) (0.0138::0.0138) (0.4448::0.4448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1685::1.1685) (0.4007::0.4008)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1894::1.1894) (0.0129::0.0129) (0.4329::0.4329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5571::1.5571) (0.5077::0.5078)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5630::1.5630) (0.0138::0.0138) (0.5259::0.5259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6480::1.6480) (0.5399::0.5400)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6490::1.6490) (0.0142::0.0142) (0.5624::0.5624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3429::1.3429) (0.4423::0.4423)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3576::1.3576) (0.0140::0.0140) (0.4707::0.4707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1888::1.1888) (0.4079::0.4080)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2113::1.2113) (0.0130::0.0130) (0.4415::0.4415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2114::0.2119) (0.1707::0.1796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4397::1.4396) (0.4780::0.4722)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4603::1.4603) (0.0134::0.0134) (0.5065::0.5065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0525::0.0525) (0.0326::0.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2102::0.2110) (0.1688::0.1825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2091) (0.1587::0.1590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2409::0.2409) (0.2107::0.2107)) (IOPATH D Q (0.2368::0.2368) (0.1778::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1965::0.1965)) (IOPATH D Q (0.2133::0.2136) (0.1678::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8100::1.8100) (0.5699::0.5700)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8225::1.8225) (0.0133::0.0133) (0.5960::0.5960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2702::0.2702) (0.1706::0.1706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2092::0.2094) (0.1635::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0954::0.0954) (0.1419::0.1419)) (IOPATH B X (0.0874::0.0874) (0.1133::0.1133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2119::0.2122) (0.1653::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2089::0.2089) (0.1596::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2267::0.2267) (0.2026::0.2026)) (IOPATH D Q (0.2226::0.2227) (0.1695::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2498::1.2498) (0.4237::0.4238)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2696::1.2696) (0.0136::0.0136) (0.4561::0.4561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1355::0.1355)) (IOPATH B X (0.0847::0.0847) (0.1107::0.1107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1995::0.1995) (0.2076::0.2076)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1358::0.1358) (0.1298::0.1298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4249::1.4249) (0.4671::0.4672)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4423::1.4423) (0.0141::0.0141) (0.4985::0.4985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2235::0.2235) (0.2008::0.2008)) (IOPATH D Q (0.2196::0.2198) (0.1691::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3414::0.3414) (0.4334::0.4334)) (IOPATH A1 X (0.3493::0.3493) (0.4423::0.4423)) (IOPATH A2 X (0.3485::0.3485) (0.4341::0.4341)) (IOPATH A3 X (0.3401::0.3401) (0.4188::0.4188)) (IOPATH (posedge S0) X (0.3600::0.3600) (0.4475::0.4475)) (IOPATH (negedge S0) X (0.4328::0.4328) (0.3943::0.3943)) (IOPATH (posedge S1) X (0.3190::0.3190) (0.3102::0.3102)) (IOPATH (negedge S1) X (0.3529::0.3529) (0.2870::0.2870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3633::1.3633) (0.4493::0.4522)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3788::1.3788) (0.0135::0.0135) (0.4796::0.4796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2126::0.2128) (0.1644::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4399::0.4399) (0.3195::0.3195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9797::1.9797) (0.6191::0.6192)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9823::1.9823) (0.0129::0.0129) (0.6396::0.6396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1931::0.1931)) (IOPATH D Q (0.2076::0.2076) (0.1579::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3179::1.3179) (0.4308::0.4309)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3284::1.3284) (0.0130::0.0130) (0.4575::0.4575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2094::1.2094) (0.4031::0.4032)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2276::1.2276) (0.0139::0.0139) (0.4341::0.4341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3597::1.3597) (0.4486::0.4487)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3755::1.3755) (0.0136::0.0136) (0.4790::0.4790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2349::0.2349) (0.2073::0.2073)) (IOPATH D Q (0.2308::0.2309) (0.1736::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2925::1.2925) (0.4372::0.4373)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3143::1.3143) (0.0132::0.0132) (0.4702::0.4702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4809::1.4809) (0.4859::0.4798)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4948::1.4948) (0.0128::0.0128) (0.5096::0.5096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4134::1.4134) (0.4645::0.4646)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4310::1.4310) (0.0139::0.0139) (0.4966::0.4966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3426::1.3426) (0.4521::0.4522)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3473::1.3473) (0.0140::0.0140) (0.4746::0.4746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6452::1.6452) (0.5317::0.5318)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6517::1.6517) (0.0136::0.0136) (0.5572::0.5572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2093::0.2093) (0.1676::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.2000::0.2000)) (IOPATH D Q (0.2180::0.2180) (0.1670::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3388::1.3388) (0.4515::0.4516)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3550::1.3550) (0.0134::0.0134) (0.4811::0.4811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2117::0.2118) (0.1646::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0652::0.0652) (0.0364::0.0364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8497::1.8497) (0.6024::0.6024)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8649::1.8649) (0.0124::0.0124) (0.6329::0.6329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2110) (0.1619::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5062::1.5062) (0.4772::0.4773)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5240::1.5240) (0.0134::0.0134) (0.5128::0.5128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2112) (0.1629::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2103::0.2103) (0.1635::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2494::0.2494) (0.1906::0.1929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1786::0.1786) (0.1450::0.1468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1915::0.1915) (0.2038::0.2038)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2175::0.2175) (0.1649::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2864::1.2864) (0.4266::0.4267)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2979::1.2979) (0.0132::0.0132) (0.4542::0.4542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2087::0.2089) (0.1670::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0955::0.0955) (0.1391::0.1392)) (IOPATH B X (0.0889::0.0889) (0.1189::0.1189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1355::0.1355) (0.1276::0.1276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0913::0.0913) (0.1271::0.1271)) (IOPATH B X (0.0858::0.0858) (0.1157::0.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2308::0.2308) (0.2049::0.2049)) (IOPATH D Q (0.2267::0.2268) (0.1725::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6147::1.6147) (0.5230::0.5231)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6256::1.6256) (0.0131::0.0131) (0.5515::0.5515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3376::0.3376) (0.4308::0.4308)) (IOPATH A1 X (0.3456::0.3456) (0.4397::0.4397)) (IOPATH A2 X (0.3472::0.3472) (0.4331::0.4331)) (IOPATH A3 X (0.3392::0.3392) (0.4181::0.4181)) (IOPATH (posedge S0) X (0.3589::0.3589) (0.4466::0.4466)) (IOPATH (negedge S0) X (0.4317::0.4317) (0.3935::0.3935)) (IOPATH (posedge S1) X (0.3179::0.3179) (0.3094::0.3094)) (IOPATH (negedge S1) X (0.3518::0.3518) (0.2862::0.2862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2095::0.2096) (0.1628::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4887::1.4887) (0.4825::0.4826)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4967::1.4967) (0.0142::0.0142) (0.5045::0.5045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2114::0.2115) (0.1617::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5892::1.5893) (0.5205::0.5205)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6049::1.6049) (0.0120::0.0120) (0.5564::0.5564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2143::0.2144) (0.1688::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2085::0.2085) (0.1580::0.1584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2047::1.2047) (0.4007::0.4008)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2233::1.2233) (0.0134::0.0134) (0.4331::0.4331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2358::1.2358) (0.4224::0.4225)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2588::1.2588) (0.0131::0.0131) (0.4548::0.4548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0573::0.0573) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6216::1.6216) (0.5218::0.5219)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6313::1.6313) (0.0132::0.0132) (0.5499::0.5499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6786::1.6786) (0.5262::0.5263)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6790::1.6790) (0.0143::0.0143) (0.5479::0.5479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1987::0.1987)) (IOPATH D Q (0.2164::0.2166) (0.1685::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2094) (0.1625::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8455::1.8454) (0.6007::0.6007)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8615::1.8615) (0.0134::0.0134) (0.6303::0.6303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2103::0.2106) (0.1689::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2181::1.2181) (0.4069::0.4070)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2394::1.2394) (0.0131::0.0131) (0.4406::0.4406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4662::1.4662) (0.4740::0.4740)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4891::1.4891) (0.0124::0.0124) (0.5090::0.5090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2128::0.2128) (0.1623::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2144::0.2150) (0.1701::0.1814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2126::0.2127) (0.1613::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2088::0.2091) (0.1632::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0986::0.0986) (0.1453::0.1454)) (IOPATH B X (0.0908::0.0908) (0.1169::0.1169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1389::0.1389)) (IOPATH B X (0.0860::0.0860) (0.1138::0.1138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8363::1.8363) (0.5803::0.5804)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8393::1.8393) (0.0136::0.0136) (0.6022::0.6022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2303::0.2303) (0.1390::0.1390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2113::0.2116) (0.1703::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1924::0.1924) (0.2041::0.2041)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2128::0.2128) (0.1635::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1233::0.1233) (0.1164::0.1164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0946::0.0946) (0.1246::0.1246)) (IOPATH B X (0.0905::0.0905) (0.1173::0.1173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0946::0.0946) (0.1280::0.1280)) (IOPATH B X (0.0908::0.0908) (0.1235::0.1235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4571::1.4571) (0.4855::0.4856)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4733::1.4733) (0.0138::0.0138) (0.5149::0.5149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3328::0.3328) (0.4281::0.4281)) (IOPATH A1 X (0.3411::0.3411) (0.4373::0.4373)) (IOPATH A2 X (0.3400::0.3400) (0.4289::0.4289)) (IOPATH A3 X (0.3427::0.3427) (0.4202::0.4202)) (IOPATH (posedge S0) X (0.3529::0.3529) (0.4433::0.4433)) (IOPATH (negedge S0) X (0.4257::0.4257) (0.3900::0.3900)) (IOPATH (posedge S1) X (0.3119::0.3119) (0.3060::0.3060)) (IOPATH (negedge S1) X (0.3458::0.3458) (0.2828::0.2828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2119::0.2122) (0.1669::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2110::0.2111) (0.1642::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2222::0.2222) (0.1332::0.1332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1965::0.1965)) (IOPATH D Q (0.2127::0.2127) (0.1617::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2145::0.2145) (0.1649::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1910::1.1910) (0.3990::0.3991)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2129::1.2129) (0.0132::0.0132) (0.4315::0.4315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3944::1.3944) (0.4528::0.4529)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4033::1.4033) (0.0135::0.0135) (0.4758::0.4758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2122::0.2125) (0.1632::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2828::1.2828) (0.4222::0.4222)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2989::1.2989) (0.0139::0.0139) (0.4526::0.4526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2766::1.2766) (0.4333::0.4334)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2994::1.2994) (0.0131::0.0131) (0.4671::0.4671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4951::1.4951) (0.4873::0.4874)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5007::1.5007) (0.0140::0.0140) (0.5116::0.5116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4250::1.4250) (0.4707::0.4649)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4477::1.4477) (0.0124::0.0124) (0.5007::0.5007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3801::1.3801) (0.4536::0.4537)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3861::1.3861) (0.0143::0.0143) (0.4745::0.4745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2342::1.2343) (0.4203::0.4204)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2562::1.2562) (0.0130::0.0130) (0.4540::0.4540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2122) (0.1672::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4692::1.4692) (0.4776::0.4776)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4879::1.4879) (0.0135::0.0135) (0.5090::0.5090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2097::0.2103) (0.1677::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6775::1.6774) (0.5305::0.5306)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6836::1.6836) (0.0140::0.0140) (0.5568::0.5568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4628::1.4628) (0.4708::0.4709)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4871::1.4871) (0.0117::0.0117) (0.5095::0.5095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4157::1.4157) (0.4569::0.4570)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4259::1.4259) (0.0136::0.0136) (0.4855::0.4855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2523::0.2523) (0.2171::0.2171)) (IOPATH D Q (0.2481::0.2481) (0.1827::0.1838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2097::0.2109) (0.1710::0.1889)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0045::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9688::1.9687) (0.6268::0.6269)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9884::1.9884) (0.0129::0.0129) (0.6592::0.6592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2100::0.2102) (0.1657::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2132::0.2132) (0.2143::0.2143)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1012::0.1012) (0.1442::0.1443)) (IOPATH B X (0.0937::0.0937) (0.1204::0.1204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0567::0.0567) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2102::0.2104) (0.1683::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2426::0.2426) (0.2116::0.2116)) (IOPATH D Q (0.2384::0.2385) (0.1784::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0945::0.0945) (0.1354::0.1355)) (IOPATH B X (0.0867::0.0867) (0.1139::0.1139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2002::0.2002) (0.2080::0.2080)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3104::1.3104) (0.4364::0.4365)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3239::1.3239) (0.0131::0.0131) (0.4639::0.4639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0993::0.0993) (0.1389::0.1389)) (IOPATH B X (0.0930::0.0930) (0.1235::0.1235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5340::1.5340) (0.4948::0.4949)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5405::1.5405) (0.0132::0.0132) (0.5196::0.5196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2093::0.2093) (0.1697::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2105::0.2106) (0.1632::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0896::0.0896) (0.1211::0.1211)) (IOPATH B X (0.0871::0.0871) (0.1200::0.1200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1221::0.1222)) (IOPATH B X (0.0899::0.0899) (0.1169::0.1169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2098) (0.1611::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0636::0.0636) (0.0348::0.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1996::0.1996)) (IOPATH D Q (0.2180::0.2180) (0.1700::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0635::0.0635) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5152::1.5152) (0.4866::0.4801)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5160::1.5160) (0.0143::0.0143) (0.5036::0.5036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2119) (0.1624::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2086) (0.1652::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5358::1.5358) (0.4955::0.4890)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5407::1.5407) (0.0141::0.0141) (0.5149::0.5149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6785::1.6785) (0.5340::0.5341)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6859::1.6859) (0.0132::0.0132) (0.5598::0.5598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2138::0.2138) (0.1633::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5510::1.5510) (0.5117::0.5117)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5373::1.5373) (0.0184::0.0184) (0.4981::0.4981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7998::1.7998) (0.5728::0.5728)) (IOPATH TE_B Z () () (0.0526::0.0526) (1.8499::1.8499) (0.0018::0.0018) (0.6280::0.6281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7357::1.7357) (0.5492::0.5492)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7538::1.7538) (0.0122::0.0122) (0.5835::0.5835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1973::0.1973) (0.2066::0.2066)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0597::0.0597) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2447::1.2447) (0.4172::0.4173)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2673::1.2673) (0.0127::0.0127) (0.4561::0.4561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3493::1.3493) (0.4542::0.4542)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3717::1.3717) (0.0131::0.0131) (0.4886::0.4886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2440::1.2440) (0.4163::0.4164)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2659::1.2659) (0.0132::0.0132) (0.4491::0.4491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7107::1.7107) (0.5342::0.5343)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7174::1.7174) (0.0133::0.0133) (0.5582::0.5582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1922::0.1922) (0.1537::0.1561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2120::0.2122) (0.1651::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5520::1.5520) (0.4944::0.4945)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5723::1.5723) (0.0131::0.0131) (0.5302::0.5302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2111) (0.1619::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2804::0.2805) (0.1761::0.1761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1880::0.1880) (0.2020::0.2020)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8578::1.8577) (0.5993::0.5994)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8671::1.8671) (0.0126::0.0126) (0.6288::0.6288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1384::0.1384)) (IOPATH B X (0.0853::0.0853) (0.1127::0.1127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1879::0.1879) (0.2020::0.2020)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2141::0.2142) (0.1627::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1021::0.1021) (0.1345::0.1345)) (IOPATH B X (0.0972::0.0972) (0.1261::0.1261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2107::0.2107) (0.1597::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1986::0.1986)) (IOPATH D Q (0.2171::0.2181) (0.1743::0.1897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0088::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4014::1.4014) (0.4709::0.4709)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4218::1.4218) (0.0128::0.0128) (0.5026::0.5026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2108::0.2108) (0.1591::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2888::0.2888) (0.1818::0.1818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2149::0.2152) (0.1699::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1369::0.1369)) (IOPATH B X (0.0890::0.0890) (0.1271::0.1271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3802::1.3802) (0.4518::0.4547)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3962::1.3962) (0.0138::0.0138) (0.4826::0.4826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4504::1.4504) (0.4718::0.4719)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4652::1.4652) (0.0141::0.0141) (0.5017::0.5017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3127::1.3127) (0.4321::0.4321)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3268::1.3268) (0.0133::0.0133) (0.4609::0.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2131::0.2131) (0.1611::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2110::0.2112) (0.1665::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2846::1.2846) (0.4354::0.4355)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3008::1.3008) (0.0142::0.0142) (0.4645::0.4645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2469::0.2469) (0.1545::0.1545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2101::0.2102) (0.1650::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2341::1.2342) (0.4124::0.4125)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2562::1.2562) (0.0135::0.0135) (0.4459::0.4459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2224::1.2224) (0.4048::0.4049)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2449::1.2449) (0.0134::0.0134) (0.4390::0.4390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2091) (0.1607::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6571::1.6571) (0.5342::0.5343)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6575::1.6575) (0.0144::0.0144) (0.5557::0.5557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2321::1.2321) (0.4076::0.4077)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2502::1.2502) (0.0129::0.0129) (0.4403::0.4403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3773::1.3773) (0.4561::0.4562)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3975::1.3975) (0.0132::0.0132) (0.4871::0.4871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3638::1.3638) (0.4465::0.4465)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3685::1.3685) (0.0141::0.0141) (0.4691::0.4691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5948::1.5948) (0.5130::0.5131)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6096::1.6096) (0.0135::0.0135) (0.5443::0.5443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2097) (0.1606::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3568::1.3568) (0.4389::0.4390)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3692::1.3692) (0.0138::0.0138) (0.4642::0.4642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3083::1.3083) (0.4428::0.4429)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3305::1.3305) (0.0142::0.0142) (0.4769::0.4769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2236::0.2236) (0.2009::0.2009)) (IOPATH D Q (0.2209::0.2217) (0.1776::0.1904)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2102::0.2102) (0.1597::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3502::1.3502) (0.4558::0.4558)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3786::1.3786) (0.0122::0.0122) (0.4923::0.4923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5557::1.5556) (0.4823::0.4824)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5607::1.5607) (0.0136::0.0136) (0.5104::0.5104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1928::0.1928) (0.2043::0.2043)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0498::0.0498) (0.0311::0.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2818::0.2819) (0.1772::0.1772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2468::0.2468) (0.2140::0.2140)) (IOPATH D Q (0.2426::0.2426) (0.1807::0.1807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2096) (0.1605::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2141::0.2141) (0.1617::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2668::0.2668) (0.2042::0.2066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2278::0.2278) (0.2032::0.2032)) (IOPATH D Q (0.2237::0.2238) (0.1699::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0832::0.0832) (0.1000::0.1000)) (IOPATH B X (0.0870::0.0870) (0.1203::0.1203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1144::0.1145) (0.1029::0.1045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0911::0.0911) (0.1155::0.1155)) (IOPATH B X (0.0925::0.0925) (0.1270::0.1270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5963::1.5962) (0.5138::0.5138)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6048::1.6048) (0.0136::0.0136) (0.5407::0.5407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1966::0.1966) (0.2062::0.2062)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2169::0.2169) (0.1641::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2101::0.2101) (0.1587::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3704::1.3704) (0.4533::0.4534)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3918::1.3918) (0.0133::0.0133) (0.4863::0.4863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2745::1.2745) (0.4155::0.4156)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2987::1.2987) (0.0124::0.0124) (0.4533::0.4533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2160::0.2162) (0.1728::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0891::0.0891) (0.1193::0.1194)) (IOPATH B X (0.0866::0.0866) (0.1172::0.1172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2374::0.2374) (0.2087::0.2087)) (IOPATH D Q (0.2333::0.2334) (0.1756::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5413::1.5413) (0.4904::0.4905)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5550::1.5550) (0.0127::0.0127) (0.5203::0.5203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2136) (0.1632::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0688::0.0688) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1989::0.1990) (0.1592::0.1614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6396::1.6396) (0.5169::0.5170)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6439::1.6439) (0.0138::0.0138) (0.5425::0.5425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4576::1.4576) (0.4742::0.4743)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4727::1.4727) (0.0138::0.0138) (0.5041::0.5041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2091) (0.1597::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2330::0.2330) (0.2062::0.2062)) (IOPATH D Q (0.2289::0.2289) (0.1714::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3269::1.3269) (0.4382::0.4383)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3417::1.3417) (0.0140::0.0140) (0.4680::0.4680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1969::0.1969) (0.2063::0.2063)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6841::1.6841) (0.5633::0.5634)) (IOPATH TE_B Z () () (0.0469::0.0469) (1.7396::1.7396) (-0.0056::-0.0056) (0.6061::0.6061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6385::1.6385) (0.5153::0.5154)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6684::1.6684) (0.0110::0.0110) (0.5574::0.5574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2126::0.2126) (0.1698::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2130::0.2130) (0.1634::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2858::1.2858) (0.4226::0.4226)) (IOPATH TE_B Z () () (0.0565::0.0565) (1.3062::1.3062) (0.0094::0.0094) (0.4600::0.4600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2009::0.2009) (0.2083::0.2083)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2129::0.2129) (0.1686::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4880::1.4880) (0.4846::0.4847)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5065::1.5065) (0.0142::0.0142) (0.5144::0.5144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5247::1.5247) (0.4942::0.4943)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5531::1.5531) (0.0115::0.0115) (0.5318::0.5318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6360::1.6360) (0.5365::0.5365)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.6318::1.6318) (0.0187::0.0187) (0.5355::0.5355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2085::0.2087) (0.1624::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2112) (0.1621::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2164::0.2165) (0.1641::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2013::1.2013) (0.4099::0.4100)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2260::1.2260) (0.0128::0.0128) (0.4457::0.4457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2418::0.2418) (0.1876::0.1894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1495::0.1495) (0.1265::0.1265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2215::0.2215) (0.1823::0.1824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7177::1.7177) (0.5416::0.5417)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7271::1.7271) (0.0140::0.0140) (0.5686::0.5686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1291::0.1292)) (IOPATH B X (0.0895::0.0895) (0.1260::0.1260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2110::0.2112) (0.1697::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0944::0.0944) (0.1223::0.1223)) (IOPATH B X (0.0951::0.0951) (0.1320::0.1320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2231::0.2231) (0.2005::0.2005)) (IOPATH D Q (0.2191::0.2192) (0.1683::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2117) (0.1618::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2129::0.2135) (0.1537::0.1583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2123::0.2124) (0.1662::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2114) (0.1623::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0621::0.0625) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0561::0.0561) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1985::1.1985) (0.3972::0.3973)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2201::1.2201) (0.0134::0.0134) (0.4322::0.4322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2302::1.2302) (0.4176::0.4176)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.2359::1.2359) (0.0180::0.0180) (0.4347::0.4347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6425::1.6425) (0.5157::0.5157)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6445::1.6445) (0.0142::0.0142) (0.5383::0.5383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3260::1.3260) (0.4394::0.4360)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3478::1.3478) (0.0134::0.0134) (0.4711::0.4711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2098::0.2100) (0.1645::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0743::0.0743) (0.0380::0.0380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2888::1.2888) (0.4350::0.4351)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3115::1.3115) (0.0134::0.0134) (0.4696::0.4696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0636::0.0636) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4205::1.4205) (0.4678::0.4701)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4343::1.4343) (0.0133::0.0133) (0.5019::0.5019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6680::1.6680) (0.5467::0.5468)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6871::1.6871) (0.0133::0.0133) (0.5808::0.5808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2443::1.2443) (0.4243::0.4244)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2712::1.2712) (0.0130::0.0130) (0.4603::0.4603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8143::1.8143) (0.5874::0.5875)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8144::1.8144) (0.0135::0.0135) (0.6095::0.6095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4141::1.4141) (0.4671::0.4672)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4324::1.4324) (0.0135::0.0135) (0.4978::0.4978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5237::1.5237) (0.4916::0.4917)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5308::1.5308) (0.0141::0.0141) (0.5172::0.5172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5005::1.5005) (0.4806::0.4807)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5211::1.5211) (0.0126::0.0126) (0.5149::0.5149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4030::1.4030) (0.4623::0.4623)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4165::1.4165) (0.0130::0.0130) (0.4904::0.4904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1627::0.1627) (0.1514::0.1516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2102::0.2104) (0.1667::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2277::1.2277) (0.4172::0.4173)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2480::1.2480) (0.0139::0.0139) (0.4497::0.4497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2452::0.2452) (0.1529::0.1529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2120::0.2124) (0.1722::0.1787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2114::0.2118) (0.1667::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2367::0.2367) (0.2303::0.2303)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2507::0.2596)) (HOLD (posedge D) (posedge CLK) (0.0479::0.0505)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2409::0.2409) (0.2107::0.2107)) (IOPATH D Q (0.2367::0.2367) (0.1753::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2300::0.2300) (0.1397::0.1397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3251::1.3251) (0.4463::0.4464)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3405::1.3405) (0.0138::0.0138) (0.4758::0.4758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2142::0.2144) (0.1624::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2106) (0.1609::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4593::1.4593) (0.4723::0.4724)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4715::1.4715) (0.0132::0.0132) (0.5016::0.5016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0919::0.0919) (0.1274::0.1275)) (IOPATH B X (0.0884::0.0884) (0.1246::0.1246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2748::0.2748) (0.3933::0.3933)) (IOPATH A1 X (0.2817::0.2817) (0.4017::0.4017)) (IOPATH A2 X (0.2769::0.2769) (0.3912::0.3912)) (IOPATH A3 X (0.2746::0.2746) (0.3803::0.3803)) (IOPATH (posedge S0) X (0.2941::0.2941) (0.4087::0.4087)) (IOPATH (negedge S0) X (0.3677::0.3677) (0.3559::0.3559)) (IOPATH (posedge S1) X (0.2511::0.2511) (0.2708::0.2708)) (IOPATH (negedge S1) X (0.2849::0.2849) (0.2474::0.2474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2089::0.2092) (0.1646::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6163::1.6162) (0.5249::0.5250)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6218::1.6218) (0.0135::0.0135) (0.5543::0.5543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2141::0.2141) (0.1635::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2119) (0.1627::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5181::1.5181) (0.4924::0.4925)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5332::1.5332) (0.0132::0.0132) (0.5235::0.5235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2118::0.2120) (0.1666::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3204::1.3204) (0.4461::0.4462)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3323::1.3323) (0.0137::0.0136) (0.4735::0.4735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1934::0.1934) (0.2047::0.2047)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3063::0.3070) (0.2161::0.2212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4810::1.4810) (0.4741::0.4742)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4860::1.4860) (0.0133::0.0133) (0.4979::0.4979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6678::1.6678) (0.5377::0.5377)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6832::1.6832) (0.0119::0.0119) (0.5662::0.5662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2120) (0.1649::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0578::0.0578) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4970::1.4970) (0.4958::0.4958)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4987::1.4987) (0.0185::0.0185) (0.5101::0.5102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8956::1.8956) (0.6026::0.6026)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9146::1.9146) (0.0120::0.0120) (0.6299::0.6299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2250::0.2250) (0.2016::0.2016)) (IOPATH D Q (0.2209::0.2210) (0.1687::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4612::1.4612) (0.4798::0.4799)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4790::1.4790) (0.0135::0.0135) (0.5170::0.5170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5270::1.5270) (0.4990::0.4991)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5494::1.5494) (0.0126::0.0126) (0.5321::0.5321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2153::0.2157) (0.1777::0.1849)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5206::1.5206) (0.4862::0.4863)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5401::1.5401) (0.0131::0.0131) (0.5218::0.5218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1988::0.1988)) (IOPATH D Q (0.2167::0.2170) (0.1697::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1969::0.1969)) (IOPATH D Q (0.2135::0.2136) (0.1642::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4879::1.4879) (0.4768::0.4769)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5082::1.5082) (0.0138::0.0138) (0.5117::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8196::1.8196) (0.5848::0.5813)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8221::1.8221) (0.0131::0.0131) (0.6030::0.6030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2334::0.2334) (0.2284::0.2284)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2544::0.2636)) (HOLD (posedge D) (posedge CLK) (0.0509::0.0542)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2133::0.2133) (0.1637::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4735::1.4735) (0.4882::0.4883)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4777::1.4777) (0.0140::0.0140) (0.5112::0.5112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2162::0.2168) (0.1718::0.1825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0628::0.0628) (0.0351::0.0351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1969::0.1969) (0.1679::0.1686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2097::0.2100) (0.1644::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2547::0.2547) (0.3812::0.3812)) (IOPATH A1 X (0.2648::0.2648) (0.3916::0.3916)) (IOPATH A2 X (0.2634::0.2634) (0.3833::0.3833)) (IOPATH A3 X (0.2654::0.2654) (0.3748::0.3748)) (IOPATH (posedge S0) X (0.2784::0.2784) (0.3995::0.3995)) (IOPATH (negedge S0) X (0.3521::0.3521) (0.3465::0.3465)) (IOPATH (posedge S1) X (0.2353::0.2353) (0.2618::0.2618)) (IOPATH (negedge S1) X (0.2691::0.2691) (0.2382::0.2382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2586::0.2586) (0.1640::0.1640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1664::0.1664) (0.1492::0.1492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2111::0.2113) (0.1629::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2106) (0.1619::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3186::1.3186) (0.4439::0.4440)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3350::1.3350) (0.0134::0.0134) (0.4744::0.4744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2139::0.2140) (0.1658::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2247::0.2247) (0.2015::0.2015)) (IOPATH D Q (0.2212::0.2212) (0.1715::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2296::1.2296) (0.4184::0.4185)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2517::1.2517) (0.0130::0.0130) (0.4520::0.4520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2870::1.2870) (0.4308::0.4309)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3133::1.3133) (0.0127::0.0127) (0.4714::0.4714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7097::1.7097) (0.5467::0.5468)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7096::1.7096) (0.0143::0.0143) (0.5612::0.5612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2562::1.2562) (0.4163::0.4163)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2776::1.2776) (0.0133::0.0133) (0.4504::0.4504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2139::0.2139) (0.1654::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2090::0.2093) (0.1643::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2128) (0.1630::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6909::1.6909) (0.5387::0.5388)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6948::1.6948) (0.0136::0.0136) (0.5634::0.5634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5556::1.5556) (0.5017::0.5018)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5726::1.5726) (0.0137::0.0137) (0.5340::0.5340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7281::1.7281) (0.5551::0.5552)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7358::1.7358) (0.0134::0.0134) (0.5812::0.5812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2832::0.2833) (0.1778::0.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4310::1.4310) (0.4641::0.4642)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4469::1.4469) (0.0133::0.0133) (0.4921::0.4921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1609::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1756::1.1756) (0.4039::0.4040)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.1989::1.1989) (0.0125::0.0125) (0.4377::0.4377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6706::1.6706) (0.5380::0.5443)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6923::1.6923) (0.0127::0.0127) (0.5729::0.5729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5931::1.5931) (0.5105::0.5106)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6028::1.6028) (0.0133::0.0133) (0.5381::0.5381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2578::1.2578) (0.4196::0.4197)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2790::1.2790) (0.0132::0.0132) (0.4537::0.4537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2002::0.2002)) (IOPATH D Q (0.2183::0.2183) (0.1669::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2125::0.2126) (0.1625::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2265::0.2265) (0.2025::0.2025)) (IOPATH D Q (0.2223::0.2224) (0.1684::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2109::0.2109) (0.1620::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8892::1.8892) (0.5851::0.5852)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9031::1.9031) (0.0128::0.0128) (0.6149::0.6149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2302::0.2302) (0.2262::0.2262)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2455::0.2530)) (HOLD (posedge D) (posedge CLK) (0.0436::0.0462)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2346::0.2346) (0.2071::0.2071)) (IOPATH D Q (0.2305::0.2306) (0.1740::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2123) (0.1676::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2512::0.2512) (0.2165::0.2165)) (IOPATH D Q (0.2471::0.2472) (0.1838::0.1854)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2094::0.2094) (0.2124::0.2124)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2087::0.2088) (0.1595::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2757::0.2758) (0.1712::0.1712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2732::0.2732) (0.3925::0.3925)) (IOPATH A1 X (0.2801::0.2801) (0.4007::0.4007)) (IOPATH A2 X (0.2794::0.2794) (0.3928::0.3928)) (IOPATH A3 X (0.2781::0.2781) (0.3823::0.3823)) (IOPATH (posedge S0) X (0.2947::0.2947) (0.4091::0.4091)) (IOPATH (negedge S0) X (0.3683::0.3683) (0.3563::0.3563)) (IOPATH (posedge S1) X (0.2517::0.2517) (0.2712::0.2712)) (IOPATH (negedge S1) X (0.2854::0.2854) (0.2477::0.2477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3761::1.3761) (0.4603::0.4603)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3969::1.3969) (0.0137::0.0137) (0.4941::0.4941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0689::0.0689) (0.0372::0.0372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2095::0.2096) (0.1636::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2221::0.2221) (0.2000::0.2000)) (IOPATH D Q (0.2181::0.2181) (0.1666::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5070::1.5070) (0.4910::0.4934)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5158::1.5158) (0.0134::0.0134) (0.5169::0.5169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0924::0.0924) (0.1470::0.1471)) (IOPATH B X (0.0853::0.0853) (0.1132::0.1132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3492::1.3492) (0.4439::0.4440)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3657::1.3657) (0.0139::0.0139) (0.4730::0.4730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1545::0.1545) (0.1450::0.1451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2085::0.2085) (0.1624::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5521::1.5521) (0.5128::0.5129)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5684::1.5684) (0.0124::0.0124) (0.5451::0.5451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2147::0.2147) (0.1633::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5233::1.5233) (0.4989::0.4990)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5404::1.5404) (0.0129::0.0129) (0.5344::0.5344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4995::1.4995) (0.4967::0.4968)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5047::1.5047) (0.0141::0.0141) (0.5200::0.5200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2257::0.2257) (0.2020::0.2020)) (IOPATH D Q (0.2215::0.2215) (0.1670::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2514::0.2515) (0.1603::0.1603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2952::1.2952) (0.4275::0.4276)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3108::1.3108) (0.0127::0.0127) (0.4571::0.4571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5477::1.5477) (0.5027::0.5028)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5535::1.5534) (0.0127::0.0127) (0.5275::0.5275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0483::0.0483) (0.0296::0.0296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5333::1.5333) (0.5063::0.5064)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5468::1.5468) (0.0136::0.0136) (0.5362::0.5362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1636::1.1636) (0.3877::0.3877)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1844::1.1844) (0.0129::0.0129) (0.4216::0.4216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2122::0.2124) (0.1651::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7082::1.7082) (0.5508::0.5508)) (IOPATH TE_B Z () () (0.0558::0.0558) (1.7283::1.7283) (0.0080::0.0080) (0.5877::0.5877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1427::0.1427) (0.1228::0.1228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4968::1.4968) (0.4963::0.4964)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5168::1.5168) (0.0134::0.0134) (0.5305::0.5305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2111) (0.1625::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2025::0.2025) (0.1831::0.1842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5477::1.5477) (0.4964::0.4965)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5682::1.5682) (0.0128::0.0128) (0.5312::0.5312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2302::0.2302) (0.2262::0.2262)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2371::0.2452)) (HOLD (posedge D) (posedge CLK) (0.0366::0.0389)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2381::1.2381) (0.4027::0.4028)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2572::1.2572) (0.0134::0.0134) (0.4380::0.4380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2160::0.2160) (0.1647::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0673::0.0673) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2100::0.2101) (0.1664::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2110) (0.1615::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2094::0.2098) (0.1663::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2493::0.2493) (0.3766::0.3766)) (IOPATH A1 X (0.2568::0.2568) (0.3852::0.3852)) (IOPATH A2 X (0.2554::0.2554) (0.3771::0.3771)) (IOPATH A3 X (0.2528::0.2528) (0.3660::0.3660)) (IOPATH (posedge S0) X (0.2714::0.2714) (0.3941::0.3941)) (IOPATH (negedge S0) X (0.3450::0.3450) (0.3408::0.3408)) (IOPATH (posedge S1) X (0.2284::0.2284) (0.2565::0.2565)) (IOPATH (negedge S1) X (0.2622::0.2622) (0.2331::0.2331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1498::0.1498) (0.1254::0.1272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0949::0.0949) (0.1391::0.1392)) (IOPATH B X (0.0877::0.0877) (0.1159::0.1159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0503::0.0503) (0.0310::0.0310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2382::0.2382) (0.2091::0.2091)) (IOPATH D Q (0.2342::0.2343) (0.1774::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2097) (0.1607::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0941::0.0941) (0.1414::0.1415)) (IOPATH B X (0.0870::0.0870) (0.1157::0.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2256::0.2256) (0.2020::0.2020)) (IOPATH D Q (0.2226::0.2226) (0.1776::0.1776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1873::1.1873) (0.3967::0.3968)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2103::1.2103) (0.0138::0.0138) (0.4314::0.4314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2540::1.2541) (0.4230::0.4230)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2721::1.2721) (0.0140::0.0140) (0.4512::0.4512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1672::1.1672) (0.3939::0.3940)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.1939::1.1939) (0.0130::0.0130) (0.4312::0.4312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6457::1.6457) (0.5407::0.5408)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6526::1.6526) (0.0131::0.0131) (0.5644::0.5644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3474::1.3474) (0.4539::0.4540)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3506::1.3505) (0.0142::0.0142) (0.4738::0.4738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1930::0.1930) (0.2044::0.2044)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2103::0.2103) (0.1660::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8286::1.8287) (0.5727::0.5727)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8500::1.8500) (0.0127::0.0127) (0.6066::0.6066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2285::0.2285) (0.2037::0.2037)) (IOPATH D Q (0.2244::0.2245) (0.1698::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1603::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4423::1.4423) (0.4817::0.4818)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4626::1.4626) (0.0132::0.0132) (0.5147::0.5147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2385::1.2385) (0.4164::0.4165)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2678::1.2678) (0.0131::0.0131) (0.4592::0.4592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6140::1.6140) (0.5258::0.5259)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6315::1.6315) (0.0131::0.0131) (0.5613::0.5613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6392::1.6392) (0.5133::0.5134)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6451::1.6451) (0.0134::0.0134) (0.5390::0.5390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3462::1.3462) (0.4337::0.4338)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3644::1.3644) (0.0133::0.0133) (0.4679::0.4679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5146::1.5146) (0.4865::0.4865)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5234::1.5234) (0.0128::0.0128) (0.5125::0.5125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2121::0.2121) (0.1666::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2107::0.2107) (0.1585::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2111::0.2111) (0.1614::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8091::1.8091) (0.5639::0.5640)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8156::1.8156) (0.0139::0.0139) (0.5901::0.5901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2328::0.2328) (0.2281::0.2281)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2401::0.2486)) (HOLD (posedge D) (posedge CLK) (0.0389::0.0413)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2083) (0.1597::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2120::0.2125) (0.1693::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2026::0.2026) (0.2091::0.2091)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2101::0.2101) (0.1617::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2123::0.2126) (0.1710::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2484::0.2484) (0.3760::0.3760)) (IOPATH A1 X (0.2585::0.2585) (0.3865::0.3865)) (IOPATH A2 X (0.2557::0.2557) (0.3774::0.3774)) (IOPATH A3 X (0.2544::0.2544) (0.3671::0.3671)) (IOPATH (posedge S0) X (0.2723::0.2723) (0.3948::0.3948)) (IOPATH (negedge S0) X (0.3459::0.3459) (0.3415::0.3415)) (IOPATH (posedge S1) X (0.2292::0.2292) (0.2572::0.2572)) (IOPATH (negedge S1) X (0.2630::0.2630) (0.2338::0.2338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2117::0.2122) (0.1671::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0176::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4261::1.4261) (0.4704::0.4705)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4476::1.4476) (0.0134::0.0134) (0.5089::0.5089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2103::0.2103) (0.2129::0.2129)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2134::0.2135) (0.1621::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0915::0.0915) (0.1232::0.1232)) (IOPATH B X (0.0902::0.0902) (0.1272::0.1272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2106::0.2108) (0.1689::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2640::0.2641) (0.1655::0.1655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2523::0.2524) (0.1946::0.1964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0635::0.0635) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2002::0.2002)) (IOPATH D Q (0.2184::0.2186) (0.1673::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4109::1.4109) (0.4611::0.4611)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4268::1.4268) (0.0133::0.0133) (0.4905::0.4905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2110::0.2114) (0.1665::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4924::1.4924) (0.4868::0.4869)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4979::1.4979) (0.0139::0.0139) (0.5102::0.5102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6452::1.6452) (0.5399::0.5400)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6525::1.6525) (0.0126::0.0126) (0.5642::0.5642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0942::0.0942) (0.1395::0.1395)) (IOPATH B X (0.0866::0.0866) (0.1137::0.1137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1970::0.1970) (0.2064::0.2064)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2122::0.2122) (0.1677::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2085) (0.1599::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3391::1.3391) (0.4515::0.4516)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3564::1.3564) (0.0138::0.0138) (0.4822::0.4822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4730::1.4730) (0.4800::0.4801)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4957::1.4957) (0.0113::0.0113) (0.5159::0.5159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2140::1.2140) (0.4132::0.4132)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2343::1.2343) (0.0139::0.0139) (0.4459::0.4459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3418::1.3418) (0.4509::0.4510)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3614::1.3614) (0.0135::0.0135) (0.4834::0.4834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1594::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3352::1.3352) (0.4457::0.4424)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3404::1.3404) (0.0139::0.0139) (0.4656::0.4656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1926::0.1926) (0.1819::0.1819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2120::0.2126) (0.1693::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2103::0.2106) (0.1648::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2131::0.2133) (0.1649::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4442::1.4442) (0.4664::0.4665)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4573::1.4573) (0.0140::0.0140) (0.4963::0.4963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2113::0.2117) (0.1750::0.1814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2002::0.2002) (0.2080::0.2080)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2160::0.2163) (0.1700::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2381::0.2381) (0.2311::0.2311)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2431::0.2519)) (HOLD (posedge D) (posedge CLK) (0.0418::0.0450)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4973::1.4973) (0.4982::0.4983)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5222::1.5222) (0.0124::0.0124) (0.5337::0.5337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2157::0.2157) (0.1273::0.1273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2115::0.2116) (0.1615::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2091::0.2092) (0.1654::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2154::0.2155) (0.1766::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1971::0.1971) (0.2064::0.2064)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1770::0.1770) (0.1527::0.1527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2507::0.2507) (0.3777::0.3777)) (IOPATH A1 X (0.2609::0.2609) (0.3880::0.3880)) (IOPATH A2 X (0.2603::0.2603) (0.3804::0.3804)) (IOPATH A3 X (0.2547::0.2547) (0.3674::0.3674)) (IOPATH (posedge S0) X (0.2728::0.2728) (0.3952::0.3952)) (IOPATH (negedge S0) X (0.3465::0.3465) (0.3420::0.3420)) (IOPATH (posedge S1) X (0.2297::0.2297) (0.2576::0.2576)) (IOPATH (negedge S1) X (0.2635::0.2635) (0.2342::0.2342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8463::1.8463) (0.5982::0.5982)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.8427::1.8431) (0.0185::0.0185) (0.5994::0.5997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2127) (0.1627::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0558::0.0558) (0.0325::0.0325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5465::1.5465) (0.4969::0.4970)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5514::1.5514) (0.0139::0.0139) (0.5207::0.5207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1334::0.1334)) (IOPATH B X (0.0859::0.0859) (0.1157::0.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2143::0.2149) (0.1718::0.1815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4927::1.4927) (0.4839::0.4840)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5035::1.5035) (0.0136::0.0136) (0.5108::0.5108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1924::0.1924) (0.2041::0.2041)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2093::0.2095) (0.1679::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0866::0.0866) (0.1063::0.1063)) (IOPATH B X (0.0891::0.0891) (0.1218::0.1218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0870::0.0870) (0.1037::0.1037)) (IOPATH B X (0.0914::0.0914) (0.1262::0.1262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2099::0.2099) (0.1585::0.1585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2123) (0.1620::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6799::1.6799) (0.5282::0.5282)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6867::1.6867) (0.0134::0.0134) (0.5541::0.5541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1130::0.1130) (0.1009::0.1025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9353::1.9353) (0.5975::0.5975)) (IOPATH TE_B Z () () (0.0556::0.0556) (1.9639::1.9639) (0.0077::0.0077) (0.6391::0.6391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2101::0.2101) (0.1678::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4687::1.4687) (0.4781::0.4782)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4901::1.4901) (0.0131::0.0131) (0.5113::0.5113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2321::1.2321) (0.4099::0.4100)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2504::1.2504) (0.0135::0.0135) (0.4419::0.4419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6036::1.6036) (0.5192::0.5193)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6292::1.6292) (0.0118::0.0118) (0.5568::0.5568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2235::0.2235) (0.2008::0.2008)) (IOPATH D Q (0.2202::0.2202) (0.1725::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6406::1.6406) (0.5123::0.5124)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6494::1.6494) (0.0136::0.0136) (0.5379::0.5379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5540::1.5540) (0.4966::0.4967)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5593::1.5593) (0.0134::0.0134) (0.5224::0.5224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1788::0.1788) (0.1448::0.1448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2114) (0.1642::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9688::1.9688) (0.6384::0.6384)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.9991::1.9991) (0.0109::0.0109) (0.6742::0.6742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5261::1.5261) (0.5044::0.5044)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5252::1.5255) (0.0184::0.0184) (0.5091::0.5094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4014::1.4014) (0.4606::0.4607)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4196::1.4196) (0.0135::0.0135) (0.4929::0.4929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2280::0.2280) (0.2247::0.2247)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2365::0.2457)) (HOLD (posedge D) (posedge CLK) (0.0362::0.0387)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3140::0.3141) (0.1973::0.1973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1985::1.1985) (0.4013::0.4013)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2192::1.2192) (0.0132::0.0132) (0.4335::0.4335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8405::1.8405) (0.5857::0.5858)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8510::1.8510) (0.0126::0.0126) (0.6157::0.6157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2505::1.2505) (0.4170::0.4171)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2706::1.2706) (0.0136::0.0136) (0.4496::0.4496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2130::0.2130) (0.2142::0.2142)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1993::0.1993) (0.2075::0.2075)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2095::0.2100) (0.1680::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4195::1.4195) (0.4526::0.4527)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4334::1.4334) (0.0131::0.0131) (0.4851::0.4851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2141::0.2143) (0.1719::0.1772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8227::1.8227) (0.5858::0.5782)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8259::1.8259) (0.0139::0.0139) (0.6002::0.6002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0991::0.0991) (0.1320::0.1320)) (IOPATH B X (0.0945::0.0945) (0.1250::0.1250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2638::0.2639) (0.1675::0.1675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2491::0.2491) (0.3760::0.3760)) (IOPATH A1 X (0.2544::0.2544) (0.3832::0.3832)) (IOPATH A2 X (0.2544::0.2544) (0.3761::0.3761)) (IOPATH A3 X (0.2591::0.2591) (0.3694::0.3694)) (IOPATH (posedge S0) X (0.2697::0.2697) (0.3927::0.3927)) (IOPATH (negedge S0) X (0.3432::0.3432) (0.3393::0.3393)) (IOPATH (posedge S1) X (0.2266::0.2266) (0.2551::0.2551)) (IOPATH (negedge S1) X (0.2604::0.2604) (0.2318::0.2318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1904::0.1904) (0.2032::0.2032)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2042::0.2042) (0.1824::0.1824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2156::0.2163) (0.1693::0.1825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1316::0.1317)) (IOPATH B X (0.0872::0.0872) (0.1213::0.1213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1597::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2088) (0.1597::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1339::0.1339)) (IOPATH B X (0.0856::0.0856) (0.1145::0.1145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2117::0.2117) (0.1632::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2102) (0.1610::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2140::0.2141) (0.1641::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5450::1.5450) (0.5105::0.5105)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5542::1.5542) (0.0136::0.0136) (0.5367::0.5367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4868::1.4868) (0.4928::0.4928)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4454::1.4454) (0.0184::0.0184) (0.4676::0.4676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2710::0.2710) (0.1700::0.1700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4761::1.4761) (0.4911::0.4912)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4948::1.4948) (0.0136::0.0136) (0.5232::0.5232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6727::1.6727) (0.5255::0.5256)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6727::1.6727) (0.0141::0.0141) (0.5461::0.5461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0578::0.0578) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4613::1.4613) (0.4698::0.4699)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4747::1.4747) (0.0142::0.0142) (0.4993::0.4993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2087::1.2087) (0.4022::0.4023)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2330::1.2330) (0.0128::0.0128) (0.4379::0.4379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2141::0.2141) (0.1630::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3579::1.3579) (0.4446::0.4447)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3779::1.3779) (0.0134::0.0134) (0.4782::0.4782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4143::1.4143) (0.4563::0.4564)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4212::1.4212) (0.0139::0.0139) (0.4810::0.4810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2463::1.2463) (0.4242::0.4243)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2684::1.2684) (0.0136::0.0136) (0.4575::0.4575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0857::0.0857) (0.1078::0.1078)) (IOPATH B X (0.0893::0.0893) (0.1277::0.1277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2096) (0.1606::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2462::1.2462) (0.4236::0.4236)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2649::1.2649) (0.0130::0.0130) (0.4546::0.4546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4719::1.4718) (0.4802::0.4803)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4913::1.4913) (0.0129::0.0129) (0.5139::0.5139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2358::0.2358) (0.1426::0.1426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2129) (0.1640::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2681::0.2682) (0.1682::0.1682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1758::0.1758) (0.1567::0.1567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7492::1.7492) (0.5584::0.5585)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7556::1.7556) (0.0139::0.0139) (0.5840::0.5840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1661::0.1661) (0.1553::0.1553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2134) (0.1627::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2350::0.2350) (0.2294::0.2294)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2591::0.2701)) (HOLD (posedge D) (posedge CLK) (0.0548::0.0583)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2120::0.2120) (0.1611::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2147::0.2147) (0.1623::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2117::0.2117) (0.1930::0.1930)) (IOPATH D Q (0.2088::0.2094) (0.1689::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2396::0.2396) (0.1432::0.1432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2105::0.2111) (0.1690::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2081) (0.1580::0.1589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1927::0.1927) (0.2044::0.2044)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2179::0.2179) (0.3505::0.3505)) (IOPATH A1 X (0.2270::0.2270) (0.3603::0.3603)) (IOPATH A2 X (0.2246::0.2246) (0.3519::0.3519)) (IOPATH A3 X (0.2229::0.2229) (0.3418::0.3418)) (IOPATH (posedge S0) X (0.2401::0.2401) (0.3692::0.3692)) (IOPATH (negedge S0) X (0.3138::0.3138) (0.3151::0.3151)) (IOPATH (posedge S1) X (0.1971::0.1971) (0.2326::0.2326)) (IOPATH (negedge S1) X (0.2311::0.2311) (0.2099::0.2099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5515::1.5515) (0.5009::0.5010)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5607::1.5607) (0.0136::0.0136) (0.5278::0.5278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3542::0.3542) (0.2676::0.2676)) (IOPATH D Q (0.3501::0.3501) (0.2348::0.2348)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2122::0.2122) (0.1655::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1399::0.1399)) (IOPATH B X (0.0852::0.0852) (0.1119::0.1119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2161::0.2162) (0.1646::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2599::0.2599) (0.2210::0.2210)) (IOPATH D Q (0.2558::0.2558) (0.1878::0.1890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2799::1.2799) (0.4224::0.4225)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3042::1.3042) (0.0124::0.0124) (0.4588::0.4588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1328::0.1328)) (IOPATH B X (0.0852::0.0852) (0.1118::0.1118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5235::1.5235) (0.4969::0.4970)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5289::1.5289) (0.0137::0.0137) (0.5194::0.5194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0696::0.0696) (0.0371::0.0371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0988::0.0988) (0.1443::0.1443)) (IOPATH B X (0.0927::0.0927) (0.1237::0.1237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2472::0.2472) (0.2143::0.2143)) (IOPATH D Q (0.2428::0.2429) (0.1790::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2115) (0.1636::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2111::0.2112) (0.1633::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1266::0.1266) (0.1038::0.1038)) (IOPATH A Y (0.1820::0.1820) (0.0337::0.0337)) (IOPATH B Y (0.1676::0.1676) (0.0347::0.0347)) (IOPATH C Y (0.1421::0.1421) (0.0314::0.0314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2113::0.2113) (0.1604::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1639::0.1652) (0.1526::0.1554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1355::0.1355) (0.1473::0.1473)) (IOPATH D X (0.1331::0.1331) (0.1501::0.1501)) (IOPATH A_N X (0.1771::0.1771) (0.1420::0.1420)) (IOPATH B_N X (0.1832::0.1832) (0.1512::0.1512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2445::1.2445) (0.4177::0.4178)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2660::1.2660) (0.0133::0.0133) (0.4505::0.4505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1380::0.1380) (0.1488::0.1488)) (IOPATH D X (0.1359::0.1359) (0.1523::0.1523)) (IOPATH A_N X (0.1799::0.1799) (0.1439::0.1439)) (IOPATH B_N X (0.1866::0.1866) (0.1534::0.1534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1480::0.1480) (0.1478::0.1478)) (IOPATH C X (0.1485::0.1485) (0.1575::0.1575)) (IOPATH D X (0.1474::0.1474) (0.1657::0.1657)) (IOPATH A_N X (0.1831::0.1831) (0.1523::0.1523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3460::1.3460) (0.4465::0.4466)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3699::1.3699) (0.0126::0.0126) (0.4806::0.4806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1353::0.1353) (0.1456::0.1456)) (IOPATH D X (0.1346::0.1346) (0.1513::0.1513)) (IOPATH A_N X (0.1813::0.1813) (0.1442::0.1442)) (IOPATH B_N X (0.1847::0.1847) (0.1523::0.1523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5879::1.5879) (0.5154::0.5154)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6021::1.6021) (0.0123::0.0123) (0.5457::0.5457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1316::0.1316) (0.1360::0.1360)) (IOPATH C X (0.1298::0.1298) (0.1418::0.1418)) (IOPATH D X (0.1305::0.1305) (0.1524::0.1524)) (IOPATH A_N X (0.1682::0.1682) (0.1412::0.1412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7471::1.7471) (0.5549::0.5550)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7536::1.7536) (0.0133::0.0133) (0.5809::0.5809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1415::0.1415) (0.1431::0.1431)) (IOPATH C X (0.1402::0.1402) (0.1498::0.1498)) (IOPATH D X (0.1408::0.1408) (0.1608::0.1608)) (IOPATH A_N X (0.1791::0.1791) (0.1489::0.1489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5533::1.5532) (0.5013::0.5014)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5744::1.5744) (0.0132::0.0132) (0.5323::0.5323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2144::0.2144) (0.1711::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8083::1.8083) (0.5655::0.5655)) (IOPATH TE_B Z () () (0.0535::0.0535) (1.8569::1.8569) (0.0035::0.0035) (0.6175::0.6175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1309::0.1309) (0.1228::0.1228)) (IOPATH B X (0.1352::0.1352) (0.1387::0.1387)) (IOPATH C X (0.1335::0.1335) (0.1469::0.1469)) (IOPATH D X (0.1330::0.1330) (0.1521::0.1521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4985::1.4985) (0.4892::0.4893)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5242::1.5242) (0.0123::0.0123) (0.5269::0.5269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8470::1.8470) (0.5994::0.5995)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8680::1.8680) (0.0126::0.0126) (0.6346::0.6346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2595::1.2595) (0.4212::0.4213)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2803::1.2803) (0.0136::0.0135) (0.4592::0.4592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2093::0.2094) (0.1629::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8528::1.8527) (0.5850::0.5850)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8614::1.8614) (0.0132::0.0132) (0.6062::0.6062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2894::1.2894) (0.4300::0.4301)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3128::1.3128) (0.0128::0.0128) (0.4640::0.4640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4488::1.4488) (0.4732::0.4732)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4707::1.4707) (0.0127::0.0127) (0.5083::0.5083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9418::1.9418) (0.6160::0.6161)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.9466::1.9466) (0.0141::0.0141) (0.6397::0.6397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2169::0.2170) (0.1660::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1624::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4026::1.4026) (0.4542::0.4543)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4162::1.4162) (0.0141::0.0141) (0.4808::0.4808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2090::0.2091) (0.1627::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2095::0.2098) (0.1678::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0875::0.0875) (0.1156::0.1156)) (IOPATH B X (0.0869::0.0869) (0.1196::0.1196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3756::1.3756) (0.4445::0.4445)) (IOPATH TE_B Z () () (0.0578::0.0579) (1.3937::1.3937) (0.0135::0.0135) (0.4779::0.4779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0495::0.0495) (0.0309::0.0309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2245::0.2245) (0.1755::0.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2117::0.2120) (0.1676::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2142::0.2143) (0.1650::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0957::0.0957) (0.1426::0.1427)) (IOPATH B X (0.0894::0.0894) (0.1202::0.1202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5840::1.5840) (0.5006::0.5006)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5998::1.5998) (0.0136::0.0136) (0.5308::0.5308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1956::1.1956) (0.4105::0.4106)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2165::1.2165) (0.0127::0.0127) (0.4418::0.4418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0990::0.0990) (0.1417::0.1418)) (IOPATH B X (0.0914::0.0914) (0.1181::0.1181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3962::1.3962) (0.4510::0.4511)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4102::1.4102) (0.0131::0.0131) (0.4822::0.4822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3661::1.3661) (0.4487::0.4487)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3774::1.3774) (0.0140::0.0140) (0.4762::0.4762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2293::0.2293) (0.1359::0.1359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3049::1.3049) (0.4340::0.4340)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3276::1.3276) (0.0131::0.0131) (0.4685::0.4685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2502::1.2502) (0.4235::0.4235)) (IOPATH TE_B Z () () (0.0556::0.0556) (1.2566::1.2566) (0.0174::0.0174) (0.4364::0.4364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3521::1.3521) (0.4558::0.4559)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3720::1.3720) (0.0140::0.0140) (0.4883::0.4883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2156::1.2156) (0.4145::0.4146)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2398::1.2398) (0.0129::0.0129) (0.4492::0.4492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2368::0.2368) (0.2084::0.2084)) (IOPATH D Q (0.2329::0.2330) (0.1770::0.1804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1868::0.1869) (0.1511::0.1532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5520::1.5520) (0.4851::0.4852)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5562::1.5562) (0.0136::0.0136) (0.5077::0.5077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2345::1.2345) (0.4213::0.4214)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2567::1.2567) (0.0128::0.0128) (0.4545::0.4545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4588::1.4588) (0.4746::0.4747)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4828::1.4828) (0.0126::0.0126) (0.5108::0.5108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4001::1.4001) (0.4549::0.4550)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4037::1.4037) (0.0143::0.0143) (0.4786::0.4786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2305::1.2305) (0.4188::0.4189)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2577::1.2577) (0.0127::0.0127) (0.4564::0.4564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2123::0.2123) (0.1653::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2118::0.2119) (0.1634::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2085::0.2085) (0.1579::0.1586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2113) (0.1637::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2435::0.2436) (0.1478::0.1478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.1999::0.1999)) (IOPATH D Q (0.2182::0.2185) (0.1697::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2083) (0.1598::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2089::0.2096) (0.1664::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2113::0.2115) (0.1648::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2852::0.2853) (0.1783::0.1783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0556::0.0556) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2840::1.2840) (0.4369::0.4370)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3092::1.3092) (0.0130::0.0130) (0.4718::0.4718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2149::0.2150) (0.1645::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2107::0.2111) (0.1664::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2183::0.2187) (0.1779::0.1841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2107::0.2107) (0.1620::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1104::0.1104)) (IOPATH B X (0.0965::0.0965) (0.1292::0.1292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6201::1.6201) (0.5136::0.5137)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6257::1.6257) (0.0134::0.0134) (0.5382::0.5382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8405::1.8405) (0.5787::0.5788)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8531::1.8531) (0.0135::0.0135) (0.6086::0.6086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2454::0.2454) (0.1513::0.1513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4573::1.4573) (0.4734::0.4734)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4665::1.4665) (0.0134::0.0134) (0.4995::0.4995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1604::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0843::0.0843) (0.1039::0.1039)) (IOPATH B X (0.0865::0.0865) (0.1189::0.1189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0874::0.0874) (0.1126::0.1127)) (IOPATH B X (0.0919::0.0919) (0.1361::0.1361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3214::1.3214) (0.4290::0.4291)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3360::1.3360) (0.0131::0.0131) (0.4603::0.4603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2084::0.2088) (0.1645::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5491::1.5491) (0.5049::0.5050)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5563::1.5563) (0.0131::0.0131) (0.5301::0.5301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2098::0.2099) (0.1634::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1602::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0552::0.0552) (0.0324::0.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2078::0.2078) (0.2117::0.2117)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1412::0.1412) (0.1331::0.1331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5079::1.5079) (0.4900::0.4901)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5211::1.5211) (0.0139::0.0139) (0.5198::0.5198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2093) (0.1611::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0903::0.0903) (0.1231::0.1231)) (IOPATH B X (0.0859::0.0859) (0.1146::0.1146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2143::0.2144) (0.1688::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4872::1.4872) (0.4799::0.4800)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5072::1.5072) (0.0135::0.0135) (0.5148::0.5148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7921::1.7921) (0.5780::0.5781)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8153::1.8153) (0.0119::0.0119) (0.6170::0.6170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5241::1.5241) (0.4919::0.4919)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5476::1.5476) (0.0122::0.0122) (0.5266::0.5266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2106::0.2106) (0.2130::0.2130)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7306::1.7306) (0.5830::0.5832)) (IOPATH TE_B Z () () (0.0516::0.0516) (1.7602::1.7607) (-0.0002::-0.0002) (0.5901::0.5904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2102::0.2106) (0.1680::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2425::0.2425) (0.2116::0.2116)) (IOPATH D Q (0.2383::0.2383) (0.1771::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2155::0.2166) (0.1749::0.1928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0045::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2112::0.2113) (0.1655::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2811::0.2811) (0.2146::0.2167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2921::1.2922) (0.4332::0.4332)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.3288::1.3288) (0.0071::0.0071) (0.4768::0.4768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2467::1.2467) (0.4141::0.4142)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2717::1.2717) (0.0127::0.0127) (0.4506::0.4506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2161::0.2161) (0.1651::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0563::0.0563) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2096::0.2098) (0.1601::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3662::1.3662) (0.4582::0.4583)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3811::1.3811) (0.0137::0.0137) (0.4882::0.4882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2176::0.2176) (0.1709::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0659::0.0659) (0.0359::0.0359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3238::1.3238) (0.4425::0.4425)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3344::1.3344) (0.0129::0.0129) (0.4663::0.4663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0875::0.0875) (0.1076::0.1076)) (IOPATH B X (0.0893::0.0893) (0.1209::0.1209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2692::0.2692) (0.2257::0.2257)) (IOPATH D Q (0.2650::0.2650) (0.1913::0.1930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2086::0.2088) (0.1621::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4453::1.4453) (0.4721::0.4722)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.4546::1.4546) (0.0146::0.0146) (0.4978::0.4978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2101::0.2101) (0.1692::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2403::1.2403) (0.4123::0.4124)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2622::1.2622) (0.0135::0.0135) (0.4465::0.4465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4106::1.4106) (0.4606::0.4607)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4313::1.4313) (0.0132::0.0132) (0.4935::0.4935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2157::0.2157) (0.1666::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2363::1.2363) (0.4198::0.4199)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.2556::1.2556) (0.0144::0.0144) (0.4519::0.4519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5253::1.5253) (0.4946::0.4947)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5319::1.5319) (0.0133::0.0133) (0.5191::0.5191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5033::1.5033) (0.4889::0.4890)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5225::1.5225) (0.0138::0.0138) (0.5182::0.5182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2284::1.2284) (0.4179::0.4180)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2532::1.2532) (0.0129::0.0129) (0.4538::0.4538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2488::0.2489) (0.1574::0.1574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0940::0.0940) (0.1234::0.1234)) (IOPATH B X (0.0930::0.0930) (0.1275::0.1275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4029::1.4029) (0.4637::0.4637)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4174::1.4174) (0.0133::0.0133) (0.4912::0.4912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2075::0.2075) (0.2115::0.2115)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0624)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1926::1.1926) (0.3995::0.3996)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2198::1.2198) (0.0131::0.0131) (0.4357::0.4357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1500::0.1500) (0.1372::0.1372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2728::0.2729) (0.1714::0.1714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2147::0.2148) (0.1644::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5159::1.5159) (0.5028::0.5028)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5323::1.5323) (0.0140::0.0140) (0.5321::0.5321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5312::1.5312) (0.5080::0.5081)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5528::1.5528) (0.0130::0.0130) (0.5420::0.5420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6784::1.6784) (0.5313::0.5314)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6905::1.6905) (0.0124::0.0124) (0.5603::0.5603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2548::0.2548) (0.1609::0.1609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8063::1.8063) (0.5604::0.5605)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8203::1.8203) (0.0123::0.0123) (0.5913::0.5913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1958::0.1958) (0.2058::0.2058)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2084::0.2086) (0.1627::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2103) (0.1619::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1437::0.1437) (0.1274::0.1274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2129::0.2130) (0.1633::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2099::0.2106) (0.1670::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5466::1.5466) (0.5036::0.5037)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5522::1.5522) (0.0129::0.0129) (0.5273::0.5273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4928::1.4927) (0.4928::0.4929)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5065::1.5065) (0.0139::0.0139) (0.5163::0.5163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2150::0.2151) (0.1638::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2630::0.2631) (0.1657::0.1657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0631::0.0631) (0.0354::0.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3195::1.3195) (0.4451::0.4451)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3327::1.3327) (0.0133::0.0133) (0.4734::0.4734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2096::0.2096) (0.1583::0.1583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4891::1.4891) (0.4860::0.4861)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4982::1.4982) (0.0128::0.0128) (0.5125::0.5125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2328::0.2328) (0.1406::0.1406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2105::0.2111) (0.1694::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2123::0.2124) (0.1621::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4041::1.4041) (0.4581::0.4582)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4147::1.4147) (0.0139::0.0139) (0.4850::0.4850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2105::0.2106) (0.1661::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2089::0.2089) (0.1583::0.1588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2112::0.2114) (0.1657::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2083) (0.1587::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2097) (0.1608::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6525::1.6525) (0.5317::0.5318)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6681::1.6681) (0.0133::0.0133) (0.5629::0.5629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1921::0.1921) (0.2040::0.2040)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0625)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5279::1.5279) (0.5002::0.5002)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5483::1.5483) (0.0126::0.0126) (0.5322::0.5322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5204::1.5204) (0.4866::0.4867)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5431::1.5431) (0.0130::0.0130) (0.5238::0.5238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4954::1.4954) (0.4819::0.4820)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5133::1.5133) (0.0133::0.0133) (0.5145::0.5145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2107::0.2114) (0.1709::0.1827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2162::0.2162) (0.1638::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3232::1.3232) (0.4334::0.4335)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3477::1.3477) (0.0121::0.0121) (0.4695::0.4695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0647::0.0647) (0.0361::0.0361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4681::1.4681) (0.4748::0.4749)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4745::1.4745) (0.0141::0.0141) (0.4997::0.4997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2401::0.2401) (0.2102::0.2102)) (IOPATH D Q (0.2360::0.2360) (0.1765::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4568::1.4568) (0.4855::0.4856)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4675::1.4675) (0.0138::0.0138) (0.5116::0.5116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2086::0.2086) (0.1578::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8677::1.8677) (0.5954::0.5955)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8658::1.8658) (0.0140::0.0140) (0.6145::0.6145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2837::1.2837) (0.4231::0.4232)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2933::1.2933) (0.0132::0.0132) (0.4492::0.4492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1941::1.1941) (0.4077::0.4078)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2120::1.2120) (0.0136::0.0136) (0.4380::0.4380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2633::0.2633) (0.2227::0.2227)) (IOPATH D Q (0.2591::0.2591) (0.1892::0.1894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0505::0.0505) (0.0309::0.0309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2099) (0.1618::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1794::0.1814) (0.1638::0.1723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2154::0.2154) (0.1631::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2087) (0.1593::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2154::0.2159) (0.1723::0.1816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1955::0.1955) (0.2056::0.2056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2267::0.2267) (0.2026::0.2026)) (IOPATH D Q (0.2226::0.2227) (0.1695::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2119::0.2121) (0.1653::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5575::1.5575) (0.5062::0.5063)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5812::1.5812) (0.0118::0.0118) (0.5427::0.5427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2173::1.2173) (0.4092::0.4093)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2407::1.2407) (0.0128::0.0128) (0.4435::0.4435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7305::1.7305) (0.5626::0.5627)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7307::1.7307) (0.0133::0.0133) (0.5850::0.5850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4295::1.4295) (0.4597::0.4597)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4463::1.4463) (0.0133::0.0133) (0.4914::0.4914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0545::0.0545) (0.0324::0.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2089::0.2090) (0.1597::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1743::1.1743) (0.4025::0.4026)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.1955::1.1955) (0.0134::0.0134) (0.4347::0.4347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6671::1.6671) (0.5363::0.5363)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6929::1.6929) (0.0124::0.0124) (0.5705::0.5705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1926::0.1926) (0.2042::0.2042)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2084::1.2084) (0.4020::0.4021)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2303::1.2303) (0.0132::0.0132) (0.4363::0.4363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5381::1.5381) (0.5103::0.5104)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5597::1.5597) (0.0128::0.0128) (0.5437::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2401::0.2401) (0.2102::0.2102)) (IOPATH D Q (0.2359::0.2359) (0.1754::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3905::1.3905) (0.4689::0.4690)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4139::1.4139) (0.0124::0.0124) (0.5020::0.5020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8094::1.8094) (0.5716::0.5717)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8156::1.8156) (0.0134::0.0134) (0.5911::0.5911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5558::1.5558) (0.5134::0.5135)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5783::1.5783) (0.0126::0.0126) (0.5492::0.5492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2284::0.2284) (0.2036::0.2036)) (IOPATH D Q (0.2244::0.2244) (0.1708::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8874::1.8874) (0.5836::0.5837)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8989::1.8989) (0.0132::0.0132) (0.6111::0.6111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0527::0.0527) (0.0322::0.0322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2119::0.2119) (0.1627::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7550::1.7550) (0.5522::0.5523)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7541::1.7541) (0.0144::0.0144) (0.5702::0.5702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2133::0.2133) (0.1669::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1594::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2926::0.2927) (0.1842::0.1842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2105::0.2107) (0.1670::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5259::1.5259) (0.4830::0.4831)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5382::1.5382) (0.0139::0.0139) (0.5123::0.5123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2095::0.2095) (0.1612::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2132::0.2133) (0.1656::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5106::1.5106) (0.4893::0.4918)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5151::1.5151) (0.0140::0.0140) (0.5123::0.5123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2225::0.2225) (0.2002::0.2002)) (IOPATH D Q (0.2184::0.2185) (0.1670::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0674::0.0674) (0.0371::0.0371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1944::0.1944) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0697::0.0701)) (SETUP (negedge GATE) (posedge CLK) (0.0625::0.0630)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2528::0.2528) (0.1610::0.1610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2083::0.2084) (0.1643::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1956::0.1956) (0.2057::0.2057)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5452::1.5452) (0.4983::0.4984)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5539::1.5539) (0.0132::0.0132) (0.5252::0.5252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2108::0.2110) (0.1695::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2140::0.2141) (0.1650::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1671::1.1671) (0.3937::0.3938)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.1877::1.1877) (0.0131::0.0131) (0.4262::0.4262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2354::0.2354) (0.2075::0.2075)) (IOPATH D Q (0.2312::0.2312) (0.1736::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3484::1.3484) (0.4540::0.4541)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3553::1.3553) (0.0141::0.0141) (0.4776::0.4776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5159::1.5159) (0.4903::0.4904)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5243::1.5243) (0.0143::0.0143) (0.5162::0.5162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0942::0.0942) (0.1316::0.1317)) (IOPATH B X (0.0882::0.0882) (0.1203::0.1203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1201::0.1201) (0.1169::0.1169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3546::1.3546) (0.4513::0.4514)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3742::1.3742) (0.0129::0.0129) (0.4864::0.4864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2110) (0.1627::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2117::0.2119) (0.1658::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4941::1.4941) (0.4875::0.4876)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5134::1.5134) (0.0129::0.0129) (0.5211::0.5211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2115::0.2119) (0.1663::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8961::1.8960) (0.6057::0.6058)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.9288::1.9288) (0.0101::0.0101) (0.6457::0.6457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2108::0.2110) (0.1671::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2108::0.2109) (0.1713::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3995::1.3995) (0.4700::0.4701)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4218::1.4218) (0.0132::0.0132) (0.5019::0.5019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2225::0.2225) (0.2002::0.2002)) (IOPATH D Q (0.2184::0.2184) (0.1673::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3022::1.3022) (0.4408::0.4409)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3225::1.3225) (0.0132::0.0132) (0.4719::0.4719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2100::0.2101) (0.1617::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4559::1.4559) (0.4879::0.4879)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4714::1.4714) (0.0138::0.0138) (0.5154::0.5154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3096::1.3096) (0.4273::0.4274)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3199::1.3199) (0.0132::0.0132) (0.4546::0.4546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2002::0.2002)) (IOPATH D Q (0.2182::0.2182) (0.1648::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7417::1.7417) (0.5675::0.5675)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.7324::1.7324) (0.0185::0.0185) (0.5575::0.5575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2152::0.2155) (0.1701::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2091::0.2092) (0.1589::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2131::0.2131) (0.1626::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1927::0.1927) (0.2044::0.2044)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2101::0.2101) (0.1654::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2096::0.2098) (0.1643::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2589::0.2590) (0.1644::0.1644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2141::0.2141) (0.1635::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2280::1.2280) (0.4003::0.4004)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2511::1.2511) (0.0137::0.0137) (0.4349::0.4349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1183::0.1183) (0.1157::0.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6163::1.6163) (0.5221::0.5222)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.6460::1.6460) (0.0090::0.0090) (0.5612::0.5612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2136::0.2137) (0.1639::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3488::1.3488) (0.4376::0.4377)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3741::1.3741) (0.0129::0.0129) (0.4768::0.4768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2275::1.2275) (0.4109::0.4110)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2506::1.2506) (0.0127::0.0127) (0.4449::0.4449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5195::1.5195) (0.4911::0.4912)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5256::1.5256) (0.0133::0.0133) (0.5159::0.5159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6893::1.6893) (0.5383::0.5377)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6958::1.6958) (0.0138::0.0138) (0.5648::0.5648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0960::0.0960) (0.1334::0.1335)) (IOPATH B X (0.0878::0.0878) (0.1139::0.1139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4916::1.4916) (0.4829::0.4829)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5124::1.5124) (0.0130::0.0130) (0.5167::0.5167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2682::1.2682) (0.4308::0.4309)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2910::1.2910) (0.0128::0.0128) (0.4636::0.4636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2227::1.2227) (0.4179::0.4180)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2558::1.2558) (0.0120::0.0120) (0.4585::0.4585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4730::1.4730) (0.4830::0.4831)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4905::1.4905) (0.0130::0.0130) (0.5201::0.5201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2239::0.2239) (0.2010::0.2010)) (IOPATH D Q (0.2203::0.2203) (0.1704::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2586::1.2586) (0.4215::0.4216)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.2766::1.2766) (0.0142::0.0142) (0.4571::0.4571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2109) (0.1621::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2572::0.2573) (0.1624::0.1624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5902::1.5902) (0.5059::0.5060)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5947::1.5947) (0.0134::0.0134) (0.5302::0.5302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1918::0.1918) (0.1639::0.1639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8978::1.8978) (0.5866::0.5867)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.9025::1.9025) (0.0143::0.0143) (0.6112::0.6112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7442::1.7442) (0.5599::0.5600)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7513::1.7513) (0.0127::0.0127) (0.5851::0.5851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2124::0.2128) (0.1757::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2127::0.2129) (0.1669::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2122) (0.1632::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2127) (0.1622::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0544::0.0544) (0.0325::0.0325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6752::1.6752) (0.5395::0.5396)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6829::1.6829) (0.0131::0.0131) (0.5662::0.5662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1942::0.1942) (0.2050::0.2050)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2100::0.2100) (0.1604::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2582::0.2582) (0.1639::0.1639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2222::0.2222) (0.2000::0.2000)) (IOPATH D Q (0.2190::0.2196) (0.1737::0.1846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2541::0.2541) (0.2182::0.2182)) (IOPATH D Q (0.2503::0.2506) (0.1884::0.1950)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3431::1.3431) (0.4518::0.4519)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.3555::1.3555) (0.0146::0.0146) (0.4798::0.4798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4083::1.4083) (0.4635::0.4636)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4149::1.4149) (0.0138::0.0138) (0.4832::0.4832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2105::0.2108) (0.1673::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5141::1.5141) (0.4808::0.4809)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5323::1.5323) (0.0133::0.0133) (0.5162::0.5162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2107::0.2107) (0.1678::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1172::0.1172) (0.1149::0.1149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1606::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4459::1.4459) (0.4719::0.4720)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4638::1.4638) (0.0136::0.0136) (0.5022::0.5022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3432::1.3432) (0.4430::0.4431)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3678::1.3678) (0.0123::0.0123) (0.4783::0.4783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5251::1.5251) (0.4937::0.4938)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5461::1.5461) (0.0126::0.0126) (0.5246::0.5246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1286::0.1286) (0.1138::0.1138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2322::0.2322) (0.2057::0.2057)) (IOPATH D Q (0.2283::0.2284) (0.1744::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2114::0.2114) (0.1652::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2492::0.2492) (0.1529::0.1529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2590::0.2590) (0.1640::0.1640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4967::1.4967) (0.4990::0.4991)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5243::1.5243) (0.0123::0.0123) (0.5351::0.5351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2153::0.2157) (0.1686::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2086::0.2086) (0.1618::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1592::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0677::0.0677) (0.0362::0.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1962::0.1962) (0.1684::0.1684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4220::1.4220) (0.4751::0.4752)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4435::1.4435) (0.0134::0.0134) (0.5094::0.5094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2085) (0.1641::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2085::0.2085) (0.1600::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2123::0.2125) (0.1652::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2120) (0.1675::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5432::1.5432) (0.4914::0.4915)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5504::1.5504) (0.0142::0.0142) (0.5171::0.5171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2232::0.2232) (0.2006::0.2006)) (IOPATH D Q (0.2190::0.2191) (0.1667::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2121::0.2121) (0.2138::0.2138)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0572::0.0572) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2930::1.2930) (0.4316::0.4316)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3074::1.3074) (0.0133::0.0133) (0.4592::0.4592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4272::1.4272) (0.4747::0.4748)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4449::1.4449) (0.0132::0.0132) (0.5071::0.5071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2141::1.2141) (0.4040::0.4041)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2373::1.2373) (0.0132::0.0132) (0.4388::0.4388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1877::0.1877) (0.1603::0.1603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1635::0.1637) (0.1524::0.1528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6713::1.6713) (0.5336::0.5336)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6798::1.6798) (0.0126::0.0126) (0.5604::0.5604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2129::0.2135) (0.1737::0.1841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0114::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1394::0.1394)) (IOPATH B X (0.0865::0.0865) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2126) (0.1636::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2110) (0.1611::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2088::0.2091) (0.1674::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2111::0.2112) (0.1647::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2100) (0.1611::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1251::0.1251) (0.1204::0.1204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0500::0.0500) (0.0305::0.0305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1396::0.1398)) (IOPATH B X (0.0868::0.0868) (0.1191::0.1191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2118::0.2120) (0.1647::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0937::0.0937) (0.1154::0.1155)) (IOPATH B X (0.0955::0.0955) (0.1285::0.1285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1230::0.1230) (0.1091::0.1092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5506::1.5506) (0.4923::0.4924)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5578::1.5578) (0.0136::0.0136) (0.5181::0.5181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9665::1.9665) (0.6176::0.6177)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9828::1.9828) (0.0128::0.0128) (0.6507::0.6507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2089) (0.1656::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3973::1.3973) (0.4527::0.4527)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4133::1.4133) (0.0130::0.0130) (0.4831::0.4831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2108) (0.1620::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5583::1.5583) (0.5019::0.5020)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5831::1.5831) (0.0128::0.0128) (0.5394::0.5394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0632::0.0632) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2521::1.2521) (0.4240::0.4241)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2716::1.2716) (0.0141::0.0141) (0.4565::0.4565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1850::1.1850) (0.3975::0.3976)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2039::1.2039) (0.0133::0.0133) (0.4289::0.4289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4384::1.4384) (0.4723::0.4723)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4644::1.4644) (0.0120::0.0120) (0.5082::0.5082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6730::1.6730) (0.5354::0.5355)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6745::1.6745) (0.0140::0.0140) (0.5579::0.5579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4650::1.4650) (0.4758::0.4759)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4831::1.4831) (0.0134::0.0134) (0.5085::0.5085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4272::1.4272) (0.4681::0.4682)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4400::1.4400) (0.0143::0.0143) (0.4953::0.4953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8196::1.8195) (0.5743::0.5796)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8305::1.8305) (0.0128::0.0128) (0.6023::0.6023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2120) (0.1631::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8181::1.8181) (0.5748::0.5749)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8217::1.8217) (0.0140::0.0140) (0.5936::0.5936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1097::0.1099) (0.1136::0.1152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4588::1.4588) (0.4721::0.4722)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4729::1.4729) (0.0128::0.0128) (0.5020::0.5020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2015::0.2015) (0.2086::0.2086)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1305::0.1305) (0.1195::0.1195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1612::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2140::0.2143) (0.1691::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2111) (0.1616::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3559::1.3559) (0.4448::0.4449)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3706::1.3706) (0.0132::0.0132) (0.4728::0.4728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2101::0.2101) (0.1668::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3333::1.3333) (0.4347::0.4348)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3491::1.3491) (0.0131::0.0131) (0.4649::0.4649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2471::1.2471) (0.4245::0.4246)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2633::1.2633) (0.0138::0.0138) (0.4542::0.4542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1508::0.1508) (0.1385::0.1385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1344::0.1344)) (IOPATH B X (0.0869::0.0869) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2160::0.2161) (0.1669::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4750::1.4750) (0.4902::0.4903)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4942::1.4942) (0.0133::0.0133) (0.5235::0.5235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1323::0.1323)) (IOPATH B X (0.0845::0.0845) (0.1109::0.1109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7500::1.7500) (0.5625::0.5626)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7532::1.7532) (0.0132::0.0132) (0.5781::0.5781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3336::1.3336) (0.4400::0.4401)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3580::1.3580) (0.0125::0.0125) (0.4748::0.4748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4721::1.4721) (0.4786::0.4786)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4911::1.4911) (0.0135::0.0135) (0.5114::0.5114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1260::0.1260) (0.1107::0.1107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2148::0.2148) (0.1642::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1425::0.1425)) (IOPATH B X (0.0899::0.0899) (0.1307::0.1307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2588::1.2588) (0.4197::0.4198)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2772::1.2772) (0.0131::0.0131) (0.4519::0.4519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2640::0.2640) (0.1673::0.1673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0852::0.0852) (0.1080::0.1080)) (IOPATH B X (0.0864::0.0864) (0.1188::0.1188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1255::0.1255) (0.1112::0.1112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2111::0.2113) (0.1666::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2141::0.2142) (0.1637::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1860::0.1860) (0.1622::0.1622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1611::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0686::0.0686) (0.0354::0.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2095::0.2095) (0.1649::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2825::1.2825) (0.4217::0.4218)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2994::1.2994) (0.0134::0.0134) (0.4529::0.4529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2086) (0.1599::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2116::0.2119) (0.1651::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6979::1.6979) (0.5261::0.5262)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7106::1.7106) (0.0140::0.0140) (0.5559::0.5559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3088::1.3088) (0.4221::0.4221)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3193::1.3193) (0.0139::0.0139) (0.4513::0.4513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2168::0.2170) (0.1741::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5965::1.5964) (0.5172::0.5173)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6140::1.6140) (0.0136::0.0136) (0.5500::0.5500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1950::0.1950)) (IOPATH D Q (0.2116::0.2120) (0.1696::0.1773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2118::0.2120) (0.1672::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1438::0.1438) (0.1325::0.1325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0899::0.0899) (0.1211::0.1211)) (IOPATH B X (0.0883::0.0883) (0.1231::0.1231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1967::0.1967)) (IOPATH D Q (0.2131::0.2132) (0.1633::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2085::0.2085) (0.1599::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1638::0.1649) (0.1535::0.1560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2100::0.2100) (0.1662::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8769::1.8769) (0.6123::0.6124)) (IOPATH TE_B Z () () (0.0540::0.0540) (1.8921::1.8921) (0.0045::0.0045) (0.6387::0.6387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2086::0.2088) (0.1601::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2878::1.2878) (0.4258::0.4259)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3139::1.3139) (0.0126::0.0126) (0.4626::0.4626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0958::0.0958) (0.1364::0.1365)) (IOPATH B X (0.0880::0.0880) (0.1150::0.1150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4641::1.4641) (0.4691::0.4692)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4845::1.4845) (0.0136::0.0136) (0.5038::0.5038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1928::0.1928) (0.2044::0.2044)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4515::1.4515) (0.4828::0.4828)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4728::1.4728) (0.0135::0.0135) (0.5172::0.5172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2093::0.2095) (0.1674::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2156::1.2156) (0.3997::0.3998)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2393::1.2393) (0.0137::0.0137) (0.4369::0.4369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1852::0.1852) (0.2003::0.2003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1549::0.1549) (0.1337::0.1337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2094::0.2095) (0.1623::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5016::1.5016) (0.4844::0.4845)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5245::1.5245) (0.0130::0.0130) (0.5208::0.5208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1258::0.1258) (0.1119::0.1119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9391::1.9391) (0.6099::0.6100)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9466::1.9466) (0.0135::0.0135) (0.6371::0.6371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0639::0.0639) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2110) (0.1627::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8409::1.8409) (0.5864::0.5865)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8459::1.8459) (0.0134::0.0134) (0.6117::0.6117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2092::0.2095) (0.1647::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2158::0.2165) (0.1742::0.1851)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2109) (0.1626::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4057::1.4057) (0.4570::0.4571)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4242::1.4242) (0.0137::0.0137) (0.4894::0.4894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3999::1.3999) (0.4695::0.4696)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4131::1.4131) (0.0143::0.0143) (0.4973::0.4973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1978::0.1978)) (IOPATH D Q (0.2147::0.2148) (0.1637::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5061::1.5061) (0.4890::0.4891)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5162::1.5162) (0.0135::0.0135) (0.5159::0.5159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1761::0.1761) (0.1611::0.1611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1450::0.1450) (0.1329::0.1329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2133::0.2136) (0.1682::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2118) (0.1622::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2303::1.2303) (0.4127::0.4128)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2544::1.2544) (0.0129::0.0129) (0.4444::0.4444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7462::1.7461) (0.5606::0.5607)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7538::1.7538) (0.0131::0.0131) (0.5880::0.5880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4580::1.4580) (0.4727::0.4728)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4867::1.4867) (0.0118::0.0118) (0.5126::0.5126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2099::0.2101) (0.1684::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3744::1.3744) (0.4414::0.4415)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3842::1.3842) (0.0137::0.0137) (0.4669::0.4669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4742::1.4742) (0.4831::0.4832)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4940::1.4940) (0.0125::0.0125) (0.5164::0.5164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2299::1.2299) (0.4187::0.4188)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2523::1.2523) (0.0134::0.0134) (0.4521::0.4521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2089) (0.1656::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0862::0.0862) (0.1094::0.1095)) (IOPATH B X (0.0882::0.0882) (0.1232::0.1232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1291::0.1291)) (IOPATH B X (0.0885::0.0885) (0.1223::0.1223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2091) (0.1599::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3835::1.3835) (0.4634::0.4635)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4049::1.4049) (0.0135::0.0135) (0.4968::0.4968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2389::1.2389) (0.4223::0.4224)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2628::1.2628) (0.0129::0.0129) (0.4570::0.4570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7514::1.7514) (0.5706::0.5707)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7582::1.7582) (0.0124::0.0124) (0.5968::0.5968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0907::0.0907) (0.1217::0.1217)) (IOPATH B X (0.0934::0.0934) (0.1396::0.1396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2435::1.2435) (0.4122::0.4123)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2675::1.2675) (0.0138::0.0138) (0.4483::0.4483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0655::0.0655) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1241::0.1241) (0.1091::0.1091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1917::0.1917) (0.2038::0.2038)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2275::0.2276) (0.1380::0.1380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2695::0.2696) (0.1699::0.1699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2124::0.2124) (0.1674::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0568::0.0568) (0.0332::0.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1901::0.1901) (0.2031::0.2031)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2150::0.2151) (0.1668::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0572::0.0572) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2240::0.2240) (0.1329::0.1329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2495::0.2495) (0.1577::0.1577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3918::1.3918) (0.4601::0.4602)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4077::1.4077) (0.0134::0.0134) (0.4878::0.4878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2104::0.2106) (0.1686::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4391::1.4391) (0.4790::0.4790)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4514::1.4514) (0.0139::0.0139) (0.5071::0.5071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2553::1.2553) (0.4303::0.4303)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2766::1.2766) (0.0132::0.0132) (0.4603::0.4603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1525::0.1525) (0.1364::0.1364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2131::0.2138) (0.1676::0.1804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2153::0.2154) (0.1646::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5071::1.5071) (0.4898::0.4899)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5178::1.5178) (0.0138::0.0138) (0.5173::0.5173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2156::0.2156) (0.2155::0.2155)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2090::0.2090) (0.1599::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1360::0.1360)) (IOPATH B X (0.0856::0.0856) (0.1133::0.1133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5132::1.5132) (0.5006::0.5006)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5019::1.5019) (0.0185::0.0185) (0.4907::0.4907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0881::0.0881) (0.1163::0.1163)) (IOPATH B X (0.0878::0.0878) (0.1221::0.1221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2099) (0.1607::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7363::1.7364) (0.5864::0.5866)) (IOPATH TE_B Z () () (0.0471::0.0471) (1.7890::1.7890) (-0.0055::-0.0055) (0.6085::0.6085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0668::0.0668) (0.0367::0.0367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2576::0.2576) (0.1615::0.1615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2092::0.2092) (0.2124::0.2124)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2865::1.2866) (0.4200::0.4200)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.3159::1.3159) (0.0087::0.0087) (0.4621::0.4621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2115::0.2119) (0.1679::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1986::0.1986)) (IOPATH D Q (0.2157::0.2158) (0.1639::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5588::1.5588) (0.5085::0.5086)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5787::1.5787) (0.0127::0.0127) (0.5404::0.5404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2465::1.2465) (0.4144::0.4145)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2712::1.2712) (0.0128::0.0128) (0.4499::0.4499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4907::1.4907) (0.4781::0.4781)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5118::1.5118) (0.0132::0.0132) (0.5129::0.5129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0887::0.0887) (0.1180::0.1180)) (IOPATH B X (0.0896::0.0896) (0.1290::0.1290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2146::0.2148) (0.1673::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2089::0.2090) (0.1597::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4195::1.4195) (0.4591::0.4592)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4372::1.4372) (0.0142::0.0142) (0.4913::0.4913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2133::0.2135) (0.1676::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3653::1.3653) (0.4594::0.4595)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3793::1.3793) (0.0137::0.0137) (0.4866::0.4866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2479::0.2479) (0.1542::0.1542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3237::1.3237) (0.4393::0.4394)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3299::1.3299) (0.0131::0.0131) (0.4630::0.4630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2142::0.2142) (0.1627::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7280::1.7280) (0.5633::0.5633)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7375::1.7375) (0.0128::0.0128) (0.5901::0.5901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6144::1.6144) (0.5220::0.5221)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6242::1.6242) (0.0125::0.0125) (0.5496::0.5496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2936::1.2936) (0.4389::0.4390)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3224::1.3224) (0.0125::0.0125) (0.4765::0.4765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2115::0.2115) (0.1599::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4102::1.4102) (0.4594::0.4595)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4282::1.4282) (0.0127::0.0127) (0.4915::0.4915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2126) (0.1611::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4844::1.4844) (0.4744::0.4745)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4909::1.4909) (0.0135::0.0135) (0.4992::0.4992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2085::0.2085) (0.2120::0.2120)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2424::0.2424) (0.2115::0.2115)) (IOPATH D Q (0.2383::0.2383) (0.1788::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2085::0.2086) (0.1630::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3677::1.3677) (0.4551::0.4517)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3819::1.3819) (0.0132::0.0132) (0.4814::0.4814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2082) (0.1593::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1945::1.1945) (0.4022::0.4023)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2197::1.2197) (0.0127::0.0127) (0.4386::0.4386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2087::0.2088) (0.1587::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1315::0.1315) (0.1042::0.1042)) (IOPATH A Y (0.1869::0.1869) (0.0345::0.0345)) (IOPATH B Y (0.1715::0.1715) (0.0350::0.0350)) (IOPATH C Y (0.1484::0.1484) (0.0328::0.0328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5313::1.5313) (0.5082::0.5083)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5515::1.5515) (0.0127::0.0127) (0.5412::0.5412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2105::0.2105) (0.1631::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5081::1.5080) (0.4864::0.4865)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5260::1.5260) (0.0137::0.0137) (0.5157::0.5157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3049::1.3049) (0.4332::0.4333)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3303::1.3303) (0.0123::0.0123) (0.4704::0.4704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1331::0.1331) (0.1453::0.1453)) (IOPATH D X (0.1308::0.1308) (0.1479::0.1479)) (IOPATH A_N X (0.1764::0.1764) (0.1412::0.1412)) (IOPATH B_N X (0.1794::0.1794) (0.1489::0.1489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6768::1.6768) (0.5276::0.5277)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6807::1.6807) (0.0135::0.0135) (0.5520::0.5520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2099::0.2101) (0.1626::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3517::1.3517) (0.4548::0.4548)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3745::1.3745) (0.0132::0.0132) (0.4898::0.4898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2118::0.2119) (0.1608::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1336::0.1336) (0.1445::0.1445)) (IOPATH D X (0.1326::0.1326) (0.1492::0.1492)) (IOPATH A_N X (0.1781::0.1781) (0.1424::0.1424)) (IOPATH B_N X (0.1829::0.1829) (0.1509::0.1509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1315::0.1315) (0.1350::0.1350)) (IOPATH C X (0.1333::0.1333) (0.1457::0.1457)) (IOPATH D X (0.1323::0.1323) (0.1534::0.1534)) (IOPATH A_N X (0.1695::0.1695) (0.1423::0.1423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1347::0.1347) (0.1459::0.1459)) (IOPATH D X (0.1329::0.1329) (0.1495::0.1495)) (IOPATH A_N X (0.1793::0.1793) (0.1429::0.1429)) (IOPATH B_N X (0.1814::0.1814) (0.1504::0.1504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1913::0.1913) (0.2036::0.2036)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1293::0.1293) (0.1341::0.1341)) (IOPATH C X (0.1290::0.1290) (0.1420::0.1420)) (IOPATH D X (0.1285::0.1285) (0.1503::0.1503)) (IOPATH A_N X (0.1646::0.1646) (0.1390::0.1390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2490::1.2490) (0.4156::0.4157)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2752::1.2752) (0.0133::0.0133) (0.4526::0.4526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1266::0.1266) (0.1313::0.1313)) (IOPATH C X (0.1280::0.1280) (0.1412::0.1412)) (IOPATH D X (0.1274::0.1274) (0.1495::0.1495)) (IOPATH A_N X (0.1654::0.1654) (0.1391::0.1391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1835::0.1835) (0.1999::0.1999)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3288::1.3288) (0.4418::0.4419)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3496::1.3496) (0.0137::0.0137) (0.4798::0.4798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8051::1.8050) (0.5608::0.5609)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8140::1.8140) (0.0133::0.0133) (0.5868::0.5868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0634::0.0634) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1292::0.1292) (0.1215::0.1215)) (IOPATH B X (0.1323::0.1323) (0.1362::0.1362)) (IOPATH C X (0.1335::0.1335) (0.1475::0.1475)) (IOPATH D X (0.1317::0.1317) (0.1506::0.1506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1649::0.1649) (0.1545::0.1547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2121::0.2121) (0.1695::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1784::0.1784) (0.1556::0.1556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8480::1.8480) (0.5746::0.5746)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8617::1.8617) (0.0134::0.0134) (0.5998::0.5998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2125::0.2126) (0.1633::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0518::0.0518) (0.0313::0.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2651::0.2652) (0.1667::0.1667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2128) (0.1623::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2232::0.2232) (0.2006::0.2006)) (IOPATH D Q (0.2194::0.2194) (0.1695::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2094::0.2096) (0.1678::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2315::1.2315) (0.4095::0.4096)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2527::1.2527) (0.0136::0.0136) (0.4429::0.4429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2278::1.2278) (0.4169::0.4169)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2286::1.2286) (0.0185::0.0185) (0.4231::0.4232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6888::1.6888) (0.5424::0.5425)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6900::1.6900) (0.0139::0.0139) (0.5568::0.5568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1978::0.1978) (0.2069::0.2069)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6450::1.6450) (0.5266::0.5267)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6557::1.6557) (0.0131::0.0131) (0.5546::0.5546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3977::1.3977) (0.4467::0.4468)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4104::1.4104) (0.0133::0.0133) (0.4778::0.4778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0623::0.0623) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2089::0.2092) (0.1656::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2113) (0.1630::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2491::0.2492) (0.1560::0.1560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2466::0.2466) (0.2139::0.2139)) (IOPATH D Q (0.2424::0.2424) (0.1790::0.1796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4958::1.4958) (0.4888::0.4889)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5149::1.5149) (0.0137::0.0137) (0.5175::0.5175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4911::1.4911) (0.4886::0.4919)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5084::1.5084) (0.0131::0.0131) (0.5179::0.5179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3269::1.3269) (0.4460::0.4460)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.3196::1.3196) (0.0180::0.0180) (0.4406::0.4406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3259::1.3259) (0.4384::0.4385)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3449::1.3449) (0.0133::0.0133) (0.4686::0.4686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2017::0.2017) (0.2087::0.2087)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0630::0.0630) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2139::0.2139) (0.1665::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2084) (0.1611::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4570::1.4570) (0.4843::0.4844)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4758::1.4758) (0.0133::0.0133) (0.5164::0.5164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4570::1.4570) (0.4865::0.4866)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4747::1.4747) (0.0126::0.0126) (0.5167::0.5167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2129::0.2129) (0.1609::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2805::1.2805) (0.4177::0.4178)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2920::1.2920) (0.0124::0.0124) (0.4467::0.4467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1346::0.1346) (0.1528::0.1528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2119::0.2121) (0.1672::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2118) (0.1628::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2768::1.2768) (0.4333::0.4334)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3012::1.3012) (0.0135::0.0135) (0.4685::0.4685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5067::1.5067) (0.4865::0.4866)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5174::1.5174) (0.0142::0.0142) (0.5130::0.5130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3848::1.3848) (0.4657::0.4658)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3920::1.3920) (0.0141::0.0141) (0.4884::0.4884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4310::1.4310) (0.4788::0.4789)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4432::1.4432) (0.0133::0.0133) (0.5070::0.5070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1597::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0561::0.0561) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0541::0.0541) (0.0323::0.0323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5526::1.5526) (0.5125::0.5126)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5544::1.5544) (0.0138::0.0138) (0.5339::0.5339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5577::1.5577) (0.5001::0.5002)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5672::1.5672) (0.0126::0.0126) (0.5284::0.5284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4313::1.4313) (0.4766::0.4766)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4232::1.4232) (0.0184::0.0184) (0.4708::0.4708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1787::1.1787) (0.4049::0.4050)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.1981::1.1981) (0.0136::0.0136) (0.4359::0.4359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2126::0.2128) (0.1689::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2099::0.2102) (0.1639::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2100::0.2101) (0.1611::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4736::1.4736) (0.4816::0.4817)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4905::1.4905) (0.0131::0.0131) (0.5132::0.5132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2095::0.2100) (0.1671::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2164::0.2168) (0.1703::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2085::0.2086) (0.1586::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2140::0.2142) (0.1750::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1938::0.1938) (0.2048::0.2048)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0694::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2709::0.2709) (0.2265::0.2265)) (IOPATH D Q (0.2667::0.2667) (0.1913::0.1923)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2124::0.2124) (0.1638::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3901::1.3901) (0.4660::0.4661)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4105::1.4105) (0.0130::0.0130) (0.4992::0.4992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2002::0.2002)) (IOPATH D Q (0.2189::0.2191) (0.1716::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2407::1.2407) (0.4125::0.4126)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2628::1.2628) (0.0130::0.0130) (0.4464::0.4464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8127::1.8127) (0.5790::0.5791)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8118::1.8118) (0.0135::0.0135) (0.5987::0.5987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0911::0.0911) (0.1188::0.1189)) (IOPATH B X (0.0886::0.0886) (0.1157::0.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5569::1.5569) (0.5136::0.5137)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5799::1.5799) (0.0129::0.0129) (0.5506::0.5506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1880::0.1880) (0.2021::0.2021)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2257::1.2257) (0.4089::0.4090)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2453::1.2453) (0.0139::0.0139) (0.4411::0.4411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2140::0.2142) (0.1644::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0682::0.0682) (0.0377::0.0377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2739::1.2739) (0.4153::0.4153)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2957::1.2957) (0.0132::0.0132) (0.4515::0.4515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2611::0.2612) (0.1649::0.1649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1930::0.1930) (0.1756::0.1756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2107::0.2109) (0.1664::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1085::0.1085) (0.1088::0.1088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2095::0.2095) (0.1618::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2133::0.2137) (0.1670::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5120::1.5120) (0.4783::0.4784)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5160::1.5160) (0.0144::0.0144) (0.5051::0.5051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2963::1.2963) (0.4247::0.4248)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3143::1.3143) (0.0130::0.0130) (0.4570::0.4570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9589::1.9588) (0.6023::0.6024)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9556::1.9556) (0.0139::0.0139) (0.6243::0.6243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2138::0.2138) (0.1718::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2103::0.2105) (0.1649::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2229::0.2229) (0.2005::0.2005)) (IOPATH D Q (0.2204::0.2215) (0.1781::0.1954)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0051::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2578::0.2579) (0.1627::0.1627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2685::0.2686) (0.1692::0.1692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2105) (0.1606::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7112::1.7112) (0.5378::0.5378)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7141::1.7141) (0.0139::0.0139) (0.5607::0.5607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3482::1.3482) (0.4564::0.4564)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.3804::1.3804) (0.0103::0.0103) (0.4945::0.4945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2171::0.2172) (0.1653::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2557::0.2558) (0.1596::0.1596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2117::0.2122) (0.1692::0.1774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0176::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1802::0.1802) (0.1578::0.1578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5129::1.5128) (0.4858::0.4859)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5249::1.5249) (0.0136::0.0136) (0.5147::0.5147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3567::1.3567) (0.4558::0.4559)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3733::1.3733) (0.0138::0.0138) (0.4865::0.4865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2091::0.2092) (0.1624::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2307::0.2307) (0.1400::0.1400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2134::0.2134) (0.1715::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0588::0.0588) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2191::0.2192) (0.1284::0.1284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2081::0.2082) (0.1615::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9614::1.9614) (0.6319::0.6319)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.9027::1.9027) (0.0186::0.0186) (0.5925::0.5925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1993::0.1993) (0.1798::0.1798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4640::1.4640) (0.4862::0.4862)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.4582::1.4582) (0.0180::0.0180) (0.4832::0.4832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3928::1.3928) (0.4547::0.4547)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4165::1.4165) (0.0122::0.0122) (0.4883::0.4883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1967::0.1967)) (IOPATH D Q (0.2132::0.2133) (0.1634::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5294::1.5293) (0.5054::0.5055)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5480::1.5480) (0.0137::0.0137) (0.5388::0.5388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4060::1.4060) (0.4691::0.4691)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.4050::1.4051) (0.0182::0.0182) (0.4736::0.4736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2327::0.2327) (0.1413::0.1413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4945::1.4945) (0.4856::0.4857)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5112::1.5112) (0.0143::0.0143) (0.5174::0.5174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3842::1.3842) (0.4632::0.4633)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4053::1.4053) (0.0133::0.0133) (0.4972::0.4972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2172::0.2173) (0.1670::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2085) (0.1597::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3109::1.3109) (0.4282::0.4283)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3218::1.3218) (0.0135::0.0135) (0.4569::0.4569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3975::1.3975) (0.4588::0.4530)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4175::1.4175) (0.0130::0.0130) (0.4880::0.4880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4627::1.4627) (0.4640::0.4641)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4771::1.4771) (0.0126::0.0126) (0.4975::0.4975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3759::1.3759) (0.4513::0.4514)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3960::1.3960) (0.0134::0.0134) (0.4836::0.4836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2131::0.2132) (0.1659::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6755::1.6755) (0.5401::0.5402)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6774::1.6774) (0.0134::0.0134) (0.5630::0.5630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3980::1.3980) (0.4540::0.4541)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4093::1.4093) (0.0127::0.0127) (0.4830::0.4830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3617::1.3617) (0.4415::0.4416)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3709::1.3709) (0.0139::0.0139) (0.4691::0.4691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2107::0.2110) (0.1676::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1983::0.1983) (0.2070::0.2070)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1867::0.1867) (0.2014::0.2014)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2115::0.2120) (0.1701::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7011::1.7011) (0.5348::0.5349)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7075::1.7075) (0.0138::0.0138) (0.5607::0.5607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2135) (0.1623::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6914::1.6914) (0.5426::0.5427)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6984::1.6984) (0.0130::0.0130) (0.5680::0.5680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1982::0.1982)) (IOPATH D Q (0.2152::0.2152) (0.1628::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2179::1.2179) (0.4057::0.4058)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2442::1.2442) (0.0127::0.0127) (0.4422::0.4422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4693::1.4693) (0.4767::0.4768)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4884::1.4884) (0.0135::0.0135) (0.5103::0.5103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1406::0.1406) (0.1332::0.1332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1747::1.1747) (0.4024::0.4025)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.1959::1.1959) (0.0135::0.0135) (0.4353::0.4353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2578::1.2578) (0.4207::0.4208)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2784::1.2784) (0.0136::0.0136) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2254::0.2254) (0.2018::0.2018)) (IOPATH D Q (0.2212::0.2212) (0.1677::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1931::0.1931) (0.1757::0.1757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2092) (0.1585::0.1592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5601::1.5601) (0.4906::0.4907)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5672::1.5672) (0.0130::0.0130) (0.5153::0.5153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0590::0.0590) (0.0362::0.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4158::1.4158) (0.4633::0.4633)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4420::1.4420) (0.0117::0.0117) (0.4990::0.4990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2110::0.2113) (0.1643::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2841::1.2841) (0.4351::0.4352)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3127::1.3127) (0.0132::0.0132) (0.4743::0.4743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2118) (0.1611::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3329::1.3329) (0.4485::0.4486)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3527::1.3527) (0.0127::0.0127) (0.4810::0.4810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7456::1.7456) (0.5617::0.5617)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7568::1.7568) (0.0122::0.0122) (0.5899::0.5899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0570::0.0570) (0.0333::0.0333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2149::0.2149) (0.1642::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8597::1.8597) (0.5699::0.5700)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8592::1.8592) (0.0136::0.0136) (0.5931::0.5931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6401::1.6401) (0.5188::0.5188)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6470::1.6470) (0.0142::0.0142) (0.5446::0.5446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4244::1.4244) (0.4666::0.4666)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4436::1.4436) (0.0137::0.0137) (0.4987::0.4987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8328::1.8328) (0.5652::0.5653)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8337::1.8337) (0.0137::0.0137) (0.5886::0.5886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2120) (0.1622::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4556::1.4556) (0.4733::0.4764)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4625::1.4625) (0.0140::0.0140) (0.4970::0.4970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2129::0.2130) (0.1624::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2134) (0.1635::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2710::0.2711) (0.1710::0.1710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2229::0.2229) (0.2005::0.2005)) (IOPATH D Q (0.2187::0.2187) (0.1646::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2132) (0.1635::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2654::0.2654) (0.2238::0.2238)) (IOPATH D Q (0.2612::0.2613) (0.1903::0.1905)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1950::0.1950)) (IOPATH D Q (0.2121::0.2131) (0.1727::0.1885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0065::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2780::1.2780) (0.4229::0.4230)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2992::1.2992) (0.0125::0.0125) (0.4563::0.4563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2146::0.2147) (0.1640::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2119::0.2121) (0.1632::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0666::0.0666) (0.0355::0.0355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7348::1.7348) (0.5497::0.5422)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7428::1.7428) (0.0131::0.0131) (0.5718::0.5718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2977::0.2977) (0.1875::0.1875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3441::1.3441) (0.4448::0.4449)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3688::1.3688) (0.0123::0.0123) (0.4802::0.4802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1995::0.1995)) (IOPATH D Q (0.2173::0.2174) (0.1674::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5317::1.5316) (0.4987::0.4988)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5467::1.5467) (0.0131::0.0131) (0.5296::0.5296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1991::0.1991)) (IOPATH D Q (0.2167::0.2167) (0.1647::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1424::0.1424) (0.1236::0.1237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3849::1.3849) (0.4456::0.4457)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3934::1.3934) (0.0133::0.0133) (0.4738::0.4738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9333::1.9333) (0.6237::0.6237)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.9304::1.9307) (0.0186::0.0186) (0.6279::0.6283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4233::1.4233) (0.4672::0.4673)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4450::1.4450) (0.0129::0.0129) (0.5020::0.5020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2379::0.2379) (0.2089::0.2089)) (IOPATH D Q (0.2337::0.2338) (0.1758::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2144::0.2147) (0.1670::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1376::0.1376) (0.1290::0.1290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.2001::0.2001) (0.1802::0.1802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0617::0.0620) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4145::1.4145) (0.4597::0.4598)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4407::1.4407) (0.0126::0.0126) (0.4976::0.4976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2116) (0.1614::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2131) (0.1628::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2434::0.2434) (0.2121::0.2121)) (IOPATH D Q (0.2392::0.2392) (0.1773::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2148::0.2148) (0.1721::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3529::1.3529) (0.4554::0.4555)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3739::1.3739) (0.0137::0.0137) (0.4896::0.4896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2226::0.2226) (0.2003::0.2003)) (IOPATH D Q (0.2185::0.2186) (0.1670::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2926::0.2927) (0.1829::0.1829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2941::1.2941) (0.4367::0.4368)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3040::1.3040) (0.0135::0.0135) (0.4621::0.4621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0497::0.0497) (0.0302::0.0302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2153::0.2153) (0.1650::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6680::1.6679) (0.5278::0.5279)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6797::1.6797) (0.0125::0.0125) (0.5572::0.5572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2855::1.2855) (0.4280::0.4280)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3167::1.3167) (0.0115::0.0115) (0.4660::0.4660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2138::0.2139) (0.1632::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5932::1.5932) (0.5161::0.5162)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6016::1.6016) (0.0135::0.0135) (0.5429::0.5429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5039::1.5039) (0.4881::0.4882)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5219::1.5219) (0.0130::0.0130) (0.5203::0.5203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4404::1.4404) (0.4666::0.4667)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4547::1.4547) (0.0131::0.0131) (0.4957::0.4957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2101::0.2101) (0.1617::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2109::0.2110) (0.1640::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2423::1.2423) (0.4154::0.4155)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2651::1.2651) (0.0132::0.0132) (0.4503::0.4503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2597::0.2599) (0.1640::0.1640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1955::0.1955) (0.2057::0.2057)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2163::0.2164) (0.1656::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2099::0.2105) (0.1697::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2090::0.2091) (0.1648::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2089::0.2092) (0.1683::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1593::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2118::0.2119) (0.1635::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1877::1.1877) (0.4070::0.4071)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2117::1.2117) (0.0132::0.0132) (0.4413::0.4413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1432::0.1433)) (IOPATH B X (0.0867::0.0867) (0.1193::0.1193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4400::1.4400) (0.4747::0.4747)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4601::1.4601) (0.0138::0.0138) (0.5119::0.5119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6724::1.6724) (0.5339::0.5340)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6810::1.6810) (0.0128::0.0128) (0.5611::0.5611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0508::0.0508) (0.0313::0.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4598::1.4598) (0.4658::0.4659)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4760::1.4760) (0.0138::0.0138) (0.4997::0.4997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4361::1.4362) (0.4715::0.4715)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.4679::1.4679) (0.0102::0.0102) (0.5107::0.5107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2579::1.2579) (0.4177::0.4177)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2761::1.2761) (0.0134::0.0134) (0.4483::0.4483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2232::0.2232) (0.2006::0.2006)) (IOPATH D Q (0.2192::0.2193) (0.1682::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2680::1.2680) (0.4247::0.4248)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2907::1.2907) (0.0132::0.0132) (0.4633::0.4633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2174::0.2177) (0.1697::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8201::1.8201) (0.5770::0.5771)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8281::1.8281) (0.0134::0.0134) (0.6054::0.6054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4621::1.4621) (0.4778::0.4779)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4772::1.4772) (0.0134::0.0134) (0.5075::0.5075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2153) (0.1650::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2088) (0.1601::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6085::1.6085) (0.5116::0.5117)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6190::1.6190) (0.0134::0.0134) (0.5407::0.5407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4216::1.4216) (0.4745::0.4745)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4322::1.4322) (0.0135::0.0135) (0.5012::0.5012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9236::1.9236) (0.5910::0.5911)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9263::1.9263) (0.0136::0.0136) (0.6092::0.6092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2134::0.2136) (0.1688::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2112::0.2112) (0.1640::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2095::0.2097) (0.1704::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3183::1.3183) (0.4442::0.4443)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3318::1.3318) (0.0134::0.0134) (0.4723::0.4723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1966::0.1966) (0.2062::0.2062)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2505::0.2505) (0.2161::0.2161)) (IOPATH D Q (0.2464::0.2464) (0.1832::0.1832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4237::1.4237) (0.4794::0.4795)) (IOPATH TE_B Z () () (0.0564::0.0564) (1.4263::1.4263) (0.0092::0.0092) (0.5085::0.5085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2119::0.2122) (0.1673::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2149::0.2153) (0.1691::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2114::0.2118) (0.1750::0.1799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2143::0.2145) (0.1695::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4705::1.4705) (0.4819::0.4820)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4834::1.4834) (0.0135::0.0135) (0.5051::0.5051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2258::0.2258) (0.1362::0.1362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2109::0.2111) (0.1602::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3319::1.3319) (0.4370::0.4371)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3475::1.3475) (0.0131::0.0131) (0.4670::0.4670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0504::0.0504) (0.0312::0.0312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1747::0.1763) (0.1656::0.1724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2595::1.2595) (0.4225::0.4226)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2804::1.2804) (0.0136::0.0136) (0.4593::0.4593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4462::1.4462) (0.4724::0.4725)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4659::1.4659) (0.0138::0.0138) (0.5040::0.5040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0889::0.0889) (0.1122::0.1122)) (IOPATH B X (0.0891::0.0891) (0.1193::0.1193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2116::0.2119) (0.1664::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1402::0.1404)) (IOPATH B X (0.0856::0.0856) (0.1134::0.1134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2172::0.2172) (0.2163::0.2163)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2162::0.2163) (0.1688::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2749::0.2750) (0.1724::0.1724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2102::0.2102) (0.1609::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2098::0.2101) (0.1711::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2877::1.2877) (0.4303::0.4304)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2949::1.2949) (0.0132::0.0132) (0.4579::0.4579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2098::0.2098) (0.1635::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2070::0.2070) (0.2113::0.2113)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2555::0.2556) (0.1566::0.1566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2731::0.2732) (0.1714::0.1714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2083::0.2083) (0.1597::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7422::1.7422) (0.5673::0.5674)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7466::1.7466) (0.0138::0.0138) (0.5912::0.5912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2104::0.2109) (0.1744::0.1814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3046::1.3046) (0.4245::0.4246)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3266::1.3266) (0.0122::0.0122) (0.4607::0.4607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5449::1.5449) (0.4940::0.4941)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5509::1.5509) (0.0132::0.0132) (0.5189::0.5189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4695::1.4695) (0.4751::0.4788)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4822::1.4822) (0.0142::0.0142) (0.5036::0.5036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2097::0.2097) (0.1649::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1752::0.1756) (0.1640::0.1659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2111::0.2115) (0.1690::0.1772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1862::0.1862) (0.2011::0.2011)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0697)) (SETUP (negedge GATE) (posedge CLK) (0.0621::0.0626)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2137::0.2138) (0.1643::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2094::0.2094) (0.1625::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2604::1.2604) (0.4295::0.4296)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2833::1.2833) (0.0127::0.0127) (0.4621::0.4621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2158::1.2158) (0.4050::0.4051)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2393::1.2393) (0.0134::0.0134) (0.4405::0.4405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7144::1.7144) (0.5331::0.5332)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7284::1.7284) (0.0134::0.0134) (0.5647::0.5647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0666::0.0666) (0.0376::0.0376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2088::0.2089) (0.1592::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2128::0.2129) (0.1623::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1127::0.1127) (0.1118::0.1118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2118) (0.1619::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1976::0.1976) (0.2067::0.2067)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2380::0.2380) (0.2091::0.2091)) (IOPATH D Q (0.2343::0.2346) (0.1793::0.1859)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5021::1.5021) (0.4867::0.4868)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5244::1.5244) (0.0128::0.0128) (0.5208::0.5208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0541::0.0541) (0.0320::0.0320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2097::0.2097) (0.1671::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4007::1.4007) (0.4622::0.4622)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4212::1.4212) (0.0131::0.0131) (0.4930::0.4930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2091) (0.1609::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2527::1.2527) (0.4252::0.4253)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2742::1.2742) (0.0137::0.0137) (0.4587::0.4587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2415::0.2415) (0.2110::0.2110)) (IOPATH D Q (0.2375::0.2377) (0.1797::0.1837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0596::0.0596) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3760::1.3760) (0.4603::0.4604)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3966::1.3966) (0.0139::0.0139) (0.4940::0.4940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1226::0.1227)) (IOPATH B X (0.0900::0.0900) (0.1194::0.1194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2100::0.2101) (0.1621::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4321::1.4321) (0.4700::0.4700)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4508::1.4508) (0.0137::0.0137) (0.4999::0.4999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1979::0.1979) (0.2068::0.2068)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0890::0.0890) (0.1190::0.1190)) (IOPATH B X (0.0858::0.0858) (0.1140::0.1140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2542::0.2542) (0.1962::0.1984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2110) (0.1624::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2088::0.2088) (0.1627::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2112::0.2114) (0.1658::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2113::0.2113) (0.1636::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3959::1.3959) (0.4574::0.4603)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4133::1.4133) (0.0129::0.0129) (0.4891::0.4891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4774::1.4774) (0.4704::0.4705)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4867::1.4867) (0.0143::0.0143) (0.4968::0.4968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4227::1.4227) (0.4599::0.4600)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4436::1.4436) (0.0129::0.0129) (0.4950::0.4950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1935::0.1937) (0.1640::0.1657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8244::1.8244) (0.5771::0.5772)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8286::1.8286) (0.0138::0.0138) (0.5957::0.5957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5394::1.5394) (0.4943::0.4944)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5575::1.5575) (0.0133::0.0133) (0.5232::0.5232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3000::1.3000) (0.4402::0.4403)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3150::1.3150) (0.0139::0.0139) (0.4690::0.4690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2150::0.2150) (0.1638::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5336::1.5336) (0.4831::0.4832)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5453::1.5453) (0.0129::0.0129) (0.5111::0.5111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4350::1.4350) (0.4673::0.4674)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4372::1.4372) (0.0139::0.0139) (0.4888::0.4888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2132::0.2132) (0.1679::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3097::1.3097) (0.4372::0.4372)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3295::1.3295) (0.0121::0.0121) (0.4676::0.4676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2103) (0.1609::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2154::0.2161) (0.1754::0.1861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0111::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2157::0.2157) (0.1653::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2102::0.2104) (0.1684::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7666::1.7666) (0.5527::0.5528)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7742::1.7742) (0.0132::0.0132) (0.5789::0.5789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2081::0.2081) (0.1573::0.1575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0309::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0646::0.0646) (0.0399::0.0399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2083::0.2084) (0.1628::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2757::0.2758) (0.1733::0.1733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4669::1.4669) (0.4737::0.4738)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4874::1.4874) (0.0124::0.0124) (0.5082::0.5082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2152::0.2153) (0.1647::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0680::0.0680) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2440::1.2440) (0.4151::0.4151)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2645::1.2645) (0.0140::0.0140) (0.4466::0.4466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2088::1.2088) (0.4049::0.4050)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2305::1.2305) (0.0138::0.0138) (0.4382::0.4382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1961::0.1961) (0.2059::0.2059)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1238::0.1238)) (IOPATH B X (0.0889::0.0889) (0.1197::0.1197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2123) (0.1679::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.5063::0.5064) (0.3083::0.3083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5738::1.5738) (0.4932::0.4933)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5837::1.5837) (0.0135::0.0135) (0.5193::0.5193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2087) (0.1587::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2039::0.2039) (0.2098::0.2098)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3912::1.3912) (0.4559::0.4560)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4047::1.4047) (0.0137::0.0137) (0.4849::0.4849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2148::0.2155) (0.1720::0.1850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2085) (0.1607::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2514::1.2514) (0.4181::0.4182)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2706::1.2706) (0.0133::0.0133) (0.4488::0.4488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2601::1.2601) (0.4286::0.4287)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2828::1.2828) (0.0127::0.0127) (0.4619::0.4619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2552::0.2552) (0.2187::0.2187)) (IOPATH D Q (0.2511::0.2512) (0.1861::0.1898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5424::1.5424) (0.5097::0.5098)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5449::1.5449) (0.0133::0.0133) (0.5316::0.5316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3381::1.3381) (0.4379::0.4380)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3536::1.3536) (0.0133::0.0133) (0.4686::0.4686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7018::1.7018) (0.5289::0.5290)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7117::1.7117) (0.0128::0.0128) (0.5578::0.5578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6130::1.6130) (0.5268::0.5268)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6363::1.6363) (0.0125::0.0125) (0.5646::0.5646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2110) (0.1624::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2129::0.2130) (0.1628::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1961::0.1961) (0.1756::0.1756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2106::0.2110) (0.1671::0.1755)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0518::0.0518) (0.0312::0.0312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0962::0.0962) (0.1345::0.1346)) (IOPATH B X (0.0889::0.0889) (0.1175::0.1175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2424::0.2424) (0.2115::0.2115)) (IOPATH D Q (0.2384::0.2385) (0.1798::0.1816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4939::1.4939) (0.4824::0.4824)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5194::1.5194) (0.0120::0.0120) (0.5205::0.5205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4150::1.4150) (0.4545::0.4545)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4378::1.4378) (0.0128::0.0128) (0.4884::0.4884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2086::0.2086) (0.2121::0.2121)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2101) (0.1607::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4461::1.4461) (0.4745::0.4745)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4632::1.4632) (0.0136::0.0136) (0.5016::0.5016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2196::1.2196) (0.4076::0.4077)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2407::1.2407) (0.0136::0.0136) (0.4399::0.4399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1744::0.1751) (0.1553::0.1570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7282::1.7282) (0.5560::0.5560)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7335::1.7335) (0.0135::0.0135) (0.5811::0.5811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6116::1.6116) (0.5181::0.5181)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6207::1.6207) (0.0129::0.0129) (0.5437::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2116::0.2116) (0.1669::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2931::1.2931) (0.4381::0.4381)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3140::1.3140) (0.0132::0.0132) (0.4703::0.4703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3817::1.3816) (0.4420::0.4421)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3974::1.3974) (0.0132::0.0132) (0.4720::0.4720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4101::1.4101) (0.4623::0.4624)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4234::1.4234) (0.0135::0.0135) (0.4911::0.4911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4946::1.4946) (0.4960::0.4961)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4978::1.4978) (0.0136::0.0136) (0.5174::0.5174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5334::1.5334) (0.4964::0.4965)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5396::1.5396) (0.0138::0.0138) (0.5212::0.5212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2100::0.2100) (0.1606::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2130::1.2130) (0.4074::0.4075)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2387::1.2387) (0.0136::0.0136) (0.4441::0.4441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2176::0.2176) (0.1703::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2116::0.2122) (0.1682::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0157::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3402::1.3402) (0.4437::0.4438)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3574::1.3574) (0.0132::0.0132) (0.4749::0.4749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1996::0.1996)) (IOPATH D Q (0.2172::0.2173) (0.1659::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4146::1.4146) (0.4729::0.4729)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4205::1.4205) (0.0139::0.0139) (0.4964::0.4964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2115) (0.1648::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2127::0.2128) (0.1623::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2087::0.2092) (0.1651::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.1999::0.1999)) (IOPATH D Q (0.2190::0.2192) (0.1755::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0671::0.0671) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2301::0.2301) (0.2262::0.2262)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2515::0.2604)) (HOLD (posedge D) (posedge CLK) (0.0486::0.0509)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3507::1.3507) (0.4546::0.4547)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3766::1.3766) (0.0126::0.0126) (0.4910::0.4910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2101::0.2101) (0.1617::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5941::1.5941) (0.5149::0.5150)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6003::1.6003) (0.0134::0.0134) (0.5399::0.5399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2131::0.2132) (0.1706::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4018::1.4018) (0.4582::0.4583)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4185::1.4185) (0.0124::0.0124) (0.4883::0.4883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1940::0.1940) (0.1670::0.1670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2491::1.2491) (0.4161::0.4162)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2723::1.2723) (0.0131::0.0131) (0.4509::0.4509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2170::0.2171) (0.1660::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2330::0.2330) (0.2062::0.2062)) (IOPATH D Q (0.2289::0.2289) (0.1724::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3305::1.3305) (0.4481::0.4482)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3483::1.3483) (0.0138::0.0138) (0.4796::0.4796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1970::0.1970) (0.2064::0.2064)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2259::1.2259) (0.4067::0.4068)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2484::1.2484) (0.0134::0.0134) (0.4417::0.4417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1644::0.1644) (0.1349::0.1372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3816::1.3816) (0.4540::0.4541)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4041::1.4041) (0.0132::0.0132) (0.4893::0.4893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8507::1.8507) (0.5716::0.5717)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8594::1.8594) (0.0133::0.0133) (0.5979::0.5979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2090) (0.1650::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2109::0.2110) (0.1640::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0951::0.0951) (0.1325::0.1326)) (IOPATH B X (0.0892::0.0892) (0.1213::0.1213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2098::0.2104) (0.1678::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5475::1.5475) (0.4992::0.5017)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5644::1.5644) (0.0122::0.0122) (0.5308::0.5308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2114) (0.1636::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1570::0.1570) (0.1345::0.1345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2096::0.2099) (0.1644::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2397::1.2397) (0.4195::0.4195)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2633::1.2633) (0.0120::0.0120) (0.4530::0.4530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2084::0.2086) (0.1642::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6258::1.6258) (0.5206::0.5207)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6309::1.6309) (0.0136::0.0136) (0.5454::0.5454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2105::0.2109) (0.1705::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2407::0.2407) (0.2105::0.2105)) (IOPATH D Q (0.2366::0.2367) (0.1778::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2118::0.2122) (0.1753::0.1817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9630::1.9629) (0.6156::0.6157)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9779::1.9779) (0.0136::0.0136) (0.6383::0.6383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2366::0.2366) (0.1409::0.1409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6089::1.6089) (0.5262::0.5262)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6296::1.6296) (0.0117::0.0117) (0.5640::0.5640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2538::1.2538) (0.4258::0.4259)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2801::1.2801) (0.0121::0.0121) (0.4623::0.4623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5580::1.5579) (0.5022::0.5023)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5603::1.5603) (0.0137::0.0137) (0.5243::0.5243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2090::0.2090) (0.1640::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5452::1.5452) (0.4990::0.4991)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5547::1.5547) (0.0137::0.0137) (0.5254::0.5254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2392::0.2392) (0.2097::0.2097)) (IOPATH D Q (0.2350::0.2351) (0.1760::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3862::1.3862) (0.4545::0.4545)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4051::1.4051) (0.0134::0.0134) (0.4872::0.4872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2315::0.2315) (0.2272::0.2272)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2569::0.2676)) (HOLD (posedge D) (posedge CLK) (0.0528::0.0565)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2340::0.2340) (0.1406::0.1406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0545::0.0545) (0.0326::0.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2012::0.2012) (0.2085::0.2085)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2150::0.2150) (0.1656::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4551::1.4551) (0.4753::0.4754)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4750::1.4750) (0.0130::0.0130) (0.5087::0.5087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0665::0.0665) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2131::0.2132) (0.1687::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2101) (0.1606::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2417::0.2417) (0.1509::0.1509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1349::0.1349) (0.1274::0.1274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2857::1.2857) (0.4270::0.4271)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3029::1.3029) (0.0138::0.0138) (0.4585::0.4585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2385::0.2386) (0.1852::0.1877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1154::0.1154) (0.1516::0.1516)) (IOPATH B X (0.1099::0.1099) (0.1369::0.1369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4285::1.4285) (0.4759::0.4760)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4437::1.4437) (0.0132::0.0132) (0.5063::0.5063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2118::0.2118) (0.1598::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0312::0.0312)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3554::1.3554) (0.4381::0.4382)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3760::1.3760) (0.0125::0.0125) (0.4719::0.4719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2151::0.2151) (0.1692::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5531::1.5531) (0.4936::0.4937)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5581::1.5581) (0.0133::0.0133) (0.5179::0.5179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1733::1.1733) (0.3920::0.3921)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.1967::1.1967) (0.0142::0.0142) (0.4274::0.4274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2066::1.2066) (0.3983::0.3984)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2332::1.2332) (0.0129::0.0129) (0.4364::0.4364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2485::0.2485) (0.1527::0.1527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2100::0.2102) (0.1634::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7125::1.7124) (0.5381::0.5382)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7254::1.7254) (0.0126::0.0126) (0.5687::0.5687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3514::1.3514) (0.4343::0.4344)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3647::1.3647) (0.0132::0.0132) (0.4652::0.4652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4228::1.4228) (0.4735::0.4736)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4284::1.4284) (0.0143::0.0143) (0.4974::0.4974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1991::0.1991) (0.1711::0.1711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3396::1.3396) (0.4433::0.4434)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3473::1.3473) (0.0136::0.0136) (0.4683::0.4683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2264::0.2264) (0.1780::0.1805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2307::0.2307) (0.2267::0.2267)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2622::0.2726)) (HOLD (posedge D) (posedge CLK) (0.0571::0.0602)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2136::0.2138) (0.1641::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1926::0.1926) (0.2043::0.2043)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1950::0.1950) (0.2054::0.2054)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2026::0.2026) (0.2091::0.2091)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2116::0.2123) (0.1666::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2265::1.2265) (0.4104::0.4105)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2458::1.2458) (0.0137::0.0137) (0.4425::0.4425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2741::1.2741) (0.4153::0.4153)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2978::1.2978) (0.0127::0.0127) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1956::1.1956) (0.4094::0.4095)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2156::1.2156) (0.0139::0.0139) (0.4403::0.4403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2475::0.2475) (0.2144::0.2144)) (IOPATH D Q (0.2433::0.2434) (0.1807::0.1851)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1334::0.1334) (0.2136::0.2136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9860::1.9860) (0.6116::0.6117)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9882::1.9882) (0.0130::0.0130) (0.6294::0.6294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2113) (0.1615::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2110) (0.1620::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1683::0.1683) (0.1546::0.1547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2123::0.2129) (0.1685::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5223::1.5223) (0.4918::0.4918)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5330::1.5330) (0.0140::0.0140) (0.5195::0.5195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2113) (0.1611::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4027::1.4027) (0.4638::0.4639)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4187::1.4187) (0.0134::0.0134) (0.4981::0.4981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1709::0.1709) (0.1443::0.1443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2140::0.2143) (0.1668::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6108::1.6107) (0.5159::0.5160)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6162::1.6162) (0.0127::0.0127) (0.5410::0.5410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0605::0.0605) (0.0355::0.0355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1616::0.1616) (0.1452::0.1452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2106::0.2114) (0.1506::0.1560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2078::0.2078) (0.1582::0.1582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1980::0.1980)) (IOPATH D Q (0.2149::0.2149) (0.1638::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0666::0.0666) (0.0353::0.0353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5762::1.5762) (0.5104::0.5105)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6065::1.6065) (0.0111::0.0110) (0.5472::0.5472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2112::0.2116) (0.1658::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2245::0.2245) (0.2013::0.2013)) (IOPATH D Q (0.2202::0.2202) (0.1655::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2390::1.2390) (0.4171::0.4172)) (IOPATH TE_B Z () () (0.0562::0.0562) (1.2717::1.2717) (0.0089::0.0089) (0.4575::0.4574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6135::1.6135) (0.5117::0.5118)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6170::1.6170) (0.0140::0.0140) (0.5347::0.5347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8039::1.8039) (0.5652::0.5653)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8250::1.8250) (0.0124::0.0124) (0.6006::0.6006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2368::0.2368) (0.2304::0.2304)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2509::0.2610)) (HOLD (posedge D) (posedge CLK) (0.0479::0.0511)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2022::0.2022) (0.2089::0.2089)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2765::0.2765) (0.1743::0.1743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8552::1.8552) (0.5914::0.5914)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8639::1.8639) (0.0120::0.0120) (0.6202::0.6202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0690::0.0690) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2145::0.2153) (0.1717::0.1855)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2132::0.2132) (0.1608::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2097::0.2100) (0.1654::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2158::0.2159) (0.1680::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2127::0.2129) (0.1625::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5275::1.5275) (0.5060::0.5061)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5472::1.5472) (0.0135::0.0135) (0.5378::0.5378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2111::0.2111) (0.1603::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2649::0.2649) (0.2033::0.2051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2122::0.2125) (0.1643::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3841::0.3841) (0.2815::0.2815)) (IOPATH D Q (0.3798::0.3798) (0.2466::0.2478)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2088) (0.1603::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3838::1.3838) (0.4638::0.4639)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4020::1.4020) (0.0137::0.0137) (0.4948::0.4948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4018::1.4018) (0.4604::0.4605)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4234::1.4234) (0.0132::0.0132) (0.4952::0.4952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2094::0.2094) (0.1676::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4593::1.4593) (0.4848::0.4848)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.4553::1.4553) (0.0183::0.0183) (0.4851::0.4851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4638::1.4638) (0.4683::0.4683)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4799::1.4799) (0.0114::0.0114) (0.4965::0.4965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3804::1.3804) (0.4632::0.4633)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4045::1.4045) (0.0132::0.0132) (0.4987::0.4987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3988::1.3988) (0.4670::0.4670)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.3704::1.3704) (0.0187::0.0187) (0.4530::0.4530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6762::1.6762) (0.5483::0.5484)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6817::1.6817) (0.0139::0.0139) (0.5725::0.5725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1954::1.1954) (0.4086::0.4087)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2146::1.2146) (0.0138::0.0138) (0.4405::0.4405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3997::1.3997) (0.4576::0.4576)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4079::1.4079) (0.0141::0.0141) (0.4827::0.4827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2094::0.2094) (0.1639::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1603::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2882::1.2882) (0.4352::0.4353)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3066::1.3066) (0.0139::0.0139) (0.4665::0.4665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3643::1.3643) (0.4457::0.4458)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3737::1.3737) (0.0136::0.0136) (0.4720::0.4720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3708::1.3708) (0.4385::0.4386)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3809::1.3809) (0.0140::0.0140) (0.4651::0.4651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2178::1.2178) (0.4181::0.4182)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2386::1.2386) (0.0137::0.0137) (0.4492::0.4492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2299::1.2299) (0.4092::0.4093)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2517::1.2517) (0.0132::0.0132) (0.4436::0.4436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2105::0.2107) (0.1638::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1917::0.1917) (0.2038::0.2038)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7485::1.7485) (0.5707::0.5708)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7496::1.7496) (0.0136::0.0136) (0.5926::0.5926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4605::1.4605) (0.4769::0.4770)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4847::1.4847) (0.0129::0.0129) (0.5133::0.5133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1697::0.1715) (0.1524::0.1564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1582::0.1582) (0.1428::0.1428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2336::0.2336) (0.2285::0.2285)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2513::0.2616)) (HOLD (posedge D) (posedge CLK) (0.0484::0.0508)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2131::0.2131) (0.1672::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0572::0.0572) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2108::0.2109) (0.1639::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2103::0.2106) (0.1684::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4186::1.4187) (0.4671::0.4671)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4347::1.4347) (0.0130::0.0130) (0.4933::0.4933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2104::0.2105) (0.1667::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1851::0.1851) (0.1577::0.1577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2772::1.2772) (0.4202::0.4203)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3011::1.3011) (0.0132::0.0132) (0.4571::0.4571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2217::0.2217) (0.1998::0.1998)) (IOPATH D Q (0.2176::0.2176) (0.1650::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3302::1.3302) (0.4409::0.4410)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3551::1.3551) (0.0122::0.0122) (0.4759::0.4759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1002::0.1002) (0.1474::0.1475)) (IOPATH B X (0.0927::0.0927) (0.1195::0.1195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2126::0.2131) (0.1697::0.1787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3446::1.3446) (0.4387::0.4388)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3646::1.3646) (0.0136::0.0136) (0.4729::0.4729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4181::1.4181) (0.4548::0.4549)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4347::1.4347) (0.0131::0.0131) (0.4881::0.4881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4536::1.4536) (0.4670::0.4671)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4629::1.4629) (0.0140::0.0140) (0.4958::0.4958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8438::1.8438) (0.5829::0.5829)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8529::1.8529) (0.0125::0.0125) (0.6028::0.6028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1559::0.1559) (0.1459::0.1459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5018::1.5018) (0.4746::0.4747)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5093::1.5093) (0.0128::0.0128) (0.4998::0.4998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2111::0.2111) (0.1645::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2129) (0.1641::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5372::1.5372) (0.4882::0.4883)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5466::1.5466) (0.0139::0.0139) (0.5140::0.5140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2079) (0.1575::0.1582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5034::1.5034) (0.4869::0.4869)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5236::1.5236) (0.0131::0.0131) (0.5207::0.5207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2249::0.2249) (0.2016::0.2016)) (IOPATH D Q (0.2209::0.2209) (0.1687::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1603::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1682::0.1682) (0.1553::0.1564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2228::0.2228) (0.2004::0.2004)) (IOPATH D Q (0.2193::0.2193) (0.1721::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0620::0.0620) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2369::0.2369) (0.2305::0.2305)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2503::0.2618)) (HOLD (posedge D) (posedge CLK) (0.0476::0.0510)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2116::0.2118) (0.1652::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8194::1.8194) (0.5962::0.5964)) (IOPATH TE_B Z () () (0.0507::0.0507) (1.8598::1.8598) (-0.0020::-0.0020) (0.6305::0.6305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7601::1.7601) (0.5858::0.5859)) (IOPATH TE_B Z () () (0.0443::0.0443) (1.8252::1.8252) (-0.0076::-0.0076) (0.6242::0.6242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2108::0.2111) (0.1679::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2156::0.2157) (0.1634::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2140::0.2141) (0.1686::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4249::1.4249) (0.4762::0.4763)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4471::1.4471) (0.0128::0.0128) (0.5099::0.5099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2124::0.2124) (0.1612::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2460::0.2460) (0.2136::0.2136)) (IOPATH D Q (0.2421::0.2421) (0.1807::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2461::0.2461) (0.1470::0.1470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2126) (0.1674::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3508::1.3508) (0.4550::0.4551)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3758::1.3758) (0.0131::0.0131) (0.4903::0.4903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0949::0.0949) (0.1423::0.1424)) (IOPATH B X (0.0883::0.0883) (0.1186::0.1186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2380::0.2380) (0.2090::0.2090)) (IOPATH D Q (0.2339::0.2340) (0.1761::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2096) (0.1612::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2890::1.2890) (0.4378::0.4378)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3096::1.3096) (0.0137::0.0137) (0.4683::0.4683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2093) (0.1617::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2091) (0.1592::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5899::1.5899) (0.5101::0.5102)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5911::1.5911) (0.0142::0.0142) (0.5323::0.5323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2040::0.2040) (0.2098::0.2098)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2379::0.2380) (0.1482::0.1482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2392::0.2392) (0.1451::0.1451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4431::1.4431) (0.4685::0.4686)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4561::1.4561) (0.0123::0.0123) (0.4972::0.4972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2148::0.2149) (0.1680::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3126::1.3126) (0.4313::0.4314)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3287::1.3287) (0.0131::0.0131) (0.4622::0.4622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2337::1.2337) (0.4111::0.4112)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2539::1.2539) (0.0133::0.0133) (0.4435::0.4435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4959::1.4959) (0.4765::0.4766)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5039::1.5039) (0.0142::0.0142) (0.5008::0.5008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3917::1.3917) (0.4596::0.4597)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4175::1.4175) (0.0121::0.0121) (0.5019::0.5019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2285::1.2285) (0.4178::0.4179)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2520::1.2520) (0.0139::0.0139) (0.4529::0.4529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6564::1.6564) (0.5333::0.5334)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6633::1.6633) (0.0139::0.0139) (0.5588::0.5588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2121::0.2123) (0.1636::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2079) (0.1589::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3791::1.3791) (0.4616::0.4616)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3952::1.3952) (0.0139::0.0139) (0.4915::0.4915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2375::1.2375) (0.4212::0.4213)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.2541::1.2541) (0.0142::0.0142) (0.4509::0.4509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3689::1.3689) (0.4581::0.4582)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3812::1.3812) (0.0137::0.0137) (0.4863::0.4863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2284::0.2284) (0.2250::0.2250)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2570::0.2661)) (HOLD (posedge D) (posedge CLK) (0.0523::0.0553)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2556::0.2557) (0.1625::0.1625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0602::0.0602) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1972::1.1972) (0.4102::0.4103)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2235::1.2235) (0.0123::0.0123) (0.4468::0.4468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2275::0.2275) (0.2031::0.2031)) (IOPATH D Q (0.2233::0.2234) (0.1688::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2129::0.2129) (0.1634::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2100::0.2104) (0.1741::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0673::0.0673) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2524::0.2529) (0.1592::0.1592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1411::0.1411) (0.1227::0.1227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2094::0.2099) (0.1676::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4501::0.4501) (0.3133::0.3133)) (IOPATH D Q (0.4457::0.4458) (0.2801::0.2824)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2626::1.2626) (0.4290::0.4291)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2888::1.2888) (0.0123::0.0123) (0.4659::0.4659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2686::1.2686) (0.4296::0.4296)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2918::1.2918) (0.0131::0.0131) (0.4643::0.4643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2149::0.2151) (0.1663::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3638::1.3638) (0.4455::0.4397)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3875::1.3875) (0.0135::0.0135) (0.4781::0.4781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2107::0.2107) (0.1699::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9312::1.9312) (0.6063::0.6064)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9409::1.9409) (0.0130::0.0130) (0.6246::0.6246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1345::0.1345)) (IOPATH B X (0.0880::0.0880) (0.1241::0.1241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2006::0.2006) (0.2082::0.2082)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3118::1.3117) (0.4418::0.4419)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3284::1.3285) (0.0139::0.0139) (0.4721::0.4721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2117::0.2117) (0.1696::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2128) (0.1630::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3182::1.3182) (0.4445::0.4445)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3346::1.3346) (0.0134::0.0134) (0.4742::0.4742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4803::1.4803) (0.4756::0.4757)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4923::1.4923) (0.0132::0.0132) (0.5018::0.5018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5431::1.5431) (0.4930::0.4931)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5530::1.5530) (0.0133::0.0133) (0.5204::0.5204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6497::1.6497) (0.5334::0.5335)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6572::1.6572) (0.0133::0.0133) (0.5595::0.5595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2237::0.2237) (0.2009::0.2009)) (IOPATH D Q (0.2203::0.2203) (0.1713::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2143::0.2143) (0.1691::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2154::0.2156) (0.1658::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2084::0.2084) (0.2119::0.2119)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4044::1.4044) (0.4608::0.4639)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4162::1.4162) (0.0137::0.0137) (0.4863::0.4863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2476::0.2477) (0.1891::0.1912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0693::0.0693) (0.0354::0.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6642::1.6642) (0.5386::0.5386)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.6877::1.6877) (0.0090::0.0090) (0.5764::0.5764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2334::0.2334) (0.2284::0.2284)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2434::0.2530)) (HOLD (posedge D) (posedge CLK) (0.0418::0.0453)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2095) (0.1604::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6500::1.6501) (0.5324::0.5324)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6686::1.6686) (0.0123::0.0123) (0.5631::0.5631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2147::0.2148) (0.1653::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2098::0.2104) (0.1670::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0659::0.0659) (0.0403::0.0403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1301::0.1301) (0.1252::0.1252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0572::0.0572) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1719::0.1719) (0.1407::0.1425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4455::1.4455) (0.4698::0.4699)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4688::1.4688) (0.0126::0.0126) (0.5055::0.5055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2595::0.2595) (0.1650::0.1650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2113::0.2118) (0.1700::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2077::0.2077) (0.1584::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2112::0.2112) (0.1601::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2869::1.2869) (0.4319::0.4319)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3018::1.3018) (0.0122::0.0122) (0.4633::0.4633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1977::0.1977) (0.2067::0.2067)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2118::0.2120) (0.1648::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2697::1.2697) (0.4292::0.4292)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.2681::1.2681) (0.0182::0.0182) (0.4321::0.4321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1992::0.1992) (0.2075::0.2075)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1584::0.1587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1967::0.1967)) (IOPATH D Q (0.2131::0.2131) (0.1627::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4743::1.4743) (0.4828::0.4829)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4785::1.4785) (0.0136::0.0136) (0.5048::0.5048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2147::0.2149) (0.1681::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2203::1.2203) (0.4177::0.4178)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2483::1.2483) (0.0135::0.0135) (0.4549::0.4549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2097) (0.1611::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2419::1.2419) (0.4138::0.4139)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2592::1.2592) (0.0138::0.0138) (0.4427::0.4427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2150::0.2153) (0.1665::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2668::0.2669) (0.1686::0.1686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7307::1.7307) (0.5637::0.5637)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7345::1.7345) (0.0138::0.0138) (0.5881::0.5881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1965::1.1965) (0.3943::0.3944)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2169::1.2169) (0.0129::0.0129) (0.4282::0.4282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6783::1.6782) (0.5481::0.5482)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6789::1.6789) (0.0142::0.0142) (0.5707::0.5707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2149::0.2149) (0.1642::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4210::1.4210) (0.4741::0.4742)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4349::1.4349) (0.0140::0.0140) (0.5027::0.5027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2092) (0.1599::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3100::1.3100) (0.4424::0.4425)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3282::1.3282) (0.0138::0.0138) (0.4743::0.4743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2118::1.2118) (0.4123::0.4124)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2341::1.2341) (0.0130::0.0130) (0.4465::0.4465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2122) (0.1611::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5365::1.5365) (0.5013::0.5014)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5564::1.5564) (0.0134::0.0134) (0.5352::0.5352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1887::0.1887) (0.2024::0.2024)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2407::1.2407) (0.4118::0.4119)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2649::1.2649) (0.0131::0.0131) (0.4482::0.4482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8013::1.8013) (0.5627::0.5627)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8221::1.8221) (0.0121::0.0121) (0.5997::0.5997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0612::0.0612) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2114) (0.1623::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2121) (0.1626::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2268::0.2268) (0.2027::0.2027)) (IOPATH D Q (0.2242::0.2252) (0.1804::0.1954)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0072::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2529::0.2530) (0.1612::0.1612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2094) (0.1604::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7561::1.7561) (0.5539::0.5540)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7682::1.7682) (0.0133::0.0133) (0.5835::0.5835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2420::0.2421) (0.1511::0.1511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2082) (0.1611::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1994::0.1994) (0.2076::0.2076)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0962::0.0962) (0.1440::0.1441)) (IOPATH B X (0.0881::0.0881) (0.1142::0.1142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2656::0.2657) (0.2038::0.2056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1596::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4402::1.4402) (0.4667::0.4667)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.4640::1.4640) (0.0083::0.0083) (0.5074::0.5074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2275::0.2275) (0.2031::0.2031)) (IOPATH D Q (0.2235::0.2236) (0.1700::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2138::0.2142) (0.1713::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2153::0.2153) (0.1676::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4697::1.4697) (0.4883::0.4883)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4865::1.4865) (0.0141::0.0141) (0.5196::0.5196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8227::1.8227) (0.5824::0.5824)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8293::1.8293) (0.0129::0.0129) (0.6038::0.6038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2126::0.2126) (0.1850::0.1855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3002::1.3002) (0.4403::0.4403)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3165::1.3165) (0.0136::0.0136) (0.4701::0.4701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2088) (0.1595::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2576::1.2576) (0.4209::0.4210)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2797::1.2797) (0.0132::0.0132) (0.4540::0.4540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3916::1.3916) (0.4575::0.4576)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3999::1.3999) (0.0124::0.0124) (0.4823::0.4823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1412::0.1413)) (IOPATH B X (0.0858::0.0858) (0.1148::0.1148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0868::0.0868) (0.1131::0.1132)) (IOPATH B X (0.0876::0.0876) (0.1228::0.1228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5403::1.5403) (0.4927::0.4928)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5535::1.5535) (0.0128::0.0128) (0.5221::0.5221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2100::0.2101) (0.1608::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4619::1.4619) (0.4759::0.4759)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4793::1.4793) (0.0139::0.0139) (0.5081::0.5081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4389::1.4389) (0.4794::0.4794)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4428::1.4428) (0.0140::0.0140) (0.5012::0.5012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1900::0.1907) (0.1657::0.1672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6176::1.6176) (0.5312::0.5312)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6245::1.6245) (0.0136::0.0136) (0.5567::0.5567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2100::0.2100) (0.1688::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2575::1.2575) (0.4202::0.4202)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2773::1.2773) (0.0135::0.0135) (0.4513::0.4513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4588::1.4588) (0.4766::0.4767)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4746::1.4746) (0.0134::0.0134) (0.5051::0.5051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5194::1.5194) (0.4964::0.4965)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5328::1.5328) (0.0138::0.0138) (0.5309::0.5309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1929::0.1929) (0.2044::0.2044)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3438::1.3438) (0.4514::0.4515)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3488::1.3488) (0.0133::0.0133) (0.4738::0.4738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2139::0.2140) (0.1626::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2105) (0.1609::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0673::0.0673) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1965::0.1965)) (IOPATH D Q (0.2130::0.2130) (0.1636::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2131::0.2133) (0.1656::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9052::1.9053) (0.6010::0.6010)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9136::1.9136) (0.0117::0.0117) (0.6298::0.6298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3447::1.3447) (0.4512::0.4512)) (IOPATH TE_B Z () () (0.0557::0.0557) (1.3503::1.3503) (0.0172::0.0172) (0.4624::0.4624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2114) (0.1622::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4619::1.4619) (0.4883::0.4884)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4824::1.4824) (0.0127::0.0127) (0.5201::0.5201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2128::0.2133) (0.1708::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2185::0.2191) (0.1755::0.1857)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2132::0.2133) (0.1676::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2113::0.2114) (0.1607::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1890::0.1897) (0.1731::0.1767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2261::0.2262) (0.1356::0.1356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2168::0.2170) (0.1732::0.1773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2076::1.2076) (0.4028::0.4029)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2291::1.2291) (0.0129::0.0129) (0.4357::0.4357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7201::1.7201) (0.5441::0.5442)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7299::1.7299) (0.0130::0.0130) (0.5719::0.5719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2115::0.2117) (0.1633::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1937::0.1937) (0.2048::0.2048)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5683::1.5683) (0.4877::0.4878)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5796::1.5796) (0.0131::0.0131) (0.5156::0.5156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0641::0.0641) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1383::0.1384)) (IOPATH B X (0.0875::0.0875) (0.1223::0.1223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2436::0.2437) (0.1438::0.1438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2154::0.2157) (0.1683::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5239::1.5239) (0.4860::0.4861)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5321::1.5321) (0.0142::0.0142) (0.5101::0.5101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2107) (0.1625::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2087) (0.1606::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2101::0.2102) (0.1648::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2101::0.2102) (0.1627::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5406::1.5406) (0.5020::0.5021)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5463::1.5463) (0.0132::0.0132) (0.5262::0.5262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7282::1.7282) (0.5399::0.5400)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7283::1.7283) (0.0142::0.0142) (0.5614::0.5614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6161::1.6161) (0.5340::0.5341)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6334::1.6334) (0.0134::0.0134) (0.5636::0.5636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2891::0.2891) (0.1821::0.1821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1963::0.1963)) (IOPATH D Q (0.2125::0.2125) (0.1626::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2244::1.2244) (0.4044::0.4045)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2448::1.2448) (0.0134::0.0134) (0.4391::0.4391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2837::1.2837) (0.4241::0.4242)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3040::1.3040) (0.0138::0.0138) (0.4572::0.4572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1625::0.1625) (0.1427::0.1427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2565::1.2565) (0.4160::0.4161)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2814::1.2814) (0.0132::0.0132) (0.4527::0.4527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2092) (0.1616::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7122::1.7122) (0.5583::0.5583)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7107::1.7107) (0.0140::0.0140) (0.5778::0.5778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6869::1.6869) (0.5358::0.5359)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6913::1.6913) (0.0130::0.0130) (0.5603::0.5603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4753::1.4753) (0.4904::0.4905)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4954::1.4954) (0.0130::0.0130) (0.5246::0.5246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1831::0.1831) (0.1595::0.1595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0499::0.0499) (0.0305::0.0305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2100::0.2101) (0.1659::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2632::0.2633) (0.1670::0.1670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0525::0.0525) (0.0316::0.0316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2118::0.2123) (0.1670::0.1760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2123::0.2126) (0.1756::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1981::0.1981) (0.2069::0.2069)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2251::0.2251) (0.2017::0.2017)) (IOPATH D Q (0.2209::0.2209) (0.1664::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4489::1.4489) (0.4751::0.4752)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4668::1.4668) (0.0142::0.0142) (0.5064::0.5064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2210::1.2210) (0.4108::0.4109)) (IOPATH TE_B Z () () (0.0580::0.0581) (1.2441::1.2441) (0.0132::0.0132) (0.4440::0.4440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2635::0.2637) (0.1670::0.1670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2163::0.2163) (0.1663::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0874::0.0874) (0.1130::0.1130)) (IOPATH B X (0.0864::0.0864) (0.1156::0.1156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2125::0.2127) (0.1670::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4080::1.4080) (0.4597::0.4598)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4270::1.4270) (0.0133::0.0133) (0.4921::0.4921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3767::1.3767) (0.4606::0.4607)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3946::1.3946) (0.0134::0.0134) (0.4928::0.4928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5333::1.5333) (0.5029::0.4966)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5390::1.5390) (0.0140::0.0140) (0.5207::0.5207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0687::0.0687) (0.0356::0.0356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3956::1.3956) (0.4570::0.4571)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4186::1.4186) (0.0124::0.0124) (0.4926::0.4926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3078::1.3078) (0.4209::0.4210)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3248::1.3248) (0.0120::0.0120) (0.4555::0.4555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2064::1.2064) (0.3964::0.3965)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2285::1.2285) (0.0130::0.0130) (0.4315::0.4315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3414::1.3414) (0.4507::0.4508)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3581::1.3581) (0.0128::0.0128) (0.4810::0.4810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2113) (0.1623::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3527::1.3527) (0.4475::0.4476)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3695::1.3695) (0.0140::0.0140) (0.4784::0.4784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5504::1.5504) (0.5130::0.5131)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5646::1.5646) (0.0130::0.0130) (0.5421::0.5421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4100::1.4100) (0.4602::0.4603)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4112::1.4112) (0.0143::0.0143) (0.4805::0.4805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0626::0.0626) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5157::1.5156) (0.4865::0.4866)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5403::1.5403) (0.0117::0.0117) (0.5236::0.5236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2090::0.2095) (0.1682::0.1772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0157::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2133::0.2133) (0.1614::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2128::0.2133) (0.1760::0.1837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3474::1.3474) (0.4539::0.4540)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3736::1.3736) (0.0131::0.0131) (0.4906::0.4906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2119) (0.1618::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1956::0.1956)) (IOPATH D Q (0.2121::0.2123) (0.1666::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2122::0.2124) (0.1631::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6909::1.6909) (0.5439::0.5440)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7115::1.7115) (0.0129::0.0129) (0.5767::0.5767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2134::0.2139) (0.1706::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1658::0.1658) (0.1487::0.1487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2086::0.2086) (0.2120::0.2120)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2084::0.2085) (0.1618::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2091::0.2092) (0.1594::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3838::1.3838) (0.4639::0.4640)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4081::1.4081) (0.0129::0.0129) (0.4992::0.4992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1958::0.1958) (0.2059::0.2059)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2134::0.2138) (0.1705::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7515::1.7515) (0.5703::0.5704)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7580::1.7580) (0.0129::0.0129) (0.5965::0.5965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2415::1.2415) (0.4094::0.4095)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2636::1.2636) (0.0135::0.0135) (0.4453::0.4453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2885::1.2885) (0.4229::0.4229)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.2962::1.2962) (0.0143::0.0143) (0.4479::0.4479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2145::0.2145) (0.1645::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0862::0.0862) (0.1113::0.1113)) (IOPATH B X (0.0851::0.0851) (0.1133::0.1133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2093::0.2093) (0.1668::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2142::0.2148) (0.1705::0.1818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5467::1.5467) (0.4979::0.4980)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5543::1.5543) (0.0141::0.0141) (0.5239::0.5239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1140::0.1140) (0.1019::0.1034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1620::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1980::0.1980)) (IOPATH D Q (0.2151::0.2151) (0.1656::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0862::0.0862) (0.1081::0.1082)) (IOPATH B X (0.0859::0.0859) (0.1132::0.1132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2105::0.2105) (0.1621::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2103::0.2107) (0.1652::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2099::0.2099) (0.1627::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6254::1.6254) (0.5211::0.5212)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6293::1.6293) (0.0141::0.0141) (0.5443::0.5443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2567::0.2568) (0.1620::0.1620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2787::0.2787) (0.2119::0.2143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4775::1.4775) (0.4783::0.4783)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4935::1.4935) (0.0129::0.0129) (0.5077::0.5077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6093::1.6093) (0.5237::0.5237)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6292::1.6292) (0.0122::0.0122) (0.5564::0.5564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2099) (0.1611::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1921::1.1921) (0.4085::0.4086)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2152::1.2152) (0.0128::0.0128) (0.4427::0.4427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2540::1.2540) (0.4260::0.4261)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2772::1.2772) (0.0131::0.0131) (0.4603::0.4603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6306::1.6306) (0.5134::0.5135)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6362::1.6362) (0.0138::0.0138) (0.5357::0.5357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2111::0.2111) (0.1668::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0670::0.0670) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2595::1.2595) (0.4262::0.4262)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.2594::1.2594) (0.0182::0.0182) (0.4309::0.4309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5537::1.5537) (0.4949::0.4950)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5737::1.5737) (0.0131::0.0131) (0.5313::0.5313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4366::1.4366) (0.4689::0.4689)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4580::1.4580) (0.0131::0.0131) (0.5017::0.5017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3647::0.3649) (0.2295::0.2295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2093) (0.1602::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5398::1.5398) (0.5084::0.5084)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5389::1.5392) (0.0184::0.0184) (0.5135::0.5138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1589::0.1591) (0.1323::0.1345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1995::0.1995)) (IOPATH D Q (0.2176::0.2179) (0.1698::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2127::0.2132) (0.1697::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2026::0.2026) (0.2091::0.2091)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2158::0.2164) (0.1757::0.1863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0111::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2084::0.2084) (0.1603::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2362::0.2362) (0.1433::0.1433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8231::1.8231) (0.5831::0.5832)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8294::1.8294) (0.0136::0.0136) (0.6164::0.6164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2770::0.2771) (0.1751::0.1751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2396::0.2396) (0.2100::0.2100)) (IOPATH D Q (0.2355::0.2356) (0.1768::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2121::0.2123) (0.1696::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2096::0.2097) (0.1637::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2247::0.2247) (0.1358::0.1358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4226::1.4226) (0.4629::0.4630)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4385::1.4385) (0.0138::0.0138) (0.4938::0.4938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1639::0.1641) (0.1526::0.1530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.1999::0.1999)) (IOPATH D Q (0.2178::0.2178) (0.1657::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2670::0.2671) (0.1695::0.1695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0915::0.0915) (0.1229::0.1229)) (IOPATH B X (0.0887::0.0887) (0.1211::0.1211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2136::0.2139) (0.1690::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2126::0.2128) (0.1652::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2118::1.2118) (0.4069::0.4070)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2346::1.2346) (0.0134::0.0134) (0.4412::0.4412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7210::1.7210) (0.5517::0.5518)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.7210::1.7210) (0.0144::0.0144) (0.5659::0.5659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2095) (0.1597::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3550::1.3550) (0.4411::0.4412)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3720::1.3720) (0.0129::0.0129) (0.4733::0.4733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2170::0.2170) (0.1644::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3345::1.3345) (0.4346::0.4347)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3393::1.3393) (0.0141::0.0141) (0.4589::0.4589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2937::1.2937) (0.4384::0.4385)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3141::1.3141) (0.0132::0.0132) (0.4707::0.4707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4099::1.4099) (0.4595::0.4596)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4285::1.4285) (0.0130::0.0130) (0.4916::0.4916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0547::0.0547) (0.0326::0.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3073::1.3073) (0.4405::0.4406)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3295::1.3295) (0.0142::0.0142) (0.4752::0.4752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3363::1.3363) (0.4426::0.4427)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3643::1.3643) (0.0123::0.0123) (0.4816::0.4816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5890::1.5890) (0.5013::0.5014)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6000::1.6000) (0.0136::0.0136) (0.5286::0.5286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3329::1.3329) (0.4392::0.4393)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3423::1.3423) (0.0132::0.0132) (0.4636::0.4636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4608::1.4608) (0.4627::0.4628)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4710::1.4710) (0.0138::0.0138) (0.4897::0.4897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2121) (0.1624::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1915::0.1915) (0.2037::0.2037)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2322::0.2322) (0.2058::0.2058)) (IOPATH D Q (0.2282::0.2284) (0.1733::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2447::1.2447) (0.4082::0.4083)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2692::1.2692) (0.0124::0.0124) (0.4460::0.4460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2138::0.2138) (0.1643::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2123::0.2123) (0.1622::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2568::0.2568) (0.1982::0.2005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2877::1.2877) (0.4327::0.4328)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3037::1.3037) (0.0128::0.0128) (0.4592::0.4592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2084) (0.1599::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2228::0.2228) (0.2004::0.2004)) (IOPATH D Q (0.2189::0.2190) (0.1687::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0645::0.0645) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0638::0.0638) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2137) (0.1634::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6111::1.6111) (0.5173::0.5198)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6152::1.6152) (0.0139::0.0139) (0.5403::0.5403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0582::0.0582) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5762::1.5762) (0.5104::0.5105)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6055::1.6055) (0.0110::0.0110) (0.5470::0.5470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2833::1.2833) (0.4223::0.4223)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2985::1.2985) (0.0140::0.0140) (0.4527::0.4527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2359::0.2360) (0.1836::0.1854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2080::0.2081) (0.1592::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4883::1.4883) (0.4821::0.4822)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4899::1.4899) (0.0142::0.0142) (0.4993::0.4993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2778::0.2779) (0.1759::0.1759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2459::1.2459) (0.4157::0.4157)) (IOPATH TE_B Z () () (0.0565::0.0565) (1.2657::1.2657) (0.0094::0.0094) (0.4516::0.4516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2112) (0.1619::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8079::1.8079) (0.5709::0.5710)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.8388::1.8388) (0.0103::0.0103) (0.6125::0.6125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2101) (0.1607::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1143::0.1143) (0.1118::0.1118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2106::0.2106) (0.1656::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1612::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2097::0.2103) (0.1669::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4682::1.4683) (0.4726::0.4726)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4925::1.4925) (0.0115::0.0115) (0.5095::0.5095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6273::1.6273) (0.5346::0.5347)) (IOPATH TE_B Z () () (0.0528::0.0528) (1.6529::1.6530) (0.0021::0.0021) (0.5643::0.5643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6683::1.6683) (0.5238::0.5239)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6743::1.6743) (0.0132::0.0132) (0.5478::0.5478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2098::0.2100) (0.1638::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2151::0.2151) (0.1651::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5010::1.5010) (0.4837::0.4838)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5170::1.5170) (0.0138::0.0138) (0.5152::0.5152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1757::0.1759) (0.1679::0.1686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0511::0.0511) (0.0313::0.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1951::0.1951) (0.2055::0.2055)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2111::0.2112) (0.1612::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8347::1.8347) (0.5794::0.5795)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8428::1.8428) (0.0140::0.0140) (0.5971::0.5971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2107::0.2117) (0.1661::0.1824)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2080::0.2080) (0.1602::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2101::0.2106) (0.1686::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0176::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2411::0.2412) (0.1470::0.1470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2177::0.2178) (0.1664::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2217::0.2217) (0.1998::0.1998)) (IOPATH D Q (0.2176::0.2176) (0.1660::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2896::1.2896) (0.4370::0.4371)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3118::1.3118) (0.0134::0.0134) (0.4709::0.4709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2752::1.2752) (0.4319::0.4320)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2980::1.2980) (0.0134::0.0134) (0.4656::0.4656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2091::0.2093) (0.1653::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3738::1.3738) (0.4434::0.4398)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3881::1.3881) (0.0133::0.0133) (0.4726::0.4726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1946::0.1946) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2094) (0.1629::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2157::1.2157) (0.4144::0.4145)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2366::1.2366) (0.0137::0.0137) (0.4470::0.4470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2100::0.2104) (0.1679::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2321::1.2321) (0.4126::0.4127)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2583::1.2583) (0.0128::0.0128) (0.4500::0.4500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0577::0.0577) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2131::0.2133) (0.1632::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7488::1.7488) (0.5709::0.5710)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7553::1.7553) (0.0133::0.0133) (0.5966::0.5966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4714::1.4714) (0.4780::0.4780)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4887::1.4887) (0.0135::0.0135) (0.5098::0.5098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6783::1.6783) (0.5336::0.5337)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6841::1.6841) (0.0142::0.0142) (0.5583::0.5583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4653::1.4653) (0.4743::0.4744)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4861::1.4861) (0.0126::0.0126) (0.5090::0.5090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4120::1.4120) (0.4504::0.4505)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4253::1.4253) (0.0130::0.0130) (0.4823::0.4823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2104::0.2107) (0.1678::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2387::1.2387) (0.4217::0.4218)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2598::1.2598) (0.0136::0.0136) (0.4548::0.4548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2150::0.2152) (0.1680::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2108::0.2111) (0.1658::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2093::0.2100) (0.1697::0.1807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1934::0.1934) (0.2047::0.2047)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7676::1.7676) (0.5533::0.5534)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7682::1.7682) (0.0141::0.0141) (0.5766::0.5766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2424::1.2424) (0.4127::0.4128)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2616::1.2616) (0.0133::0.0133) (0.4451::0.4451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1982::0.1982) (0.2266::0.2275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2541::0.2541) (0.2181::0.2181)) (IOPATH D Q (0.2500::0.2501) (0.1854::0.1878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2242::0.2242) (0.2012::0.2012)) (IOPATH D Q (0.2218::0.2222) (0.1819::0.1877)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1540::0.1540) (0.1396::0.1396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2092::0.2092) (0.1641::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1863::0.1863) (0.2012::0.2012)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2260::0.2260) (0.2022::0.2022)) (IOPATH D Q (0.2234::0.2237) (0.1816::0.1863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3103::1.3103) (0.4355::0.4356)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3258::1.3258) (0.0138::0.0138) (0.4652::0.4652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2117::0.2120) (0.1675::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3417::1.3417) (0.4338::0.4338)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3601::1.3601) (0.0130::0.0130) (0.4674::0.4674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5360::1.5360) (0.4971::0.4972)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5419::1.5419) (0.0135::0.0135) (0.5219::0.5219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2148::0.2150) (0.1698::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4997::1.4996) (0.4820::0.4821)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5139::1.5139) (0.0135::0.0135) (0.5124::0.5124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2080) (0.1591::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2853::1.2853) (0.4352::0.4353)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2977::1.2977) (0.0136::0.0136) (0.4626::0.4626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5150::1.5150) (0.4796::0.4797)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5202::1.5202) (0.0133::0.0133) (0.5067::0.5067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2119::0.2121) (0.1697::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0940::0.0940) (0.1391::0.1392)) (IOPATH B X (0.0859::0.0859) (0.1125::0.1125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1928::0.1928) (0.2044::0.2044)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2092::0.2092) (0.1580::0.1580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2314::1.2314) (0.4066::0.4067)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2561::1.2561) (0.0124::0.0124) (0.4439::0.4439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7994::1.7994) (0.5780::0.5780)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8177::1.8177) (0.0120::0.0120) (0.6105::0.6105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0526::0.0526) (0.0326::0.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2151::0.2151) (0.1693::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4803::0.4803) (0.3401::0.3401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3473::1.3474) (0.4498::0.4499)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3664::1.3664) (0.0134::0.0134) (0.4787::0.4787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2084) (0.1593::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1967::0.1967)) (IOPATH D Q (0.2137::0.2137) (0.1661::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5487::1.5487) (0.4900::0.4901)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5687::1.5687) (0.0131::0.0131) (0.5255::0.5255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1851::0.1851) (0.2006::0.2006)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8131::1.8131) (0.5798::0.5799)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8353::1.8353) (0.0121::0.0121) (0.6119::0.6119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4936::1.4936) (0.4868::0.4868)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5244::1.5244) (0.0114::0.0114) (0.5239::0.5239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2242::0.2242) (0.2012::0.2012)) (IOPATH D Q (0.2202::0.2204) (0.1683::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1943::0.1943) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8584::1.8584) (0.6002::0.6003)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8590::1.8590) (0.0131::0.0131) (0.6238::0.6238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2141::0.2141) (0.1660::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2570::1.2570) (0.4164::0.4165)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2776::1.2776) (0.0129::0.0129) (0.4495::0.4495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7224::1.7224) (0.5485::0.5486)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7330::1.7330) (0.0132::0.0132) (0.5763::0.5763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1969::0.1969)) (IOPATH D Q (0.2135::0.2137) (0.1641::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2076::0.2076) (0.1583::0.1583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2130::0.2132) (0.1631::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2127) (0.1624::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0690::0.0690) (0.0352::0.0352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2166::0.2173) (0.1727::0.1851)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1875::0.1875) (0.2017::0.2017)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2626::0.2626) (0.2224::0.2224)) (IOPATH D Q (0.2588::0.2591) (0.1926::0.1992)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2265::1.2265) (0.4112::0.4113)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2504::1.2504) (0.0128::0.0128) (0.4458::0.4458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1984::0.1984)) (IOPATH D Q (0.2164::0.2168) (0.1713::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2157::0.2157) (0.1648::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0939::0.0939) (0.1370::0.1370)) (IOPATH B X (0.0858::0.0858) (0.1121::0.1121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6548::1.6548) (0.5297::0.5298)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6553::1.6553) (0.0143::0.0143) (0.5511::0.5511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0491::0.0491) (0.0303::0.0303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1899::0.1899) (0.2030::0.2030)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3739::1.3739) (0.4522::0.4522)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3961::1.3961) (0.0126::0.0126) (0.4841::0.4841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3622::1.3622) (0.4432::0.4433)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3711::1.3711) (0.0137::0.0137) (0.4695::0.4695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2079) (0.1588::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1948::0.1948)) (IOPATH D Q (0.2107::0.2108) (0.1650::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3955::1.3955) (0.4526::0.4527)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4128::1.4128) (0.0128::0.0128) (0.4838::0.4838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3631::1.3631) (0.4454::0.4455)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3801::1.3801) (0.0133::0.0133) (0.4769::0.4769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2232::0.2232) (0.2006::0.2006)) (IOPATH D Q (0.2194::0.2195) (0.1704::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3045::1.3045) (0.4327::0.4328)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3268::1.3268) (0.0125::0.0125) (0.4673::0.4673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6523::1.6523) (0.5428::0.5429)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6746::1.6746) (0.0127::0.0127) (0.5774::0.5774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2127) (0.1623::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6816::1.6816) (0.5363::0.5363)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6909::1.6909) (0.0133::0.0133) (0.5632::0.5632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1613::0.1613) (0.1345::0.1345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3497::1.3497) (0.4542::0.4542)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3727::1.3727) (0.0138::0.0138) (0.4878::0.4878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1676::0.1676) (0.1458::0.1459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2136::0.2136) (0.1622::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1914::0.1914) (0.2036::0.2036)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5924::1.5924) (0.5119::0.5120)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6018::1.6018) (0.0134::0.0134) (0.5387::0.5387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2088::0.2091) (0.1642::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2154::0.2161) (0.1734::0.1844)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2132::0.2132) (0.1610::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2506::1.2506) (0.4191::0.4191)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2743::1.2743) (0.0129::0.0129) (0.4586::0.4586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1088::0.1088) (0.0982::0.0998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2100::0.2102) (0.1687::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2230::0.2230) (0.2005::0.2005)) (IOPATH D Q (0.2189::0.2189) (0.1675::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2107::0.2109) (0.1660::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2140::0.2142) (0.1668::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2143::0.2144) (0.1635::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2136::0.2137) (0.1621::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5514::1.5514) (0.5131::0.5131)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5686::1.5686) (0.0124::0.0124) (0.5437::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6392::1.6392) (0.5171::0.5172)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6506::1.6506) (0.0134::0.0134) (0.5474::0.5474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4755::1.4755) (0.4896::0.4897)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4810::1.4810) (0.0141::0.0141) (0.5128::0.5128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0593::0.0593) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2123::0.2126) (0.1698::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2366::0.2366) (0.2083::0.2083)) (IOPATH D Q (0.2325::0.2325) (0.1735::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2316::0.2316) (0.1813::0.1835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4582::1.4582) (0.4761::0.4761)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4654::1.4654) (0.0127::0.0127) (0.5006::0.5006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4067::1.4067) (0.4653::0.4654)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4223::1.4223) (0.0136::0.0136) (0.4933::0.4933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1968::1.1968) (0.3943::0.3944)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2172::1.2172) (0.0129::0.0129) (0.4287::0.4287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3252::1.3252) (0.4360::0.4361)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3352::1.3352) (0.0140::0.0140) (0.4625::0.4625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5431::1.5431) (0.4948::0.4949)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5510::1.5510) (0.0134::0.0134) (0.5212::0.5212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2117::0.2118) (0.1607::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0939::0.0939) (0.1322::0.1322)) (IOPATH B X (0.0872::0.0872) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1898::0.1898) (0.2029::0.2029)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2303::0.2303) (0.2047::0.2047)) (IOPATH D Q (0.2262::0.2263) (0.1710::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4911::1.4911) (0.4876::0.4876)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5117::1.5117) (0.0134::0.0134) (0.5210::0.5210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7941::1.7940) (0.5743::0.5743)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8094::1.8094) (0.0132::0.0132) (0.6058::0.6058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2100::0.2101) (0.1634::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2111) (0.1622::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5307::1.5306) (0.5053::0.5054)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5504::1.5504) (0.0128::0.0128) (0.5395::0.5395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1168::0.1174) (0.0943::0.0955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1866::0.1866) (0.1634::0.1634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2086::0.2086) (0.1642::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7277::1.7277) (0.5557::0.5558)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7327::1.7327) (0.0136::0.0136) (0.5803::0.5803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1686::0.1686) (0.1494::0.1507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2122::0.2124) (0.1637::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2173::0.2175) (0.1675::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5608::1.5608) (0.5077::0.5077)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5690::1.5690) (0.0135::0.0135) (0.5318::0.5318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2140::0.2144) (0.1692::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2846::0.2847) (0.1785::0.1785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0971::0.0971) (0.1415::0.1416)) (IOPATH B X (0.0893::0.0893) (0.1159::0.1159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1997::0.1997)) (IOPATH D Q (0.2174::0.2174) (0.1649::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2115::0.2121) (0.1690::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2328::0.2328) (0.1816::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1394::0.1394)) (IOPATH B X (0.0856::0.0856) (0.1135::0.1135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2020::1.2020) (0.4041::0.4041)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2282::1.2282) (0.0130::0.0130) (0.4398::0.4398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2272::0.2272) (0.2029::0.2029)) (IOPATH D Q (0.2232::0.2233) (0.1705::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6772::1.6772) (0.5489::0.5490)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6831::1.6831) (0.0131::0.0131) (0.5733::0.5733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1885::0.1885) (0.2022::0.2022)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4148::1.4148) (0.4581::0.4582)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4172::1.4172) (0.0142::0.0142) (0.4806::0.4806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2106::0.2114) (0.1699::0.1829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2094::0.2094) (0.1633::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3086::1.3086) (0.4421::0.4422)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3299::1.3299) (0.0136::0.0136) (0.4749::0.4749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2105) (0.1624::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5381::1.5381) (0.5091::0.5092)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5578::1.5578) (0.0132::0.0132) (0.5421::0.5421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2436::1.2436) (0.4223::0.4224)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2728::1.2728) (0.0131::0.0131) (0.4612::0.4612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6631::1.6631) (0.5330::0.5331)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6786::1.6786) (0.0131::0.0131) (0.5648::0.5648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6627::1.6627) (0.5444::0.5444)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.6136::1.6136) (0.0184::0.0184) (0.5132::0.5132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8055::1.8055) (0.5677::0.5678)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8102::1.8102) (0.0134::0.0134) (0.5930::0.5930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4102::1.4102) (0.4581::0.4582)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4278::1.4278) (0.0133::0.0133) (0.4910::0.4910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2774::0.2774) (0.1744::0.1744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0894::0.0894) (0.1189::0.1190)) (IOPATH B X (0.0863::0.0863) (0.1142::0.1142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1527::0.1527) (0.1306::0.1307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0911::0.0911) (0.1235::0.1235)) (IOPATH B X (0.0882::0.0882) (0.1216::0.1216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5225::1.5225) (0.4914::0.4915)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5301::1.5301) (0.0128::0.0128) (0.5169::0.5169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4004::1.4004) (0.4570::0.4570)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4147::1.4147) (0.0139::0.0139) (0.4868::0.4868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2290::1.2290) (0.4184::0.4185)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2509::1.2509) (0.0131::0.0131) (0.4524::0.4524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2836::1.2836) (0.4376::0.4376)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3081::1.3081) (0.0126::0.0126) (0.4715::0.4715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2119::0.2121) (0.1671::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7627::1.7627) (0.5631::0.5632)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7698::1.7698) (0.0139::0.0139) (0.5891::0.5891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2093) (0.1604::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2111::0.2113) (0.1649::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2099::0.2108) (0.1687::0.1822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1714::0.1714) (0.1526::0.1526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2333::0.2333) (0.2064::0.2064)) (IOPATH D Q (0.2300::0.2306) (0.1797::0.1896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9974::1.9974) (0.6295::0.6295)) (IOPATH TE_B Z () () (0.0579::0.0579) (2.0071::2.0071) (0.0134::0.0134) (0.6573::0.6573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2158::0.2160) (0.1635::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2134::0.2138) (0.1682::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2083::0.2086) (0.1628::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2464::0.2464) (0.1526::0.1526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2593::0.2593) (0.2207::0.2207)) (IOPATH D Q (0.2550::0.2550) (0.1856::0.1859)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6171::1.6171) (0.5321::0.5321)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6242::1.6242) (0.0126::0.0126) (0.5566::0.5566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2081::0.2081) (0.1602::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0973::0.0973) (0.1393::0.1394)) (IOPATH B X (0.0898::0.0898) (0.1176::0.1176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2568::1.2568) (0.4182::0.4182)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2733::1.2733) (0.0135::0.0135) (0.4477::0.4477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4597::1.4597) (0.4756::0.4757)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4762::1.4762) (0.0138::0.0138) (0.5066::0.5066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5193::1.5193) (0.4964::0.4965)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5418::1.5418) (0.0113::0.0113) (0.5372::0.5372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2336::1.2336) (0.4204::0.4204)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2536::1.2536) (0.0139::0.0139) (0.4526::0.4526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2091) (0.1648::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2543::0.2544) (0.1604::0.1604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3432::1.3432) (0.4509::0.4510)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3483::1.3483) (0.0139::0.0139) (0.4733::0.4733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3192::1.3192) (0.4448::0.4449)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3388::1.3388) (0.0135::0.0135) (0.4776::0.4776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4783::1.4783) (0.4711::0.4712)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4927::1.4927) (0.0123::0.0123) (0.5017::0.5017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0934::0.0934) (0.1400::0.1401)) (IOPATH B X (0.0859::0.0859) (0.1133::0.1133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2085) (0.1588::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0950::0.0950) (0.1458::0.1459)) (IOPATH B X (0.0890::0.0890) (0.1205::0.1205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0524::0.0524) (0.0315::0.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2253::0.2253) (0.2018::0.2018)) (IOPATH D Q (0.2213::0.2213) (0.1691::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4443::1.4443) (0.4621::0.4622)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4574::1.4574) (0.0140::0.0140) (0.4933::0.4933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2112::0.2114) (0.1655::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4623::1.4623) (0.4880::0.4881)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4876::1.4876) (0.0123::0.0123) (0.5237::0.5237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2115::0.2117) (0.1632::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2384::0.2384) (0.2092::0.2092)) (IOPATH D Q (0.2343::0.2343) (0.1748::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2143::0.2153) (0.1741::0.1895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0069::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5265::1.5265) (0.4965::0.4966)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5444::1.5444) (0.0133::0.0133) (0.5289::0.5289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2259::0.2259) (0.2022::0.2022)) (IOPATH D Q (0.2224::0.2226) (0.1737::0.1774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2245::0.2245) (0.2013::0.2013)) (IOPATH D Q (0.2203::0.2204) (0.1671::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1097::0.1097) (0.1098::0.1098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2393::0.2393) (0.2098::0.2098)) (IOPATH D Q (0.2352::0.2353) (0.1766::0.1789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4685::1.4685) (0.4763::0.4764)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4760::1.4760) (0.0141::0.0141) (0.5015::0.5015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2051::0.2051) (0.2103::0.2103)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5888::1.5888) (0.5227::0.5227)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5764::1.5764) (0.0185::0.0185) (0.5115::0.5115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2119::0.2121) (0.1643::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5229::1.5229) (0.4846::0.4847)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5334::1.5334) (0.0137::0.0137) (0.5100::0.5100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0860::0.0860) (0.1093::0.1094)) (IOPATH B X (0.0888::0.0888) (0.1262::0.1262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0525::0.0525) (0.0316::0.0316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2431::0.2431) (0.2119::0.2119)) (IOPATH D Q (0.2389::0.2390) (0.1786::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0959::0.0959) (0.1404::0.1405)) (IOPATH B X (0.0882::0.0882) (0.1149::0.1149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2250::1.2250) (0.4064::0.4065)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2440::1.2440) (0.0138::0.0138) (0.4388::0.4388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2540::0.2541) (0.1620::0.1620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2244::1.2244) (0.4159::0.4159)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2252::1.2252) (0.0185::0.0185) (0.4220::0.4220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2133::0.2134) (0.1651::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2869::1.2869) (0.4291::0.4291)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3091::1.3091) (0.0128::0.0128) (0.4683::0.4683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1340::0.1341)) (IOPATH B X (0.0866::0.0866) (0.1185::0.1185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7119::1.7119) (0.5517::0.5517)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7134::1.7134) (0.0139::0.0139) (0.5672::0.5672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2586::1.2586) (0.4203::0.4204)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2767::1.2767) (0.0135::0.0135) (0.4517::0.4517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6830::1.6830) (0.5312::0.5313)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6914::1.6914) (0.0136::0.0136) (0.5574::0.5574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1800::0.1800) (0.1662::0.1662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2169::0.2170) (0.1660::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7271::1.7271) (0.5508::0.5509)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7302::1.7302) (0.0134::0.0134) (0.5750::0.5750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2165::0.2165) (0.1690::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6915::1.6915) (0.5570::0.5570)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.7226::1.7226) (0.0109::0.0109) (0.5930::0.5930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2104::0.2105) (0.1623::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4758::1.4758) (0.4924::0.4925)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4923::1.4923) (0.0136::0.0136) (0.5227::0.5227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2350::0.2350) (0.1422::0.1422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1720::1.1720) (0.3933::0.3934)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.1925::1.1925) (0.0135::0.0135) (0.4261::0.4261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6670::1.6670) (0.5324::0.5325)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6930::1.6930) (0.0114::0.0114) (0.5712::0.5712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1306::0.1306)) (IOPATH B X (0.0886::0.0886) (0.1268::0.1268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2604::1.2604) (0.4286::0.4286)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2807::1.2807) (0.0132::0.0132) (0.4608::0.4608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2096::0.2096) (0.1659::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2130::1.2130) (0.4151::0.4152)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2383::1.2383) (0.0131::0.0131) (0.4499::0.4499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9037::1.9037) (0.6039::0.6040)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9054::1.9054) (0.0139::0.0139) (0.6260::0.6260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7639::1.7639) (0.5741::0.5669)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7772::1.7772) (0.0137::0.0137) (0.5966::0.5966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2158::0.2159) (0.1647::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2237::0.2237) (0.2009::0.2009)) (IOPATH D Q (0.2196::0.2197) (0.1676::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2281::0.2281) (0.2034::0.2034)) (IOPATH D Q (0.2241::0.2241) (0.1707::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0634::0.0634) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3939::1.3939) (0.4656::0.4656)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.3907::1.3907) (0.0180::0.0180) (0.4662::0.4662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2090::0.2095) (0.1684::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2012::0.2012) (0.2085::0.2085)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2441::0.2441) (0.1508::0.1508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3726::1.3726) (0.4490::0.4491)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3921::1.3921) (0.0137::0.0137) (0.4822::0.4822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2494::0.2494) (0.2155::0.2155)) (IOPATH D Q (0.2450::0.2451) (0.1807::0.1830)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2344::0.2344) (0.2070::0.2070)) (IOPATH D Q (0.2302::0.2302) (0.1715::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2143::0.2145) (0.1694::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5467::1.5467) (0.5001::0.5002)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5636::1.5636) (0.0136::0.0136) (0.5321::0.5321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5197::1.5197) (0.4907::0.4908)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5327::1.5327) (0.0142::0.0142) (0.5198::0.5198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4934::1.4934) (0.4845::0.4845)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5080::1.5080) (0.0125::0.0125) (0.5132::0.5132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0886::0.0886) (0.1180::0.1180)) (IOPATH B X (0.0875::0.0875) (0.1206::0.1206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2971::1.2971) (0.4328::0.4329)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3177::1.3177) (0.0134::0.0134) (0.4646::0.4646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3447::1.3447) (0.4460::0.4461)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3650::1.3650) (0.0133::0.0133) (0.4784::0.4784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0887::0.0887) (0.1114::0.1114)) (IOPATH B X (0.0908::0.0908) (0.1258::0.1258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1886::1.1886) (0.3986::0.3987)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2110::1.2110) (0.0136::0.0136) (0.4326::0.4326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5007::1.5007) (0.4775::0.4776)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5149::1.5149) (0.0131::0.0131) (0.5067::0.5067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1688::1.1688) (0.4009::0.4010)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.1924::1.1924) (0.0123::0.0123) (0.4352::0.4352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2319::0.2319) (0.1389::0.1389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1601::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3882::1.3882) (0.4538::0.4538)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3937::1.3937) (0.0132::0.0132) (0.4768::0.4768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2134) (0.1632::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2102::0.2102) (0.1591::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2151::0.2153) (0.1684::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0977::0.0977) (0.1326::0.1327)) (IOPATH B X (0.0917::0.0917) (0.1210::0.1210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2101::0.2101) (0.1613::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2244::0.2244) (0.2013::0.2013)) (IOPATH D Q (0.2205::0.2208) (0.1699::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4265::1.4265) (0.4772::0.4773)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4499::1.4499) (0.0138::0.0138) (0.5124::0.5124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4944::1.4944) (0.4892::0.4893)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5155::1.5155) (0.0128::0.0128) (0.5288::0.5288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1602::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2106) (0.1599::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1903::0.1903) (0.2031::0.2031)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1594::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2084::0.2084) (0.1577::0.1582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5914::1.5914) (0.5143::0.5169)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5921::1.5921) (0.0140::0.0140) (0.5348::0.5348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2133::0.2134) (0.1646::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1866::0.1866) (0.1778::0.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9807::1.9807) (0.6203::0.6204)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9790::1.9790) (0.0137::0.0137) (0.6392::0.6392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2135) (0.1618::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2077::0.2077) (0.1570::0.1577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2090::0.2095) (0.1680::0.1772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2122::0.2124) (0.1655::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4808::1.4808) (0.4824::0.4825)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4917::1.4917) (0.0136::0.0136) (0.5067::0.5067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1367::0.1367) (0.1167::0.1189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2433::0.2433) (0.2120::0.2120)) (IOPATH D Q (0.2392::0.2392) (0.1789::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6110::1.6110) (0.5060::0.5061)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6173::1.6173) (0.0133::0.0133) (0.5316::0.5316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2125::0.2125) (0.1625::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2149::0.2149) (0.1721::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1286::0.1286)) (IOPATH B X (0.0899::0.0899) (0.1263::0.1263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.1688::1.1688) (0.3996::0.3996)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.1720::1.1721) (0.0184::0.0184) (0.4138::0.4138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5561::1.5561) (0.5054::0.5055)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5774::1.5774) (0.0132::0.0132) (0.5358::0.5358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8345::1.8345) (0.5796::0.5796)) (IOPATH TE_B Z () () (0.0535::0.0535) (1.8890::1.8891) (0.0036::0.0036) (0.6354::0.6354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4382::1.4382) (0.4750::0.4691)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4644::1.4644) (0.0123::0.0123) (0.5074::0.5074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0920::0.0920) (0.1215::0.1215)) (IOPATH B X (0.0924::0.0924) (0.1300::0.1300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6155::1.6154) (0.5313::0.5314)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6382::1.6382) (0.0126::0.0126) (0.5662::0.5662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2401::1.2401) (0.4221::0.4221)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2637::1.2637) (0.0125::0.0125) (0.4570::0.4570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2114::0.2114) (0.1638::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5146::1.5146) (0.4849::0.4850)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5224::1.5224) (0.0133::0.0133) (0.5114::0.5114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2591::0.2592) (0.1650::0.1650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2164::0.2165) (0.1643::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4370::1.4370) (0.4791::0.4792)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4593::1.4593) (0.0127::0.0127) (0.5132::0.5132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2676::1.2676) (0.4243::0.4243)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2878::1.2878) (0.0138::0.0138) (0.4566::0.4566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2312::0.2312) (0.2270::0.2270)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0125::0.0134)) (SETUP (negedge D) (posedge CLK) (0.2029::0.2099)) (HOLD (posedge D) (posedge CLK) (0.0124::0.0134)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1857::0.1857) (0.2009::0.2009)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2096::0.2096) (0.1611::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.1999::0.1999)) (IOPATH D Q (0.2186::0.2188) (0.1725::0.1768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2146::0.2148) (0.1645::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4215::1.4215) (0.4763::0.4764)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4356::1.4356) (0.0141::0.0141) (0.5036::0.5036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9415::1.9415) (0.6269::0.6270)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9517::1.9517) (0.0126::0.0126) (0.6555::0.6555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2098::0.2105) (0.1687::0.1802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2840::0.2841) (0.1777::0.1777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2572::0.2573) (0.1629::0.1629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2099::0.2100) (0.1654::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2269::0.2269) (0.2027::0.2027)) (IOPATH D Q (0.2226::0.2226) (0.1678::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5039::1.5039) (0.4978::0.4978)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.5016::1.5016) (0.0186::0.0186) (0.5003::0.5003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1299::0.1299) (0.1279::0.1284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2095::0.2099) (0.1682::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1942::0.1942) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2805::0.2805) (0.1766::0.1766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2244::0.2244) (0.2013::0.2013)) (IOPATH D Q (0.2202::0.2203) (0.1672::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0914::0.0914) (0.0601::0.0601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2103::0.2105) (0.1692::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0639::0.0639) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3379::1.3379) (0.4499::0.4500)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3578::1.3578) (0.0140::0.0140) (0.4826::0.4826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2088) (0.1652::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2084::1.2084) (0.4070::0.4071)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2328::1.2328) (0.0129::0.0129) (0.4468::0.4468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6075::1.6075) (0.5032::0.5033)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5954::1.5954) (0.0136::0.0136) (0.5260::0.5260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4645::1.4645) (0.4674::0.4675)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4845::1.4845) (0.0120::0.0120) (0.5025::0.5025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2125::1.2125) (0.4071::0.4072)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2348::1.2348) (0.0128::0.0128) (0.4405::0.4405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1365::0.1366)) (IOPATH B X (0.0866::0.0866) (0.1191::0.1191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3410::1.3410) (0.4514::0.4515)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3575::1.3575) (0.0139::0.0139) (0.4804::0.4804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3284::1.3284) (0.4294::0.4295)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3328::1.3328) (0.0143::0.0143) (0.4550::0.4550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2213::1.2213) (0.4169::0.4170)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2487::1.2487) (0.0127::0.0127) (0.4542::0.4542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2539::0.2540) (0.1616::0.1616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2141::0.2142) (0.1674::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2100::0.2102) (0.1616::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4432::1.4432) (0.4648::0.4649)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4677::1.4677) (0.0131::0.0131) (0.5027::0.5027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6811::1.6810) (0.5397::0.5398)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6917::1.6917) (0.0134::0.0134) (0.5685::0.5685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2084) (0.1598::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0911::0.0911) (0.1068::0.1069)) (IOPATH B X (0.0957::0.0957) (0.1299::0.1299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2093::0.2099) (0.1697::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2300::0.2300) (0.2261::0.2261)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0100::0.0110)) (SETUP (negedge D) (posedge CLK) (0.2087::0.2157)) (HOLD (posedge D) (posedge CLK) (0.0152::0.0165)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2058::0.2058) (0.1835::0.1835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2620::0.2620) (0.1661::0.1661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2151::0.2151) (0.1657::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2306::0.2306) (0.2049::0.2049)) (IOPATH D Q (0.2271::0.2273) (0.1766::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2533::0.2533) (0.1953::0.1971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0758::0.0758) (0.0330::0.0330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1912::0.1912) (0.2035::0.2035)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2093::0.2094) (0.1653::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5462::1.5462) (0.4962::0.4963)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5525::1.5525) (0.0134::0.0134) (0.5211::0.5211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2156::0.2158) (0.1778::0.1807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4711::1.4711) (0.4770::0.4771)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4846::1.4846) (0.0133::0.0133) (0.5057::0.5057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1806::0.1806) (0.1580::0.1580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2116) (0.1604::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2858::1.2858) (0.4261::0.4262)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3007::1.3007) (0.0131::0.0131) (0.4555::0.4555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4903::1.4903) (0.4801::0.4802)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4981::1.4981) (0.0131::0.0131) (0.5067::0.5067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0495::0.0495) (0.0301::0.0301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4683::1.4682) (0.4806::0.4807)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4822::1.4822) (0.0139::0.0139) (0.5101::0.5101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2564::0.2564) (0.2193::0.2193)) (IOPATH D Q (0.2522::0.2522) (0.1841::0.1844)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2085::0.2085) (0.1597::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2094::0.2096) (0.1611::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9646::1.9647) (0.6242::0.6242)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9861::1.9861) (0.0119::0.0119) (0.6558::0.6558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4668::1.4668) (0.4738::0.4738)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4905::1.4905) (0.0122::0.0122) (0.5090::0.5090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2057::0.2057) (0.2106::0.2106)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6260::1.6260) (0.5427::0.5428)) (IOPATH TE_B Z () () (0.0516::0.0516) (1.6579::1.6584) (-0.0002::-0.0002) (0.5659::0.5662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.1999::0.1999)) (IOPATH D Q (0.2184::0.2185) (0.1710::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2133::0.2135) (0.1712::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1706::0.1706) (0.1592::0.1603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5071::1.5071) (0.4999::0.5000)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5248::1.5248) (0.0140::0.0140) (0.5306::0.5306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9371::1.9370) (0.6573::0.6581)) (IOPATH TE_B Z () () (0.0306::0.0306) (2.0356::2.0356) (-0.0179::-0.0179) (0.6681::0.6681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4202::1.4202) (0.4733::0.4733)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4160::1.4161) (0.0185::0.0185) (0.4738::0.4738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2091::0.2091) (0.1585::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2335::0.2335) (0.2285::0.2285)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0107::0.0122)) (SETUP (negedge D) (posedge CLK) (0.2057::0.2145)) (HOLD (posedge D) (posedge CLK) (0.0138::0.0156)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4152::1.4152) (0.4653::0.4653)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.4417::1.4417) (0.0071::0.0071) (0.5061::0.5061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2483::1.2483) (0.4143::0.4143)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2733::1.2733) (0.0127::0.0126) (0.4504::0.4504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2255::0.2255) (0.2019::0.2019)) (IOPATH D Q (0.2220::0.2220) (0.1713::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1982::0.1982)) (IOPATH D Q (0.2154::0.2156) (0.1653::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2041::0.2041) (0.2099::0.2099)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2130::0.2131) (0.1703::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2790::0.2790) (0.1743::0.1743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4243::1.4243) (0.4574::0.4574)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4412::1.4412) (0.0130::0.0130) (0.4890::0.4890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4307::1.4307) (0.4765::0.4766)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4449::1.4449) (0.0137::0.0137) (0.5065::0.5065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3091::1.3091) (0.4345::0.4346)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3200::1.3200) (0.0129::0.0129) (0.4597::0.4597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0544::0.0544) (0.0323::0.0323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8212::1.8212) (0.5754::0.5755)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8303::1.8303) (0.0137::0.0137) (0.6032::0.6032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2684::0.2685) (0.1697::0.1697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2126::0.2131) (0.1699::0.1787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1967::0.1967)) (IOPATH D Q (0.2132::0.2133) (0.1640::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1254::0.1254) (0.1034::0.1034)) (IOPATH A Y (0.1787::0.1787) (0.0324::0.0324)) (IOPATH B Y (0.1643::0.1643) (0.0334::0.0334)) (IOPATH C Y (0.1404::0.1404) (0.0310::0.0310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1325::0.1325) (0.1437::0.1437)) (IOPATH D X (0.1319::0.1319) (0.1491::0.1491)) (IOPATH A_N X (0.1754::0.1754) (0.1409::0.1409)) (IOPATH B_N X (0.1793::0.1793) (0.1491::0.1491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1300::0.1300) (0.1414::0.1414)) (IOPATH D X (0.1298::0.1298) (0.1475::0.1475)) (IOPATH A_N X (0.1733::0.1733) (0.1395::0.1395)) (IOPATH B_N X (0.1780::0.1780) (0.1479::0.1479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1855::0.1855) (0.1737::0.1737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1332::0.1332) (0.1437::0.1437)) (IOPATH D X (0.1328::0.1328) (0.1499::0.1499)) (IOPATH A_N X (0.1771::0.1771) (0.1418::0.1418)) (IOPATH B_N X (0.1803::0.1803) (0.1498::0.1498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1267::0.1267) (0.1310::0.1310)) (IOPATH C X (0.1278::0.1278) (0.1406::0.1406)) (IOPATH D X (0.1285::0.1285) (0.1508::0.1508)) (IOPATH A_N X (0.1637::0.1637) (0.1385::0.1385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1993::0.1993)) (IOPATH D Q (0.2172::0.2172) (0.1663::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2093::0.2093) (0.1668::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1318::0.1318) (0.1353::0.1353)) (IOPATH C X (0.1321::0.1321) (0.1433::0.1433)) (IOPATH D X (0.1331::0.1331) (0.1545::0.1545)) (IOPATH A_N X (0.1682::0.1682) (0.1418::0.1418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2244::0.2244) (0.2013::0.2013)) (IOPATH D Q (0.2212::0.2219) (0.1750::0.1863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1290::0.1290) (0.1328::0.1328)) (IOPATH C X (0.1298::0.1298) (0.1416::0.1416)) (IOPATH D X (0.1308::0.1308) (0.1526::0.1526)) (IOPATH A_N X (0.1667::0.1667) (0.1405::0.1405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1236::0.1236) (0.1171::0.1171)) (IOPATH B X (0.1280::0.1280) (0.1326::0.1326)) (IOPATH C X (0.1285::0.1285) (0.1429::0.1429)) (IOPATH D X (0.1284::0.1284) (0.1484::0.1484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2084::0.2086) (0.1636::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5371::1.5371) (0.4923::0.4924)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5433::1.5433) (0.0143::0.0143) (0.5175::0.5175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2183::0.2183) (0.1301::0.1301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4702::1.4702) (0.4773::0.4774)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4904::1.4904) (0.0132::0.0132) (0.5104::0.5104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1778::1.1778) (0.4040::0.4041)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.1974::1.1974) (0.0144::0.0144) (0.4350::0.4350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4663::1.4663) (0.4762::0.4763)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4855::1.4855) (0.0138::0.0138) (0.5098::0.5098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2126::1.2126) (0.4082::0.4083)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2375::1.2375) (0.0128::0.0128) (0.4485::0.4485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2829::0.2830) (0.1759::0.1759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1962::0.1962) (0.2061::0.2061)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4132::1.4132) (0.4533::0.4534)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4274::1.4274) (0.0133::0.0133) (0.4848::0.4848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2379::1.2379) (0.4228::0.4229)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2601::1.2601) (0.0132::0.0132) (0.4545::0.4545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2435::1.2435) (0.4140::0.4140)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2639::1.2639) (0.0129::0.0129) (0.4475::0.4475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1906::0.1906) (0.2033::0.2033)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2100::0.2101) (0.1621::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7749::1.7748) (0.5626::0.5627)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7805::1.7805) (0.0133::0.0133) (0.5891::0.5891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2409::1.2409) (0.4099::0.4099)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2679::1.2679) (0.0131::0.0131) (0.4487::0.4487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2124) (0.1634::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4693::1.4693) (0.4765::0.4765)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4851::1.4851) (0.0140::0.0140) (0.5076::0.5076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7110::1.7110) (0.5376::0.5376)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7253::1.7253) (0.0123::0.0123) (0.5639::0.5639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1412::0.1413)) (IOPATH B X (0.0864::0.0864) (0.1150::0.1150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2095::0.2095) (0.1671::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1942::0.1942) (0.2050::0.2050)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2103::1.2103) (0.4121::0.4122)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2354::1.2354) (0.0125::0.0125) (0.4480::0.4480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2284::0.2284) (0.1373::0.1373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1385::0.1385)) (IOPATH B X (0.0855::0.0855) (0.1134::0.1134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2317::0.2317) (0.2273::0.2273)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0117::0.0129)) (SETUP (negedge D) (posedge CLK) (0.2044::0.2129)) (HOLD (posedge D) (posedge CLK) (0.0130::0.0145)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2114::0.2115) (0.1622::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8481::1.8480) (0.5786::0.5787)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8610::1.8610) (0.0123::0.0123) (0.6103::0.6103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2141::0.2143) (0.1640::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2127::0.2127) (0.1677::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2112) (0.1612::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2102) (0.1615::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2111::0.2114) (0.1654::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2107::0.2113) (0.1683::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2122::0.2126) (0.1732::0.1802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5524::1.5524) (0.5045::0.5046)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5659::1.5659) (0.0139::0.0139) (0.5336::0.5336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2137::0.2137) (0.1639::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0619::0.0619) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5274::1.5274) (0.4829::0.4829)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5365::1.5365) (0.0129::0.0129) (0.5089::0.5089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0668::0.0668) (0.0352::0.0352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4356::0.4356) (0.3056::0.3056)) (IOPATH D Q (0.4312::0.4313) (0.2724::0.2743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5264::1.5264) (0.5041::0.5042)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5350::1.5350) (0.0127::0.0127) (0.5308::0.5308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2271::0.2271) (0.1355::0.1355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5949::1.5949) (0.5136::0.5137)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6034::1.6034) (0.0139::0.0139) (0.5404::0.5404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2331::1.2331) (0.4101::0.4102)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2498::1.2498) (0.0136::0.0136) (0.4402::0.4402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2111) (0.1611::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2095::0.2097) (0.1631::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2098::0.2098) (0.1599::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1946::0.1946)) (IOPATH D Q (0.2099::0.2099) (0.1596::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5583::1.5583) (0.5029::0.5030)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5801::1.5801) (0.0130::0.0130) (0.5386::0.5386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1989::0.1989) (0.2073::0.2073)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7828::1.7829) (0.5569::0.5569)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7990::1.7990) (0.0120::0.0120) (0.5875::0.5875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2326::0.2326) (0.2280::0.2280)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0110::0.0122)) (SETUP (negedge D) (posedge CLK) (0.2060::0.2149)) (HOLD (posedge D) (posedge CLK) (0.0138::0.0153)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1302::0.1302)) (IOPATH B X (0.0855::0.0855) (0.1144::0.1144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8436::1.8436) (0.5881::0.5882)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8621::1.8621) (0.0122::0.0122) (0.6192::0.6192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2871::1.2871) (0.4260::0.4261)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3117::1.3117) (0.0121::0.0121) (0.4614::0.4614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2113::0.2115) (0.1645::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4497::1.4497) (0.4759::0.4759)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4705::1.4705) (0.0123::0.0123) (0.5069::0.5069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2109) (0.1616::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3431::0.3432) (0.2155::0.2155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9394::1.9393) (0.6131::0.6132)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9381::1.9381) (0.0140::0.0140) (0.6318::0.6318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4123::1.4123) (0.4719::0.4720)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4278::1.4278) (0.0136::0.0136) (0.5015::0.5015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2176::0.2176) (0.1663::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2130::0.2134) (0.1743::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0692::0.0692) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3126::1.3126) (0.4298::0.4299)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3195::1.3195) (0.0135::0.0135) (0.4553::0.4553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2120) (0.1621::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2237::0.2237) (0.2009::0.2009)) (IOPATH D Q (0.2203::0.2207) (0.1732::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0549::0.0549) (0.0323::0.0323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2131) (0.1638::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2119::0.2120) (0.1637::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3970::1.3970) (0.4543::0.4543)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4178::1.4178) (0.0122::0.0122) (0.4885::0.4885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2124::0.2128) (0.1684::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3628::1.3628) (0.4434::0.4434)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3794::1.3794) (0.0133::0.0133) (0.4760::0.4760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3062::1.3062) (0.4417::0.4417)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3265::1.3265) (0.0134::0.0134) (0.4733::0.4733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1908::0.1908) (0.2034::0.2034)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6510::1.6510) (0.5436::0.5437)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6775::1.6775) (0.0124::0.0124) (0.5792::0.5792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3480::1.3480) (0.4486::0.4486)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3717::1.3717) (0.0127::0.0127) (0.4811::0.4811)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2132::1.2132) (0.4050::0.4050)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2362::1.2362) (0.0127::0.0127) (0.4398::0.4398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5916::1.5916) (0.5110::0.5111)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5962::1.5962) (0.0133::0.0133) (0.5346::0.5346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2612::0.2612) (0.1654::0.1654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2281::1.2281) (0.4063::0.4063)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2467::1.2467) (0.0139::0.0139) (0.4387::0.4387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4601::1.4601) (0.4751::0.4752)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4822::1.4822) (0.0124::0.0124) (0.5106::0.5106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4033::1.4033) (0.4615::0.4616)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4102::1.4102) (0.0142::0.0142) (0.4854::0.4854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2125::0.2126) (0.1627::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2119::0.2119) (0.1704::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2311::0.2311) (0.2269::0.2269)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0102::0.0114)) (SETUP (negedge D) (posedge CLK) (0.2078::0.2150)) (HOLD (posedge D) (posedge CLK) (0.0149::0.0163)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0834::0.0834) (0.1010::0.1010)) (IOPATH B X (0.0884::0.0884) (0.1260::0.1260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2444::0.2444) (0.2127::0.2127)) (IOPATH D Q (0.2402::0.2402) (0.1785::0.1804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2265::1.2265) (0.4089::0.4090)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2449::1.2449) (0.0140::0.0140) (0.4398::0.4398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5306::1.5306) (0.5077::0.5077)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5539::1.5539) (0.0126::0.0126) (0.5423::0.5423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3769::1.3769) (0.4471::0.4472)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4063::1.4063) (0.0118::0.0118) (0.4878::0.4878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7345::1.7345) (0.5389::0.5390)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7417::1.7417) (0.0134::0.0134) (0.5658::0.5658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2089) (0.1603::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2099::0.2101) (0.1658::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2716::0.2716) (0.1716::0.1716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2128::0.2129) (0.1629::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7172::1.7172) (0.5402::0.5403)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7256::1.7256) (0.0136::0.0136) (0.5670::0.5670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2112::0.2117) (0.1679::0.1787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0634::0.0634) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2113::0.2113) (0.1626::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2170::0.2173) (0.1687::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2136) (0.1633::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2120::0.2129) (0.1670::0.1832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2087::0.2087) (0.1607::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6187::1.6187) (0.5104::0.5105)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6254::1.6254) (0.0141::0.0141) (0.5366::0.5366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2101) (0.1613::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2112::0.2118) (0.1668::0.1773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2099) (0.1611::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3287::1.3287) (0.4472::0.4473)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3421::1.3421) (0.0140::0.0140) (0.4750::0.4750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2089) (0.1603::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5463::1.5463) (0.4998::0.4999)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5600::1.5600) (0.0128::0.0128) (0.5290::0.5290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4122::1.4122) (0.4521::0.4522)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4185::1.4185) (0.0141::0.0141) (0.4794::0.4794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4163::1.4163) (0.4753::0.4754)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4355::1.4355) (0.0129::0.0129) (0.5060::0.5060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2230::0.2230) (0.2005::0.2005)) (IOPATH D Q (0.2190::0.2192) (0.1676::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2085::0.2088) (0.1649::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4978::1.4978) (0.4774::0.4774)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5058::1.5058) (0.0141::0.0141) (0.5024::0.5024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1491::0.1491)) (IOPATH B X (0.0864::0.0864) (0.1161::0.1161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2085::0.2087) (0.1624::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4881::1.4881) (0.4872::0.4873)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5076::1.5076) (0.0129::0.0129) (0.5156::0.5156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2295::0.2295) (0.2258::0.2258)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0140::0.0150)) (SETUP (negedge D) (posedge CLK) (0.1990::0.2063)) (HOLD (posedge D) (posedge CLK) (0.0105::0.0117)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7936::1.7936) (0.5842::0.5843)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.8258::1.8258) (0.0101::0.0101) (0.6242::0.6242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2131) (0.1631::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1744::0.1744) (0.1609::0.1609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2144::0.2145) (0.1640::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2121::0.2124) (0.1690::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2862::1.2862) (0.4321::0.4322)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3088::1.3088) (0.0132::0.0132) (0.4637::0.4637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2100::0.2102) (0.1646::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0895::0.0895) (0.1146::0.1146)) (IOPATH B X (0.0898::0.0898) (0.1223::0.1223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2154::0.2158) (0.1739::0.1819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5601::1.5601) (0.5143::0.5079)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5751::1.5751) (0.0139::0.0139) (0.5385::0.5385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0852::0.0852) (0.1061::0.1061)) (IOPATH B X (0.0882::0.0882) (0.1240::0.1240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2503::1.2503) (0.4248::0.4248)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2700::1.2700) (0.0137::0.0137) (0.4566::0.4566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1657::0.1659) (0.1543::0.1546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2436::0.2436) (0.2122::0.2122)) (IOPATH D Q (0.2396::0.2396) (0.1795::0.1816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2103::0.2107) (0.1743::0.1804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0539::0.0539) (0.0323::0.0323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2110::0.2111) (0.1666::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3631::1.3631) (0.4518::0.4519)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3789::1.3789) (0.0138::0.0138) (0.4799::0.4799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3201::1.3201) (0.4340::0.4340)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3304::1.3304) (0.0132::0.0132) (0.4607::0.4607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2171::0.2172) (0.1653::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2109::0.2109) (0.1652::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4872::0.4872) (0.3512::0.3512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9866::1.9866) (0.6260::0.6261)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9903::1.9903) (0.0130::0.0130) (0.6511::0.6511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0545::0.0545) (0.0332::0.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2137::0.2139) (0.1754::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2598::0.2598) (0.2209::0.2209)) (IOPATH D Q (0.2555::0.2556) (0.1872::0.1894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4111::1.4111) (0.4604::0.4604)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4361::1.4361) (0.0129::0.0129) (0.4971::0.4971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2164::0.2166) (0.1709::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2338::1.2338) (0.4114::0.4115)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2568::1.2568) (0.0127::0.0127) (0.4460::0.4460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5231::1.5231) (0.4946::0.4947)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5304::1.5304) (0.0133::0.0133) (0.5163::0.5163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4065::1.4065) (0.4712::0.4713)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4102::1.4102) (0.0138::0.0139) (0.4928::0.4928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1495::0.1496)) (IOPATH B X (0.0877::0.0877) (0.1199::0.1199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2095::0.2095) (0.1680::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4587::1.4587) (0.4768::0.4769)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4799::1.4799) (0.0130::0.0130) (0.5102::0.5102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2085::0.2085) (0.1576::0.1576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2408::0.2408) (0.2327::0.2327)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0101::0.0111)) (SETUP (negedge D) (posedge CLK) (0.2089::0.2150)) (HOLD (posedge D) (posedge CLK) (0.0152::0.0164)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2829::1.2829) (0.4347::0.4348)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3055::1.3055) (0.0128::0.0128) (0.4694::0.4694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1968::1.1968) (0.4103::0.4104)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2300::1.2300) (0.0120::0.0120) (0.4513::0.4513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5305::1.5305) (0.5065::0.5066)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5479::1.5479) (0.0130::0.0130) (0.5383::0.5383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5095::1.5095) (0.4841::0.4842)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5241::1.5241) (0.0141::0.0141) (0.5159::0.5159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6793::1.6793) (0.5311::0.5312)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6828::1.6828) (0.0134::0.0134) (0.5555::0.5555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0996::0.0996) (0.1355::0.1355)) (IOPATH B X (0.0940::0.0940) (0.1264::0.1264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0948::0.0948) (0.1415::0.1416)) (IOPATH B X (0.0876::0.0876) (0.1160::0.1160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0642::0.0642) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2108::0.2108) (0.1683::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2079) (0.1589::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9986::1.9986) (0.6291::0.6292)) (IOPATH TE_B Z () () (0.0574::0.0574) (2.0010::2.0010) (0.0143::0.0143) (0.6537::0.6537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8213::1.8212) (0.5817::0.5818)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8265::1.8265) (0.0127::0.0127) (0.6005::0.6005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2564::0.2565) (0.1634::0.1634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1246::0.1246) (0.1182::0.1182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2146::0.2146) (0.1667::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6078::1.6078) (0.5134::0.5135)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6221::1.6221) (0.0130::0.0130) (0.5437::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2138::0.2138) (0.1657::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2109) (0.1624::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2102::0.2102) (0.1618::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2161::0.2165) (0.1725::0.1803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0176::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5364::1.5364) (0.4885::0.4886)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5457::1.5457) (0.0131::0.0131) (0.5146::0.5146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2064::0.2064) (0.2110::0.2110)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1668::0.1680) (0.1554::0.1579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2300::0.2300) (0.1410::0.1410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4886::1.4886) (0.4869::0.4870)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4955::1.4955) (0.0130::0.0130) (0.5107::0.5107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2108::0.2114) (0.1697::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4460::1.4460) (0.4645::0.4645)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4632::1.4632) (0.0136::0.0136) (0.4986::0.4986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2122::0.2129) (0.1671::0.1799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5503::1.5503) (0.4949::0.4950)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5729::1.5729) (0.0123::0.0123) (0.5310::0.5310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3996::1.3996) (0.4512::0.4513)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4220::1.4220) (0.0126::0.0126) (0.4874::0.4874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2146::0.2146) (0.1651::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2169::0.2172) (0.1693::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2142::0.2148) (0.1698::0.1804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2128::0.2129) (0.1628::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2091) (0.1607::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2119) (0.1615::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1400::0.1400)) (IOPATH B X (0.0845::0.0845) (0.1113::0.1113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2098::0.2100) (0.1645::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1348::0.1349)) (IOPATH B X (0.0845::0.0845) (0.1114::0.1114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2104::0.2107) (0.1644::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5027::1.5027) (0.4992::0.4992)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5239::1.5239) (0.0134::0.0134) (0.5328::0.5328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2112) (0.1616::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1326::0.1327)) (IOPATH B X (0.0865::0.0865) (0.1190::0.1190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2123::0.2124) (0.1637::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4494::1.4494) (0.4683::0.4721)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4670::1.4670) (0.0132::0.0132) (0.5003::0.5003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2090::0.2096) (0.1690::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2873::1.2873) (0.4347::0.4348)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3017::1.3017) (0.0133::0.0133) (0.4632::0.4632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2004::0.2004) (0.2081::0.2081)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0693::0.0693) (0.0392::0.0392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2753::1.2753) (0.4320::0.4321)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3028::1.3028) (0.0120::0.0120) (0.4690::0.4690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2121::0.2129) (0.1701::0.1838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5132::1.5132) (0.5010::0.4949)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5214::1.5214) (0.0137::0.0137) (0.5256::0.5256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3766::1.3766) (0.4472::0.4473)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.3828::1.3828) (0.0146::0.0146) (0.4711::0.4711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2564::0.2564) (0.2193::0.2193)) (IOPATH D Q (0.2523::0.2523) (0.1862::0.1862)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2128::0.2131) (0.1674::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2164::0.2165) (0.1684::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2082) (0.1593::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2040::0.2040) (0.2098::0.2098)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4832::1.4832) (0.4918::0.4918)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4438::1.4438) (0.0184::0.0184) (0.4683::0.4683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1895::0.1895) (0.2028::0.2028)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1741::1.1741) (0.3984::0.3985)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.1931::1.1931) (0.0140::0.0140) (0.4329::0.4329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2110) (0.1611::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6736::1.6737) (0.5513::0.5514)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6943::1.6943) (0.0123::0.0123) (0.5822::0.5822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2067::1.2067) (0.3991::0.3992)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2255::1.2255) (0.0133::0.0133) (0.4321::0.4321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5348::1.5348) (0.4989::0.4990)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5600::1.5600) (0.0120::0.0120) (0.5357::0.5357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2149::0.2152) (0.1662::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0848::0.0848) (0.1068::0.1068)) (IOPATH B X (0.0866::0.0866) (0.1194::0.1194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8090::1.8089) (0.5715::0.5716)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8085::1.8085) (0.0140::0.0140) (0.5913::0.5913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4944::1.4944) (0.4914::0.4947)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5123::1.5123) (0.0141::0.0141) (0.5210::0.5210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2088::0.2089) (0.1588::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3341::1.3341) (0.4499::0.4499)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3511::1.3511) (0.0138::0.0138) (0.4804::0.4804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5542::1.5541) (0.5140::0.5140)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5744::1.5744) (0.0134::0.0134) (0.5461::0.5461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2737::0.2737) (0.1720::0.1720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2411::0.2411) (0.2108::0.2108)) (IOPATH D Q (0.2369::0.2371) (0.1771::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9013::1.9013) (0.5981::0.5982)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9100::1.9100) (0.0128::0.0128) (0.6197::0.6197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7594::1.7594) (0.5586::0.5587)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7637::1.7637) (0.0140::0.0140) (0.5755::0.5755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1388::0.1388)) (IOPATH B X (0.0863::0.0863) (0.1179::0.1179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1311::0.1312)) (IOPATH B X (0.0848::0.0848) (0.1132::0.1132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2226::0.2226) (0.2003::0.2003)) (IOPATH D Q (0.2186::0.2186) (0.1668::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0606::0.0606) (0.0361::0.0361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1956::0.1956)) (IOPATH D Q (0.2119::0.2119) (0.1647::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2002::0.2002) (0.2079::0.2079)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5237::1.5237) (0.4803::0.4804)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5294::1.5294) (0.0138::0.0138) (0.5045::0.5045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2094) (0.1609::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2099::0.2099) (0.1650::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2100) (0.1621::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0537::0.0537) (0.0331::0.0331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1846::0.1846) (0.2003::0.2003)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2139::0.2139) (0.2147::0.2147)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1689::1.1689) (0.4014::0.4015)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.1886::1.1886) (0.0137::0.0137) (0.4324::0.4324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2182::0.2182) (0.1653::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6384::1.6384) (0.5265::0.5266)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6470::1.6470) (0.0136::0.0136) (0.5487::0.5487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2219::0.2219) (0.1824::0.1824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2176::0.2177) (0.1685::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4562::1.4563) (0.4698::0.4699)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4773::1.4773) (0.0125::0.0125) (0.5036::0.5036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2118::0.2121) (0.1692::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1953::0.1953) (0.2056::0.2056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3471::1.3471) (0.4523::0.4524)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3588::1.3588) (0.0134::0.0134) (0.4795::0.4795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5154::1.5154) (0.4904::0.4905)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5342::1.5342) (0.0135::0.0135) (0.5228::0.5228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2370::1.2370) (0.4131::0.4132)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2596::1.2596) (0.0134::0.0134) (0.4474::0.4474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4271::1.4271) (0.4769::0.4770)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4460::1.4460) (0.0134::0.0134) (0.5099::0.5099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2002::0.2002)) (IOPATH D Q (0.2184::0.2185) (0.1677::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2570::0.2570) (0.1632::0.1632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3549::1.3548) (0.4490::0.4491)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3715::1.3715) (0.0140::0.0140) (0.4845::0.4845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0831::0.0831) (0.0993::0.0993)) (IOPATH B X (0.0878::0.0878) (0.1228::0.1228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1305::0.1306)) (IOPATH B X (0.0870::0.0870) (0.1193::0.1193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0694::0.0694) (0.0374::0.0374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2225::0.2225) (0.2002::0.2002)) (IOPATH D Q (0.2186::0.2188) (0.1689::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1975::0.1975) (0.2067::0.2067)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0652::0.0652) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0895::0.0895) (0.1108::0.1109)) (IOPATH B X (0.0953::0.0953) (0.1384::0.1384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4001::1.4001) (0.4695::0.4696)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4191::1.4191) (0.0138::0.0138) (0.5002::0.5002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2088) (0.1650::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2137::0.2139) (0.1667::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0960::0.0960) (0.1329::0.1329)) (IOPATH B X (0.0888::0.0888) (0.1168::0.1168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2108::0.2109) (0.1693::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4532::1.4532) (0.4756::0.4757)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4744::1.4744) (0.0132::0.0132) (0.5103::0.5103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2086::0.2086) (0.1594::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3108::1.3108) (0.4288::0.4289)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3258::1.3258) (0.0133::0.0133) (0.4597::0.4597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2257::1.2257) (0.4163::0.4163)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.2322::1.2322) (0.0180::0.0180) (0.4341::0.4341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2160::0.2167) (0.1712::0.1825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2138::0.2140) (0.1622::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6600::1.6600) (0.5439::0.5440)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6655::1.6655) (0.0125::0.0125) (0.5689::0.5689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0535::0.0535) (0.0318::0.0318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2151::0.2154) (0.1675::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2173::0.2173) (0.1646::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6302::1.6302) (0.5109::0.5110)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6319::1.6319) (0.0138::0.0138) (0.5320::0.5320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1895::0.1895) (0.2027::0.2027)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1986::0.1986)) (IOPATH D Q (0.2161::0.2161) (0.1657::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2002::0.2002)) (IOPATH D Q (0.2183::0.2183) (0.1665::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5133::1.5132) (0.4828::0.4829)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5226::1.5226) (0.0128::0.0128) (0.5097::0.5097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1938::0.1938) (0.2049::0.2049)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2104) (0.1657::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2119::0.2120) (0.1648::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2139::0.2139) (0.1625::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4380::1.4380) (0.4797::0.4798)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4595::1.4595) (0.0135::0.0135) (0.5138::0.5138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4870::1.4870) (0.4794::0.4730)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5097::1.5097) (0.0130::0.0130) (0.5117::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2115::0.2115) (0.1632::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3743::1.3743) (0.4599::0.4599)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.3751::1.3751) (0.0182::0.0182) (0.4659::0.4659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2686::1.2686) (0.4299::0.4300)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2918::1.2918) (0.0137::0.0137) (0.4644::0.4644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0633::0.0633) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2235::1.2235) (0.4176::0.4177)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2429::1.2429) (0.0139::0.0139) (0.4496::0.4496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4697::1.4697) (0.4829::0.4830)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4941::1.4941) (0.0128::0.0128) (0.5152::0.5152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1430::0.1431)) (IOPATH B X (0.0898::0.0898) (0.1306::0.1306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5946::1.5946) (0.5126::0.5126)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6024::1.6024) (0.0130::0.0130) (0.5383::0.5383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0868::0.0868) (0.1117::0.1117)) (IOPATH B X (0.0871::0.0871) (0.1194::0.1194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3720::1.3720) (0.4599::0.4600)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3945::1.3945) (0.0127::0.0127) (0.4942::0.4942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2096::0.2098) (0.1656::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4169::1.4169) (0.4622::0.4623)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4349::1.4349) (0.0137::0.0137) (0.4944::0.4944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7495::1.7495) (0.5697::0.5698)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7533::1.7533) (0.0134::0.0134) (0.5949::0.5949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9050::1.9049) (0.6041::0.6042)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9106::1.9106) (0.0136::0.0136) (0.6300::0.6300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2374::0.2374) (0.2087::0.2087)) (IOPATH D Q (0.2333::0.2333) (0.1743::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0555::0.0555) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2129::0.2141) (0.1731::0.1909)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0026)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0046::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1837::0.1837) (0.1609::0.1609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0879::0.0879) (0.1171::0.1171)) (IOPATH B X (0.0878::0.0878) (0.1236::0.1236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0753::0.0753) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5534::1.5534) (0.5128::0.5129)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5702::1.5702) (0.0126::0.0126) (0.5453::0.5453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1990::0.1990)) (IOPATH D Q (0.2171::0.2172) (0.1705::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1904::0.1904) (0.2032::0.2032)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0694::0.0698)) (SETUP (negedge GATE) (posedge CLK) (0.0621::0.0627)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2542::0.2542) (0.2182::0.2182)) (IOPATH D Q (0.2500::0.2501) (0.1849::0.1866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3393::1.3392) (0.4415::0.4415)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3571::1.3571) (0.0133::0.0133) (0.4732::0.4732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4075::1.4075) (0.4568::0.4569)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4215::1.4215) (0.0131::0.0131) (0.4873::0.4873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2212::1.2212) (0.4165::0.4165)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2439::1.2439) (0.0134::0.0134) (0.4507::0.4507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4508::1.4508) (0.4822::0.4822)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4714::1.4714) (0.0135::0.0135) (0.5162::0.5162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2343::1.2343) (0.4208::0.4209)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2581::1.2581) (0.0129::0.0129) (0.4543::0.4543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2114::0.2114) (0.1623::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6795::1.6794) (0.5405::0.5406)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6880::1.6880) (0.0124::0.0124) (0.5659::0.5659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3448::1.3448) (0.4475::0.4475)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3636::1.3636) (0.0136::0.0136) (0.4777::0.4777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5284::1.5284) (0.4947::0.4971)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5456::1.5456) (0.0132::0.0132) (0.5264::0.5264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2512::0.2512) (0.1549::0.1549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2144::0.2144) (0.1732::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2084::0.2084) (0.1617::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1358::0.1358)) (IOPATH B X (0.0874::0.0874) (0.1204::0.1204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2007::1.2007) (0.4096::0.4097)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2250::1.2250) (0.0138::0.0138) (0.4447::0.4447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2398::0.2398) (0.2101::0.2101)) (IOPATH D Q (0.2356::0.2358) (0.1766::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1532::0.1532) (0.1359::0.1359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2095::0.2095) (0.1658::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2121::0.2121) (0.1660::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2528::0.2529) (0.1606::0.1606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1565::0.1565) (0.1417::0.1417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0481::0.0481) (0.0306::0.0306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2126) (0.1625::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1913::0.1913) (0.2036::0.2036)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2899::1.2899) (0.4249::0.4250)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3069::1.3069) (0.0134::0.0134) (0.4567::0.4567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2132::0.2135) (0.1675::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2467::1.2467) (0.4271::0.4272)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2668::1.2668) (0.0132::0.0132) (0.4563::0.4563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2111::0.2113) (0.1646::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2141::0.2143) (0.1641::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0488::0.0488) (0.0303::0.0303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6653::1.6653) (0.5239::0.5240)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6675::1.6675) (0.0142::0.0142) (0.5469::0.5469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4654::1.4654) (0.4751::0.4751)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4761::1.4761) (0.0139::0.0139) (0.5025::0.5025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2085::0.2086) (0.1589::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2126) (0.1610::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1534::0.1534) (0.1392::0.1392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2109::0.2112) (0.1671::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0631::0.0631) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9826::1.9826) (0.6253::0.6253)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9904::1.9904) (0.0116::0.0116) (0.6550::0.6550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5518::1.5518) (0.4918::0.4918)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5710::1.5710) (0.0127::0.0127) (0.5278::0.5278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4319::1.4320) (0.4609::0.4609)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4518::1.4518) (0.0132::0.0132) (0.4938::0.4938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2516::1.2516) (0.4191::0.4192)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2764::1.2764) (0.0128::0.0128) (0.4551::0.4551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2157::0.2157) (0.1629::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2130::0.2131) (0.1669::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2088::0.2090) (0.1650::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4319::1.4319) (0.4720::0.4721)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4527::1.4527) (0.0131::0.0131) (0.5049::0.5049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4691::1.4691) (0.4868::0.4868)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4864::1.4864) (0.0141::0.0141) (0.5192::0.5192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4246::1.4246) (0.4633::0.4634)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4380::1.4380) (0.0137::0.0137) (0.4927::0.4927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2110::0.2110) (0.1619::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3110::1.3110) (0.4438::0.4438)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3175::1.3175) (0.0131::0.0131) (0.4646::0.4646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8232::1.8232) (0.5916::0.5916)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8316::1.8316) (0.0128::0.0128) (0.6185::0.6185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2084) (0.1598::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2127::0.2127) (0.2141::0.2141)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2593::1.2593) (0.4268::0.4269)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2882::1.2882) (0.0125::0.0125) (0.4659::0.4659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4642::1.4642) (0.4864::0.4865)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4818::1.4818) (0.0127::0.0127) (0.5177::0.5177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2081) (0.1582::0.1592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5515::1.5515) (0.5009::0.5010)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5572::1.5572) (0.0136::0.0136) (0.5255::0.5255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6143::1.6143) (0.5195::0.5196)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6272::1.6272) (0.0130::0.0130) (0.5494::0.5494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4204::1.4204) (0.4681::0.4682)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4322::1.4322) (0.0135::0.0135) (0.5006::0.5006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2634::0.2634) (0.1671::0.1671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2097) (0.1606::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1265::0.1265) (0.1116::0.1116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1986::0.1986)) (IOPATH D Q (0.2158::0.2159) (0.1652::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2150::0.2150) (0.1622::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2143::0.2143) (0.1624::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1687::0.1687) (0.1887::0.1887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2117) (0.1597::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4718::1.4718) (0.4814::0.4815)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4903::1.4903) (0.0137::0.0137) (0.5137::0.5137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3029::1.3029) (0.4300::0.4301)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3284::1.3284) (0.0123::0.0123) (0.4663::0.4663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1621::0.1621) (0.1385::0.1385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2096::0.2097) (0.1684::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2844::0.2845) (0.1788::0.1788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7026::1.7026) (0.5252::0.5252)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7066::1.7066) (0.0135::0.0135) (0.5489::0.5489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3346::1.3346) (0.4412::0.4412)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3577::1.3577) (0.0132::0.0132) (0.4748::0.4748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2690::0.2691) (0.1700::0.1700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2088::1.2088) (0.4042::0.4043)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2314::1.2314) (0.0132::0.0132) (0.4390::0.4390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2577::1.2577) (0.4175::0.4176)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2838::1.2838) (0.0133::0.0133) (0.4551::0.4551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2166::0.2167) (0.1660::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2925::1.2925) (0.4379::0.4380)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3137::1.3137) (0.0137::0.0137) (0.4712::0.4712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0475::0.0475) (0.0300::0.0300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0640::0.0640) (0.0360::0.0360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2080) (0.1594::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2647::0.2650) (0.1678::0.1678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2164::0.2165) (0.1648::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0631::0.0631) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9273::1.9272) (0.5947::0.5948)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9392::1.9392) (0.0134::0.0134) (0.6260::0.6260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3906::0.3906) (0.2843::0.2843)) (IOPATH D Q (0.3863::0.3863) (0.2494::0.2506)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2105::0.2105) (0.1632::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0913::0.0913) (0.1084::0.1084)) (IOPATH B X (0.0965::0.0965) (0.1340::0.1340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0957::0.0957) (0.1364::0.1365)) (IOPATH B X (0.0896::0.0896) (0.1214::0.1214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2636::0.2637) (0.1678::0.1678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1800::0.1809) (0.1597::0.1615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1617::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2145::0.2145) (0.1697::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7424::1.7424) (0.5668::0.5668)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7422::1.7422) (0.0139::0.0139) (0.5881::0.5881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1761::0.1775) (0.1619::0.1680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3193::1.3193) (0.4444::0.4445)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3347::1.3347) (0.0139::0.0139) (0.4745::0.4745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5520::1.5520) (0.5040::0.5041)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5589::1.5589) (0.0141::0.0141) (0.5298::0.5298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2918::1.2918) (0.4402::0.4403)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3138::1.3138) (0.0118::0.0118) (0.4720::0.4720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2425::0.2425) (0.2116::0.2116)) (IOPATH D Q (0.2382::0.2383) (0.1766::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1933::0.1933)) (IOPATH D Q (0.2091::0.2092) (0.1679::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2121::0.2121) (0.1665::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2116::0.2118) (0.1701::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2158::0.2159) (0.1662::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8465::1.8465) (0.5942::0.5942)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8653::1.8653) (0.0122::0.0122) (0.6253::0.6253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2110) (0.1613::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4483::1.4483) (0.4756::0.4756)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4742::1.4742) (0.0123::0.0123) (0.5109::0.5109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2836::1.2836) (0.4194::0.4194)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3026::1.3026) (0.0133::0.0133) (0.4525::0.4525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5091::1.5091) (0.5013::0.5013)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5329::1.5329) (0.0125::0.0125) (0.5370::0.5370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2171::0.2173) (0.1664::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2084::0.2084) (0.1636::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0586::0.0586) (0.0354::0.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3764::1.3763) (0.4606::0.4606)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3977::1.3977) (0.0127::0.0127) (0.4949::0.4949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2093::0.2095) (0.1697::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3176::1.3176) (0.4438::0.4439)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3278::1.3278) (0.0127::0.0127) (0.4694::0.4694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4009::1.4009) (0.4711::0.4712)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4138::1.4138) (0.0133::0.0133) (0.4981::0.4981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5061::1.5061) (0.4953::0.4954)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5085::1.5085) (0.0138::0.0138) (0.5110::0.5110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2107) (0.1626::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4244::1.4244) (0.4671::0.4672)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4425::1.4425) (0.0133::0.0133) (0.4955::0.4955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2125::0.2128) (0.1683::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2108::0.2112) (0.1713::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2099) (0.1614::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3463::1.3463) (0.4374::0.4375)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3665::1.3665) (0.0129::0.0129) (0.4714::0.4714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5450::1.5450) (0.4991::0.4992)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5616::1.5616) (0.0129::0.0129) (0.5305::0.5305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4934::1.4934) (0.4813::0.4814)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4970::1.4970) (0.0138::0.0138) (0.5044::0.5044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2346::0.2346) (0.1442::0.1442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2153::0.2157) (0.1694::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0682::0.0682) (0.0384::0.0384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1984::0.1984)) (IOPATH D Q (0.2156::0.2156) (0.1631::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2260::0.2260) (0.2022::0.2022)) (IOPATH D Q (0.2219::0.2219) (0.1672::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2312::1.2312) (0.4207::0.4208)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2548::1.2548) (0.0125::0.0125) (0.4546::0.4546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5303::1.5303) (0.5051::0.5052)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5537::1.5537) (0.0129::0.0129) (0.5417::0.5417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3830::1.3830) (0.4579::0.4580)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4021::1.4021) (0.0139::0.0139) (0.4945::0.4945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2370::1.2370) (0.4149::0.4150)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2594::1.2594) (0.0128::0.0128) (0.4539::0.4539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7334::1.7334) (0.5394::0.5395)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7358::1.7358) (0.0136::0.0136) (0.5615::0.5615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1917::0.1917) (0.2038::0.2038)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2414::1.2414) (0.4088::0.4089)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2610::1.2610) (0.0135::0.0135) (0.4433::0.4433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2085::0.2088) (0.1644::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2178::0.2178) (0.1661::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2483::1.2483) (0.4174::0.4175)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2698::1.2698) (0.0137::0.0137) (0.4502::0.4502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2082) (0.1602::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7148::1.7148) (0.5352::0.5353)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7329::1.7329) (0.0117::0.0117) (0.5695::0.5695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2142::0.2144) (0.1683::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9686::1.9686) (0.6090::0.6091)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9789::1.9789) (0.0133::0.0133) (0.6342::0.6342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2114::0.2114) (0.1644::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1377::0.1377) (0.1200::0.1200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2153::0.2153) (0.1652::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2135::0.2140) (0.1707::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2399::0.2399) (0.1480::0.1480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2110::0.2112) (0.1658::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2110::0.2110) (0.2132::0.2132)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2138::0.2139) (0.1643::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2720::1.2720) (0.4362::0.4362)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.2874::1.2874) (0.0103::0.0103) (0.4680::0.4680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6408::1.6408) (0.5248::0.5249)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6500::1.6500) (0.0133::0.0133) (0.5522::0.5522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4177::1.4177) (0.4751::0.4751)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4339::1.4339) (0.0138::0.0138) (0.5053::0.5053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2110::0.2111) (0.1688::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4782::1.4782) (0.4710::0.4711)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4918::1.4918) (0.0136::0.0136) (0.4999::0.4999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1978::0.1978) (0.2068::0.2068)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4040::1.4040) (0.4634::0.4635)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4098::1.4098) (0.0142::0.0142) (0.4916::0.4916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2235::0.2235) (0.2008::0.2008)) (IOPATH D Q (0.2196::0.2196) (0.1677::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1999::0.1999) (0.2078::0.2078)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1989::0.1989)) (IOPATH D Q (0.2174::0.2180) (0.1726::0.1837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2111::0.2114) (0.1654::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0712::0.0712) (0.0380::0.0380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5138::1.5138) (0.4910::0.4934)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5278::1.5278) (0.0142::0.0142) (0.5205::0.5205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2846::1.2846) (0.4262::0.4263)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3081::1.3081) (0.0122::0.0122) (0.4609::0.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2137::0.2138) (0.1646::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5614::1.5614) (0.5152::0.5152)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5801::1.5801) (0.0137::0.0137) (0.5479::0.5479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2085) (0.1605::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1296::0.1297)) (IOPATH B X (0.0867::0.0867) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0534::0.0534) (0.0324::0.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0554::0.0554) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2087::0.2088) (0.1622::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4269::1.4269) (0.4755::0.4756)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4477::1.4477) (0.0133::0.0133) (0.5093::0.5093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2158::0.2158) (0.1714::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4503::1.4503) (0.4760::0.4761)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4657::1.4657) (0.0140::0.0140) (0.5066::0.5066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3209::1.3209) (0.4342::0.4343)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3316::1.3316) (0.0135::0.0135) (0.4614::0.4614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2106::0.2106) (0.1631::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1359::0.1359)) (IOPATH B X (0.0870::0.0870) (0.1193::0.1193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2105::0.2108) (0.1653::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2106) (0.1615::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0840::0.0840) (0.0998::0.0998)) (IOPATH B X (0.0889::0.0889) (0.1236::0.1236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2108::0.2108) (0.1610::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2126::0.2129) (0.1665::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1344::0.1344) (0.1169::0.1170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2917::1.2917) (0.4310::0.4311)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3123::1.3123) (0.0134::0.0134) (0.4638::0.4638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4133::1.4133) (0.4647::0.4648)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4281::1.4281) (0.0140::0.0140) (0.4945::0.4945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2095) (0.1611::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4836::1.4836) (0.4703::0.4703)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4942::1.4942) (0.0127::0.0127) (0.5011::0.5011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1688::0.1688) (0.1572::0.1580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5178::1.5178) (0.4778::0.4778)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5157::1.5157) (0.0135::0.0135) (0.5003::0.5003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2100::1.2100) (0.4139::0.4140)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2264::1.2264) (0.0138::0.0138) (0.4429::0.4429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2102) (0.1608::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2101::0.2101) (0.1615::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1980::0.1980)) (IOPATH D Q (0.2152::0.2153) (0.1656::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3514::0.3514) (0.2659::0.2659)) (IOPATH D Q (0.3473::0.3473) (0.2327::0.2345)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1948::0.1948) (0.2054::0.2054)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2123::0.2123) (0.1619::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5144::1.5144) (0.4926::0.4927)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5363::1.5363) (0.0137::0.0137) (0.5273::0.5273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3057::1.3057) (0.4349::0.4350)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3256::1.3256) (0.0135::0.0135) (0.4723::0.4723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6544::1.6544) (0.5203::0.5204)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6605::1.6605) (0.0130::0.0130) (0.5454::0.5454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2083::0.2084) (0.1628::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2112) (0.1620::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2734::0.2735) (0.1733::0.1733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2006::0.2006) (0.2082::0.2082)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2831::0.2831) (0.1766::0.1766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4956::1.4956) (0.4850::0.4851)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5218::1.5218) (0.0117::0.0117) (0.5216::0.5216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2100::0.2100) (0.1635::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3287::1.3287) (0.4413::0.4413)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3486::1.3486) (0.0127::0.0127) (0.4790::0.4790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2526::1.2526) (0.4265::0.4266)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2814::1.2814) (0.0132::0.0132) (0.4646::0.4646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2088::0.2088) (0.1592::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8185::1.8185) (0.5764::0.5765)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8284::1.8284) (0.0122::0.0122) (0.6051::0.6051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2098::0.2098) (0.1595::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2138::0.2140) (0.1662::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4473::1.4473) (0.4630::0.4631)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4662::1.4662) (0.0137::0.0137) (0.4983::0.4983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6038::1.6038) (0.5046::0.5047)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6117::1.6117) (0.0142::0.0142) (0.5338::0.5338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0959::0.0959) (0.1397::0.1397)) (IOPATH B X (0.0893::0.0893) (0.1195::0.1195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8675::1.8675) (0.5921::0.5922)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8682::1.8682) (0.0137::0.0137) (0.6144::0.6144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1314::0.1314) (0.1143::0.1144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0944::0.0944) (0.1392::0.1393)) (IOPATH B X (0.0863::0.0863) (0.1122::0.1122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2779::0.2780) (0.1739::0.1739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2102) (0.1610::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1365::0.1365)) (IOPATH B X (0.0895::0.0895) (0.1304::0.1304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2105) (0.1621::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0854::0.0854) (0.1048::0.1048)) (IOPATH B X (0.0878::0.0878) (0.1198::0.1198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2222::0.2222) (0.2001::0.2001)) (IOPATH D Q (0.2182::0.2184) (0.1676::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2694::0.2694) (0.1697::0.1697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2335::1.2335) (0.4144::0.4145)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2600::1.2600) (0.0125::0.0125) (0.4493::0.4493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1976::0.1976) (0.2067::0.2067)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6807::1.6807) (0.5303::0.5304)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6887::1.6887) (0.0131::0.0131) (0.5564::0.5564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0003::2.0003) (0.6564::0.6566)) (IOPATH TE_B Z () () (0.0501::0.0501) (2.0473::2.0473) (-0.0031::-0.0031) (0.6923::0.6923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2231::0.2231) (0.2005::0.2005)) (IOPATH D Q (0.2191::0.2191) (0.1667::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2086) (0.1654::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3997::1.3997) (0.4497::0.4498)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4161::1.4161) (0.0131::0.0131) (0.4831::0.4831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4293::1.4293) (0.4549::0.4550)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4373::1.4373) (0.0133::0.0133) (0.4842::0.4842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2602::0.2602) (0.1954::0.1954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1956::0.1956) (0.2057::0.2057)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2216::0.2216) (0.1297::0.1297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2080) (0.1594::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2669::0.2670) (0.1658::0.1658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3886::1.3886) (0.4634::0.4635)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4105::1.4105) (0.0128::0.0128) (0.4985::0.4985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2106::0.2106) (0.1628::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0650::0.0650) (0.0352::0.0352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2093::0.2097) (0.1663::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2123) (0.1625::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2498::0.2498) (0.2157::0.2157)) (IOPATH D Q (0.2458::0.2459) (0.1840::0.1867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2088::0.2088) (0.1688::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2364::0.2364) (0.1422::0.1422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1371::0.1371) (0.1278::0.1278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4561::1.4561) (0.4768::0.4769)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4765::1.4765) (0.0137::0.0137) (0.5108::0.5108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2096::0.2098) (0.1656::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0940::0.0940) (0.1289::0.1293)) (IOPATH B X (0.0901::0.0901) (0.1244::0.1244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2763::1.2763) (0.4296::0.4296)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3057::1.3057) (0.0115::0.0115) (0.4660::0.4660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2105) (0.1612::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5050::1.5050) (0.4816::0.4817)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5143::1.5143) (0.0135::0.0135) (0.5086::0.5086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4251::1.4251) (0.4649::0.4650)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4434::1.4434) (0.0130::0.0130) (0.4977::0.4977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0979::0.0979) (0.1447::0.1449)) (IOPATH B X (0.0921::0.0921) (0.1239::0.1239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0955::0.0955) (0.1484::0.1485)) (IOPATH B X (0.0880::0.0880) (0.1150::0.1150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5475::1.5475) (0.4875::0.4876)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5603::1.5603) (0.0131::0.0131) (0.5155::0.5155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1947::0.1947) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2162::0.2162) (0.1694::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5408::1.5408) (0.4979::0.4980)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.5428::1.5428) (0.0144::0.0144) (0.5192::0.5192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2121::0.2121) (0.1595::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1709::1.1709) (0.3873::0.3874)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.1918::1.1918) (0.0132::0.0132) (0.4219::0.4219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6750::1.6750) (0.5283::0.5284)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6789::1.6789) (0.0138::0.0138) (0.5520::0.5520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3744::1.3744) (0.4599::0.4599)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.3696::1.3696) (0.0183::0.0183) (0.4587::0.4587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1868::0.1868) (0.1620::0.1620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2081) (0.1596::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2091::0.2096) (0.1674::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1956::0.1956)) (IOPATH D Q (0.2124::0.2126) (0.1673::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2113::0.2113) (0.1625::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1815::0.1828) (0.1639::0.1668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2134) (0.1636::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2115::0.2118) (0.1705::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2459::0.2459) (0.1905::0.1927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2120::0.2120) (0.1629::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1986::0.1986)) (IOPATH D Q (0.2166::0.2172) (0.1705::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0604::0.0604) (0.0358::0.0358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1656::0.1656) (0.1546::0.1546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8037::1.8037) (0.5681::0.5681)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8130::1.8130) (0.0128::0.0128) (0.5949::0.5949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4899::1.4899) (0.4817::0.4818)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5076::1.5076) (0.0135::0.0135) (0.5144::0.5144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2282::0.2282) (0.2034::0.2034)) (IOPATH D Q (0.2251::0.2255) (0.1780::0.1856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0176::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2148::0.2150) (0.1649::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5537::1.5537) (0.5049::0.5050)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5751::1.5751) (0.0124::0.0124) (0.5400::0.5400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2249::1.2249) (0.4083::0.4084)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2434::1.2434) (0.0134::0.0134) (0.4387::0.4387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2147::0.2151) (0.1691::0.1769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2101::0.2102) (0.1660::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2794::1.2794) (0.4271::0.4272)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3021::1.3021) (0.0132::0.0132) (0.4599::0.4599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3961::1.3960) (0.4578::0.4579)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4213::1.4213) (0.0122::0.0122) (0.4932::0.4932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1782::0.1783) (0.1450::0.1469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2095::0.2095) (0.1658::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2162::0.2164) (0.1653::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2141::0.2142) (0.1637::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0990::0.0990) (0.1411::0.1412)) (IOPATH B X (0.0913::0.0913) (0.1178::0.1178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0667::0.0667) (0.0369::0.0369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1382::0.1382) (0.1282::0.1282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1987::0.1987)) (IOPATH D Q (0.2162::0.2162) (0.1649::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5324::1.5324) (0.4927::0.4928)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5437::1.5437) (0.0134::0.0134) (0.5218::0.5218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3036::1.3036) (0.4401::0.4402)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3153::1.3153) (0.0135::0.0135) (0.4673::0.4673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0856::0.0856) (0.1087::0.1087)) (IOPATH B X (0.0851::0.0851) (0.1126::0.1126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4111::1.4111) (0.4707::0.4707)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.4022::1.4022) (0.0184::0.0184) (0.4635::0.4635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9919::1.9919) (0.6229::0.6230)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9954::1.9954) (0.0136::0.0136) (0.6447::0.6447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2103::0.2107) (0.1678::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2097::0.2103) (0.1677::0.1781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2086) (0.1610::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2099::0.2102) (0.1646::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4439::1.4439) (0.4625::0.4584)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4550::1.4550) (0.0138::0.0138) (0.4896::0.4896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2804::1.2804) (0.4234::0.4235)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2943::1.2943) (0.0134::0.0134) (0.4523::0.4523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2090::0.2092) (0.1621::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0884::0.0884) (0.1161::0.1161)) (IOPATH B X (0.0885::0.0885) (0.1235::0.1235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2306::0.2307) (0.1383::0.1383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5195::1.5195) (0.4889::0.4890)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5251::1.5251) (0.0138::0.0138) (0.5135::0.5135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0944::0.0944) (0.1295::0.1295)) (IOPATH B X (0.0947::0.0947) (0.1405::0.1405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2165::0.2167) (0.1703::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2330::0.2330) (0.2062::0.2062)) (IOPATH D Q (0.2305::0.2310) (0.1868::0.1933)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2135) (0.1628::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1539::0.1539) (0.1404::0.1404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3449::1.3449) (0.4440::0.4440)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3717::1.3717) (0.0120::0.0120) (0.4803::0.4803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1984::0.1984) (0.2071::0.2071)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1634::0.1634) (0.1514::0.1522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2417::0.2417) (0.1477::0.1477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2187::0.2189) (0.1788::0.1828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2140::0.2141) (0.1637::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3511::1.3511) (0.4435::0.4436)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3699::1.3699) (0.0136::0.0136) (0.4752::0.4752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5225::1.5225) (0.4962::0.4963)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5304::1.5304) (0.0140::0.0140) (0.5225::0.5225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0622::0.0622) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2127::0.2133) (0.1707::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4430::1.4430) (0.4598::0.4599)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4624::1.4624) (0.0138::0.0138) (0.4958::0.4957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2172::1.2172) (0.4035::0.4036)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2411::1.2411) (0.0131::0.0131) (0.4401::0.4401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0564::0.0564) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1340::0.1340) (0.1237::0.1237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2139::0.2140) (0.1711::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2495::0.2496) (0.1573::0.1573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2106::0.2106) (0.1589::0.1589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3769::1.3769) (0.4454::0.4455)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3971::1.3971) (0.0133::0.0133) (0.4812::0.4812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2162::0.2163) (0.1720::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0919::0.0919) (0.1442::0.1443)) (IOPATH B X (0.0846::0.0846) (0.1125::0.1125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2120) (0.1617::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3154::1.3154) (0.4381::0.4382)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3288::1.3288) (0.0131::0.0131) (0.4650::0.4650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0857::0.0857) (0.1081::0.1081)) (IOPATH B X (0.0876::0.0876) (0.1219::0.1219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4717::1.4716) (0.4790::0.4791)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4842::1.4842) (0.0142::0.0142) (0.5080::0.5080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2119::0.2120) (0.1647::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1868::0.1868) (0.2015::0.2015)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2092) (0.1604::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3777::1.3777) (0.4552::0.4552)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3989::1.3989) (0.0125::0.0125) (0.4864::0.4864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6691::1.6691) (0.5295::0.5296)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6701::1.6701) (0.0143::0.0143) (0.5523::0.5523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1929::1.1929) (0.4023::0.4024)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2180::1.2180) (0.0131::0.0131) (0.4364::0.4364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4005::1.4005) (0.4541::0.4541)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4162::1.4162) (0.0114::0.0114) (0.4855::0.4855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2114::0.2114) (0.1641::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2414::0.2415) (0.1488::0.1488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3680::1.3680) (0.4527::0.4528)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3772::1.3772) (0.0142::0.0142) (0.4832::0.4832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0872::0.0872) (0.1034::0.1034)) (IOPATH B X (0.0931::0.0931) (0.1315::0.1315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2476::0.2488) (0.1746::0.1792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2048::0.2048) (0.2014::0.2014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2120::0.2122) (0.1705::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2088::0.2093) (0.1675::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2225::1.2225) (0.4164::0.4165)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2447::1.2447) (0.0132::0.0132) (0.4506::0.4506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2136::0.2143) (0.1680::0.1811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4656::1.4656) (0.4760::0.4760)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4920::1.4920) (0.0120::0.0120) (0.5115::0.5115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2708::0.2708) (0.1710::0.1710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2093) (0.1605::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2088) (0.1597::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0754::0.0754) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5892::1.5892) (0.5046::0.5047)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5959::1.5959) (0.0133::0.0133) (0.5302::0.5302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3729::1.3729) (0.4617::0.4618)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3938::1.3938) (0.0139::0.0139) (0.4942::0.4942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2242::0.2242) (0.2012::0.2012)) (IOPATH D Q (0.2204::0.2204) (0.1688::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4180::1.4180) (0.4661::0.4662)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4397::1.4397) (0.0137::0.0137) (0.4992::0.4992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2109) (0.1615::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2210::1.2210) (0.4149::0.4149)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2231::1.2231) (0.0185::0.0185) (0.4236::0.4236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2841::1.2841) (0.4360::0.4361)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3049::1.3049) (0.0132::0.0132) (0.4687::0.4687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3314::1.3314) (0.4411::0.4412)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3535::1.3535) (0.0133::0.0133) (0.4760::0.4760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2102) (0.1615::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.0990::0.0990) (0.1025::0.1025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7438::1.7438) (0.5606::0.5607)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7562::1.7562) (0.0126::0.0126) (0.5885::0.5885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2094) (0.1598::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8944::1.8944) (0.5899::0.5900)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8981::1.8981) (0.0138::0.0138) (0.6094::0.6094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1953::0.1953) (0.2056::0.2056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5484::1.5484) (0.5006::0.5007)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5664::1.5664) (0.0133::0.0133) (0.5331::0.5331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2081) (0.1596::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0934::0.0934) (0.1415::0.1415)) (IOPATH B X (0.0877::0.0877) (0.1205::0.1205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4288::1.4288) (0.4775::0.4776)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4400::1.4400) (0.0136::0.0136) (0.5045::0.5045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8476::1.8476) (0.5912::0.5913)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8559::1.8559) (0.0125::0.0125) (0.6102::0.6102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2131::0.2132) (0.1642::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4518::1.4518) (0.4639::0.4640)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4644::1.4644) (0.0130::0.0130) (0.4953::0.4953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3244::1.3244) (0.4344::0.4345)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3462::1.3462) (0.0119::0.0119) (0.4699::0.4699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1948::0.1948)) (IOPATH D Q (0.2101::0.2101) (0.1599::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2112::0.2112) (0.1599::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2791::1.2791) (0.4228::0.4228)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2961::1.2961) (0.0121::0.0121) (0.4539::0.4539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2142::0.2147) (0.1726::0.1825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1530::0.1530) (0.1735::0.1735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2103::0.2109) (0.1688::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2126) (0.1611::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2563::0.2563) (0.2192::0.2192)) (IOPATH D Q (0.2522::0.2522) (0.1862::0.1862)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5861::1.5861) (0.5219::0.5219)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5732::1.5732) (0.0185::0.0185) (0.5103::0.5103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2087) (0.1646::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2232::0.2232) (0.1313::0.1313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5247::1.5247) (0.4889::0.4890)) (IOPATH TE_B Z () () (0.0578::0.0579) (1.5409::1.5409) (0.0135::0.0135) (0.5208::0.5208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2571::0.2572) (0.1632::0.1632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3868::1.3868) (0.4496::0.4497)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3986::1.3986) (0.0138::0.0138) (0.4791::0.4791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1972::1.1972) (0.4004::0.4004)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2180::1.2180) (0.0140::0.0140) (0.4328::0.4328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0464::0.0464) (0.0294::0.0294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2106::0.2107) (0.1644::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1829::1.1829) (0.3946::0.3947)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2047::1.2047) (0.0138::0.0138) (0.4288::0.4288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4204::1.4204) (0.4623::0.4646)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4376::1.4376) (0.0138::0.0138) (0.4940::0.4940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2524::0.2524) (0.1567::0.1567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1589::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2155::0.2155) (0.1664::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2079::0.2080) (0.1582::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2109::0.2111) (0.1634::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0889::0.0889) (0.1179::0.1179)) (IOPATH B X (0.0883::0.0883) (0.1228::0.1228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1936::0.1936) (0.2047::0.2047)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0695::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0622::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0705::0.0705) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2374::0.2374) (0.2087::0.2087)) (IOPATH D Q (0.2333::0.2334) (0.1751::0.1774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2410::0.2410) (0.1450::0.1450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2870::1.2870) (0.4208::0.4209)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3014::1.3014) (0.0137::0.0137) (0.4505::0.4505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2457::1.2457) (0.4237::0.4237)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2650::1.2650) (0.0133::0.0133) (0.4552::0.4552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2136::0.2136) (0.1705::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2901::1.2901) (0.4379::0.4380)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3127::1.3127) (0.0127::0.0127) (0.4709::0.4709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5933::1.5933) (0.5186::0.5187)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5957::1.5957) (0.0133::0.0133) (0.5453::0.5453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2092::0.2093) (0.1629::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4416::1.4416) (0.4671::0.4672)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4583::1.4583) (0.0131::0.0131) (0.4989::0.4989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6704::1.6704) (0.5510::0.5510)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6876::1.6876) (0.0125::0.0125) (0.5806::0.5806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2345::1.2345) (0.4127::0.4128)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2550::1.2550) (0.0136::0.0136) (0.4456::0.4456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2136::0.2137) (0.1637::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3902::1.3902) (0.4565::0.4566)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4116::1.4116) (0.0131::0.0131) (0.4912::0.4912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5182::1.5182) (0.4824::0.4825)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.5211::1.5211) (0.0146::0.0146) (0.5073::0.5073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4820::1.4820) (0.4833::0.4865)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4967::1.4967) (0.0138::0.0138) (0.5108::0.5108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2127) (0.1639::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0657::0.0657) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2127::0.2127) (0.1651::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2148::0.2154) (0.1711::0.1827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4583::1.4583) (0.4638::0.4639)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4807::1.4807) (0.0128::0.0128) (0.5019::0.5019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2091::0.2096) (0.1673::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2142::0.2143) (0.1650::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4354::1.4354) (0.4697::0.4698)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4524::1.4524) (0.0136::0.0136) (0.5015::0.5015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2625::1.2625) (0.4140::0.4141)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2833::1.2833) (0.0136::0.0136) (0.4493::0.4493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1909::0.1909) (0.2035::0.2035)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1394::0.1394) (0.1204::0.1204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2300::0.2300) (0.2045::0.2045)) (IOPATH D Q (0.2261::0.2263) (0.1732::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4595::1.4595) (0.4733::0.4734)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4738::1.4738) (0.0132::0.0132) (0.5032::0.5032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4224::1.4224) (0.4745::0.4746)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4353::1.4353) (0.0135::0.0135) (0.5036::0.5036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5534::1.5533) (0.5054::0.5055)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5556::1.5556) (0.0136::0.0136) (0.5273::0.5273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9383::1.9383) (0.6155::0.6156)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9423::1.9423) (0.0136::0.0136) (0.6394::0.6394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2271::1.2271) (0.4056::0.4057)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2526::1.2526) (0.0136::0.0136) (0.4430::0.4430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2166::0.2168) (0.1667::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3323::1.3323) (0.4476::0.4476)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.3336::1.3337) (0.0185::0.0185) (0.4557::0.4558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0911::0.0911) (0.1093::0.1093)) (IOPATH B X (0.0919::0.0919) (0.1182::0.1182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1730::0.1747) (0.1584::0.1628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2080::0.2080) (0.1576::0.1583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3205::1.3205) (0.4466::0.4467)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3378::1.3378) (0.0131::0.0131) (0.4774::0.4774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4833::1.4833) (0.4779::0.4780)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4988::1.4988) (0.0126::0.0126) (0.5087::0.5087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3189::1.3189) (0.4458::0.4459)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3259::1.3259) (0.0139::0.0139) (0.4682::0.4682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2141::0.2144) (0.1670::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2090::0.2091) (0.1622::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2161::0.2169) (0.1729::0.1864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0500::0.0500) (0.0316::0.0316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6531::1.6531) (0.5374::0.5375)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6804::1.6804) (0.0114::0.0114) (0.5794::0.5794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2092::0.2094) (0.1634::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2125::0.2132) (0.1688::0.1802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0683::0.0683) (0.0364::0.0364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3295::1.3295) (0.4353::0.4319)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3467::1.3467) (0.0124::0.0124) (0.4655::0.4655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2100) (0.1611::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2896::0.2897) (0.1813::0.1813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2099::0.2103) (0.1658::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2169::1.2169) (0.4063::0.4064)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2394::1.2394) (0.0134::0.0134) (0.4400::0.4400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2150::0.2154) (0.1756::0.1819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4532::1.4532) (0.4847::0.4848)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4750::1.4750) (0.0132::0.0132) (0.5197::0.5197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2083::0.2083) (0.1604::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1934::0.1934) (0.2046::0.2046)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1578::0.1578) (0.1451::0.1451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2122) (0.1624::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9352::1.9351) (0.6043::0.6044)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9419::1.9419) (0.0133::0.0133) (0.6278::0.6278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2105) (0.1657::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3342::0.3343) (0.2099::0.2099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2124::0.2124) (0.1615::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5008::1.5008) (0.4820::0.4821)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5178::1.5178) (0.0122::0.0122) (0.5139::0.5139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2094::0.2095) (0.1631::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2163::0.2168) (0.1784::0.1860)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2113::0.2114) (0.1668::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5475::1.5475) (0.5040::0.4976)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5538::1.5538) (0.0136::0.0136) (0.5233::0.5233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4233::0.4233) (0.3000::0.3000)) (IOPATH D Q (0.4190::0.4190) (0.2655::0.2663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2115) (0.1621::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2108::0.2117) (0.1717::0.1860)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0080::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2171::1.2171) (0.4080::0.4081)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2394::1.2394) (0.0132::0.0132) (0.4425::0.4425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2439::1.2439) (0.4164::0.4164)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2703::1.2703) (0.0121::0.0121) (0.4536::0.4536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7217::1.7217) (0.5460::0.5460)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7228::1.7228) (0.0137::0.0137) (0.5675::0.5675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4326::1.4326) (0.4631::0.4632)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4469::1.4469) (0.0140::0.0140) (0.4937::0.4937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6405::1.6405) (0.5148::0.5149)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6477::1.6477) (0.0139::0.0139) (0.5403::0.5403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1701::0.1703) (0.1393::0.1411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2127::0.2127) (0.1676::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6720::1.6720) (0.5412::0.5412)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6884::1.6884) (0.0140::0.0140) (0.5780::0.5780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1937::0.1937) (0.2048::0.2048)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2004::0.2004)) (IOPATH D Q (0.2187::0.2188) (0.1672::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1623::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0659::0.0659) (0.0351::0.0351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1945::0.1945) (0.1680::0.1680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4028::1.4028) (0.4690::0.4691)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4190::1.4190) (0.0138::0.0138) (0.4989::0.4989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3733::1.3733) (0.4515::0.4516)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3941::1.3942) (0.0138::0.0138) (0.4847::0.4847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2108::0.2108) (0.1699::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4326::1.4326) (0.4802::0.4803)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4537::1.4537) (0.0137::0.0137) (0.5113::0.5113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2085::0.2085) (0.1617::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4179::1.4179) (0.4550::0.4550)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4383::1.4383) (0.0125::0.0125) (0.4875::0.4875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3507::1.3506) (0.4457::0.4422)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3681::1.3681) (0.0132::0.0132) (0.4743::0.4743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2427::0.2427) (0.2117::0.2117)) (IOPATH D Q (0.2385::0.2387) (0.1783::0.1812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4990::1.4990) (0.4972::0.4972)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5035::1.5035) (0.0140::0.0140) (0.5191::0.5191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2119) (0.1624::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2930::1.2930) (0.4247::0.4248)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3067::1.3067) (0.0133::0.0133) (0.4538::0.4538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2150::0.2150) (0.1694::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3853::1.3853) (0.4450::0.4451)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3951::1.3951) (0.0129::0.0129) (0.4745::0.4745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5462::1.5462) (0.5035::0.5036)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5496::1.5496) (0.0136::0.0136) (0.5245::0.5245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4652::1.4652) (0.4863::0.4864)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4860::1.4860) (0.0124::0.0124) (0.5209::0.5209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2114::0.2115) (0.1617::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4390::1.4390) (0.4784::0.4785)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4458::1.4458) (0.0136::0.0136) (0.5031::0.5031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1692::1.1692) (0.4018::0.4019)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.1875::1.1875) (0.0139::0.0139) (0.4318::0.4318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0732::0.0732) (0.0401::0.0401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2401::0.2402) (0.1837::0.1855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2699::0.2699) (0.1698::0.1698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0737::0.0737) (0.0390::0.0390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2093::0.2095) (0.1633::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2107) (0.1616::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2436::1.2436) (0.4139::0.4140)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2633::1.2633) (0.0139::0.0139) (0.4467::0.4467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7788::1.7788) (0.5703::0.5704)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7860::1.7860) (0.0134::0.0134) (0.5965::0.5965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1991::0.1991) (0.2074::0.2074)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2156::0.2161) (0.1729::0.1825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2479::1.2479) (0.4256::0.4256)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2691::1.2691) (0.0132::0.0132) (0.4578::0.4578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2502::1.2502) (0.4255::0.4256)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2750::1.2750) (0.0132::0.0132) (0.4602::0.4602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2051::1.2051) (0.3980::0.3980)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2251::1.2251) (0.0137::0.0137) (0.4324::0.4324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2576::0.2576) (0.1643::0.1643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2104::0.2104) (0.1588::0.1588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2103::0.2106) (0.1667::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9696::1.9696) (0.6104::0.6105)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9850::1.9850) (0.0128::0.0128) (0.6389::0.6389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0514::0.0514) (0.0317::0.0317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2138::0.2138) (0.1616::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6099::1.6099) (0.5152::0.5153)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6155::1.6155) (0.0127::0.0127) (0.5402::0.5402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2105::0.2107) (0.1662::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6436::1.6436) (0.5275::0.5275)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6540::1.6540) (0.0131::0.0131) (0.5559::0.5559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2158::0.2160) (0.1688::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2084) (0.1599::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5349::1.5349) (0.4928::0.4929)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5437::1.5437) (0.0131::0.0131) (0.5197::0.5197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2094::0.2101) (0.1700::0.1822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1963::0.1963)) (IOPATH D Q (0.2124::0.2124) (0.1612::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8371::1.8371) (0.5817::0.5818)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8546::1.8546) (0.0124::0.0124) (0.6150::0.6150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2493::0.2493) (0.2154::0.2154)) (IOPATH D Q (0.2451::0.2451) (0.1818::0.1818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2093::0.2096) (0.1707::0.1760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2586::0.2586) (0.1636::0.1636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6101::1.6101) (0.5147::0.5147)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6309::1.6309) (0.0120::0.0120) (0.5485::0.5485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5225::1.5225) (0.4980::0.4981)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5337::1.5337) (0.0132::0.0132) (0.5304::0.5304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2110::0.2110) (0.2132::0.2132)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0555::0.0555) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1855::0.1855) (0.1625::0.1625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2108) (0.1594::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5124::1.5124) (0.4953::0.4953)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5313::1.5313) (0.0127::0.0127) (0.5225::0.5225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0654::0.0654) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2464::0.2464) (0.2138::0.2138)) (IOPATH D Q (0.2423::0.2423) (0.1804::0.1816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2533::0.2534) (0.1579::0.1579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2099) (0.1617::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2246::0.2246) (0.2014::0.2014)) (IOPATH D Q (0.2205::0.2205) (0.1662::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1891::0.1891) (0.2026::0.2026)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1594::0.1594) (0.1363::0.1363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2111::0.2117) (0.1694::0.1787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1868::0.1868) (0.1639::0.1639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2433::0.2433) (0.2121::0.2121)) (IOPATH D Q (0.2392::0.2393) (0.1789::0.1807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4246::1.4246) (0.4715::0.4656)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4422::1.4422) (0.0137::0.0137) (0.4979::0.4979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4511::1.4511) (0.4829::0.4830)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4721::1.4721) (0.0133::0.0133) (0.5167::0.5167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2947::1.2947) (0.4384::0.4384)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3193::1.3193) (0.0132::0.0132) (0.4747::0.4747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2138::0.2141) (0.1666::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2124::0.2125) (0.1621::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5453::1.5453) (0.5013::0.5014)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5520::1.5520) (0.0139::0.0139) (0.5257::0.5257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4099::1.4099) (0.4641::0.4650)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4221::1.4221) (0.0138::0.0138) (0.4899::0.4899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2139::0.2139) (0.1625::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4911::1.4910) (0.4822::0.4822)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4981::1.4981) (0.0141::0.0141) (0.5075::0.5075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3097::1.3097) (0.4256::0.4257)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3260::1.3260) (0.0130::0.0130) (0.4578::0.4578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2091::1.2091) (0.4127::0.4127)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2302::1.2302) (0.0137::0.0137) (0.4453::0.4453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2127::1.2127) (0.4069::0.4069)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2346::1.2346) (0.0132::0.0132) (0.4405::0.4405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0976::0.0976) (0.1508::0.1509)) (IOPATH B X (0.0907::0.0907) (0.1189::0.1189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1956::0.1956) (0.2057::0.2057)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6810::1.6810) (0.5290::0.5291)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6820::1.6820) (0.0136::0.0136) (0.5516::0.5516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3390::1.3390) (0.4412::0.4413)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3546::1.3546) (0.0139::0.0139) (0.4712::0.4712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2088::0.2088) (0.1605::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3511::1.3511) (0.4466::0.4467)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3738::1.3738) (0.0131::0.0131) (0.4796::0.4796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4039::1.4039) (0.4511::0.4512)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4100::1.4100) (0.0143::0.0143) (0.4764::0.4764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2097::0.2099) (0.1665::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2366::1.2366) (0.4195::0.4195)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2402::1.2403) (0.0184::0.0184) (0.4345::0.4345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1399::0.1399) (0.1308::0.1308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2017::0.2017) (0.2087::0.2087)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2155::0.2156) (0.1636::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2128::0.2128) (0.1632::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2465::1.2465) (0.4115::0.4116)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2707::1.2707) (0.0132::0.0132) (0.4485::0.4485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2107::0.2108) (0.1659::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3282::1.3282) (0.4414::0.4415)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3530::1.3530) (0.0122::0.0122) (0.4771::0.4771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8952::1.8952) (0.6125::0.6125)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.8933::1.8936) (0.0186::0.0186) (0.6249::0.6253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2248::1.2248) (0.4051::0.4052)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2452::1.2452) (0.0136::0.0136) (0.4391::0.4391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2092::0.2094) (0.1684::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1874::0.1874) (0.2017::0.2017)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2007::0.2007)) (IOPATH D Q (0.2194::0.2195) (0.1684::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4508::1.4508) (0.4673::0.4674)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4700::1.4700) (0.0136::0.0136) (0.5023::0.5023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2279::0.2279) (0.2033::0.2033)) (IOPATH D Q (0.2238::0.2238) (0.1694::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8678::1.8678) (0.5934::0.5935)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8757::1.8757) (0.0125::0.0125) (0.6141::0.6141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4865::1.4865) (0.4748::0.4749)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4959::1.4959) (0.0139::0.0139) (0.5019::0.5019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4277::1.4277) (0.4750::0.4751)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4483::1.4483) (0.0131::0.0131) (0.5091::0.5091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2261::0.2261) (0.2022::0.2022)) (IOPATH D Q (0.2218::0.2218) (0.1662::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1612::0.1616) (0.1514::0.1524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0960::0.0960) (0.1426::0.1427)) (IOPATH B X (0.0884::0.0884) (0.1156::0.1156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5467::1.5467) (0.4979::0.4980)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5527::1.5527) (0.0132::0.0132) (0.5227::0.5227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2094::0.2096) (0.1642::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9630::1.9630) (0.6480::0.6482)) (IOPATH TE_B Z () () (0.0507::0.0507) (2.0018::2.0018) (-0.0020::-0.0020) (0.6640::0.6640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1976::0.1976) (0.2067::0.2067)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2097::0.2097) (0.1663::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0732::0.0732) (0.0409::0.0409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6259::1.6259) (0.5439::0.5441)) (IOPATH TE_B Z () () (0.0443::0.0443) (1.6910::1.6910) (-0.0076::-0.0076) (0.5840::0.5840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2112::0.2114) (0.1716::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2658::1.2658) (0.4339::0.4339)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.2949::1.2949) (0.0082::0.0082) (0.4733::0.4733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2482::0.2482) (0.1577::0.1577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5584::1.5583) (0.5022::0.5023)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5666::1.5666) (0.0132::0.0132) (0.5287::0.5287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1395::0.1396)) (IOPATH B X (0.0872::0.0872) (0.1202::0.1202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2421::0.2421) (0.2113::0.2113)) (IOPATH D Q (0.2380::0.2380) (0.1783::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2137::0.2140) (0.1754::0.1803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9941::1.9941) (0.6439::0.6441)) (IOPATH TE_B Z () () (0.0526::0.0526) (2.0205::2.0207) (0.0018::0.0018) (0.6699::0.6700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1736::0.1736) (0.1611::0.1611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0509::0.0509) (0.0313::0.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2245::0.2245) (0.2014::0.2014)) (IOPATH D Q (0.2204::0.2204) (0.1660::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2476::0.2476) (0.1546::0.1546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1950::0.1950) (0.2054::0.2054)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4595::1.4595) (0.4858::0.4859)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4832::1.4832) (0.0131::0.0131) (0.5225::0.5225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2123) (0.1620::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2114::0.2114) (0.1663::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2117) (0.1619::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5546::1.5546) (0.5001::0.4935)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5666::1.5666) (0.0123::0.0123) (0.5254::0.5254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4532::1.4532) (0.4830::0.4830)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.4559::1.4559) (0.0182::0.0182) (0.4979::0.4980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2081) (0.1601::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3244::1.3244) (0.4456::0.4457)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3404::1.3404) (0.0131::0.0131) (0.4753::0.4753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1639::0.1639) (0.1549::0.1549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5316::1.5316) (0.4849::0.4850)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5365::1.5365) (0.0139::0.0139) (0.5086::0.5086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1721::1.1721) (0.3893::0.3894)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.1929::1.1929) (0.0134::0.0134) (0.4238::0.4238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2127) (0.1622::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6750::1.6750) (0.5269::0.5270)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6805::1.6805) (0.0142::0.0142) (0.5527::0.5527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2078::1.2079) (0.4014::0.4015)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2313::1.2313) (0.0139::0.0139) (0.4358::0.4358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7146::1.7146) (0.5416::0.5417)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7205::1.7205) (0.0139::0.0139) (0.5674::0.5674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0940::0.0940) (0.1218::0.1219)) (IOPATH B X (0.0966::0.0966) (0.1383::0.1383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2129::0.2129) (0.1656::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3627::1.3627) (0.4575::0.4576)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3781::1.3781) (0.0142::0.0142) (0.4877::0.4877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2929::1.2929) (0.4377::0.4378)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3098::1.3098) (0.0139::0.0139) (0.4672::0.4672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3399::1.3398) (0.4439::0.4440)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3525::1.3525) (0.0137::0.0137) (0.4723::0.4723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2446::1.2446) (0.4164::0.4165)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2666::1.2666) (0.0135::0.0135) (0.4510::0.4510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2147::0.2148) (0.1648::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2446::1.2446) (0.4162::0.4163)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2706::1.2706) (0.0123::0.0123) (0.4533::0.4533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2980::1.2980) (0.4199::0.4200)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3187::1.3187) (0.0129::0.0129) (0.4561::0.4561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2142::0.2146) (0.1769::0.1846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2244::0.2244) (0.2013::0.2013)) (IOPATH D Q (0.2203::0.2204) (0.1674::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7458::1.7458) (0.5532::0.5532)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7479::1.7479) (0.0140::0.0140) (0.5687::0.5687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0880::0.0880) (0.1168::0.1168)) (IOPATH B X (0.0855::0.0855) (0.1138::0.1138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2396::0.2396) (0.1853::0.1877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1510::0.1510) (0.1268::0.1291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2395::0.2395) (0.2099::0.2099)) (IOPATH D Q (0.2359::0.2361) (0.1807::0.1859)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0530::0.0530) (0.0314::0.0314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1976::0.1976) (0.2067::0.2067)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0624)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2147::0.2147) (0.1649::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2119) (0.1616::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3944::1.3944) (0.4535::0.4536)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4129::1.4129) (0.0135::0.0135) (0.4865::0.4865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2114::0.2120) (0.1686::0.1796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4968::1.4968) (0.4959::0.4960)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5195::1.5195) (0.0135::0.0135) (0.5314::0.5314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2736::0.2736) (0.2278::0.2278)) (IOPATH D Q (0.2698::0.2701) (0.1980::0.2047)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3811::1.3811) (0.4525::0.4526)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4021::1.4021) (0.0133::0.0133) (0.4866::0.4866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2179::0.2179) (0.1726::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4435::1.4435) (0.4618::0.4619)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4569::1.4569) (0.0131::0.0131) (0.4906::0.4906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2828::1.2828) (0.4275::0.4276)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2995::1.2995) (0.0134::0.0134) (0.4579::0.4579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5164::1.5164) (0.4849::0.4850)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5281::1.5281) (0.0131::0.0131) (0.5131::0.5131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2084::0.2084) (0.1607::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3973::1.3973) (0.4579::0.4580)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4087::1.4087) (0.0133::0.0133) (0.4817::0.4817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0632::0.0632) (0.0349::0.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6117::1.6117) (0.5248::0.5181)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6197::1.6197) (0.0133::0.0133) (0.5443::0.5443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2158::0.2160) (0.1671::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5959::1.5959) (0.5157::0.5158)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6056::1.6056) (0.0137::0.0137) (0.5434::0.5434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2098::0.2098) (0.1626::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2085::0.2089) (0.1640::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2553::0.2553) (0.1619::0.1619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1608::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1937::0.1937) (0.2048::0.2048)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2565::0.2566) (0.1976::0.1994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2112) (0.1618::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5785::1.5786) (0.5072::0.5072)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5960::1.5960) (0.0123::0.0123) (0.5393::0.5393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0954::0.0954) (0.1237::0.1237)) (IOPATH B X (0.0932::0.0932) (0.1230::0.1230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7877::1.7877) (0.5825::0.5827)) (IOPATH TE_B Z () () (0.0468::0.0468) (1.8416::1.8416) (-0.0057::-0.0057) (0.6089::0.6089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2138::0.2138) (0.1687::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1641::0.1641) (0.1432::0.1432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2114) (0.1644::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8520::1.8520) (0.5928::0.5928)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.8700::1.8700) (0.0110::0.0110) (0.6259::0.6259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5967::1.5967) (0.5155::0.5155)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6043::1.6043) (0.0139::0.0139) (0.5415::0.5415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1967::0.1967)) (IOPATH D Q (0.2130::0.2131) (0.1628::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2314::0.2314) (0.1377::0.1377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2094::0.2100) (0.1713::0.1818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2134::0.2135) (0.1627::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2643::0.2644) (0.1667::0.1667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2799::1.2799) (0.4254::0.4255)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3040::1.3040) (0.0128::0.0128) (0.4607::0.4607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2092::0.2094) (0.1676::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2088::0.2089) (0.1632::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1990::0.1990)) (IOPATH D Q (0.2165::0.2165) (0.1656::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2561::0.2562) (0.1975::0.1997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2115) (0.1643::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2239::0.2239) (0.1307::0.1307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2090::0.2092) (0.1658::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2144::0.2144) (0.1648::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2667::0.2668) (0.1675::0.1675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6360::1.6359) (0.5124::0.5125)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6504::1.6504) (0.0138::0.0138) (0.5417::0.5417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1921::0.1921) (0.2040::0.2040)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1946::1.1946) (0.4088::0.4089)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2153::1.2153) (0.0129::0.0129) (0.4406::0.4406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3990::1.3990) (0.4580::0.4580)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4101::1.4101) (0.0136::0.0136) (0.4837::0.4837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2147::0.2148) (0.1668::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3777::1.3777) (0.4530::0.4472)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3918::1.3918) (0.0140::0.0140) (0.4783::0.4783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1318::0.1318)) (IOPATH B X (0.0856::0.0856) (0.1155::0.1155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2126::1.2126) (0.4034::0.4035)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2375::1.2375) (0.0128::0.0128) (0.4399::0.4399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2799::1.2799) (0.4338::0.4339)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2983::1.2983) (0.0138::0.0138) (0.4652::0.4652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2333::1.2333) (0.4196::0.4197)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2546::1.2546) (0.0134::0.0134) (0.4524::0.4524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2100::0.2100) (0.1645::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7369::1.7369) (0.5461::0.5461)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7377::1.7377) (0.0142::0.0142) (0.5690::0.5690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2385::0.2386) (0.1471::0.1471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1493::0.1493) (0.1328::0.1332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4730::1.4730) (0.4831::0.4832)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4986::1.4986) (0.0126::0.0126) (0.5186::0.5186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2122::0.2123) (0.1633::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2283::0.2283) (0.2249::0.2249)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2314::0.2394)) (HOLD (posedge D) (posedge CLK) (0.0317::0.0339)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6862::1.6862) (0.5509::0.5510)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6918::1.6918) (0.0134::0.0134) (0.5757::0.5757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0621::0.0621) (0.0333::0.0333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0940::0.0940) (0.1259::0.1259)) (IOPATH B X (0.0918::0.0918) (0.1267::0.1267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2339::0.2339) (0.1440::0.1440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2115::0.2118) (0.1674::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2114::0.2114) (0.1616::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2123) (0.1624::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2825::1.2825) (0.4339::0.4340)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3031::1.3031) (0.0135::0.0135) (0.4669::0.4669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3276::1.3276) (0.4354::0.4354)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3507::1.3507) (0.0128::0.0128) (0.4711::0.4711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3481::1.3481) (0.4444::0.4444)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3698::1.3698) (0.0137::0.0137) (0.4788::0.4788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2125::0.2125) (0.1684::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2099::0.2107) (0.1693::0.1832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0103::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2252::0.2252) (0.2018::0.2018)) (IOPATH D Q (0.2213::0.2214) (0.1701::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1975::0.1975) (0.2066::0.2066)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8490::1.8490) (0.5890::0.5891)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.8535::1.8535) (0.0141::0.0141) (0.6139::0.6139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4554::1.4554) (0.4710::0.4711)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4697::1.4697) (0.0128::0.0128) (0.5021::0.5021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5360::1.5360) (0.5041::0.4978)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5438::1.5438) (0.0136::0.0136) (0.5235::0.5235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2118) (0.1621::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3252::1.3252) (0.4360::0.4361)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3432::1.3432) (0.0139::0.0139) (0.4680::0.4680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2877::1.2877) (0.4287::0.4288)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3072::1.3072) (0.0135::0.0135) (0.4609::0.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5023::1.5023) (0.4866::0.4867)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5145::1.5145) (0.0132::0.0132) (0.5147::0.5147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0901::0.0901) (0.1204::0.1205)) (IOPATH B X (0.0868::0.0868) (0.1155::0.1155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2113::0.2115) (0.1668::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2012::0.2012) (0.2085::0.2085)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2088) (0.1601::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0679::0.0679) (0.0377::0.0377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2362::0.2362) (0.2300::0.2300)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2324::0.2399)) (HOLD (posedge D) (posedge CLK) (0.0326::0.0347)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2123) (0.1622::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8048::1.8048) (0.5758::0.5758)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8123::1.8123) (0.0117::0.0117) (0.6041::0.6041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2098::0.2098) (0.1611::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2150::0.2150) (0.1686::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1490::0.1490) (0.1281::0.1282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2076::0.2076) (0.1565::0.1568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0312::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7268::1.7269) (0.5426::0.5426)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7439::1.7439) (0.0118::0.0118) (0.5723::0.5723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1417::0.1418)) (IOPATH B X (0.0873::0.0873) (0.1200::0.1200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0497::0.0497) (0.0306::0.0306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2128::0.2129) (0.1629::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2172::0.2175) (0.1689::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2121::0.2123) (0.1709::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4214::1.4214) (0.4682::0.4683)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4454::1.4454) (0.0126::0.0126) (0.4992::0.4992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6650::1.6650) (0.5243::0.5244)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6749::1.6749) (0.0126::0.0126) (0.5530::0.5530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2562::1.2562) (0.4143::0.4144)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2801::1.2801) (0.0129::0.0129) (0.4511::0.4511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3158::1.3158) (0.4252::0.4253)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3296::1.3296) (0.0123::0.0123) (0.4566::0.4566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2631::0.2631) (0.1659::0.1659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2122::0.2124) (0.1675::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1663::0.1663) (0.1485::0.1493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2098::0.2101) (0.1684::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2137::0.2138) (0.1637::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2369::0.2369) (0.2084::0.2084)) (IOPATH D Q (0.2327::0.2327) (0.1746::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1984::0.1984)) (IOPATH D Q (0.2162::0.2165) (0.1700::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2312::0.2312) (0.2052::0.2052)) (IOPATH D Q (0.2270::0.2270) (0.1690::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1945::0.1945) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2150::0.2150) (0.1697::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4449::1.4449) (0.4700::0.4700)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4591::1.4591) (0.0132::0.0132) (0.4998::0.4998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2149::0.2151) (0.1644::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0676::0.0676) (0.0361::0.0361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2117::0.2120) (0.1691::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2136) (0.1644::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6651::1.6651) (0.5473::0.5474)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6821::1.6821) (0.0134::0.0134) (0.5769::0.5769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2335::1.2335) (0.4102::0.4103)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2538::1.2538) (0.0134::0.0134) (0.4436::0.4436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3915::1.3915) (0.4592::0.4593)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4108::1.4108) (0.0138::0.0138) (0.4923::0.4923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2288::1.2288) (0.4194::0.4195)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2489::1.2489) (0.0136::0.0136) (0.4509::0.4509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2230::0.2230) (0.2005::0.2005)) (IOPATH D Q (0.2191::0.2191) (0.1688::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6522::1.6522) (0.5277::0.5278)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6512::1.6512) (0.0140::0.0140) (0.5399::0.5399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2351::0.2351) (0.2294::0.2294)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2400::0.2469)) (HOLD (posedge D) (posedge CLK) (0.0385::0.0405)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3689::1.3689) (0.4590::0.4591)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3849::1.3849) (0.0134::0.0134) (0.4890::0.4890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5279::1.5279) (0.4989::0.4990)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5482::1.5482) (0.0130::0.0130) (0.5320::0.5320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0938::0.0938) (0.1254::0.1255)) (IOPATH B X (0.0912::0.0912) (0.1249::0.1249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2130::0.2136) (0.1722::0.1831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2114) (0.1630::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6759::1.6759) (0.5265::0.5266)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6801::1.6801) (0.0136::0.0136) (0.5509::0.5509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2112) (0.1612::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0528::0.0528) (0.0314::0.0314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2334::0.2335) (0.1435::0.1435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8130::1.8129) (0.5699::0.5700)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8231::1.8231) (0.0134::0.0134) (0.5986::0.5986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2091) (0.1603::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2096::0.2099) (0.1727::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2635::1.2635) (0.4171::0.4172)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2864::1.2864) (0.0132::0.0132) (0.4524::0.4524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2157::0.2163) (0.1727::0.1842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2007::0.2008) (0.1596::0.1620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1691::0.1706) (0.1579::0.1612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3972::0.3972) (0.2874::0.2874)) (IOPATH D Q (0.3929::0.3929) (0.2540::0.2560)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3724::1.3724) (0.4598::0.4599)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3905::1.3905) (0.0134::0.0134) (0.4915::0.4915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1944::0.1944) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1832::0.1832) (0.1868::0.1868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9364::1.9364) (0.6131::0.6131)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9399::1.9399) (0.0136::0.0136) (0.6356::0.6356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1049::0.1051) (0.0964::0.0972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2098::0.2099) (0.1682::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2310::1.2310) (0.4126::0.4127)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2531::1.2531) (0.0130::0.0130) (0.4459::0.4459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0674::0.0674) (0.0355::0.0355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3174::1.3174) (0.4385::0.4386)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3343::1.3343) (0.0128::0.0128) (0.4737::0.4737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3058::1.3058) (0.4264::0.4265)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3229::1.3229) (0.0140::0.0140) (0.4590::0.4590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5452::1.5452) (0.4968::0.4969)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5591::1.5591) (0.0129::0.0129) (0.5266::0.5266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3180::1.3180) (0.4429::0.4383)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3201::1.3201) (0.0143::0.0143) (0.4631::0.4631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6506::1.6506) (0.5399::0.5400)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6579::1.6579) (0.0134::0.0134) (0.5662::0.5662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1898::0.1898) (0.2030::0.2030)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2138::0.2138) (0.1703::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5530::1.5530) (0.5024::0.5025)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5788::1.5788) (0.0131::0.0131) (0.5381::0.5381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2299::0.2299) (0.2260::0.2260)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0031::0.0048)) (SETUP (negedge D) (posedge CLK) (0.2201::0.2260)) (HOLD (posedge D) (posedge CLK) (0.0226::0.0246)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4046::1.4046) (0.4590::0.4612)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4220::1.4220) (0.0129::0.0129) (0.4907::0.4907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2160::0.2160) (0.1699::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4366::1.4366) (0.4679::0.4680)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4441::1.4441) (0.0134::0.0134) (0.4930::0.4930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2106::0.2107) (0.1651::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3342::1.3342) (0.4481::0.4481)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.3273::1.3274) (0.0180::0.0180) (0.4433::0.4433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6560::1.6560) (0.5444::0.5445)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6762::1.6762) (0.0129::0.0129) (0.5774::0.5774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2139::0.2141) (0.1661::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1194::0.1194) (0.1035::0.1035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4923::1.4923) (0.4886::0.4887)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5116::1.5116) (0.0135::0.0135) (0.5270::0.5270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2161::0.2161) (0.1700::0.1718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2121::0.2125) (0.1705::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1972::1.1972) (0.3988::0.3989)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2196::1.2196) (0.0135::0.0135) (0.4335::0.4335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2443::0.2443) (0.1530::0.1530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2096::0.2098) (0.1680::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2761::0.2761) (0.1744::0.1744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2814::1.2814) (0.4198::0.4198)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.2892::1.2892) (0.0143::0.0143) (0.4454::0.4454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1334::0.1334) (0.1927::0.1932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1990::0.1990) (0.2073::0.2073)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2092::0.2099) (0.1650::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1967::0.1967)) (IOPATH D Q (0.2130::0.2131) (0.1631::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4961::1.4961) (0.4765::0.4766)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5047::1.5047) (0.0141::0.0141) (0.5014::0.5014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2134::0.2134) (0.1629::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2721::0.2722) (0.1713::0.1713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2144::0.2144) (0.1832::0.1832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2091::0.2091) (0.1614::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2096) (0.1605::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2748::0.2749) (0.1737::0.1737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5119::1.5119) (0.4792::0.4793)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5270::1.5270) (0.0129::0.0129) (0.5077::0.5077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2190::1.2190) (0.4155::0.4156)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2418::1.2418) (0.0128::0.0128) (0.4498::0.4498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1612::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2155::0.2156) (0.1638::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2474::1.2474) (0.4254::0.4255)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2706::1.2706) (0.0131::0.0131) (0.4599::0.4599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0657::0.0657) (0.0349::0.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2355::0.2355) (0.1372::0.1372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2278::0.2278) (0.2246::0.2246)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0001)) (SETUP (negedge D) (posedge CLK) (0.2272::0.2330)) (HOLD (posedge D) (posedge CLK) (0.0282::0.0297)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6594::1.6593) (0.5212::0.5213)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6655::1.6655) (0.0138::0.0138) (0.5427::0.5427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2089::0.2090) (0.1613::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2090::0.2092) (0.1634::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3034::1.3034) (0.4304::0.4304)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3228::1.3228) (0.0140::0.0140) (0.4616::0.4616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2232::0.2232) (0.2006::0.2006)) (IOPATH D Q (0.2191::0.2192) (0.1665::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2120::0.2123) (0.1668::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2453::1.2453) (0.4252::0.4252)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2665::1.2665) (0.0135::0.0135) (0.4574::0.4574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0602::0.0602) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5350::1.5350) (0.5024::0.5025)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5562::1.5562) (0.0131::0.0131) (0.5346::0.5346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0522::0.0522) (0.0313::0.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6667::1.6667) (0.5468::0.5469)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6862::1.6862) (0.0133::0.0133) (0.5799::0.5799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2101::0.2101) (0.1599::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8114::1.8114) (0.5744::0.5745)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8100::1.8100) (0.0140::0.0140) (0.5944::0.5944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8071::1.8071) (0.5867::0.5867)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.7687::1.7687) (0.0186::0.0186) (0.5647::0.5647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2119) (0.1604::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2245::0.2245) (0.1317::0.1317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2383::0.2383) (0.1403::0.1403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2128::0.2128) (0.1608::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7631::1.7631) (0.5637::0.5638)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7707::1.7707) (0.0136::0.0136) (0.5904::0.5904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2098::0.2098) (0.1592::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2099::0.2099) (0.1618::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1099::0.1099) (0.1105::0.1105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1969::0.1969) (0.2064::0.2064)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0698::0.0702)) (SETUP (negedge GATE) (posedge CLK) (0.0626::0.0631)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0677::0.0677) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4284::1.4284) (0.4670::0.4701)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4470::1.4470) (0.0133::0.0133) (0.4973::0.4973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2409::0.2409) (0.1481::0.1481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4685::1.4685) (0.4818::0.4819)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4841::1.4841) (0.0138::0.0138) (0.5174::0.5174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2133::0.2135) (0.1662::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2086::0.2088) (0.1631::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2149::0.2150) (0.1639::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1915::0.1915) (0.2038::0.2038)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2586::0.2586) (0.1990::0.2009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1878::0.1878) (0.1601::0.1601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2105::0.2106) (0.1599::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2157::0.2157) (0.1653::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1904::0.1904) (0.1660::0.1660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1988::0.1988)) (IOPATH D Q (0.2163::0.2164) (0.1671::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3889::1.3889) (0.4533::0.4542)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3974::1.3974) (0.0133::0.0133) (0.4789::0.4789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2954::1.2954) (0.4278::0.4278)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3129::1.3129) (0.0129::0.0129) (0.4588::0.4588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2555::1.2555) (0.4178::0.4178)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2763::1.2763) (0.0132::0.0132) (0.4501::0.4501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2094) (0.1621::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4660::1.4660) (0.4874::0.4875)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4839::1.4839) (0.0130::0.0130) (0.5199::0.5199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2098::0.2098) (0.1594::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4368::1.4368) (0.4706::0.4706)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4407::1.4407) (0.0141::0.0141) (0.4926::0.4926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1636::1.1636) (0.3880::0.3881)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.1818::1.1818) (0.0136::0.0136) (0.4197::0.4197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2583::1.2583) (0.4216::0.4217)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2808::1.2808) (0.0131::0.0131) (0.4548::0.4548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4529::1.4529) (0.4634::0.4635)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4802::1.4802) (0.0123::0.0123) (0.5048::0.5048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3481::1.3481) (0.4537::0.4538)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3557::1.3557) (0.0134::0.0134) (0.4778::0.4778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2362::0.2362) (0.2301::0.2301)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0030::0.0043)) (SETUP (negedge D) (posedge CLK) (0.2210::0.2268)) (HOLD (posedge D) (posedge CLK) (0.0232::0.0248)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5111::1.5111) (0.4837::0.4838)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5208::1.5208) (0.0138::0.0138) (0.5106::0.5106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3153::1.3153) (0.4355::0.4355)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3333::1.3333) (0.0137::0.0137) (0.4659::0.4659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3414::1.3414) (0.4426::0.4427)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3506::1.3506) (0.0132::0.0132) (0.4680::0.4680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1967::0.1974) (0.1432::0.1476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2105::0.2105) (0.1684::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0955::0.0955) (0.1395::0.1395)) (IOPATH B X (0.0881::0.0881) (0.1161::0.1161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3570::1.3570) (0.4568::0.4568)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3742::1.3742) (0.0138::0.0138) (0.4874::0.4874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2231::0.2231) (0.2005::0.2005)) (IOPATH D Q (0.2190::0.2191) (0.1673::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9004::1.9004) (0.6060::0.6061)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9193::1.9193) (0.0137::0.0137) (0.6471::0.6471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2137::0.2139) (0.1630::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0501::0.0501) (0.0307::0.0307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0536::0.0536) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2132) (0.1642::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2099::0.2100) (0.1632::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2124::0.2126) (0.1698::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2567::1.2567) (0.4169::0.4170)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2811::1.2811) (0.0124::0.0124) (0.4530::0.4530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2201::0.2208) (0.1745::0.1862)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1882::0.1882) (0.2021::0.2021)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2000::0.2000) (0.2078::0.2078)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2093) (0.1616::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6356::1.6356) (0.5178::0.5179)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6472::1.6472) (0.0139::0.0139) (0.5464::0.5464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2792::0.2793) (0.1764::0.1764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5304::1.5304) (0.4979::0.4979)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5317::1.5317) (0.0142::0.0142) (0.5145::0.5145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0707::0.0707) (0.0391::0.0391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2007::0.2007)) (IOPATH D Q (0.2195::0.2196) (0.1694::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2324::0.2324) (0.2278::0.2278)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0030::0.0042)) (SETUP (negedge D) (posedge CLK) (0.2214::0.2259)) (HOLD (posedge D) (posedge CLK) (0.0234::0.0248)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5356::1.5356) (0.4946::0.4947)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5397::1.5397) (0.0140::0.0140) (0.5176::0.5176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2093) (0.1616::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2125::0.2125) (0.1655::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4869::1.4869) (0.4929::0.4929)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.4840::1.4840) (0.0183::0.0183) (0.4941::0.4941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2270::1.2270) (0.4092::0.4093)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2507::1.2507) (0.0132::0.0132) (0.4446::0.4446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2879::1.2879) (0.4363::0.4364)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3140::1.3140) (0.0122::0.0122) (0.4723::0.4723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1537::0.1537) (0.1467::0.1467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1603::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1641::0.1641) (0.1483::0.1483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2147::0.2147) (0.1621::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6994::1.6994) (0.5317::0.5317)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7057::1.7057) (0.0134::0.0134) (0.5580::0.5580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6926::1.6926) (0.5454::0.5482)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6984::1.6984) (0.0132::0.0132) (0.5697::0.5697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2819::0.2820) (0.1780::0.1780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4964::1.4964) (0.4957::0.4958)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5123::1.5123) (0.0138::0.0138) (0.5262::0.5262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7048::1.7048) (0.5539::0.5539)) (IOPATH TE_B Z () () (0.0556::0.0556) (1.7335::1.7335) (0.0077::0.0077) (0.5896::0.5896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4718::1.4718) (0.4812::0.4835)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4924::1.4924) (0.0131::0.0131) (0.5152::0.5152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0947::0.0947) (0.1422::0.1423)) (IOPATH B X (0.0881::0.0881) (0.1181::0.1181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2099) (0.1615::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2116::0.2121) (0.1681::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1965::0.1965)) (IOPATH D Q (0.2131::0.2134) (0.1661::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2686::0.2686) (0.1687::0.1687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2141::0.2141) (0.1640::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7483::1.7483) (0.5700::0.5701)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7603::1.7603) (0.0126::0.0126) (0.5994::0.5994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1925::0.1925) (0.2042::0.2042)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2100::0.2104) (0.1659::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2114::0.2118) (0.1732::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2389::0.2389) (0.2095::0.2095)) (IOPATH D Q (0.2347::0.2347) (0.1744::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2080) (0.1610::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2819::0.2819) (0.1776::0.1776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2088) (0.1601::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3776::1.3776) (0.4620::0.4621)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3988::1.3988) (0.0133::0.0133) (0.4963::0.4963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0615::0.0615) (0.0354::0.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2160::1.2160) (0.4156::0.4156)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2424::1.2424) (0.0128::0.0128) (0.4525::0.4525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6843::1.6843) (0.5344::0.5345)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6918::1.6918) (0.0134::0.0134) (0.5619::0.5619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1971::0.1971)) (IOPATH D Q (0.2143::0.2147) (0.1686::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3551::1.3551) (0.4551::0.4552)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3783::1.3783) (0.0127::0.0127) (0.4908::0.4908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5397::1.5397) (0.4899::0.4899)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5512::1.5512) (0.0136::0.0136) (0.5187::0.5187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2286::0.2286) (0.2252::0.2252)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0019::0.0037)) (SETUP (negedge D) (posedge CLK) (0.2217::0.2286)) (HOLD (posedge D) (posedge CLK) (0.0240::0.0261)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4142::1.4142) (0.4726::0.4727)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4248::1.4248) (0.0133::0.0133) (0.4993::0.4993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5161::1.5161) (0.4865::0.4866)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5376::1.5376) (0.0126::0.0126) (0.5219::0.5219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4926::1.4926) (0.4819::0.4820)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5113::1.5113) (0.0121::0.0121) (0.5146::0.5146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1669::0.1693) (0.1559::0.1613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2097::0.2100) (0.1657::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2349::1.2349) (0.4202::0.4203)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2559::1.2559) (0.0136::0.0136) (0.4530::0.4530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2121::0.2121) (0.1636::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3449::1.3449) (0.4445::0.4446)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3645::1.3645) (0.0136::0.0136) (0.4779::0.4779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5520::1.5520) (0.4987::0.4988)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5532::1.5532) (0.0141::0.0141) (0.5163::0.5163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5299::1.5299) (0.4945::0.4946)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5425::1.5425) (0.0142::0.0142) (0.5241::0.5241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3825::1.3825) (0.4446::0.4447)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3898::1.3898) (0.0139::0.0139) (0.4692::0.4692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2096::0.2096) (0.1689::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2380::0.2380) (0.2090::0.2090)) (IOPATH D Q (0.2338::0.2338) (0.1746::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2144::0.2155) (0.1741::0.1916)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2119::0.2122) (0.1660::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2155::0.2155) (0.1647::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2002::0.2002)) (IOPATH D Q (0.2182::0.2183) (0.1659::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2115::0.2116) (0.1668::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2402::1.2402) (0.4070::0.4070)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.2585::1.2585) (0.0142::0.0142) (0.4406::0.4406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2093) (0.1612::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2145::0.2149) (0.1711::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5465::1.5465) (0.4977::0.4978)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.5503::1.5503) (0.0146::0.0146) (0.5210::0.5210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2121::0.2122) (0.1644::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2092::0.2092) (0.1687::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2119::0.2120) (0.1641::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3550::1.3550) (0.4403::0.4403)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3787::1.3787) (0.0124::0.0124) (0.4779::0.4779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0563::0.0563) (0.0333::0.0333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2419::0.2419) (0.1464::0.1464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4829::1.4829) (0.4848::0.4849)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4886::1.4886) (0.0137::0.0137) (0.5074::0.5074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1258::0.1258) (0.1112::0.1127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2559::1.2559) (0.4224::0.4225)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2721::1.2721) (0.0134::0.0134) (0.4504::0.4504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2110) (0.1619::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4989::1.4989) (0.4964::0.4964)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4955::1.4958) (0.0185::0.0185) (0.4976::0.4979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1913::0.1913) (0.1519::0.1532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0565::0.0565) (0.0329::0.0329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1908::0.1908) (0.1587::0.1598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2121::0.2121) (0.1675::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5507::1.5507) (0.4953::0.4954)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5718::1.5718) (0.0131::0.0131) (0.5290::0.5290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8401::1.8401) (0.5847::0.5847)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8572::1.8572) (0.0121::0.0121) (0.6164::0.6164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4428::1.4429) (0.4640::0.4640)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4605::1.4605) (0.0114::0.0114) (0.4998::0.4998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2098::0.2098) (0.1605::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6143::1.6143) (0.5199::0.5199)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6333::1.6333) (0.0123::0.0123) (0.5524::0.5524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2046::0.2046) (0.2102::0.2102)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6722::1.6722) (0.5358::0.5358)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6800::1.6800) (0.0133::0.0133) (0.5619::0.5619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2315::0.2316) (0.1391::0.1391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2102::0.2102) (0.1639::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2229::0.2229) (0.2005::0.2005)) (IOPATH D Q (0.2188::0.2190) (0.1672::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8045::1.8045) (0.5582::0.5583)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8145::1.8145) (0.0131::0.0131) (0.5859::0.5859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2162::0.2162) (0.1685::0.1706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2670::0.2672) (0.1682::0.1682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2117::0.2122) (0.1682::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2083::0.2084) (0.1593::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2093::0.2099) (0.1686::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2321::0.2321) (0.1396::0.1396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2090) (0.1657::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2082::0.2082) (0.1580::0.1590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[0\]\.RAM128\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.4179::0.4179) (0.2002::0.2003)) (IOPATH A Y (0.4914::0.4914) (0.1213::0.1213)) (IOPATH B Y (0.4916::0.4916) (0.1195::0.1195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.3132::0.3132) (0.3304::0.3304)) (IOPATH C X (0.2912::0.2912) (0.2730::0.2730)) (IOPATH A_N X (0.3760::0.3762) (0.2190::0.2190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2895::1.2895) (0.4281::0.4281)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3118::1.3118) (0.0126::0.0126) (0.4605::0.4605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.3913::0.3913) (0.3721::0.3725)) (IOPATH C X (0.3675::0.3675) (0.3136::0.3136)) (IOPATH A_N X (0.4501::0.4501) (0.2601::0.2601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3411::1.3411) (0.4511::0.4512)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3501::1.3501) (0.0136::0.0136) (0.4760::0.4760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2170::0.2170) (0.1638::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[0\]\.RAM128\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.3731::0.3731) (0.3348::0.3352)) (IOPATH B X (0.3684::0.3684) (0.3532::0.3532)) (IOPATH C X (0.3460::0.3460) (0.2989::0.2989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2141::0.2143) (0.1686::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4870::1.4870) (0.4802::0.4803)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5037::1.5037) (0.0128::0.0128) (0.5111::0.5111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0750::0.0750) (0.0391::0.0391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2438::1.2438) (0.4161::0.4162)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2667::1.2667) (0.0132::0.0132) (0.4501::0.4501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3055::1.3055) (0.4341::0.4341)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3279::1.3279) (0.0125::0.0125) (0.4681::0.4681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2101::0.2103) (0.1637::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5808::1.5808) (0.5222::0.5223)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6039::1.6039) (0.0127::0.0127) (0.5560::0.5560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7482::1.7482) (0.5573::0.5573)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7570::1.7570) (0.0133::0.0133) (0.5840::0.5840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2154::0.2154) (0.1636::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2262::0.2262) (0.2023::0.2023)) (IOPATH D Q (0.2221::0.2221) (0.1687::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3389::1.3389) (0.4505::0.4506)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3617::1.3617) (0.0138::0.0138) (0.4858::0.4858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6189::1.6189) (0.5178::0.5179)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6274::1.6274) (0.0134::0.0134) (0.5461::0.5461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2141::1.2141) (0.4153::0.4154)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2348::1.2348) (0.0128::0.0128) (0.4461::0.4461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4746::1.4746) (0.4825::0.4826)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4909::1.4909) (0.0135::0.0135) (0.5140::0.5140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3346::1.3346) (0.4416::0.4417)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3463::1.3463) (0.0140::0.0140) (0.4688::0.4688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2613::1.2613) (0.4280::0.4281)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2849::1.2849) (0.0129::0.0129) (0.4634::0.4634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1947::0.1947) (0.2053::0.2053)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1611::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2246::0.2246) (0.2014::0.2014)) (IOPATH D Q (0.2204::0.2205) (0.1672::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1375::0.1376)) (IOPATH B X (0.0858::0.0858) (0.1148::0.1148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2354::0.2354) (0.2076::0.2076)) (IOPATH D Q (0.2313::0.2313) (0.1739::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0871::0.0871) (0.1129::0.1129)) (IOPATH B X (0.0880::0.0880) (0.1231::0.1231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0905::0.0905) (0.1188::0.1188)) (IOPATH B X (0.0897::0.0897) (0.1230::0.1230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2104) (0.1591::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4134::0.4134) (0.2959::0.2959)) (IOPATH D Q (0.4090::0.4091) (0.2624::0.2635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2147::0.2148) (0.1651::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3744::1.3744) (0.4412::0.4413)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3932::1.3932) (0.0134::0.0134) (0.4765::0.4765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6074::1.6074) (0.5132::0.5133)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6180::1.6180) (0.0134::0.0134) (0.5407::0.5407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2114::0.2116) (0.1634::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2097) (0.1600::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5935::1.5935) (0.5118::0.5119)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6068::1.6068) (0.0136::0.0136) (0.5413::0.5413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2252::0.2252) (0.2018::0.2018)) (IOPATH D Q (0.2211::0.2212) (0.1687::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2119::0.2122) (0.1653::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1918::1.1918) (0.3994::0.3994)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2121::1.2121) (0.0129::0.0129) (0.4308::0.4308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1724::0.1724) (0.1581::0.1589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0480::0.0480) (0.0302::0.0302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2886::1.2886) (0.4355::0.4356)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2991::1.2991) (0.0140::0.0140) (0.4615::0.4615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4938::1.4938) (0.4853::0.4854)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5025::1.5025) (0.0134::0.0134) (0.5114::0.5114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2079) (0.1590::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2876::0.2876) (0.2189::0.2211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1931::0.1931) (0.2045::0.2045)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2006::0.2007) (0.1599::0.1617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2460::0.2460) (0.2136::0.2136)) (IOPATH D Q (0.2418::0.2418) (0.1787::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9677::1.9677) (0.6225::0.6226)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9817::1.9817) (0.0132::0.0132) (0.6462::0.6462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2102) (0.1609::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2221::0.2221) (0.2000::0.2000)) (IOPATH D Q (0.2180::0.2181) (0.1668::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4728::1.4728) (0.4824::0.4825)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4931::1.4931) (0.0128::0.0128) (0.5163::0.5163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5055::1.5055) (0.4901::0.4958)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5252::1.5252) (0.0135::0.0135) (0.5235::0.5235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2098::0.2098) (0.1612::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2111) (0.1614::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1313::0.1313)) (IOPATH B X (0.0857::0.0857) (0.1145::0.1145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2678::0.2679) (0.1693::0.1693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2108::0.2108) (0.1672::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4021::1.4021) (0.4625::0.4626)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4201::1.4201) (0.0142::0.0142) (0.4943::0.4943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8392::1.8392) (0.5903::0.5904)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8452::1.8452) (0.0136::0.0136) (0.6128::0.6128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2806::1.2806) (0.4257::0.4258)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2988::1.2988) (0.0131::0.0131) (0.4579::0.4579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0851::0.0851) (0.1019::0.1019)) (IOPATH B X (0.0907::0.0907) (0.1298::0.1298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1986::0.1986)) (IOPATH D Q (0.2161::0.2161) (0.1657::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2128) (0.1631::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4270::0.4271) (0.2678::0.2678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2106::0.2112) (0.1701::0.1803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2111::0.2112) (0.1662::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0459::0.0459) (0.0293::0.0293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2098::0.2100) (0.1688::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2081) (0.1609::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2168::0.2168) (0.1653::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3793::1.3793) (0.4538::0.4539)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3819::1.3819) (0.0142::0.0142) (0.4719::0.4719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7419::1.7419) (0.5531::0.5532)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7538::1.7538) (0.0140::0.0140) (0.5835::0.5835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4760::1.4760) (0.4895::0.4896)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4928::1.4928) (0.0132::0.0132) (0.5215::0.5215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5448::1.5448) (0.5101::0.5102)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5540::1.5540) (0.0127::0.0127) (0.5366::0.5366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6800::1.6800) (0.5345::0.5346)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6857::1.6857) (0.0128::0.0128) (0.5604::0.5604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4106::1.4106) (0.4517::0.4518)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4248::1.4248) (0.0139::0.0139) (0.4807::0.4807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1987::0.1987)) (IOPATH D Q (0.2165::0.2168) (0.1691::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2355::1.2355) (0.4129::0.4130)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2575::1.2575) (0.0135::0.0135) (0.4461::0.4461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2451::1.2451) (0.4221::0.4222)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.2643::1.2643) (0.0144::0.0144) (0.4541::0.4541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2221::0.2221) (0.2000::0.2000)) (IOPATH D Q (0.2181::0.2184) (0.1670::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7392::1.7392) (0.5671::0.5672)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7539::1.7539) (0.0138::0.0138) (0.5980::0.5980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2439::1.2439) (0.4159::0.4159)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2685::1.2685) (0.0130::0.0130) (0.4508::0.4508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0918::0.0918) (0.1143::0.1144)) (IOPATH B X (0.0916::0.0916) (0.1195::0.1195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7326::1.7326) (0.5369::0.5370)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7380::1.7380) (0.0133::0.0133) (0.5601::0.5601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1654::0.1654) (0.1437::0.1437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2103::0.2105) (0.1667::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1946::0.1946) (0.1684::0.1684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2103::0.2107) (0.1710::0.1776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8510::1.8510) (0.5837::0.5838)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8538::1.8538) (0.0127::0.0127) (0.6058::0.6058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2541::0.2541) (0.2181::0.2181)) (IOPATH D Q (0.2500::0.2500) (0.1852::0.1852)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1991::0.1991)) (IOPATH D Q (0.2181::0.2184) (0.1785::0.1825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3456::1.3456) (0.4412::0.4413)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3687::1.3687) (0.0128::0.0128) (0.4767::0.4767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2249::0.2249) (0.2016::0.2016)) (IOPATH D Q (0.2224::0.2227) (0.1821::0.1870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2091::0.2095) (0.1651::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2132::0.2134) (0.1687::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1549::0.1549) (0.1302::0.1302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5051::1.5051) (0.4905::0.4906)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5173::1.5173) (0.0143::0.0143) (0.5190::0.5190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2009::0.2009) (0.2083::0.2083)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4464::1.4464) (0.4749::0.4750)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4507::1.4507) (0.0134::0.0134) (0.4970::0.4970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2827::1.2827) (0.4269::0.4270)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3028::1.3028) (0.0135::0.0135) (0.4601::0.4601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5169::1.5170) (0.4873::0.4873)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5298::1.5298) (0.0123::0.0123) (0.5148::0.5148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2094::0.2097) (0.1649::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5090::1.5090) (0.5011::0.5012)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5295::1.5295) (0.0129::0.0129) (0.5331::0.5331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2141::0.2143) (0.1674::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2084::0.2084) (0.1596::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2241::1.2241) (0.4062::0.4063)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2445::1.2445) (0.0134::0.0134) (0.4397::0.4397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2358::1.2358) (0.4145::0.4146)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2497::1.2497) (0.0133::0.0133) (0.4426::0.4426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0642::0.0642) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2092::0.2093) (0.1672::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2357::0.2357) (0.2077::0.2077)) (IOPATH D Q (0.2315::0.2316) (0.1740::0.1760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0885::0.0885) (0.1174::0.1174)) (IOPATH B X (0.0857::0.0857) (0.1138::0.1138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2088) (0.1595::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5599::1.5599) (0.5061::0.5061)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5773::1.5773) (0.0133::0.0133) (0.5391::0.5391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2091::0.2091) (0.1629::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8163::1.8163) (0.5810::0.5811)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8305::1.8305) (0.0133::0.0133) (0.6118::0.6118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2145::0.2145) (0.1639::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2107::0.2112) (0.1746::0.1816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4927::1.4927) (0.4804::0.4805)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5122::1.5122) (0.0126::0.0126) (0.5140::0.5140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0882::0.0882) (0.1133::0.1133)) (IOPATH B X (0.0866::0.0866) (0.1137::0.1137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1996::0.1996)) (IOPATH D Q (0.2184::0.2188) (0.1740::0.1820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2113::0.2113) (0.1659::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2146::0.2146) (0.1649::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1590::0.1590) (0.1455::0.1455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2079) (0.1589::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1870::0.1870) (0.2016::0.2016)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2118::0.2118) (0.1641::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4178::0.4178) (0.2994::0.2994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0538::0.0538) (0.0321::0.0321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2089::0.2089) (0.1595::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1918::0.1919) (0.1537::0.1562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2142::0.2145) (0.1675::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2139::0.2145) (0.1696::0.1802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0696::0.0696) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2064::0.2064) (0.2109::0.2109)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2096::0.2096) (0.1670::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6565::1.6565) (0.5382::0.5382)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6599::1.6599) (0.0140::0.0140) (0.5642::0.5642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2093) (0.1609::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1987::0.1987) (0.2072::0.2072)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3681::1.3681) (0.4532::0.4533)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3812::1.3812) (0.0139::0.0139) (0.4860::0.4860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6731::1.6731) (0.5364::0.5365)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6820::1.6820) (0.0134::0.0134) (0.5631::0.5631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1712::0.1712) (0.1516::0.1516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6526::1.6526) (0.5454::0.5455)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.6831::1.6831) (0.0109::0.0109) (0.5814::0.5814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2805::0.2805) (0.2312::0.2312)) (IOPATH D Q (0.2765::0.2767) (0.1998::0.2040)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2125) (0.1638::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5316::1.5316) (0.5068::0.5069)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5472::1.5472) (0.0136::0.0136) (0.5381::0.5381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2303::0.2304) (0.1369::0.1369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3024::1.3024) (0.4311::0.4312)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3217::1.3217) (0.0136::0.0136) (0.4624::0.4624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2627::0.2628) (0.1673::0.1673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6473::1.6474) (0.5328::0.5328)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6744::1.6744) (0.0114::0.0114) (0.5675::0.5675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0990::0.0990) (0.1509::0.1510)) (IOPATH B X (0.0929::0.0929) (0.1234::0.1234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3496::1.3496) (0.4476::0.4477)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3747::1.3747) (0.0119::0.0119) (0.4891::0.4891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2132::1.2132) (0.4046::0.4047)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2367::1.2367) (0.0128::0.0128) (0.4402::0.4402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2117::0.2117) (0.1930::0.1930)) (IOPATH D Q (0.2080::0.2081) (0.1621::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2084::0.2084) (0.1616::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2085::0.2087) (0.1640::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5935::1.5935) (0.5133::0.5134)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5954::1.5954) (0.0132::0.0132) (0.5354::0.5354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4002::1.4002) (0.4563::0.4564)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4166::1.4166) (0.0133::0.0133) (0.4879::0.4879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1677::0.1686) (0.1557::0.1577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3282::1.3282) (0.4411::0.4412)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3486::1.3486) (0.0134::0.0134) (0.4741::0.4741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1608::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2138::0.2138) (0.1635::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2109::0.2109) (0.1668::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2133::0.2135) (0.1659::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2103::0.2111) (0.1689::0.1826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8534::1.8534) (0.5754::0.5755)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8645::1.8645) (0.0132::0.0132) (0.6035::0.6035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2093) (0.1602::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2431::0.2432) (0.1537::0.1537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2005::0.2005) (0.2082::0.2082)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2096::0.2097) (0.1715::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2323::0.2323) (0.2058::0.2058)) (IOPATH D Q (0.2282::0.2283) (0.1727::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1749::0.1749) (0.1653::0.1653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2021::0.2021) (0.2089::0.2089)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1522::0.1522) (0.1303::0.1304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2109::0.2111) (0.1688::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1982::0.1982)) (IOPATH D Q (0.2157::0.2158) (0.1678::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6497::1.6497) (0.5402::0.5403)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6596::1.6596) (0.0125::0.0125) (0.5672::0.5672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0527::0.0527) (0.0318::0.0318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2157::0.2158) (0.1651::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5507::1.5507) (0.4973::0.4974)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5700::1.5700) (0.0133::0.0133) (0.5303::0.5303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2411::0.2412) (0.1475::0.1476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2164::1.2164) (0.4071::0.4072)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2386::1.2386) (0.0136::0.0136) (0.4410::0.4410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3970::1.3970) (0.4485::0.4486)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4120::1.4120) (0.0131::0.0131) (0.4783::0.4783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2050::1.2050) (0.4132::0.4133)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2281::1.2281) (0.0123::0.0123) (0.4464::0.4464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3304::1.3304) (0.4494::0.4495)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3455::1.3455) (0.0132::0.0132) (0.4781::0.4781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4358::1.4358) (0.4669::0.4670)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4405::1.4405) (0.0132::0.0132) (0.4899::0.4899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2100::0.2102) (0.1663::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2326::0.2326) (0.1809::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5470::1.5470) (0.5023::0.5024)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5566::1.5566) (0.0132::0.0132) (0.5280::0.5280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3806::1.3806) (0.4452::0.4453)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4043::1.4043) (0.0138::0.0138) (0.4831::0.4831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1967::0.1967)) (IOPATH D Q (0.2137::0.2139) (0.1690::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1942::0.1942) (0.2050::0.2050)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0527::0.0527) (0.0316::0.0316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4931::1.4931) (0.4968::0.4969)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5147::1.5147) (0.0128::0.0128) (0.5297::0.5297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1437::0.1437) (0.1328::0.1328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2106) (0.1600::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1475::0.1476) (0.1242::0.1264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2090::0.2091) (0.1611::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2184::0.2184) (0.2747::0.2747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5116::1.5115) (0.4906::0.4907)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5126::1.5126) (0.0140::0.0140) (0.5120::0.5120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1905::0.1905) (0.2032::0.2032)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5575::1.5575) (0.5013::0.5022)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5654::1.5654) (0.0135::0.0135) (0.5268::0.5268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2124::0.2125) (0.1634::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1976::0.1976) (0.2067::0.2067)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1424::0.1424) (0.1327::0.1327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0679::0.0679) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1583::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0635::0.0635) (0.0366::0.0366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2097) (0.1606::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5418::1.5418) (0.4949::0.4950)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5513::1.5513) (0.0136::0.0136) (0.5218::0.5218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2143::0.2148) (0.1697::0.1781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2345::0.2345) (0.2071::0.2071)) (IOPATH D Q (0.2306::0.2306) (0.1753::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2119::0.2129) (0.1707::0.1862)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0088::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1960::0.1960) (0.2059::0.2059)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3056::1.3056) (0.4316::0.4317)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3262::1.3262) (0.0136::0.0136) (0.4645::0.4645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5350::1.5350) (0.5024::0.5024)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5618::1.5618) (0.0123::0.0123) (0.5385::0.5385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2450::1.2450) (0.4248::0.4248)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2687::1.2687) (0.0125::0.0125) (0.4588::0.4588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1987::0.1987)) (IOPATH D Q (0.2160::0.2160) (0.1640::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6651::1.6651) (0.5455::0.5456)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6876::1.6876) (0.0126::0.0126) (0.5802::0.5802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5167::1.5167) (0.4833::0.4834)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5239::1.5239) (0.0133::0.0133) (0.5080::0.5080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2716::0.2716) (0.1721::0.1721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8998::1.8998) (0.6053::0.6053)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9122::1.9122) (0.0135::0.0135) (0.6356::0.6356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2128::0.2134) (0.1701::0.1807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2125::0.2127) (0.1675::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2764::1.2764) (0.4202::0.4203)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2966::1.2966) (0.0138::0.0138) (0.4542::0.4542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5304::1.5304) (0.5055::0.5056)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5508::1.5508) (0.0131::0.0131) (0.5401::0.5401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1969::1.1969) (0.4110::0.4110)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2190::1.2190) (0.0132::0.0132) (0.4434::0.4434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2092) (0.1601::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3031::1.3031) (0.4399::0.4400)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3178::1.3178) (0.0141::0.0141) (0.4689::0.4689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2142::0.2149) (0.1700::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2084::0.2084) (0.1641::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9891::1.9891) (0.6166::0.6167)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9975::1.9975) (0.0127::0.0127) (0.6461::0.6401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1866::0.1866) (0.2013::0.2013)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2141::0.2142) (0.1637::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2165::0.2168) (0.1684::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2226::0.2226) (0.2003::0.2003)) (IOPATH D Q (0.2195::0.2198) (0.1758::0.1812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2253::0.2253) (0.2018::0.2018)) (IOPATH D Q (0.2225::0.2233) (0.1785::0.1914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2148::0.2153) (0.1692::0.1789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2097::0.2098) (0.1683::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2221::0.2221) (0.2000::0.2000)) (IOPATH D Q (0.2180::0.2181) (0.1666::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0563::0.0563) (0.0353::0.0353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5076::1.5076) (0.4783::0.4784)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5265::1.5265) (0.0121::0.0121) (0.5117::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2226::0.2226) (0.2003::0.2003)) (IOPATH D Q (0.2185::0.2185) (0.1666::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2257::1.2257) (0.4026::0.4026)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2480::1.2480) (0.0128::0.0128) (0.4386::0.4386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3116::1.3116) (0.4287::0.4288)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3282::1.3282) (0.0139::0.0139) (0.4600::0.4600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3390::1.3390) (0.4392::0.4393)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3434::1.3434) (0.0143::0.0143) (0.4620::0.4620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0707::0.0707) (0.0351::0.0351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3572::1.3572) (0.4574::0.4574)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3751::1.3751) (0.0131::0.0131) (0.4881::0.4881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2227::1.2227) (0.4019::0.4019)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2418::1.2418) (0.0136::0.0136) (0.4356::0.4356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1167::0.1167) (0.1123::0.1123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4509::1.4509) (0.4730::0.4731)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4752::1.4752) (0.0131::0.0131) (0.5099::0.5099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5185::1.5185) (0.5021::0.5021)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4779::1.4779) (0.0184::0.0184) (0.4777::0.4777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6920::1.6919) (0.5473::0.5510)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7030::1.7030) (0.0134::0.0134) (0.5723::0.5723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2088::0.2090) (0.1651::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2122) (0.1635::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2106::0.2112) (0.1683::0.1789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2168::0.2170) (0.1674::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5286::1.5286) (0.5041::0.5042)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5547::1.5547) (0.0123::0.0123) (0.5429::0.5429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2111::0.2112) (0.1710::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2116::0.2118) (0.1633::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2284::0.2284) (0.2036::0.2036)) (IOPATH D Q (0.2244::0.2245) (0.1709::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2191::1.2191) (0.4054::0.4055)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2413::1.2413) (0.0132::0.0132) (0.4398::0.4398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2107::0.2111) (0.1746::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4648::1.4648) (0.4706::0.4707)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4789::1.4789) (0.0132::0.0132) (0.5009::0.5009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2368::0.2368) (0.2084::0.2084)) (IOPATH D Q (0.2333::0.2333) (0.1788::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2844::1.2844) (0.4263::0.4264)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3023::1.3023) (0.0133::0.0133) (0.4554::0.4554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6700::1.6700) (0.5333::0.5350)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6765::1.6765) (0.0142::0.0142) (0.5582::0.5582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2280::0.2280) (0.2033::0.2033)) (IOPATH D Q (0.2239::0.2239) (0.1697::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5299::1.5299) (0.4917::0.4918)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5370::1.5370) (0.0131::0.0131) (0.5174::0.5174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2221::0.2221) (0.2000::0.2000)) (IOPATH D Q (0.2180::0.2181) (0.1667::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5234::1.5234) (0.5034::0.4972)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5368::1.5368) (0.0139::0.0139) (0.5265::0.5265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1643::0.1643) (0.1477::0.1489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0582::0.0582) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2422::0.2422) (0.2114::0.2114)) (IOPATH D Q (0.2382::0.2383) (0.1793::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6765::1.6764) (0.5240::0.5241)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6789::1.6789) (0.0139::0.0139) (0.5478::0.5478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4895::1.4895) (0.4792::0.4793)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5072::1.5072) (0.0140::0.0140) (0.5123::0.5123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7203::1.7203) (0.5806::0.5808)) (IOPATH TE_B Z () () (0.0306::0.0306) (1.8263::1.8263) (-0.0180::-0.0180) (0.6347::0.6347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1744::1.1744) (0.4021::0.4022)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.1985::1.1985) (0.0132::0.0132) (0.4371::0.4371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2079::0.2079) (0.1572::0.1572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6654::1.6654) (0.5356::0.5357)) (IOPATH TE_B Z () () (0.0521::0.0521) (1.7322::1.7322) (0.0007::0.0007) (0.5969::0.5969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2323::0.2323) (0.1428::0.1428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5354::1.5354) (0.5053::0.4990)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5562::1.5562) (0.0133::0.0133) (0.5336::0.5336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4146::1.4146) (0.4623::0.4624)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4343::1.4343) (0.0130::0.0130) (0.4936::0.4936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2167::0.2167) (0.1703::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2125::0.2127) (0.1652::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4929::1.4929) (0.4851::0.4852)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5180::1.5180) (0.0128::0.0128) (0.5225::0.5225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3347::1.3347) (0.4498::0.4499)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3534::1.3534) (0.0141::0.0141) (0.4823::0.4823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2180::0.2180) (0.1992::0.1992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8950::1.8949) (0.5898::0.5899)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9028::1.9028) (0.0137::0.0137) (0.6182::0.6182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1372::0.1372)) (IOPATH B X (0.0851::0.0851) (0.1116::0.1116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7614::1.7614) (0.5629::0.5630)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7653::1.7653) (0.0129::0.0129) (0.5792::0.5792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2163::0.2163) (0.1290::0.1290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4263::1.4263) (0.4686::0.4687)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4386::1.4386) (0.0143::0.0143) (0.4970::0.4970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2298::0.2298) (0.1390::0.1390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8446::1.8446) (0.5831::0.5832)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8552::1.8552) (0.0128::0.0128) (0.6130::0.6130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0598::0.0598) (0.0354::0.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0718::0.0718) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2111::0.2116) (0.1690::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2007::0.2007)) (IOPATH D Q (0.2193::0.2195) (0.1679::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2320::0.2320) (0.1357::0.1357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5441::1.5441) (0.4970::0.4971)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5632::1.5632) (0.0130::0.0130) (0.5311::0.5311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2104::0.2111) (0.1658::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5139::1.5139) (0.4796::0.4797)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5331::1.5331) (0.0138::0.0138) (0.5165::0.5165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2546::0.2546) (0.2184::0.2184)) (IOPATH D Q (0.2504::0.2506) (0.1847::0.1891)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2120) (0.1620::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4909::1.4909) (0.4797::0.4797)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5058::1.5058) (0.0125::0.0125) (0.5096::0.5096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3450::1.3450) (0.4474::0.4475)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3724::1.3724) (0.0123::0.0123) (0.4839::0.4839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1908::1.1908) (0.4074::0.4075)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2116::1.2116) (0.0129::0.0129) (0.4393::0.4393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5549::1.5549) (0.4996::0.4997)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5631::1.5631) (0.0134::0.0134) (0.5255::0.5255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1685::1.1685) (0.4008::0.4008)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.1902::1.1902) (0.0137::0.0137) (0.4335::0.4335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3858::1.3858) (0.4475::0.4476)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3947::1.3947) (0.0139::0.0139) (0.4754::0.4754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2757::0.2757) (0.1729::0.1729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3412::1.3412) (0.4376::0.4377)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3567::1.3567) (0.0131::0.0131) (0.4690::0.4690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1878::1.1878) (0.4069::0.4070)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2130::1.2130) (0.0125::0.0125) (0.4423::0.4423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2136::0.2137) (0.1625::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2137::0.2143) (0.1695::0.1800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4267::1.4267) (0.4762::0.4762)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4462::1.4462) (0.0133::0.0133) (0.5098::0.5098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2115) (0.1619::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6686::1.6686) (0.5301::0.5302)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6713::1.6713) (0.0132::0.0132) (0.5535::0.5535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1989::0.1989) (0.2074::0.2074)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0697::0.0697)) (SETUP (negedge GATE) (posedge CLK) (0.0623::0.0626)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2106) (0.1606::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2084::0.2086) (0.1630::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2091) (0.1599::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2690::0.2690) (0.1697::0.1697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2333::0.2333) (0.2063::0.2063)) (IOPATH D Q (0.2296::0.2298) (0.1774::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2077::0.2077) (0.1580::0.1580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2148::0.2151) (0.1682::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2099::0.2099) (0.1588::0.1593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5919::1.5919) (0.5148::0.5149)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6005::1.6005) (0.0129::0.0129) (0.5409::0.5409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0640::0.0640) (0.0394::0.0394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3562::1.3562) (0.4440::0.4441)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3719::1.3719) (0.0136::0.0136) (0.4742::0.4742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2134::0.2142) (0.1710::0.1845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4811::1.4811) (0.4797::0.4798)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4876::1.4876) (0.0140::0.0140) (0.5045::0.5045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2095::0.2098) (0.1652::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2121::0.2122) (0.1655::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2127) (0.1624::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1971::0.1971)) (IOPATH D Q (0.2136::0.2136) (0.1620::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4732::1.4732) (0.4798::0.4799)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4918::1.4918) (0.0136::0.0136) (0.5132::0.5132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2111) (0.1634::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2048::0.2048) (0.1826::0.1826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2434::0.2434) (0.2121::0.2121)) (IOPATH D Q (0.2392::0.2392) (0.1773::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8483::1.8484) (0.5944::0.5945)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8649::1.8649) (0.0120::0.0120) (0.6257::0.6257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2131) (0.1632::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6139::1.6140) (0.5246::0.5247)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6353::1.6353) (0.0122::0.0122) (0.5562::0.5562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4343::1.4343) (0.4720::0.4721)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4578::1.4578) (0.0123::0.0123) (0.5051::0.5051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2116::0.2116) (0.1691::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0998::0.0998) (0.1394::0.1395)) (IOPATH B X (0.0918::0.0918) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4933::1.4933) (0.4834::0.4835)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5129::1.5129) (0.0130::0.0130) (0.5175::0.5175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2661::1.2661) (0.4209::0.4210)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2923::1.2923) (0.0126::0.0126) (0.4577::0.4577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2084::0.2084) (0.1632::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2094) (0.1611::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2523::0.2524) (0.1607::0.1607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2098) (0.1603::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4218::1.4218) (0.4753::0.4754)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4372::1.4372) (0.0136::0.0136) (0.5049::0.5049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2117::0.2119) (0.1646::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9251::1.9251) (0.5964::0.5965)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9328::1.9328) (0.0135::0.0135) (0.6234::0.6234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2840::1.2840) (0.4236::0.4237)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2911::1.2911) (0.0135::0.0135) (0.4476::0.4476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0701::0.0701) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2471::0.2472) (0.1515::0.1515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0897::0.0897) (0.1195::0.1195)) (IOPATH B X (0.0883::0.0883) (0.1216::0.1216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1900::0.1900) (0.2030::0.2030)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2087::0.2087) (0.1642::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2150::0.2151) (0.1667::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2680::0.2680) (0.1698::0.1698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2114::0.2117) (0.1691::0.1760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3386::1.3386) (0.4514::0.4515)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3619::1.3619) (0.0127::0.0127) (0.4859::0.4859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2061::1.2061) (0.4029::0.4030)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2291::1.2291) (0.0127::0.0127) (0.4370::0.4370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2010::0.2010) (0.2084::0.2084)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2116) (0.1609::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2129::0.2130) (0.1638::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6191::1.6191) (0.5178::0.5179)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6232::1.6232) (0.0133::0.0133) (0.5419::0.5419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2112::1.2112) (0.4033::0.4034)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2299::1.2299) (0.0139::0.0139) (0.4352::0.4352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3354::1.3354) (0.4429::0.4430)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3427::1.3427) (0.0142::0.0142) (0.4673::0.4673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2089::0.2093) (0.1672::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4068::1.4068) (0.4607::0.4608)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4196::1.4196) (0.0139::0.0139) (0.4853::0.4853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2174::1.2174) (0.4054::0.4054)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2360::1.2360) (0.0140::0.0140) (0.4373::0.4373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4749::1.4749) (0.4913::0.4914)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4983::1.4983) (0.0126::0.0126) (0.5264::0.5264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4441::1.4441) (0.4686::0.4686)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4735::1.4735) (0.0119::0.0119) (0.5079::0.5079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6476::1.6476) (0.5166::0.5167)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6557::1.6557) (0.0134::0.0134) (0.5436::0.5436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1437::0.1437) (0.1330::0.1330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3430::1.3430) (0.4410::0.4411)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3636::1.3636) (0.0125::0.0125) (0.4746::0.4746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2094) (0.1617::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2087::0.2087) (0.1629::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1386::0.1386)) (IOPATH B X (0.0859::0.0859) (0.1147::0.1147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2020::0.2020) (0.2088::0.2088)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8355::1.8355) (0.5793::0.5794)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8424::1.8424) (0.0136::0.0136) (0.5975::0.5975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2123::0.2123) (0.1605::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1948::0.1948) (0.2053::0.2053)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2103) (0.1618::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2263::1.2263) (0.4165::0.4165)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.2251::1.2251) (0.0182::0.0182) (0.4198::0.4198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0968::0.0968) (0.1376::0.1377)) (IOPATH B X (0.0890::0.0890) (0.1156::0.1156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1366::0.1366)) (IOPATH B X (0.0866::0.0866) (0.1189::0.1189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0657::0.0657) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5509::1.5508) (0.5022::0.5023)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5586::1.5586) (0.0140::0.0140) (0.5281::0.5281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2143::0.2149) (0.1700::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2159::0.2160) (0.1652::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2101::0.2105) (0.1675::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2123::0.2125) (0.1675::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2128::0.2130) (0.1615::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0635::0.0635) (0.0349::0.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2096::0.2098) (0.1720::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1915::0.1915) (0.2037::0.2037)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0491::0.0491) (0.0303::0.0303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1757::0.1757) (0.1552::0.1552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4900::1.4900) (0.4849::0.4850)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5036::1.5036) (0.0128::0.0128) (0.5103::0.5103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2163::0.2163) (0.1639::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4693::1.4693) (0.4802::0.4802)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4891::1.4891) (0.0129::0.0129) (0.5097::0.5097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4561::1.4561) (0.4628::0.4629)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4644::1.4644) (0.0141::0.0141) (0.4882::0.4882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2302::0.2302) (0.2046::0.2046)) (IOPATH D Q (0.2263::0.2263) (0.1717::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9650::1.9651) (0.6371::0.6372)) (IOPATH TE_B Z () () (0.0569::0.0569) (2.0000::2.0000) (0.0101::0.0101) (0.6755::0.6755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2801::0.2801) (0.2310::0.2310)) (IOPATH D Q (0.2760::0.2761) (0.1980::0.2002)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1927::0.1927) (0.2043::0.2043)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2091::0.2092) (0.1652::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9749::1.9750) (0.6309::0.6310)) (IOPATH TE_B Z () () (0.0571::0.0571) (1.9983::1.9983) (0.0105::0.0105) (0.6656::0.6656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1584::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3931::1.3931) (0.4501::0.4501)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4148::1.4148) (0.0132::0.0132) (0.4833::0.4833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0836::0.0836) (0.1003::0.1003)) (IOPATH B X (0.0888::0.0888) (0.1262::0.1262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2118::0.2118) (0.1633::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5604::1.5604) (0.5066::0.5067)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5752::1.5752) (0.0139::0.0139) (0.5372::0.5372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2536::1.2536) (0.4263::0.4264)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2732::1.2732) (0.0137::0.0137) (0.4583::0.4583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2148::0.2149) (0.1680::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1938::0.1938) (0.2049::0.2049)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2130::0.2130) (0.1713::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0658::0.0658) (0.0366::0.0366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4298::1.4298) (0.4619::0.4620)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.4613::1.4613) (0.0087::0.0087) (0.5046::0.5046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0966::0.0966) (0.1474::0.1475)) (IOPATH B X (0.0890::0.0890) (0.1155::0.1155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4260::1.4260) (0.4704::0.4646)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4408::1.4408) (0.0138::0.0138) (0.4949::0.4949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2377::0.2377) (0.2089::0.2089)) (IOPATH D Q (0.2341::0.2343) (0.1797::0.1848)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2380::0.2381) (0.1440::0.1440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0938::0.0938) (0.1230::0.1230)) (IOPATH B X (0.0916::0.0916) (0.1222::0.1222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2095::0.2097) (0.1618::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2105) (0.1607::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8287::1.8287) (0.5923::0.5924)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8346::1.8346) (0.0130::0.0130) (0.6182::0.6182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3054::1.3054) (0.4276::0.4276)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3159::1.3159) (0.0132::0.0132) (0.4546::0.4546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2601::1.2601) (0.4283::0.4284)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2782::1.2782) (0.0140::0.0140) (0.4590::0.4590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2153::0.2154) (0.1654::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3921::1.3921) (0.4583::0.4583)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3977::1.3977) (0.0131::0.0131) (0.4814::0.4814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0580::0.0580) (0.0352::0.0352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4313::1.4313) (0.4606::0.4607)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4372::1.4372) (0.0143::0.0143) (0.4863::0.4863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1360::0.1360)) (IOPATH B X (0.0893::0.0893) (0.1273::0.1273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2429::0.2430) (0.1490::0.1490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2164::0.2168) (0.1723::0.1812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2399::0.2399) (0.2101::0.2101)) (IOPATH D Q (0.2358::0.2359) (0.1769::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2106::0.2106) (0.2130::0.2130)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1876::0.1876) (0.2018::0.2018)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2118::0.2120) (0.1642::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2125::0.2125) (0.1711::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4212::1.4212) (0.4679::0.4680)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4250::1.4250) (0.0139::0.0139) (0.4893::0.4893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2661::0.2661) (0.1673::0.1673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2486::0.2486) (0.1587::0.1587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2387::1.2387) (0.4226::0.4227)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2617::1.2617) (0.0127::0.0127) (0.4562::0.4562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7394::1.7394) (0.5679::0.5680)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7614::1.7614) (0.0124::0.0124) (0.6033::0.6033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2403::1.2403) (0.4090::0.4091)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2637::1.2637) (0.0134::0.0134) (0.4456::0.4456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7637::1.7636) (0.5478::0.5479)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7777::1.7777) (0.0134::0.0134) (0.5787::0.5787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3029::1.3029) (0.4389::0.4389)) (IOPATH TE_B Z () () (0.0557::0.0557) (1.3043::1.3043) (0.0172::0.0172) (0.4441::0.4441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2146::0.2147) (0.1662::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2455::1.2455) (0.4222::0.4223)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2785::1.2785) (0.0120::0.0120) (0.4642::0.4642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4723::1.4723) (0.4826::0.4827)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4872::1.4872) (0.0141::0.0141) (0.5122::0.5122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2081::1.2081) (0.4029::0.4029)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2331::1.2331) (0.0127::0.0127) (0.4392::0.4392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7452::1.7452) (0.5521::0.5522)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7481::1.7481) (0.0134::0.0134) (0.5764::0.5764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5011::1.5011) (0.4976::0.4977)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5210::1.5210) (0.0126::0.0126) (0.5316::0.5316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2005::0.2005) (0.2081::0.2081)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2159::0.2159) (0.1652::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2550::1.2550) (0.4138::0.4139)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2791::1.2791) (0.0131::0.0131) (0.4506::0.4506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2645::0.2645) (0.1679::0.1679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8558::1.8558) (0.5940::0.6012)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8618::1.8618) (0.0127::0.0127) (0.6178::0.6178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2124::0.2124) (0.1678::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2174::0.2175) (0.1671::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1594::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7191::1.7191) (0.5426::0.5427)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7278::1.7278) (0.0134::0.0134) (0.5697::0.5697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0919::0.0919) (0.1204::0.1204)) (IOPATH B X (0.0916::0.0916) (0.1264::0.1264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5802::1.5802) (0.5001::0.5002)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5956::1.5956) (0.0130::0.0130) (0.5291::0.5291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2091::0.2093) (0.1632::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2181::0.2182) (0.1662::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9352::1.9352) (0.6025::0.6026)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9326::1.9326) (0.0137::0.0137) (0.6213::0.6213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0690::0.0690) (0.0387::0.0387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0938::0.0938) (0.1278::0.1278)) (IOPATH B X (0.0889::0.0889) (0.1190::0.1190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2081) (0.1607::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2087::0.2093) (0.1662::0.1776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1988::0.1988)) (IOPATH D Q (0.2162::0.2162) (0.1646::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2790::1.2790) (0.4319::0.4319)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.2756::1.2756) (0.0180::0.0180) (0.4318::0.4318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1878::0.1878) (0.2019::0.2019)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2093::0.2095) (0.1686::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2372::1.2372) (0.4207::0.4208)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2528::1.2528) (0.0139::0.0139) (0.4500::0.4500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3674::1.3674) (0.4515::0.4516)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3704::1.3704) (0.0139::0.0139) (0.4729::0.4729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5898::1.5898) (0.5079::0.5079)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6112::1.6112) (0.0126::0.0126) (0.5439::0.5439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2096::0.2096) (0.1597::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2111::0.2111) (0.1600::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3505::1.3505) (0.4530::0.4531)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3704::1.3704) (0.0132::0.0132) (0.4864::0.4864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8131::1.8131) (0.5797::0.5797)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8290::1.8290) (0.0138::0.0138) (0.6092::0.6092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2060::0.2060) (0.2108::0.2108)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1620::0.1631) (0.1551::0.1577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1987::0.1987)) (IOPATH D Q (0.2164::0.2166) (0.1680::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2135) (0.1623::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2119::0.2121) (0.1662::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2144::0.2144) (0.1635::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1415::0.1416)) (IOPATH B X (0.0876::0.0876) (0.1216::0.1216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5048::1.5048) (0.4894::0.4895)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5222::1.5222) (0.0131::0.0131) (0.5212::0.5212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4530::1.4530) (0.4785::0.4786)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4666::1.4666) (0.0137::0.0137) (0.5055::0.5055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2201::1.2201) (0.4083::0.4084)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2398::1.2398) (0.0133::0.0133) (0.4400::0.4400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2115::0.2117) (0.1641::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2110) (0.1615::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0689::0.0689) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3412::0.3413) (0.2143::0.2143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4080::1.4080) (0.4585::0.4586)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4255::1.4255) (0.0126::0.0126) (0.4906::0.4906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2146::0.2147) (0.1636::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0919::0.0919) (0.1274::0.1274)) (IOPATH B X (0.0885::0.0885) (0.1253::0.1253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3068::1.3068) (0.4235::0.4236)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3180::1.3180) (0.0124::0.0124) (0.4499::0.4499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3942::1.3941) (0.4553::0.4554)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4129::1.4129) (0.0129::0.0129) (0.4881::0.4881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2129) (0.1633::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2113) (0.1621::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2104::0.2113) (0.1715::0.1866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0072::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6446::1.6446) (0.5280::0.5316)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6538::1.6538) (0.0135::0.0135) (0.5535::0.5535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2114) (0.1618::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2096) (0.1616::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1642::0.1642) (0.1475::0.1475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2794::0.2795) (0.1752::0.1752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2105::0.2106) (0.1627::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2170::1.2170) (0.4158::0.4158)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2414::1.2414) (0.0135::0.0135) (0.4509::0.4509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1892::0.1892) (0.2026::0.2026)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2119) (0.1607::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5866::1.5866) (0.5052::0.5053)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5882::1.5882) (0.0142::0.0142) (0.5266::0.5266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2166::0.2167) (0.1659::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2084::0.2085) (0.1629::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3998::1.3998) (0.4568::0.4569)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4150::1.4150) (0.0133::0.0133) (0.4866::0.4866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2135::0.2140) (0.1710::0.1800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0659::0.0659) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7321::1.7321) (0.5404::0.5404)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7423::1.7423) (0.0128::0.0128) (0.5686::0.5686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4921::1.4921) (0.4877::0.4878)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5098::1.5098) (0.0141::0.0141) (0.5200::0.5200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3316::1.3316) (0.4494::0.4495)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3487::1.3487) (0.0138::0.0138) (0.4803::0.4803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2098) (0.1602::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2234::1.2234) (0.4026::0.4027)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2450::1.2450) (0.0130::0.0130) (0.4379::0.4379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5306::1.5306) (0.5081::0.5082)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5510::1.5510) (0.0133::0.0133) (0.5403::0.5403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2192::0.2192) (0.1659::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2353::1.2353) (0.4117::0.4118)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2575::1.2575) (0.0130::0.0130) (0.4460::0.4460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3855::1.3855) (0.4648::0.4649)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4059::1.4059) (0.0130::0.0130) (0.4983::0.4983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2094::0.2094) (0.1604::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7476::1.7476) (0.5609::0.5610)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7480::1.7480) (0.0135::0.0135) (0.5806::0.5806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2099::0.2099) (0.1687::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2321::0.2321) (0.2057::0.2057)) (IOPATH D Q (0.2280::0.2281) (0.1724::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2336::0.2336) (0.1425::0.1425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7179::1.7179) (0.5417::0.5418)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7240::1.7240) (0.0130::0.0130) (0.5666::0.5666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2545::0.2545) (0.1617::0.1617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8113::1.8113) (0.5879::0.5879)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.8067::1.8070) (0.0185::0.0185) (0.5865::0.5868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1466::0.1467)) (IOPATH B X (0.0878::0.0878) (0.1200::0.1200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2127::0.2128) (0.1618::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2084) (0.1595::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5428::1.5428) (0.4918::0.4919)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5520::1.5520) (0.0144::0.0144) (0.5190::0.5190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1969::0.1969)) (IOPATH D Q (0.2137::0.2137) (0.1641::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2083::0.2085) (0.1623::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2418::0.2419) (0.1480::0.1480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2757::0.2759) (0.1734::0.1734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2169::0.2170) (0.1660::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0538::0.0538) (0.0325::0.0325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1258::0.1258)) (IOPATH B X (0.0903::0.0903) (0.1260::0.1260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0528::0.0528) (0.0322::0.0322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2099::0.2105) (0.1697::0.1799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2129::0.2130) (0.1674::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2140::0.2141) (0.1625::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3278::1.3278) (0.4402::0.4403)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3465::1.3465) (0.0136::0.0136) (0.4728::0.4728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2134) (0.1616::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5461::1.5461) (0.4989::0.4990)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5521::1.5521) (0.0138::0.0138) (0.5239::0.5239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1946::0.1946) (0.2053::0.2053)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3900::1.3900) (0.4465::0.4466)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4016::1.4016) (0.0133::0.0133) (0.4726::0.4726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2107::0.2111) (0.1663::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2129::0.2130) (0.1642::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2101) (0.1607::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3841::1.3841) (0.4526::0.4527)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4037::1.4037) (0.0134::0.0134) (0.4851::0.4851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2431::1.2431) (0.4177::0.4178)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2657::1.2657) (0.0134::0.0134) (0.4559::0.4559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4135::1.4135) (0.4639::0.4640)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4298::1.4298) (0.0140::0.0140) (0.4946::0.4946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4984::1.4984) (0.4767::0.4768)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5106::1.5106) (0.0136::0.0136) (0.5056::0.5056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2102::0.2103) (0.1622::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2121::0.2124) (0.1661::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2875::1.2875) (0.4363::0.4364)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3071::1.3071) (0.0138::0.0138) (0.4676::0.4676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2089::0.2091) (0.1619::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2078::0.2080) (0.1601::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0740::0.0740) (0.0405::0.0405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2106) (0.1614::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1313::0.1313)) (IOPATH B X (0.0849::0.0849) (0.1133::0.1133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3550::1.3550) (0.4337::0.4338)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3770::1.3770) (0.0132::0.0132) (0.4723::0.4723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2106::0.2109) (0.1712::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3201::1.3201) (0.4334::0.4335)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3350::1.3350) (0.0132::0.0132) (0.4638::0.4638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2125::0.2127) (0.1677::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2404::0.2404) (0.2104::0.2104)) (IOPATH D Q (0.2363::0.2363) (0.1770::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2116::0.2119) (0.1740::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1550::0.1553) (0.1453::0.1458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7206::1.7206) (0.5484::0.5484)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7249::1.7249) (0.0125::0.0125) (0.5736::0.5736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5463::1.5463) (0.5007::0.5008)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5525::1.5525) (0.0143::0.0143) (0.5260::0.5260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3328::1.3328) (0.4322::0.4322)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3438::1.3438) (0.0132::0.0132) (0.4606::0.4606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2092) (0.1649::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2155::0.2156) (0.1777::0.1807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2561::0.2561) (0.2191::0.2191)) (IOPATH D Q (0.2518::0.2518) (0.1837::0.1846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3013::0.3014) (0.1897::0.1897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4572::1.4572) (0.4734::0.4735)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4802::1.4802) (0.0130::0.0130) (0.5093::0.5093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2784::1.2784) (0.4223::0.4224)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3015::1.3015) (0.0137::0.0137) (0.4580::0.4580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1786::0.1786) (0.1672::0.1672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2141::0.2144) (0.1682::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1968::1.1968) (0.4099::0.4099)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2165::1.2165) (0.0139::0.0139) (0.4416::0.4416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5309::1.5309) (0.5077::0.5077)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5537::1.5537) (0.0128::0.0128) (0.5424::0.5424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6829::1.6829) (0.5363::0.5364)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6899::1.6899) (0.0130::0.0130) (0.5618::0.5618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2123::0.2123) (0.1693::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5283::1.5283) (0.5047::0.5048)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5474::1.5474) (0.0123::0.0123) (0.5380::0.5380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2091) (0.1597::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4896::1.4896) (0.4797::0.4798)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5111::1.5111) (0.0127::0.0127) (0.5146::0.5146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8230::1.8230) (0.5924::0.5925)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8273::1.8273) (0.0134::0.0134) (0.6162::0.6162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2114) (0.1623::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2459::0.2460) (0.1539::0.1539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2110::0.2114) (0.1696::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0694::0.0694) (0.0447::0.0447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1598::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4024::1.4024) (0.4647::0.4648)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4207::1.4207) (0.0126::0.0126) (0.4939::0.4939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2246::0.2246) (0.2014::0.2014)) (IOPATH D Q (0.2222::0.2227) (0.1821::0.1897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6063::1.6063) (0.5106::0.5107)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6203::1.6203) (0.0121::0.0121) (0.5412::0.5412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0700::0.0700) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4501::1.4501) (0.4690::0.4691)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4590::1.4590) (0.0142::0.0142) (0.4952::0.4952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2217::0.2217) (0.1998::0.1998)) (IOPATH D Q (0.2182::0.2183) (0.1707::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1856::0.1856) (0.2008::0.2008)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0697)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0626)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2107::0.2111) (0.1687::0.1769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1992::0.1992)) (IOPATH D Q (0.2169::0.2170) (0.1676::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2124::0.2125) (0.1616::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2109) (0.1610::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2381::1.2381) (0.4149::0.4150)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.2614::1.2614) (0.0109::0.0109) (0.4487::0.4487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7013::1.7013) (0.5345::0.5346)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7143::1.7143) (0.0126::0.0126) (0.5651::0.5651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2100::0.2104) (0.1681::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4486::1.4486) (0.4700::0.4701)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4694::1.4694) (0.0135::0.0135) (0.5051::0.5051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2599::1.2599) (0.4275::0.4276)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2836::1.2836) (0.0129::0.0129) (0.4622::0.4622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6937::1.6937) (0.5461::0.5462)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7009::1.7009) (0.0125::0.0125) (0.5725::0.5725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5607::1.5607) (0.5159::0.5160)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5775::1.5775) (0.0136::0.0136) (0.5476::0.5476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4059::1.4059) (0.4606::0.4607)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4242::1.4242) (0.0132::0.0132) (0.4929::0.4929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1754::1.1754) (0.4030::0.4031)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.1962::1.1962) (0.0132::0.0132) (0.4358::0.4358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2103::0.2103) (0.1675::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2119::0.2125) (0.1689::0.1802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0720::0.0720) (0.0362::0.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2607::1.2607) (0.4284::0.4285)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2844::1.2844) (0.0138::0.0138) (0.4635::0.4635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2097) (0.1616::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2089::0.2090) (0.1614::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2108::0.2110) (0.1637::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2104) (0.1620::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2133::0.2137) (0.1673::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2132::0.2133) (0.1657::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0536::0.0536) (0.0324::0.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2125::0.2125) (0.1644::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2817::1.2817) (0.4192::0.4193)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2986::1.2986) (0.0134::0.0134) (0.4524::0.4524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2094::0.2095) (0.1608::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2158::0.2158) (0.1700::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1975::0.1975) (0.2067::0.2067)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2106::0.2113) (0.1691::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2761::1.2761) (0.4338::0.4339)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2981::1.2981) (0.0130::0.0130) (0.4660::0.4660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2146::0.2147) (0.1639::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3780::1.3780) (0.4536::0.4478)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3893::1.3893) (0.0141::0.0141) (0.4767::0.4767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2090::0.2093) (0.1640::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5102::1.5102) (0.4945::0.4883)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5222::1.5222) (0.0127::0.0127) (0.5169::0.5169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7469::1.7469) (0.5681::0.5682)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7581::1.7581) (0.0125::0.0125) (0.5975::0.5975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2094::0.2101) (0.1713::0.1820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2474::0.2474) (0.2144::0.2144)) (IOPATH D Q (0.2433::0.2433) (0.1812::0.1829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2092::0.2095) (0.1677::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.1923::1.1923) (0.4065::0.4065)) (IOPATH TE_B Z () () (0.0556::0.0556) (1.1946::1.1946) (0.0174::0.0174) (0.4129::0.4130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0623::0.0623) (0.0366::0.0366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2246::0.2246) (0.2014::0.2014)) (IOPATH D Q (0.2208::0.2210) (0.1710::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6705::1.6705) (0.5399::0.5400)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6999::1.6999) (0.0110::0.0110) (0.5787::0.5787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2112) (0.1620::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2072::0.2072) (0.1772::0.1772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3211::1.3212) (0.4394::0.4394)) (IOPATH TE_B Z () () (0.0562::0.0562) (1.3433::1.3433) (0.0089::0.0089) (0.4765::0.4765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2114::0.2115) (0.1614::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5241::1.5241) (0.4870::0.4871)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5440::1.5440) (0.0132::0.0132) (0.5163::0.5163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4200::1.4200) (0.4755::0.4755)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4412::1.4412) (0.0131::0.0131) (0.5073::0.5073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4928::1.4928) (0.4849::0.4850)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5154::1.5154) (0.0127::0.0127) (0.5206::0.5206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2106::0.2108) (0.1669::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0578::0.0578) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5533::1.5533) (0.5057::0.5058)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5726::1.5726) (0.0138::0.0138) (0.5384::0.5384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2161::0.2163) (0.1676::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2824::1.2824) (0.4341::0.4342)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3049::1.3049) (0.0134::0.0134) (0.4686::0.4686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7612::1.7612) (0.5611::0.5612)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7701::1.7701) (0.0128::0.0128) (0.5880::0.5880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0638::0.0638) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2098::0.2098) (0.1595::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3475::1.3475) (0.4454::0.4455)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3646::1.3646) (0.0138::0.0138) (0.4740::0.4740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5039::1.5039) (0.4763::0.4764)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5185::1.5185) (0.0130::0.0130) (0.5065::0.5065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1946::0.1946) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1002::0.1002) (0.1051::0.1051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3037::1.3037) (0.4410::0.4410)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3167::1.3167) (0.0135::0.0135) (0.4683::0.4683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9964::1.9964) (0.6268::0.6269)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.9926::1.9926) (0.0141::0.0141) (0.6458::0.6458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5004::1.5004) (0.4885::0.4823)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5149::1.5149) (0.0134::0.0134) (0.5140::0.5140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2142::0.2142) (0.1638::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2243::0.2243) (0.2012::0.2012)) (IOPATH D Q (0.2203::0.2204) (0.1688::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0850::0.0850) (0.1050::0.1051)) (IOPATH B X (0.0888::0.0888) (0.1262::0.1262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1878::0.1878) (0.2019::0.2019)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2160::0.2160) (0.1658::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4646::1.4646) (0.4874::0.4875)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4862::1.4862) (0.0132::0.0132) (0.5225::0.5225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2119::0.2119) (0.1620::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3409::1.3409) (0.4400::0.4401)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3513::1.3513) (0.0140::0.0140) (0.4649::0.4649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1852::1.1852) (0.3977::0.3978)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2079::1.2079) (0.0132::0.0132) (0.4323::0.4323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4216::1.4216) (0.4658::0.4689)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4460::1.4460) (0.0129::0.0129) (0.5002::0.5002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2363::1.2363) (0.4109::0.4110)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2549::1.2549) (0.0136::0.0136) (0.4428::0.4428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2243::0.2243) (0.2012::0.2012)) (IOPATH D Q (0.2204::0.2205) (0.1695::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6697::1.6697) (0.5315::0.5316)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6771::1.6771) (0.0131::0.0131) (0.5583::0.5583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3535::1.3535) (0.4474::0.4475)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3748::1.3748) (0.0134::0.0134) (0.4805::0.4805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1837::0.1837) (0.1605::0.1605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2614::1.2614) (0.4288::0.4289)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2823::1.2823) (0.0136::0.0136) (0.4607::0.4607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2109::0.2115) (0.1701::0.1796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1903::0.1903) (0.2031::0.2031)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0504::0.0504) (0.0308::0.0308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2103) (0.1611::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1918::0.1918) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2121::0.2122) (0.1620::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2086::0.2086) (0.1597::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0581::0.0581) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2107::0.2107) (0.1657::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0946::0.0946) (0.1350::0.1351)) (IOPATH B X (0.0875::0.0875) (0.1169::0.1169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3130::1.3130) (0.4329::0.4330)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3199::1.3199) (0.0132::0.0132) (0.4567::0.4567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2094::0.2100) (0.1667::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3920::1.3920) (0.4678::0.4678)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4179::1.4179) (0.0118::0.0118) (0.5027::0.5027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2147::0.2150) (0.1672::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6498::1.6498) (0.5292::0.5293)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6550::1.6550) (0.0138::0.0138) (0.5484::0.5484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0873::0.0873) (0.1101::0.1101)) (IOPATH B X (0.0886::0.0886) (0.1215::0.1215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2096::0.2097) (0.1602::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4738::1.4738) (0.4843::0.4876)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4880::1.4880) (0.0137::0.0137) (0.5114::0.5114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2120::0.2120) (0.1630::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2130::0.2140) (0.1677::0.1839)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2104::0.2108) (0.1688::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2169::0.2170) (0.1660::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1614::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4424::1.4424) (0.4764::0.4764)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4608::1.4608) (0.0123::0.0123) (0.5077::0.5077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4954::1.4954) (0.4887::0.4888)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5190::1.5190) (0.0125::0.0125) (0.5250::0.5250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2057::0.2057) (0.2106::0.2106)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4713::1.4713) (0.4837::0.4838)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4921::1.4921) (0.0130::0.0130) (0.5154::0.5154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2094::0.2095) (0.1654::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2238::0.2238) (0.2009::0.2009)) (IOPATH D Q (0.2199::0.2201) (0.1699::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2144::0.2149) (0.1709::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3670::1.3670) (0.4470::0.4471)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3886::1.3886) (0.0127::0.0127) (0.4817::0.4817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4191::1.4191) (0.4712::0.4713)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4395::1.4395) (0.0131::0.0131) (0.4996::0.4996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2262::0.2262) (0.2023::0.2023)) (IOPATH D Q (0.2222::0.2224) (0.1699::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2092) (0.1604::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2875::1.2875) (0.4294::0.4295)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2980::1.2980) (0.0127::0.0127) (0.4601::0.4601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2082::0.2082) (0.2118::0.2118)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7445::1.7445) (0.5596::0.5597)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7478::1.7478) (0.0133::0.0133) (0.5756::0.5756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0479::0.0479) (0.0304::0.0304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3127::1.3127) (0.4438::0.4438)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3332::1.3332) (0.0128::0.0128) (0.4759::0.4759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2141::0.2145) (0.1704::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0952::0.0952) (0.1344::0.1344)) (IOPATH B X (0.0890::0.0890) (0.1209::0.1209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5434::1.5434) (0.4932::0.4932)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5591::1.5591) (0.0129::0.0129) (0.5248::0.5248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2099::0.2105) (0.1701::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6384::1.6384) (0.5172::0.5173)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6458::1.6458) (0.0143::0.0143) (0.5427::0.5427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4238::1.4238) (0.4636::0.4637)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4444::1.4444) (0.0129::0.0129) (0.4980::0.4980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4665::1.4665) (0.4700::0.4701)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4705::1.4705) (0.0138::0.0138) (0.4929::0.4929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0955::0.0955) (0.1419::0.1419)) (IOPATH B X (0.0899::0.0899) (0.1233::0.1233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2540::0.2540) (0.2181::0.2181)) (IOPATH D Q (0.2499::0.2500) (0.1853::0.1877)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2753::0.2754) (0.1733::0.1733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2143::0.2147) (0.1770::0.1829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0951::0.0951) (0.1375::0.1376)) (IOPATH B X (0.0878::0.0878) (0.1161::0.1161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2087::0.2087) (0.1637::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2167::0.2170) (0.1775::0.1822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2401::0.2401) (0.1472::0.1472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2514::0.2514) (0.2166::0.2166)) (IOPATH D Q (0.2472::0.2473) (0.1833::0.1851)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2711::0.2713) (0.1707::0.1707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4503::1.4503) (0.4765::0.4788)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4685::1.4685) (0.0139::0.0139) (0.5138::0.5138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2343::1.2343) (0.4201::0.4202)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2567::1.2567) (0.0128::0.0128) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3412::1.3412) (0.4387::0.4388)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3617::1.3617) (0.0129::0.0129) (0.4733::0.4733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6309::1.6309) (0.5028::0.5029)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6337::1.6337) (0.0136::0.0136) (0.5257::0.5257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0701::0.0701) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3854::1.3854) (0.4488::0.4489)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4004::1.4004) (0.0134::0.0134) (0.4795::0.4795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1991::1.1991) (0.4025::0.4026)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2190::1.2190) (0.0135::0.0135) (0.4342::0.4342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2096::0.2099) (0.1663::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2538::1.2538) (0.4275::0.4276)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2753::1.2753) (0.0137::0.0137) (0.4597::0.4597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2513::0.2513) (0.1582::0.1582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2107::0.2109) (0.1689::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1600::0.1600) (0.1465::0.1465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2141::0.2141) (0.2148::0.2148)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0498::0.0498) (0.0305::0.0305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0531::0.0531) (0.0332::0.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2089::0.2089) (0.1578::0.1578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0720::0.0720) (0.0403::0.0403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8087::1.8087) (0.5650::0.5650)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8200::1.8200) (0.0133::0.0133) (0.5883::0.5883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2503::0.2504) (0.1548::0.1548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2093::0.2093) (0.1653::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1720::0.1720) (0.1911::0.1911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2091) (0.1597::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1406::0.1406)) (IOPATH B X (0.0851::0.0851) (0.1117::0.1117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2503::1.2503) (0.4281::0.4281)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.2773::1.2773) (0.0103::0.0103) (0.4637::0.4637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1615::0.1615) (0.1382::0.1382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1291::0.1292)) (IOPATH B X (0.0851::0.0851) (0.1118::0.1118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6691::1.6691) (0.5310::0.5311)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6785::1.6785) (0.0133::0.0133) (0.5579::0.5579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5905::1.5905) (0.5114::0.5114)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5992::1.5992) (0.0123::0.0123) (0.5377::0.5377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2226::0.2226) (0.2003::0.2003)) (IOPATH D Q (0.2192::0.2194) (0.1727::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2150::0.2150) (0.1666::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0948::0.0948) (0.1399::0.1400)) (IOPATH B X (0.0888::0.0888) (0.1206::0.1206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3067::1.3067) (0.4347::0.4348)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3256::1.3256) (0.0133::0.0133) (0.4658::0.4658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2137::0.2139) (0.1642::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4575::1.4575) (0.4655::0.4656)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4708::1.4708) (0.0136::0.0136) (0.4939::0.4939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4679::1.4679) (0.4771::0.4802)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4823::1.4823) (0.0142::0.0142) (0.5051::0.5051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1900::0.1900) (0.2030::0.2030)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2120::0.2121) (0.1618::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2167::0.2169) (0.1656::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2103) (0.1608::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5579::1.5579) (0.5027::0.5028)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5768::1.5768) (0.0137::0.0137) (0.5357::0.5357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0550::0.0550) (0.0327::0.0327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1984::0.1984) (0.2071::0.2071)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4612::1.4612) (0.4705::0.4706)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4822::1.4822) (0.0133::0.0133) (0.5055::0.5055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2089::0.2092) (0.1662::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1596::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4374::1.4374) (0.4795::0.4796)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4533::1.4533) (0.0140::0.0140) (0.5092::0.5092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2150) (0.1636::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2110::0.2112) (0.1653::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2131::0.2133) (0.1663::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2575::1.2575) (0.4192::0.4193)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2784::1.2784) (0.0134::0.0134) (0.4529::0.4529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3834::1.3834) (0.4458::0.4458)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3982::1.3982) (0.0122::0.0122) (0.4756::0.4756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2114::0.2115) (0.1614::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4668::1.4668) (0.4882::0.4882)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4808::1.4808) (0.0140::0.0140) (0.5181::0.5181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6146::1.6146) (0.5219::0.5220)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6235::1.6235) (0.0129::0.0129) (0.5483::0.5483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4139::1.4139) (0.4587::0.4588)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4389::1.4389) (0.0119::0.0119) (0.4956::0.4956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2097::0.2097) (0.1595::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5482::1.5482) (0.4973::0.4974)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5584::1.5584) (0.0127::0.0127) (0.5255::0.5255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2600::1.2600) (0.4276::0.4277)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2810::1.2810) (0.0132::0.0132) (0.4605::0.4605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0868::0.0868) (0.1058::0.1058)) (IOPATH B X (0.0894::0.0894) (0.1215::0.1215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2337::0.2337) (0.2286::0.2286)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2313::0.2380)) (HOLD (posedge D) (posedge CLK) (0.0317::0.0335)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2129::0.2132) (0.1670::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2306::1.2306) (0.4104::0.4105)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2499::1.2499) (0.0137::0.0137) (0.4431::0.4431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6943::1.6942) (0.5222::0.5223)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7015::1.7015) (0.0136::0.0136) (0.5491::0.5491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2079) (0.1574::0.1586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3410::1.3410) (0.4416::0.4417)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3482::1.3482) (0.0142::0.0142) (0.4661::0.4661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2498::0.2499) (0.1554::0.1554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2668::0.2669) (0.1672::0.1672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1409::0.1409)) (IOPATH B X (0.0865::0.0865) (0.1180::0.1180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0914::0.0914) (0.1239::0.1239)) (IOPATH B X (0.0868::0.0868) (0.1147::0.1147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2119::0.2122) (0.1699::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0184::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2133) (0.1640::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2105::0.2107) (0.1659::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3045::1.3045) (0.4326::0.4327)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3246::1.3246) (0.0135::0.0135) (0.4646::0.4646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1971::0.1971) (0.2065::0.2065)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2087::0.2088) (0.1632::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2483::0.2483) (0.1540::0.1540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2098::0.2099) (0.1604::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2058::1.2058) (0.3993::0.3994)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2282::1.2282) (0.0130::0.0130) (0.4351::0.4351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4999::1.4999) (0.4974::0.4975)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5203::1.5203) (0.0134::0.0134) (0.5308::0.5308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2570::1.2570) (0.4162::0.4163)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2858::1.2858) (0.0132::0.0132) (0.4559::0.4559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0635::0.0635) (0.0348::0.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2153::0.2154) (0.1632::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2908::1.2908) (0.4358::0.4359)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3110::1.3110) (0.0127::0.0127) (0.4685::0.4685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2110::0.2113) (0.1689::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1982::0.1982)) (IOPATH D Q (0.2154::0.2154) (0.1635::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2079) (0.1597::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2243::1.2243) (0.4194::0.4195)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2429::1.2429) (0.0138::0.0138) (0.4495::0.4495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7232::1.7232) (0.5496::0.5496)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7365::1.7365) (0.0133::0.0133) (0.5790::0.5790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1080::0.1080) (0.1086::0.1086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5993::1.5993) (0.5022::0.5023)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6072::1.6072) (0.0142::0.0142) (0.5269::0.5269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9398::1.9398) (0.6114::0.6115)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9407::1.9407) (0.0137::0.0137) (0.6325::0.6325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2231::0.2231) (0.2005::0.2005)) (IOPATH D Q (0.2188::0.2188) (0.1654::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3996::0.3996) (0.2893::0.2893)) (IOPATH D Q (0.3953::0.3954) (0.2555::0.2582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2085) (0.1632::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5248::1.5248) (0.4845::0.4846)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5383::1.5383) (0.0135::0.0135) (0.5144::0.5144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2091) (0.1609::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6778::1.6778) (0.5488::0.5488)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.6444::1.6444) (0.0185::0.0185) (0.5314::0.5314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1343::0.1344)) (IOPATH B X (0.0866::0.0866) (0.1189::0.1189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2339::0.2340) (0.1439::0.1439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0858::0.0858) (0.1065::0.1065)) (IOPATH B X (0.0886::0.0886) (0.1234::0.1234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2350::0.2350) (0.2294::0.2294)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2304::0.2378)) (HOLD (posedge D) (posedge CLK) (0.0311::0.0330)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7050::1.7050) (0.5348::0.5349)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7136::1.7136) (0.0130::0.0130) (0.5599::0.5599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2175::0.2176) (0.1686::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3041::1.3041) (0.4439::0.4439)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3157::1.3157) (0.0120::0.0120) (0.4732::0.4732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2105::0.2105) (0.1655::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0883::0.0883) (0.1102::0.1102)) (IOPATH B X (0.0894::0.0894) (0.1211::0.1211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0900::0.0900) (0.1205::0.1206)) (IOPATH B X (0.0922::0.0922) (0.1362::0.1362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2583::1.2583) (0.4192::0.4193)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2783::1.2783) (0.0138::0.0138) (0.4526::0.4526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2082) (0.1608::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1965::0.1965) (0.2061::0.2061)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2431::0.2431) (0.1428::0.1428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3509::1.3509) (0.4553::0.4554)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3671::1.3671) (0.0134::0.0134) (0.4844::0.4844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2520::0.2520) (0.3779::0.3779)) (IOPATH A1 X (0.2559::0.2559) (0.3844::0.3844)) (IOPATH A2 X (0.2518::0.2518) (0.3746::0.3746)) (IOPATH A3 X (0.2468::0.2468) (0.3623::0.3623)) (IOPATH (posedge S0) X (0.2674::0.2674) (0.3917::0.3917)) (IOPATH (negedge S0) X (0.3410::0.3410) (0.3376::0.3376)) (IOPATH (posedge S1) X (0.2266::0.2266) (0.2558::0.2558)) (IOPATH (negedge S1) X (0.2619::0.2620) (0.2335::0.2335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4608::1.4608) (0.4777::0.4778)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4824::1.4824) (0.0129::0.0129) (0.5122::0.5122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4045::1.4045) (0.4685::0.4629)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4088::1.4088) (0.0134::0.0134) (0.4856::0.4856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1005::0.1005) (0.1409::0.1410)) (IOPATH B X (0.0929::0.0929) (0.1198::0.1198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2099::0.2102) (0.1663::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2230::0.2230) (0.2005::0.2005)) (IOPATH D Q (0.2188::0.2188) (0.1657::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3810::1.3810) (0.4536::0.4537)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4001::1.4001) (0.0134::0.0134) (0.4859::0.4859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2543::0.2543) (0.1956::0.1981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1887::0.1887) (0.2023::0.2023)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2136::0.2142) (0.1704::0.1802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5052::1.5052) (0.4899::0.4900)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5249::1.5249) (0.0127::0.0127) (0.5235::0.5235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2089::0.2090) (0.1614::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0672::0.0672) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4846::1.4846) (0.4922::0.4922)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.4816::1.4816) (0.0180::0.0180) (0.4936::0.4936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2091::0.2100) (0.1688::0.1833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0098::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2118::0.2118) (0.1650::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3779::1.3779) (0.4627::0.4628)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3983::1.3983) (0.0129::0.0129) (0.4960::0.4960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0489::0.0489) (0.0303::0.0303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2002::0.2003) (0.1596::0.1617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2148::0.2150) (0.1655::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1012::0.1012) (0.1443::0.1444)) (IOPATH B X (0.0942::0.0942) (0.1225::0.1225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3149::1.3149) (0.4343::0.4344)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3263::1.3263) (0.0132::0.0132) (0.4608::0.4608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3987::1.3987) (0.4685::0.4685)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4176::1.4176) (0.0130::0.0130) (0.4999::0.4999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3544::1.3544) (0.4568::0.4568)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3768::1.3768) (0.0133::0.0133) (0.4895::0.4895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6289::1.6289) (0.5290::0.5291)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6304::1.6304) (0.0144::0.0144) (0.5550::0.5550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2316::0.2316) (0.2273::0.2273)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2323::0.2395)) (HOLD (posedge D) (posedge CLK) (0.0324::0.0341)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5476::1.5476) (0.5041::0.5041)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5625::1.5625) (0.0132::0.0132) (0.5335::0.5335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2110::0.2112) (0.1665::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4924::1.4924) (0.4809::0.4844)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4983::1.4983) (0.0133::0.0133) (0.5048::0.5048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2140::0.2141) (0.1644::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2096) (0.1606::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2144::0.2147) (0.1672::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2091) (0.1611::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0951::0.0951) (0.1358::0.1359)) (IOPATH B X (0.0918::0.0918) (0.1321::0.1321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0894::0.0894) (0.1135::0.1135)) (IOPATH B X (0.0897::0.0897) (0.1212::0.1212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5358::1.5358) (0.4865::0.4865)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5437::1.5437) (0.0142::0.0142) (0.5110::0.5110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2177::0.2185) (0.1740::0.1875)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2294::0.2294) (0.2042::0.2042)) (IOPATH D Q (0.2262::0.2267) (0.1775::0.1874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2527::0.2527) (0.3792::0.3792)) (IOPATH A1 X (0.2581::0.2581) (0.3865::0.3865)) (IOPATH A2 X (0.2552::0.2552) (0.3774::0.3774)) (IOPATH A3 X (0.2504::0.2504) (0.3652::0.3652)) (IOPATH (posedge S0) X (0.2715::0.2715) (0.3950::0.3950)) (IOPATH (negedge S0) X (0.3451::0.3451) (0.3410::0.3410)) (IOPATH (posedge S1) X (0.2307::0.2307) (0.2589::0.2589)) (IOPATH (negedge S1) X (0.2660::0.2660) (0.2365::0.2365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2100::0.2103) (0.1659::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0947::0.0947) (0.1263::0.1263)) (IOPATH B X (0.0926::0.0926) (0.1273::0.1273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2104::0.2105) (0.1598::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2256::1.2256) (0.4063::0.4064)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2469::1.2469) (0.0130::0.0130) (0.4411::0.4411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2123::0.2123) (0.1611::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5266::1.5266) (0.4956::0.4957)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5489::1.5489) (0.0124::0.0124) (0.5300::0.5300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2359::1.2359) (0.4134::0.4135)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2608::1.2608) (0.0132::0.0132) (0.4492::0.4492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7461::1.7461) (0.5541::0.5542)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7498::1.7498) (0.0131::0.0131) (0.5733::0.5733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2764::0.2764) (0.1744::0.1744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7680::1.7680) (0.5557::0.5558)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7791::1.7791) (0.0119::0.0119) (0.5810::0.5810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2648::0.2648) (0.1661::0.1661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2362::0.2362) (0.2080::0.2080)) (IOPATH D Q (0.2323::0.2323) (0.1751::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2832::1.2832) (0.4249::0.4250)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3090::1.3090) (0.0122::0.0122) (0.4609::0.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2412::1.2412) (0.4103::0.4104)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2603::1.2603) (0.0137::0.0137) (0.4426::0.4426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2249::0.2249) (0.2016::0.2016)) (IOPATH D Q (0.2209::0.2210) (0.1687::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2498::1.2498) (0.4236::0.4237)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2737::1.2737) (0.0127::0.0127) (0.4590::0.4590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2106::1.2106) (0.4133::0.4134)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2304::1.2304) (0.0139::0.0139) (0.4443::0.4443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0532::0.0532) (0.0325::0.0325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7265::1.7265) (0.5508::0.5509)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7305::1.7305) (0.0136::0.0136) (0.5759::0.5759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2149::0.2153) (0.1690::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2163::0.2163) (0.1641::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2121::0.2121) (0.1636::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3633::1.3633) (0.4501::0.4502)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3753::1.3753) (0.0138::0.0138) (0.4774::0.4774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9848::1.9848) (0.6219::0.6220)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9872::1.9872) (0.0130::0.0130) (0.6480::0.6480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2865::0.2866) (0.1800::0.1800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2519::0.2519) (0.1565::0.1565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2126::0.2128) (0.1665::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6041::1.6041) (0.5044::0.5045)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6209::1.6209) (0.0130::0.0130) (0.5401::0.5401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1763::0.1778) (0.1669::0.1733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2310::0.2310) (0.2268::0.2268)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0003::0.0016)) (SETUP (negedge D) (posedge CLK) (0.2248::0.2311)) (HOLD (posedge D) (posedge CLK) (0.0264::0.0280)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2171::0.2174) (0.1700::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2391::0.2391) (0.1862::0.1884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2114::0.2116) (0.1631::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1403::0.1404)) (IOPATH B X (0.0874::0.0874) (0.1204::0.1204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1605::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2605::0.2605) (0.1650::0.1650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2513::1.2513) (0.4184::0.4185)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2785::1.2785) (0.0120::0.0120) (0.4539::0.4539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2126) (0.1619::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2089) (0.1649::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2534::0.2534) (0.3803::0.3803)) (IOPATH A1 X (0.2627::0.2627) (0.3902::0.3902)) (IOPATH A2 X (0.2611::0.2611) (0.3819::0.3819)) (IOPATH A3 X (0.2552::0.2552) (0.3689::0.3689)) (IOPATH (posedge S0) X (0.2748::0.2748) (0.3976::0.3976)) (IOPATH (negedge S0) X (0.3485::0.3485) (0.3437::0.3437)) (IOPATH (posedge S1) X (0.2340::0.2340) (0.2615::0.2615)) (IOPATH (negedge S1) X (0.2692::0.2692) (0.2389::0.2390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2079) (0.1590::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8602::1.8602) (0.5915::0.5915)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8611::1.8611) (0.0116::0.0116) (0.6192::0.6192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0680::0.0680) (0.0351::0.0351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1982::0.1982)) (IOPATH D Q (0.2163::0.2165) (0.1723::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4962::1.4962) (0.4735::0.4736)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5196::1.5196) (0.0117::0.0117) (0.5102::0.5102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4009::1.4009) (0.4608::0.4609)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4111::1.4111) (0.0136::0.0136) (0.4845::0.4845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3349::0.3349) (0.2579::0.2579)) (IOPATH D Q (0.3307::0.3308) (0.2246::0.2269)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2521::0.2522) (0.1586::0.1586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9287::1.9287) (0.6223::0.6223)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.9265::1.9269) (0.0186::0.0186) (0.6345::0.6349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1966::1.1966) (0.4098::0.4099)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2205::1.2205) (0.0131::0.0131) (0.4444::0.4444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5150::1.5150) (0.4920::0.4921)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5293::1.5293) (0.0142::0.0142) (0.5226::0.5226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2109::0.2111) (0.1636::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2469::0.2469) (0.2141::0.2141)) (IOPATH D Q (0.2428::0.2429) (0.1808::0.1828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0682::0.0682) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4153::1.4153) (0.4719::0.4719)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.4181::1.4181) (0.0182::0.0182) (0.4867::0.4867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2011::0.2011) (0.1749::0.1749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2094) (0.1626::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4182::1.4182) (0.4548::0.4548)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4380::1.4380) (0.0133::0.0133) (0.4908::0.4908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3219::1.3219) (0.4357::0.4358)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3352::1.3352) (0.0131::0.0131) (0.4641::0.4641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1946::0.1946)) (IOPATH D Q (0.2102::0.2102) (0.1629::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2106) (0.1616::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2114::0.2114) (0.1655::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2136::0.2136) (0.1687::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2332::0.2332) (0.2283::0.2283)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2303::0.2390)) (HOLD (posedge D) (posedge CLK) (0.0308::0.0328)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2127::0.2128) (0.1639::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5442::1.5442) (0.4985::0.4986)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5471::1.5471) (0.0143::0.0143) (0.5209::0.5209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2074::0.2074) (0.2115::0.2115)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2902::1.2902) (0.4297::0.4298)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3142::1.3142) (0.0125::0.0125) (0.4633::0.4633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4142::1.4142) (0.4711::0.4712)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4358::1.4358) (0.0132::0.0132) (0.5057::0.5057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4814::1.4814) (0.4755::0.4755)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5032::1.5032) (0.0114::0.0114) (0.5065::0.5065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2122::0.2122) (0.1676::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0897::0.0897) (0.1151::0.1151)) (IOPATH B X (0.0908::0.0908) (0.1260::0.1260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1964::0.1964) (0.2061::0.2061)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2110) (0.1614::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2021::1.2021) (0.3956::0.3957)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2274::1.2274) (0.0137::0.0137) (0.4340::0.4340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2343::1.2343) (0.4146::0.4147)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2600::1.2600) (0.0124::0.0124) (0.4506::0.4506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6133::1.6133) (0.5110::0.5111)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6129::1.6129) (0.0142::0.0142) (0.5314::0.5314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2129) (0.1640::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2090) (0.1605::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2544::0.2544) (0.3809::0.3809)) (IOPATH A1 X (0.2614::0.2614) (0.3892::0.3892)) (IOPATH A2 X (0.2591::0.2591) (0.3805::0.3805)) (IOPATH A3 X (0.2546::0.2546) (0.3684::0.3684)) (IOPATH (posedge S0) X (0.2743::0.2743) (0.3973::0.3973)) (IOPATH (negedge S0) X (0.3480::0.3480) (0.3433::0.3433)) (IOPATH (posedge S1) X (0.2336::0.2336) (0.2611::0.2611)) (IOPATH (negedge S1) X (0.2688::0.2688) (0.2387::0.2387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2133::0.2134) (0.1627::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6794::1.6793) (0.5314::0.5315)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6851::1.6851) (0.0133::0.0133) (0.5571::0.5571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2188::0.2192) (0.1751::0.1833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1996::0.1996)) (IOPATH D Q (0.2172::0.2173) (0.1649::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5261::1.5261) (0.4961::0.4962)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5464::1.5464) (0.0131::0.0131) (0.5299::0.5299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0645::0.0645) (0.0379::0.0379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2102) (0.1594::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4966::1.4965) (0.4951::0.4952)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5162::1.5162) (0.0139::0.0139) (0.5288::0.5288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4997::1.4997) (0.4926::0.4926)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5207::1.5207) (0.0137::0.0137) (0.5230::0.5230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2507::1.2507) (0.4193::0.4194)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2719::1.2719) (0.0132::0.0132) (0.4569::0.4569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2192::0.2192) (0.1842::0.1842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3307::1.3307) (0.4484::0.4485)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3529::1.3529) (0.0133::0.0133) (0.4829::0.4829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2087) (0.1655::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3998::1.3998) (0.4583::0.4584)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4193::1.4193) (0.0133::0.0133) (0.4894::0.4894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2092::0.2092) (0.1630::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4519::1.4519) (0.4716::0.4717)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4629::1.4629) (0.0136::0.0136) (0.4989::0.4989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2091) (0.1593::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8670::1.8670) (0.5985::0.6027)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8749::1.8749) (0.0125::0.0125) (0.6204::0.6204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2323::0.2323) (0.2236::0.2236)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2118) (0.1621::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2307::0.2307) (0.2266::0.2266)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2368::0.2453)) (HOLD (posedge D) (posedge CLK) (0.0357::0.0377)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2110::0.2112) (0.1655::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2111::0.2114) (0.1638::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2731::0.2732) (0.1718::0.1718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2844::1.2844) (0.4249::0.4249)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3066::1.3066) (0.0119::0.0119) (0.4592::0.4592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4915::1.4915) (0.4832::0.4833)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5003::1.5003) (0.0140::0.0140) (0.5092::0.5092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4253::1.4253) (0.4656::0.4709)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4383::1.4383) (0.0130::0.0130) (0.4943::0.4943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2350::1.2350) (0.4183::0.4183)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2585::1.2585) (0.0121::0.0121) (0.4541::0.4541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1611::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2111::0.2111) (0.1612::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2092) (0.1590::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2042::0.2042) (0.2099::0.2099)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1875::0.1875) (0.2017::0.2017)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0909::0.0909) (0.1138::0.1138)) (IOPATH B X (0.0939::0.0939) (0.1322::0.1322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2362::0.2362) (0.1415::0.1415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9671::1.9671) (0.6316::0.6316)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.9968::1.9968) (0.0091::0.0091) (0.6618::0.6618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2590::0.2590) (0.1649::0.1649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2661::0.2661) (0.3886::0.3886)) (IOPATH A1 X (0.2732::0.2732) (0.3972::0.3972)) (IOPATH A2 X (0.2692::0.2692) (0.3871::0.3871)) (IOPATH A3 X (0.2670::0.2670) (0.3763::0.3763)) (IOPATH (posedge S0) X (0.2850::0.2850) (0.4042::0.4042)) (IOPATH (negedge S0) X (0.3587::0.3587) (0.3504::0.3504)) (IOPATH (posedge S1) X (0.2443::0.2443) (0.2679::0.2679)) (IOPATH (negedge S1) X (0.2795::0.2795) (0.2454::0.2454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2080) (0.1594::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2079) (0.1574::0.1585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2244::0.2244) (0.2013::0.2013)) (IOPATH D Q (0.2204::0.2206) (0.1692::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2066::1.2066) (0.3992::0.3992)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2281::1.2281) (0.0138::0.0138) (0.4339::0.4339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3864::1.3864) (0.4561::0.4561)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4042::1.4042) (0.0138::0.0138) (0.4872::0.4872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2150) (0.1628::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2107) (0.1619::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2092::0.2094) (0.1634::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0595::0.0595) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2156::0.2160) (0.1724::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3458::0.3458) (0.2633::0.2633)) (IOPATH D Q (0.3416::0.3417) (0.2300::0.2323)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1999::0.1999) (0.2078::0.2078)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2304::0.2304) (0.2264::0.2264)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2281::0.2353)) (HOLD (posedge D) (posedge CLK) (0.0289::0.0305)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2238::0.2238) (0.2009::0.2009)) (IOPATH D Q (0.2196::0.2197) (0.1671::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2213::0.2214) (0.1733::0.1758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2725::1.2725) (0.4212::0.4213)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2952::1.2952) (0.0127::0.0127) (0.4556::0.4557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2104::0.2104) (0.1691::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5143::1.5143) (0.5010::0.5011)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5169::1.5169) (0.0133::0.0133) (0.5230::0.5230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5561::1.5561) (0.4988::0.4989)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5721::1.5721) (0.0132::0.0132) (0.5307::0.5307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2101::0.2101) (0.1630::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1943::0.1943) (0.1793::0.1793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2057::0.2057) (0.2107::0.2107)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5389::1.5389) (0.4975::0.5008)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5410::1.5410) (0.0142::0.0142) (0.5177::0.5177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1784::0.1784) (0.1645::0.1655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2145::0.2146) (0.1630::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2127::0.2128) (0.1254::0.1254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1742::1.1742) (0.3940::0.3941)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.1952::1.1952) (0.0136::0.0136) (0.4268::0.4268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6808::1.6808) (0.5358::0.5359)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.6814::1.6814) (0.0146::0.0146) (0.5502::0.5502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2146::1.2146) (0.4160::0.4161)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2388::1.2388) (0.0125::0.0125) (0.4502::0.4502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4172::1.4172) (0.4592::0.4593)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4300::1.4300) (0.0135::0.0135) (0.4896::0.4896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7179::1.7179) (0.5457::0.5458)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7216::1.7216) (0.0144::0.0144) (0.5706::0.5706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2564::0.2564) (0.3815::0.3815)) (IOPATH A1 X (0.2597::0.2597) (0.3877::0.3877)) (IOPATH A2 X (0.2565::0.2565) (0.3784::0.3784)) (IOPATH A3 X (0.2511::0.2511) (0.3657::0.3657)) (IOPATH (posedge S0) X (0.2714::0.2714) (0.3949::0.3949)) (IOPATH (negedge S0) X (0.3450::0.3450) (0.3409::0.3409)) (IOPATH (posedge S1) X (0.2306::0.2306) (0.2588::0.2588)) (IOPATH (negedge S1) X (0.2659::0.2659) (0.2365::0.2365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2113::0.2115) (0.1675::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1991::0.1991) (0.2074::0.2074)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2142::0.2143) (0.1641::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0658::0.0658) (0.0358::0.0358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2003::0.2003)) (IOPATH D Q (0.2196::0.2203) (0.1753::0.1868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2122::0.2124) (0.1712::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2149::0.2150) (0.1688::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2779::0.2780) (0.1754::0.1754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2094::0.2094) (0.1594::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2126::0.2130) (0.1703::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5487::1.5487) (0.4995::0.4996)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5768::1.5768) (0.0115::0.0115) (0.5383::0.5383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1998::0.1998) (0.2077::0.2077)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2793::1.2793) (0.4256::0.4257)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2999::1.2999) (0.0136::0.0136) (0.4583::0.4583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2171::0.2173) (0.1654::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3488::1.3488) (0.4455::0.4455)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3682::1.3682) (0.0137::0.0137) (0.4785::0.4785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4063::1.4063) (0.4598::0.4598)) (IOPATH TE_B Z () () (0.0568::0.0568) (1.4276::1.4276) (0.0100::0.0100) (0.4965::0.4965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2355::0.2355) (0.2076::0.2076)) (IOPATH D Q (0.2324::0.2326) (0.1826::0.1878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3033::1.3033) (0.4400::0.4401)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3175::1.3175) (0.0135::0.0135) (0.4688::0.4688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2133::0.2136) (0.1685::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2131::0.2132) (0.1642::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9920::1.9920) (0.6210::0.6211)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9945::1.9945) (0.0137::0.0137) (0.6419::0.6419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2307::0.2307) (0.2266::0.2266)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0006::0.0020)) (SETUP (negedge D) (posedge CLK) (0.2243::0.2303)) (HOLD (posedge D) (posedge CLK) (0.0260::0.0276)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2025::0.2025) (0.2091::0.2091)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2417::0.2418) (0.1875::0.1894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3259::0.3260) (0.2046::0.2046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2157::0.2158) (0.1686::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2113) (0.1623::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2178::0.2180) (0.1679::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4523::1.4523) (0.4735::0.4736)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4651::1.4651) (0.0138::0.0138) (0.5024::0.5024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2859::1.2859) (0.4357::0.4358)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3036::1.3036) (0.0132::0.0132) (0.4670::0.4670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3166::1.3166) (0.4434::0.4435)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3265::1.3265) (0.0133::0.0133) (0.4691::0.4691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5159::1.5159) (0.4860::0.4861)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5326::1.5326) (0.0126::0.0126) (0.5171::0.5171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2105) (0.1612::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4505::0.4506) (0.2830::0.2830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4041::1.4041) (0.4688::0.4689)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4166::1.4166) (0.0133::0.0133) (0.4971::0.4971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2354::1.2354) (0.4133::0.4133)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2524::1.2524) (0.0134::0.0134) (0.4440::0.4440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2101::0.2108) (0.1703::0.1811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0126::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2105::0.2105) (0.2129::0.2129)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1355::0.1355) (0.1319::0.1319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2127::0.2130) (0.1678::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2559::0.2559) (0.3822::0.3822)) (IOPATH A1 X (0.2632::0.2632) (0.3907::0.3907)) (IOPATH A2 X (0.2596::0.2596) (0.3810::0.3810)) (IOPATH A3 X (0.2553::0.2553) (0.3691::0.3691)) (IOPATH (posedge S0) X (0.2758::0.2758) (0.3985::0.3985)) (IOPATH (negedge S0) X (0.3495::0.3495) (0.3446::0.3446)) (IOPATH (posedge S1) X (0.2351::0.2351) (0.2623::0.2623)) (IOPATH (negedge S1) X (0.2704::0.2704) (0.2398::0.2398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2775::0.2776) (0.1751::0.1751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2121) (0.1671::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4551::1.4551) (0.4845::0.4846)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4769::1.4769) (0.0132::0.0132) (0.5197::0.5197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2107::0.2109) (0.1745::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1248::0.1248) (0.1112::0.1112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2594::1.2594) (0.4206::0.4207)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2793::1.2793) (0.0139::0.0139) (0.4525::0.4525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2210::1.2210) (0.4107::0.4107)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2403::1.2403) (0.0133::0.0133) (0.4423::0.4423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2123::0.2123) (0.1609::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0625::0.0625) (0.0333::0.0333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2520::0.2521) (0.1606::0.1606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3087::1.3087) (0.4250::0.4251)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3242::1.3242) (0.0138::0.0138) (0.4569::0.4569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2137::0.2138) (0.1640::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2093) (0.1598::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3731::1.3731) (0.4511::0.4512)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4033::1.4033) (0.0118::0.0118) (0.4885::0.4885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1407::0.1407) (0.1362::0.1362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2085::0.2085) (0.1597::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2161::0.2166) (0.1731::0.1826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6737::1.6737) (0.5363::0.5364)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6805::1.6805) (0.0127::0.0127) (0.5623::0.5623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4020::1.4020) (0.4646::0.4612)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4066::1.4066) (0.0136::0.0136) (0.4842::0.4842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3652::1.3652) (0.4469::0.4506)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3797::1.3797) (0.0140::0.0140) (0.4773::0.4773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2168::0.2170) (0.1663::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0936::0.0936) (0.1346::0.1346)) (IOPATH B X (0.0869::0.0869) (0.1179::0.1179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2658::0.2658) (0.3885::0.3885)) (IOPATH A1 X (0.2710::0.2710) (0.3958::0.3958)) (IOPATH A2 X (0.2675::0.2675) (0.3862::0.3862)) (IOPATH A3 X (0.2623::0.2623) (0.3736::0.3736)) (IOPATH (posedge S0) X (0.2830::0.2830) (0.4030::0.4030)) (IOPATH (negedge S0) X (0.3566::0.3566) (0.3492::0.3492)) (IOPATH (posedge S1) X (0.2422::0.2422) (0.2667::0.2667)) (IOPATH (negedge S1) X (0.2775::0.2775) (0.2442::0.2442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6515::1.6514) (0.5439::0.5440)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6689::1.6689) (0.0140::0.0140) (0.5736::0.5736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2176::1.2176) (0.4168::0.4169)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2457::1.2457) (0.0135::0.0135) (0.4543::0.4543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2100::0.2101) (0.1683::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2780::1.2780) (0.4263::0.4264)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2951::1.2951) (0.0138::0.0138) (0.4620::0.4620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5939::1.5939) (0.5136::0.5137)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5989::1.5989) (0.0138::0.0138) (0.5384::0.5384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1127::0.1127) (0.1009::0.1023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0949::0.0949) (0.1441::0.1441)) (IOPATH B X (0.0888::0.0888) (0.1205::0.1205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2120::0.2120) (0.1642::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2090::0.2091) (0.1611::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2661::0.2662) (0.2005::0.2023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1832::0.1840) (0.1342::0.1390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0864::0.0864) (0.1087::0.1087)) (IOPATH B X (0.0886::0.0886) (0.1234::0.1234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1243::0.1243) (0.1100::0.1100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2129::0.2134) (0.1701::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2095::0.2095) (0.1669::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2125::0.2125) (0.1631::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2144::0.2151) (0.1706::0.1819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3692::1.3692) (0.4499::0.4500)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3900::1.3900) (0.0138::0.0138) (0.4832::0.4832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4174::1.4174) (0.4624::0.4625)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4378::1.4378) (0.0137::0.0137) (0.4961::0.4961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3330::1.3330) (0.4478::0.4479)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3520::1.3520) (0.0136::0.0136) (0.4805::0.4805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2138::0.2141) (0.1673::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7489::1.7489) (0.5690::0.5691)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7506::1.7506) (0.0131::0.0131) (0.5928::0.5928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1863::0.1863) (0.2013::0.2013)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2086::0.2087) (0.1591::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2081) (0.1608::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4266::1.4266) (0.4755::0.4755)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4419::1.4419) (0.0135::0.0135) (0.5050::0.5050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4753::1.4753) (0.4921::0.4922)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4805::1.4805) (0.0140::0.0140) (0.5127::0.5127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2134) (0.1641::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8354::1.8354) (0.5671::0.5672)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8399::1.8399) (0.0129::0.0129) (0.5961::0.5961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1897::0.1897) (0.2028::0.2028)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0694::0.0698)) (SETUP (negedge GATE) (posedge CLK) (0.0622::0.0626)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2909::1.2909) (0.4269::0.4270)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3016::1.3016) (0.0130::0.0130) (0.4529::0.4529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4588::1.4588) (0.4812::0.4813)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4633::1.4633) (0.0136::0.0136) (0.5010::0.5010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1473::0.1473) (0.1409::0.1409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2049::1.2049) (0.4120::0.4121)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2231::1.2231) (0.0139::0.0139) (0.4428::0.4428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3284::1.3284) (0.4475::0.4476)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3446::1.3446) (0.0136::0.0136) (0.4767::0.4767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2109::0.2109) (0.1680::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2896::1.2896) (0.4360::0.4360)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3113::1.3113) (0.0132::0.0132) (0.4697::0.4697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2088) (0.1604::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4203::1.4203) (0.4680::0.4681)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4243::1.4243) (0.0140::0.0140) (0.4900::0.4900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2121::0.2121) (0.1675::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2116::0.2116) (0.1625::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2127::0.2129) (0.1665::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1980::0.1980)) (IOPATH D Q (0.2159::0.2166) (0.1718::0.1834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0973::0.0973) (0.1353::0.1354)) (IOPATH B X (0.0905::0.0905) (0.1204::0.1204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0939::0.0939) (0.1350::0.1351)) (IOPATH B X (0.0856::0.0856) (0.1117::0.1117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7963::1.7963) (0.5775::0.5775)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8162::1.8162) (0.0123::0.0123) (0.6097::0.6097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3957::1.3957) (0.4661::0.4661)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.3897::1.3897) (0.0180::0.0180) (0.4629::0.4629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2140::0.2144) (0.1744::0.1815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2151::0.2151) (0.1649::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1245::0.1245) (0.1096::0.1097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2350::0.2351) (0.1417::0.1417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0692::0.0692) (0.0377::0.0377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3623::1.3623) (0.4375::0.4376)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3795::1.3795) (0.0133::0.0133) (0.4686::0.4686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2025::1.2025) (0.4116::0.4117)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2241::1.2241) (0.0132::0.0132) (0.4448::0.4448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1819::1.1819) (0.3927::0.3928)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2020::1.2020) (0.0137::0.0137) (0.4260::0.4260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2108::0.2109) (0.1687::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2524::0.2524) (0.2172::0.2172)) (IOPATH D Q (0.2483::0.2483) (0.1840::0.1858)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1548::0.1548)) (IOPATH B X (0.0897::0.0897) (0.1305::0.1305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0627::0.0627) (0.0354::0.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4177::1.4177) (0.4589::0.4627)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4360::1.4360) (0.0134::0.0134) (0.4913::0.4913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8100::1.8100) (0.5643::0.5643)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8258::1.8258) (0.0128::0.0128) (0.5928::0.5928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2341::0.2341) (0.1397::0.1397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1607::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2105::0.2108) (0.1669::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2133::0.2135) (0.1657::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1965::0.1965)) (IOPATH D Q (0.2127::0.2127) (0.1619::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1598::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1390::0.1390) (0.1338::0.1338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5829::1.5829) (0.5008::0.5009)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5947::1.5947) (0.0131::0.0131) (0.5279::0.5279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5875::1.5875) (0.5091::0.5101)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5962::1.5962) (0.0131::0.0131) (0.5352::0.5352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2113::0.2115) (0.1645::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4900::1.4900) (0.4938::0.4938)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4819::1.4819) (0.0184::0.0184) (0.4882::0.4882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6738::1.6738) (0.5516::0.5516)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6899::1.6899) (0.0120::0.0120) (0.5821::0.5821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2178::0.2178) (0.1662::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2336::1.2336) (0.4104::0.4105)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2519::1.2519) (0.0134::0.0134) (0.4421::0.4421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3935::1.3935) (0.4670::0.4671)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4154::1.4154) (0.0131::0.0131) (0.5014::0.5014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5276::1.5275) (0.5038::0.5039)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5383::1.5383) (0.0132::0.0132) (0.5318::0.5318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0635::0.0635) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1142::0.1142)) (IOPATH B X (0.0946::0.0946) (0.1279::0.1279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0904::0.0904) (0.1213::0.1214)) (IOPATH B X (0.0888::0.0888) (0.1234::0.1234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4621::1.4620) (0.4864::0.4865)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4798::1.4798) (0.0136::0.0136) (0.5181::0.5181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1402::0.1403)) (IOPATH B X (0.0872::0.0872) (0.1203::0.1203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2086) (0.1607::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1362::0.1363)) (IOPATH B X (0.0847::0.0847) (0.1125::0.1125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2087::0.2087) (0.1598::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4384::1.4384) (0.4801::0.4801)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4595::1.4595) (0.0132::0.0132) (0.5139::0.5139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1265::0.1265) (0.1170::0.1170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1996::0.1996) (0.2077::0.2077)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2161::0.2163) (0.1665::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1974::0.1974) (0.2066::0.2066)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0624)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3737::1.3737) (0.4610::0.4611)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3902::1.3902) (0.0138::0.0138) (0.4919::0.4919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2109::0.2113) (0.1674::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4220::1.4220) (0.4757::0.4758)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4343::1.4343) (0.0138::0.0138) (0.5029::0.5029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5501::1.5501) (0.4994::0.4995)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5565::1.5565) (0.0141::0.0141) (0.5245::0.5245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2841::1.2841) (0.4242::0.4243)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3005::1.3005) (0.0130::0.0130) (0.4541::0.4541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2151::0.2153) (0.1644::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2716::0.2717) (0.1693::0.1693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2333::1.2333) (0.4210::0.4211)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2551::1.2551) (0.0132::0.0132) (0.4535::0.4535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2518::0.2518) (0.2169::0.2169)) (IOPATH D Q (0.2475::0.2476) (0.1826::0.1846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7251::1.7251) (0.5350::0.5351)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7091::1.7091) (0.0136::0.0136) (0.5572::0.5572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3192::1.3192) (0.4453::0.4454)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3349::1.3349) (0.0139::0.0139) (0.4748::0.4748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3123::1.3123) (0.4421::0.4422)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3348::1.3348) (0.0131::0.0131) (0.4769::0.4769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4866::1.4866) (0.4820::0.4821)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4926::1.4926) (0.0140::0.0140) (0.5062::0.5062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3161::1.3161) (0.4346::0.4347)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3230::1.3230) (0.0142::0.0142) (0.4586::0.4586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2122) (0.1624::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5448::1.5448) (0.4959::0.4960)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5671::1.5671) (0.0124::0.0124) (0.5321::0.5321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2597::1.2597) (0.4267::0.4268)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2797::1.2797) (0.0126::0.0126) (0.4594::0.4594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2082) (0.1597::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0726::0.0726) (0.0408::0.0408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2053::0.2054) (0.1636::0.1659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2102::0.2105) (0.1673::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1361::0.1361)) (IOPATH B X (0.0857::0.0857) (0.1137::0.1137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2155::0.2158) (0.1677::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2093::0.2093) (0.1612::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0882::0.0882) (0.1163::0.1164)) (IOPATH B X (0.0855::0.0855) (0.1131::0.1131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2611::0.2611) (0.1985::0.1985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0856::0.0856) (0.1062::0.1063)) (IOPATH B X (0.0886::0.0886) (0.1235::0.1235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2145::0.2154) (0.1687::0.1850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2140::0.2140) (0.1643::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2120) (0.1622::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2155::1.2155) (0.4035::0.4036)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2360::1.2360) (0.0136::0.0136) (0.4369::0.4369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0969::0.0969) (0.1239::0.1240)) (IOPATH B X (0.0967::0.0967) (0.1303::0.1303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0915::0.0915) (0.1269::0.1270)) (IOPATH B X (0.0920::0.0920) (0.1385::0.1385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2082) (0.1600::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2013::0.2013) (0.2085::0.2085)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2112::0.2117) (0.1668::0.1773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2244::1.2244) (0.4191::0.4192)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2492::1.2492) (0.0127::0.0127) (0.4541::0.4541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2138::0.2148) (0.1738::0.1896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0531::0.0531) (0.0321::0.0321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2710::0.2711) (0.1706::0.1706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2081) (0.1598::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1931::0.1931) (0.2017::0.2017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3462::1.3462) (0.4516::0.4516)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.3460::1.3460) (0.0183::0.0183) (0.4554::0.4554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1614::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5273::1.5273) (0.4887::0.4888)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5366::1.5366) (0.0139::0.0139) (0.5153::0.5153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2123::0.2125) (0.1674::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3998::1.3998) (0.4683::0.4684)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4206::1.4206) (0.0131::0.0131) (0.5024::0.5024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5043::1.5043) (0.4859::0.4860)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5108::1.5108) (0.0132::0.0132) (0.5106::0.5106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1967::0.1967)) (IOPATH D Q (0.2133::0.2135) (0.1657::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2160::0.2161) (0.1652::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2146::0.2147) (0.1641::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0644::0.0644) (0.0333::0.0333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2110::0.2112) (0.1683::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2114::0.2117) (0.1656::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2524::1.2525) (0.4297::0.4297)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.2864::1.2864) (0.0083::0.0083) (0.4707::0.4707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2101::0.2107) (0.1703::0.1799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1009::0.1009) (0.1450::0.1451)) (IOPATH B X (0.0924::0.0924) (0.1164::0.1164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7262::1.7262) (0.5495::0.5496)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7327::1.7327) (0.0133::0.0133) (0.5758::0.5758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6838::1.6839) (0.5339::0.5339)) (IOPATH TE_B Z () () (0.0526::0.0526) (1.7467::1.7467) (0.0018::0.0018) (0.5952::0.5952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4336::0.4336) (0.3056::0.3056)) (IOPATH D Q (0.4293::0.4293) (0.2728::0.2733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2106::0.2110) (0.1745::0.1805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6793::1.6794) (0.5465::0.5465)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6978::1.6978) (0.0122::0.0122) (0.5844::0.5844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1381::0.1382)) (IOPATH B X (0.0856::0.0856) (0.1133::0.1133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3375::1.3375) (0.4491::0.4491)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.3300::1.3301) (0.0184::0.0184) (0.4441::0.4441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2161::0.2161) (0.1688::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2774::0.2774) (0.2122::0.2144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1849::0.1849) (0.2005::0.2005)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0873::0.0873) (0.1115::0.1115)) (IOPATH B X (0.0886::0.0886) (0.1226::0.1226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3826::1.3826) (0.4590::0.4591)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3961::1.3961) (0.0140::0.0140) (0.4848::0.4848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1425::0.1425) (0.1340::0.1340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0938::0.0938) (0.1180::0.1180)) (IOPATH B X (0.0962::0.0962) (0.1337::0.1337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2170::0.2173) (0.1777::0.1817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2482::0.2482) (0.2148::0.2148)) (IOPATH D Q (0.2440::0.2441) (0.1811::0.1831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1864::0.1865) (0.1503::0.1520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2087::0.2089) (0.1656::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4293::1.4293) (0.4660::0.4661)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4493::1.4493) (0.0128::0.0128) (0.4990::0.4990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3065::1.3065) (0.4289::0.4290)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3227::1.3227) (0.0131::0.0131) (0.4601::0.4601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1810::0.1810) (0.1515::0.1515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2149::0.2149) (0.1619::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1946::0.1946) (0.1671::0.1671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6256::1.6256) (0.5209::0.5209)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6296::1.6296) (0.0139::0.0139) (0.5445::0.5445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2091::0.2093) (0.1678::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4930::1.4930) (0.4817::0.4818)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4997::1.4997) (0.0141::0.0141) (0.5062::0.5062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2569::1.2569) (0.4183::0.4184)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2740::1.2740) (0.0139::0.0139) (0.4490::0.4490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3001::1.3001) (0.4399::0.4400)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3162::1.3162) (0.0142::0.0142) (0.4699::0.4699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3893::1.3893) (0.4535::0.4536)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4027::1.4027) (0.0133::0.0133) (0.4823::0.4823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1970::0.1970) (0.2065::0.2065)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4397::1.4397) (0.4791::0.4792)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4512::1.4512) (0.0137::0.0137) (0.5072::0.5072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2104::0.2104) (0.1680::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1887::1.1887) (0.3982::0.3983)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2112::1.2112) (0.0135::0.0135) (0.4328::0.4328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1679::1.1679) (0.3954::0.3955)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.1911::1.1911) (0.0134::0.0134) (0.4340::0.4340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6403::1.6403) (0.5242::0.5243)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6415::1.6415) (0.0144::0.0144) (0.5467::0.5467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2612::1.2612) (0.4301::0.4302)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2819::1.2819) (0.0132::0.0132) (0.4617::0.4617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4544::1.4544) (0.4716::0.4717)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4772::1.4772) (0.0128::0.0128) (0.5038::0.5038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3423::1.3423) (0.4423::0.4424)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3470::1.3470) (0.0141::0.0141) (0.4629::0.4629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1587::0.1587) (0.1492::0.1492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2151::0.2151) (0.1638::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1528::0.1528) (0.1318::0.1318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2114::0.2114) (0.1641::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1865::0.1865) (0.2013::0.2013)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0939::0.0939) (0.1340::0.1341)) (IOPATH B X (0.0879::0.0879) (0.1207::0.1207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2926::0.2927) (0.2222::0.2244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0675::0.0675) (0.0366::0.0366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2447::1.2447) (0.4155::0.4156)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2651::1.2651) (0.0132::0.0132) (0.4481::0.4481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2096) (0.1613::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2507::1.2507) (0.4249::0.4250)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2708::1.2708) (0.0136::0.0136) (0.4574::0.4574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2106::0.2107) (0.1633::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2118::1.2118) (0.4149::0.4149)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2372::1.2372) (0.0131::0.0131) (0.4498::0.4498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4222::1.4222) (0.4636::0.4637)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4431::1.4431) (0.0133::0.0133) (0.4969::0.4969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2087::0.2094) (0.1646::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9863::1.9863) (0.6303::0.6304)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9882::1.9882) (0.0139::0.0139) (0.6517::0.6517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2083::0.2083) (0.1579::0.1584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7206::1.7206) (0.5444::0.5445)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7334::1.7334) (0.0137::0.0137) (0.5747::0.5747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6133::1.6133) (0.5209::0.5209)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6214::1.6214) (0.0133::0.0133) (0.5470::0.5470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2127::0.2127) (0.1639::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2157::0.2163) (0.1709::0.1814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2508::1.2508) (0.4237::0.4237)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.2558::1.2558) (0.0180::0.0180) (0.4399::0.4399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4073::1.4072) (0.4587::0.4588)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4223::1.4223) (0.0127::0.0127) (0.4859::0.4859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2098) (0.1607::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6340::1.6340) (0.5146::0.5147)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6373::1.6373) (0.0139::0.0139) (0.5383::0.5383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2110) (0.1609::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2173::0.2175) (0.1696::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0666::0.0666) (0.0332::0.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1984::0.1984)) (IOPATH D Q (0.2161::0.2163) (0.1682::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8735::1.8735) (0.6290::0.6291)) (IOPATH TE_B Z () () (0.0469::0.0469) (1.9285::1.9285) (-0.0056::-0.0056) (0.6606::0.6606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2547::0.2548) (0.1584::0.1584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1863::0.1863) (0.2011::0.2011)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6121::1.6122) (0.5223::0.5224)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6410::1.6410) (0.0110::0.0110) (0.5587::0.5587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2110::0.2112) (0.1657::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2129::0.2134) (0.1716::0.1814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0576::0.0576) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2092) (0.1583::0.1593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0888::0.0888) (0.1172::0.1172)) (IOPATH B X (0.0886::0.0886) (0.1230::0.1230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2995::1.2995) (0.4306::0.4306)) (IOPATH TE_B Z () () (0.0565::0.0565) (1.3174::1.3174) (0.0095::0.0095) (0.4662::0.4662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2560::0.2560) (0.2191::0.2191)) (IOPATH D Q (0.2518::0.2518) (0.1856::0.1866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2104::0.2109) (0.1744::0.1816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1916::0.1916) (0.2037::0.2037)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7318::1.7318) (0.5646::0.5646)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.7245::1.7245) (0.0186::0.0186) (0.5594::0.5594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2158::0.2166) (0.1726::0.1863)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0521::0.0521) (0.0317::0.0317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2351::0.2352) (0.1427::0.1427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1342::0.1342) (0.1270::0.1270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2484::1.2484) (0.4146::0.4146)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2728::1.2728) (0.0128::0.0128) (0.4505::0.4505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2425::0.2425) (0.2116::0.2116)) (IOPATH D Q (0.2384::0.2384) (0.1785::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2139::0.2142) (0.1682::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2129::0.2131) (0.1660::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2092) (0.1600::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2102::0.2103) (0.1683::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2420::0.2420) (0.2113::0.2113)) (IOPATH D Q (0.2378::0.2378) (0.1765::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2088::0.2091) (0.1620::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4916::1.4916) (0.4860::0.4861)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5020::1.5020) (0.0136::0.0136) (0.5120::0.5120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2080::1.2080) (0.4066::0.4066)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2310::1.2310) (0.0128::0.0128) (0.4384::0.4384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2140::0.2141) (0.1623::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3141::1.3141) (0.4348::0.4349)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3292::1.3292) (0.0131::0.0131) (0.4619::0.4619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2362::1.2362) (0.4214::0.4215)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2550::1.2550) (0.0138::0.0138) (0.4524::0.4524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1942::0.1942) (0.2050::0.2050)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2136::1.2136) (0.4089::0.4090)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2351::1.2351) (0.0134::0.0134) (0.4462::0.4462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6864::1.6864) (0.5368::0.5369)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6878::1.6878) (0.0142::0.0142) (0.5599::0.5599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2260::0.2260) (0.2022::0.2022)) (IOPATH D Q (0.2219::0.2220) (0.1686::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3362::1.3362) (0.4394::0.4395)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3580::1.3580) (0.0134::0.0134) (0.4722::0.4722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3543::1.3543) (0.4552::0.4553)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3766::1.3766) (0.0134::0.0134) (0.4892::0.4892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0622::0.0622) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4023::1.4023) (0.4510::0.4511)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4164::1.4164) (0.0133::0.0133) (0.4795::0.4795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0692::0.0692) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2364::1.2364) (0.4217::0.4217)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2635::1.2635) (0.0130::0.0130) (0.4590::0.4590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6072::1.6072) (0.5280::0.5281)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6264::1.6264) (0.0134::0.0134) (0.5626::0.5626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6801::1.6801) (0.5390::0.5391)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6817::1.6817) (0.0135::0.0135) (0.5608::0.5608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1953::0.1953) (0.2056::0.2056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1935::0.1935)) (IOPATH D Q (0.2087::0.2087) (0.1625::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2088) (0.1643::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1786::0.1793) (0.1684::0.1713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0854::0.0854) (0.1087::0.1087)) (IOPATH B X (0.0849::0.0849) (0.1130::0.1130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2087) (0.1612::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1474::0.1474) (0.1382::0.1383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4487::1.4487) (0.4630::0.4631)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4696::1.4696) (0.0137::0.0137) (0.5002::0.5002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2122::0.2123) (0.1648::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7244::1.7244) (0.5504::0.5505)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7348::1.7348) (0.0131::0.0131) (0.5783::0.5783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2096) (0.1595::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2693::0.2694) (0.1706::0.1706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2088::0.2091) (0.1671::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2883::1.2883) (0.4354::0.4355)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3066::1.3066) (0.0139::0.0139) (0.4667::0.4667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2753::1.2753) (0.4308::0.4309)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2950::1.2950) (0.0135::0.0135) (0.4634::0.4634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2325::0.2325) (0.2059::0.2059)) (IOPATH D Q (0.2285::0.2286) (0.1735::0.1761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4280::1.4280) (0.4768::0.4769)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4408::1.4408) (0.0132::0.0132) (0.5042::0.5042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5493::1.5493) (0.5023::0.5024)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5557::1.5557) (0.0135::0.0135) (0.5268::0.5268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2164::0.2173) (0.1738::0.1892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0088::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2033::0.2033) (0.2094::0.2094)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4657::1.4657) (0.4752::0.4753)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4813::1.4813) (0.0132::0.0132) (0.5063::0.5063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2397::0.2397) (0.2100::0.2100)) (IOPATH D Q (0.2358::0.2360) (0.1787::0.1820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2569::0.2569) (0.1634::0.1634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2664::0.2665) (0.1673::0.1673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2254::0.2254) (0.2019::0.2019)) (IOPATH D Q (0.2211::0.2211) (0.1658::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0310::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9814::1.9814) (0.6263::0.6263)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9861::1.9861) (0.0117::0.0117) (0.6545::0.6545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1952::0.1952) (0.2055::0.2055)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1881::0.1882) (0.1509::0.1533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3941::1.3941) (0.4657::0.4657)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.3944::1.3944) (0.0185::0.0185) (0.4722::0.4722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6065::1.6065) (0.5187::0.5187)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6223::1.6223) (0.0119::0.0119) (0.5489::0.5489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0596::0.0596) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2103) (0.1660::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9617::1.9618) (0.6117::0.6117)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9816::1.9816) (0.0120::0.0120) (0.6438::0.6438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1320::0.1320) (0.1252::0.1252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2161::0.2163) (0.1683::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5554::1.5553) (0.4994::0.4995)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5725::1.5725) (0.0135::0.0135) (0.5315::0.5315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2091::0.2095) (0.1681::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0627::0.0627) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1248::0.1248)) (IOPATH B X (0.0910::0.0910) (0.1261::0.1261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2255::1.2255) (0.4083::0.4084)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2496::1.2496) (0.0129::0.0129) (0.4441::0.4441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2108::0.2114) (0.1676::0.1789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2131::0.2133) (0.1617::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3062::1.3062) (0.4284::0.4284)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3200::1.3200) (0.0123::0.0123) (0.4579::0.4579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2831::0.2832) (0.1762::0.1762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2095::0.2103) (0.1701::0.1826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0106::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1956::0.1958) (0.1656::0.1673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2141::0.2141) (0.1624::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2011::0.2013) (0.1469::0.1801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2104::0.2104) (0.1619::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2641::0.2642) (0.1680::0.1680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2094) (0.1605::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2122::0.2124) (0.1671::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5341::1.5341) (0.4858::0.4859)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5408::1.5408) (0.0134::0.0134) (0.5137::0.5137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1978::0.1978)) (IOPATH D Q (0.2148::0.2148) (0.1631::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1747::1.1747) (0.3936::0.3937)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.1954::1.1954) (0.0134::0.0134) (0.4265::0.4265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2133::1.2133) (0.4137::0.4138)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2334::1.2334) (0.0136::0.0136) (0.4459::0.4459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7213::1.7213) (0.5531::0.5532)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7200::1.7200) (0.0140::0.0140) (0.5713::0.5713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2125) (0.1640::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3403::1.3403) (0.4503::0.4504)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3566::1.3566) (0.0134::0.0134) (0.4802::0.4802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2446::1.2446) (0.4190::0.4191)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2664::1.2664) (0.0130::0.0130) (0.4508::0.4508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2052::0.2052) (0.2104::0.2104)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3480::1.3480) (0.4538::0.4539)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3740::1.3740) (0.0127::0.0127) (0.4898::0.4898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5808::1.5808) (0.5149::0.5150)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6038::1.6038) (0.0123::0.0123) (0.5556::0.5556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3010::1.3010) (0.4260::0.4261)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3221::1.3221) (0.0132::0.0132) (0.4609::0.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6966::1.6965) (0.5190::0.5191)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7002::1.7002) (0.0136::0.0136) (0.5436::0.5436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2086::0.2088) (0.1612::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2426::0.2426) (0.2116::0.2116)) (IOPATH D Q (0.2385::0.2385) (0.1772::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0529::0.0529) (0.0318::0.0318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2101::0.2112) (0.1712::0.1885)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0021)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0051::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8484::1.8484) (0.5819::0.5820)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8588::1.8588) (0.0134::0.0134) (0.6101::0.6101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2790::0.2790) (0.2123::0.2147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1594::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0545::0.0545) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2449::0.2449) (0.2129::0.2129)) (IOPATH D Q (0.2413::0.2415) (0.1844::0.1881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4900::1.4900) (0.4850::0.4787)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5071::1.5071) (0.0134::0.0134) (0.5122::0.5122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1634::0.1635) (0.1350::0.1371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3831::1.3831) (0.4564::0.4565)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4038::1.4038) (0.0137::0.0137) (0.4905::0.4905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2372::0.2372) (0.2086::0.2086)) (IOPATH D Q (0.2331::0.2332) (0.1754::0.1760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4536::1.4536) (0.4762::0.4763)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4677::1.4677) (0.0137::0.0137) (0.5059::0.5059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2388::0.2388) (0.2095::0.2095)) (IOPATH D Q (0.2346::0.2347) (0.1762::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2844::1.2844) (0.4346::0.4347)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3016::1.3016) (0.0128::0.0128) (0.4650::0.4650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3161::1.3161) (0.4380::0.4381)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3267::1.3267) (0.0129::0.0129) (0.4689::0.4689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4027::1.4027) (0.4621::0.4652)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4179::1.4179) (0.0129::0.0129) (0.4923::0.4923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6143::1.6143) (0.5233::0.5234)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6222::1.6222) (0.0134::0.0134) (0.5492::0.5492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0627::0.0627) (0.0359::0.0359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2105::0.2105) (0.2130::0.2130)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2118::0.2118) (0.1713::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3781::1.3781) (0.4544::0.4545)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3944::1.3944) (0.0139::0.0139) (0.4854::0.4854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5925::1.5925) (0.5181::0.5115)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6086::1.6086) (0.0129::0.0128) (0.5432::0.5432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1918::0.1918) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2130::0.2130) (0.1648::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4033::1.4033) (0.4688::0.4689)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4095::1.4095) (0.0141::0.0141) (0.4921::0.4921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3663::1.3663) (0.4500::0.4501)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3748::1.3748) (0.0134::0.0134) (0.4746::0.4746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2337::0.2337) (0.2066::0.2066)) (IOPATH D Q (0.2296::0.2296) (0.1732::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2865::1.2865) (0.4271::0.4272)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3022::1.3022) (0.0127::0.0127) (0.4573::0.4573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2320::0.2321) (0.1373::0.1373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2137::0.2137) (0.1671::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0564::0.0564) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8247::1.8247) (0.5830::0.5830)) (IOPATH TE_B Z () () (0.0558::0.0558) (1.8499::1.8499) (0.0080::0.0080) (0.6213::0.6213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2086) (0.1652::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2093) (0.1602::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2152::0.2153) (0.1656::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2132::0.2134) (0.1660::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2148::0.2152) (0.1686::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5917::1.5917) (0.5081::0.5082)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6040::1.6040) (0.0123::0.0123) (0.5378::0.5378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2575::1.2575) (0.4192::0.4193)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2794::1.2794) (0.0135::0.0135) (0.4534::0.4534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2165::0.2166) (0.1657::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2791::1.2791) (0.4239::0.4240)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2979::1.2979) (0.0133::0.0133) (0.4551::0.4551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2409::0.2415) (0.1721::0.1766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2552::0.2553) (0.1602::0.1602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2364::0.2364) (0.2081::0.2081)) (IOPATH D Q (0.2321::0.2323) (0.1734::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1912::0.1912) (0.2036::0.2036)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.1999::0.1999)) (IOPATH D Q (0.2178::0.2178) (0.1645::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4498::1.4498) (0.4648::0.4648)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4655::1.4655) (0.0129::0.0129) (0.4950::0.4950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2110::0.2112) (0.1672::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1675::0.1675) (0.1408::0.1409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4009::1.4009) (0.4586::0.4587)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4153::1.4153) (0.0139::0.0139) (0.4884::0.4884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2527::0.2527) (0.1591::0.1591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2093::0.2095) (0.1631::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2134) (0.1613::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2150::0.2151) (0.1692::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2112::0.2114) (0.1657::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0529::0.0529) (0.0314::0.0314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2127::1.2127) (0.4043::0.4043)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2354::1.2354) (0.0138::0.0138) (0.4386::0.4386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2718::1.2718) (0.4173::0.4174)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2915::1.2915) (0.0140::0.0140) (0.4501::0.4501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2158::0.2158) (0.1645::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2342::1.2342) (0.4166::0.4167)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2578::1.2578) (0.0130::0.0130) (0.4491::0.4491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2133::0.2133) (0.1635::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7462::1.7462) (0.5720::0.5721)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7532::1.7532) (0.0131::0.0131) (0.5949::0.5949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2127::0.2128) (0.1649::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6467::1.6467) (0.5170::0.5171)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6594::1.6594) (0.0126::0.0126) (0.5443::0.5443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2123) (0.1624::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7914::1.7914) (0.5734::0.5735)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8128::1.8128) (0.0127::0.0127) (0.6069::0.6069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2293::0.2294) (0.1792::0.1810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5321::1.5321) (0.5068::0.5069)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5514::1.5514) (0.0132::0.0132) (0.5408::0.5408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1628::0.1628) (0.1538::0.1550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1402::0.1403)) (IOPATH B X (0.0859::0.0859) (0.1151::0.1151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7155::1.7155) (0.5368::0.5369)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7225::1.7225) (0.0139::0.0139) (0.5632::0.5632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2093) (0.1591::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1432::0.1432)) (IOPATH B X (0.0857::0.0857) (0.1152::0.1152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2113) (0.1617::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2086::0.2086) (0.1579::0.1583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2125::0.2125) (0.2139::0.2139)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2082::0.2084) (0.1612::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3329::1.3329) (0.4485::0.4486)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3573::1.3573) (0.0121::0.0121) (0.4843::0.4843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1996::0.1996)) (IOPATH D Q (0.2174::0.2175) (0.1663::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3498::1.3498) (0.4477::0.4478)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3716::1.3716) (0.0134::0.0134) (0.4868::0.4868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2124::0.2124) (0.1611::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1979::0.1979) (0.2068::0.2068)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8381::1.8381) (0.5723::0.5724)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8352::1.8352) (0.0140::0.0140) (0.5876::0.5876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2092::0.2094) (0.1681::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2095) (0.1596::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2136) (0.1639::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2027::1.2027) (0.4044::0.4045)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2206::1.2206) (0.0136::0.0136) (0.4357::0.4357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2881::1.2881) (0.4302::0.4303)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3105::1.3105) (0.0131::0.0131) (0.4638::0.4638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4133::1.4133) (0.4553::0.4554)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4205::1.4205) (0.0134::0.0134) (0.4818::0.4818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5075::1.5075) (0.4997::0.4998)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5224::1.5224) (0.0133::0.0133) (0.5297::0.5297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4465::1.4465) (0.4740::0.4741)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4522::1.4522) (0.0139::0.0139) (0.4979::0.4979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2827::1.2827) (0.4272::0.4272)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3008::1.3008) (0.0137::0.0137) (0.4586::0.4586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4126::1.4126) (0.4640::0.4641)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4298::1.4298) (0.0138::0.0138) (0.4940::0.4940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2156::0.2157) (0.1646::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5093::1.5093) (0.4986::0.4987)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5318::1.5318) (0.0113::0.0113) (0.5345::0.5345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2284::1.2284) (0.4182::0.4183)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2486::1.2486) (0.0139::0.0139) (0.4504::0.4504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2372::0.2372) (0.2086::0.2086)) (IOPATH D Q (0.2331::0.2331) (0.1738::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4064::1.4064) (0.4711::0.4712)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4109::1.4109) (0.0139::0.0139) (0.4933::0.4933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0623::0.0623) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2573::0.2574) (0.1625::0.1625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2173::0.2173) (0.1679::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7976::1.7976) (0.5842::0.5843)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8171::1.8171) (0.0137::0.0137) (0.6193::0.6193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2180::0.2181) (0.1654::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1601::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2152::0.2153) (0.1640::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2705::0.2705) (0.1712::0.1712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0942::0.0942) (0.1344::0.1344)) (IOPATH B X (0.0865::0.0865) (0.1142::0.1142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2603::0.2604) (0.1655::0.1655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2176::0.2176) (0.1718::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0959::0.0959) (0.1241::0.1242)) (IOPATH B X (0.0939::0.0939) (0.1238::0.1238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2586::1.2586) (0.4185::0.4186)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2815::1.2815) (0.0127::0.0127) (0.4531::0.4531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2234::0.2235) (0.1773::0.1779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2259::0.2259) (0.2022::0.2022)) (IOPATH D Q (0.2217::0.2218) (0.1673::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0950::0.0950) (0.1359::0.1359)) (IOPATH B X (0.0890::0.0890) (0.1215::0.1215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2133::0.2134) (0.1707::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6065::1.6065) (0.5095::0.5096)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6182::1.6182) (0.0139::0.0139) (0.5382::0.5382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1464::0.1464) (0.1386::0.1386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0627::0.0627) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2777::0.2778) (0.1743::0.1743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2304::0.2304) (0.2047::0.2047)) (IOPATH D Q (0.2262::0.2262) (0.1706::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2099::0.2102) (0.1690::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0196::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2164::0.2167) (0.1706::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2002::0.2002)) (IOPATH D Q (0.2184::0.2186) (0.1679::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2347::0.2347) (0.2071::0.2071)) (IOPATH D Q (0.2306::0.2306) (0.1732::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1762::0.1762) (0.1642::0.1642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4782::1.4782) (0.4722::0.4723)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4890::1.4890) (0.0136::0.0136) (0.4982::0.4982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2360::0.2360) (0.2079::0.2079)) (IOPATH D Q (0.2317::0.2317) (0.1727::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2097::0.2098) (0.1645::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2242::0.2242) (0.1362::0.1362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2106) (0.1618::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2370::1.2370) (0.4210::0.4211)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2606::1.2606) (0.0132::0.0132) (0.4559::0.4559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2742::0.2742) (0.1720::0.1720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3894::1.3894) (0.4583::0.4584)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4152::1.4152) (0.0122::0.0122) (0.4935::0.4935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6426::1.6426) (0.5125::0.5126)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6496::1.6496) (0.0134::0.0134) (0.5385::0.5385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4580::1.4580) (0.4737::0.4738)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4742::1.4742) (0.0138::0.0138) (0.5048::0.5048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0635::0.0635) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2127::0.2130) (0.1721::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5305::1.5305) (0.5063::0.5063)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5508::1.5508) (0.0131::0.0131) (0.5402::0.5402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6834::1.6834) (0.5428::0.5428)) (IOPATH TE_B Z () () (0.0556::0.0556) (1.6917::1.6917) (0.0077::0.0077) (0.5763::0.5763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3005::1.3005) (0.4261::0.4261)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3182::1.3182) (0.0135::0.0135) (0.4585::0.4585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6466::1.6466) (0.5300::0.5300)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6732::1.6732) (0.0118::0.0118) (0.5660::0.5660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6797::1.6796) (0.5321::0.5322)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6876::1.6876) (0.0136::0.0136) (0.5591::0.5591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2309::0.2309) (0.1385::0.1385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2571::0.2572) (0.1638::0.1638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8235::1.8235) (0.5918::0.5919)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8349::1.8349) (0.0126::0.0126) (0.6212::0.6212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2171::0.2175) (0.1756::0.1822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1981::0.1981) (0.1697::0.1697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2080) (0.1601::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0912::0.0912) (0.1231::0.1231)) (IOPATH B X (0.0920::0.0920) (0.1349::0.1349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2333::0.2333) (0.2240::0.2240)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2097::0.2100) (0.1655::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2099::0.2102) (0.1739::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0894::0.0894) (0.1195::0.1195)) (IOPATH B X (0.0862::0.0862) (0.1144::0.1144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1431::0.1431) (0.1325::0.1325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2240::0.2240) (0.2011::0.2011)) (IOPATH D Q (0.2198::0.2198) (0.1657::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3736::1.3736) (0.4614::0.4615)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3951::1.3951) (0.0133::0.0133) (0.4954::0.4954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3123::1.3123) (0.4423::0.4424)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3360::1.3360) (0.0126::0.0126) (0.4777::0.4777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3147::1.3147) (0.4326::0.4327)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3262::1.3262) (0.0133::0.0133) (0.4602::0.4602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5528::1.5528) (0.5126::0.5126)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5642::1.5642) (0.0136::0.0136) (0.5410::0.5410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4691::1.4691) (0.4741::0.4742)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4878::1.4878) (0.0121::0.0121) (0.5076::0.5076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2615::1.2615) (0.4294::0.4295)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2823::1.2823) (0.0136::0.0136) (0.4619::0.4619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2137::0.2137) (0.1633::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5537::1.5537) (0.5008::0.5027)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5717::1.5717) (0.0136::0.0136) (0.5332::0.5332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2081) (0.1601::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7250::1.7250) (0.5497::0.5498)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7245::1.7245) (0.0141::0.0141) (0.5636::0.5636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4011::1.4011) (0.4525::0.4525)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4153::1.4153) (0.0142::0.0142) (0.4837::0.4837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1994::1.1994) (0.3990::0.3991)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2236::1.2236) (0.0129::0.0129) (0.4354::0.4354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4270::1.4270) (0.4564::0.4564)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4340::1.4340) (0.0138::0.0138) (0.4802::0.4802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0584::0.0584) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0538::0.0538) (0.0326::0.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2114::0.2116) (0.1663::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2120::0.2121) (0.1702::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2100::1.2100) (0.4051::0.4051)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2289::1.2289) (0.0130::0.0130) (0.4361::0.4361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2170::0.2170) (0.1683::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2126) (0.1633::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1360::0.1361)) (IOPATH B X (0.0848::0.0848) (0.1122::0.1122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1950::0.1950)) (IOPATH D Q (0.2116::0.2121) (0.1694::0.1781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1888::0.1888) (0.1607::0.1607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1941::0.1941) (0.2050::0.2050)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2256::0.2256) (0.2020::0.2020)) (IOPATH D Q (0.2220::0.2223) (0.1729::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1995::1.1995) (0.4031::0.4032)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.2181::1.2181) (0.0142::0.0142) (0.4342::0.4342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2103) (0.1619::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2477::0.2478) (0.1921::0.1943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0876::0.0876) (0.1172::0.1172)) (IOPATH B X (0.0859::0.0859) (0.1176::0.1176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2180::0.2180) (0.1736::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2111::0.2116) (0.1682::0.1776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1517::0.1517) (0.1409::0.1409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1516::0.1516) (0.1389::0.1389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0890::0.0890) (0.1179::0.1179)) (IOPATH B X (0.0861::0.0861) (0.1139::0.1139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2119::0.2119) (0.1627::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2102::0.2108) (0.1678::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2087::0.2090) (0.1638::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2947::1.2947) (0.4282::0.4283)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3189::1.3189) (0.0124::0.0124) (0.4637::0.4637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2253::0.2254) (0.1337::0.1337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2150) (0.1634::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5443::1.5442) (0.4964::0.4965)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5484::1.5484) (0.0137::0.0137) (0.5216::0.5216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1879::0.1880) (0.1512::0.1530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2445::1.2445) (0.4196::0.4196)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2649::1.2649) (0.0134::0.0134) (0.4546::0.4546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2177::0.2178) (0.1673::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1664::0.1664) (0.1487::0.1496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2161::0.2163) (0.1673::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3047::1.3047) (0.4343::0.4343)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3289::1.3289) (0.0126::0.0126) (0.4666::0.4666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2141::0.2141) (0.1702::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2156::0.2156) (0.2155::0.2155)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5286::1.5286) (0.4912::0.4913)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5588::1.5588) (0.0114::0.0114) (0.5313::0.5313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2423::0.2424) (0.1472::0.1472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6698::1.6698) (0.5419::0.5419)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6877::1.6877) (0.0123::0.0123) (0.5732::0.5732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2102) (0.1613::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8096::1.8096) (0.5769::0.5770)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8175::1.8175) (0.0133::0.0133) (0.5946::0.5946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4889::1.4889) (0.4848::0.4849)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5106::1.5106) (0.0132::0.0132) (0.5154::0.5154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2099::0.2103) (0.1649::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8894::1.8895) (0.5878::0.5878)) (IOPATH TE_B Z () () (0.0535::0.0535) (1.9427::1.9427) (0.0035::0.0035) (0.6455::0.6456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2121::0.2121) (0.1618::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2106::0.2109) (0.1652::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5532::1.5532) (0.5056::0.5057)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5791::1.5791) (0.0123::0.0123) (0.5429::0.5429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1623::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2126::0.2128) (0.1665::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2016::0.2016) (0.2087::0.2087)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7587::1.7587) (0.5596::0.5597)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7701::1.7701) (0.0131::0.0131) (0.5874::0.5874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0974::0.0974) (0.1443::0.1444)) (IOPATH B X (0.0904::0.0904) (0.1191::0.1191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3033::1.3033) (0.4401::0.4402)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3192::1.3192) (0.0136::0.0136) (0.4700::0.4700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0940::0.0940) (0.1317::0.1318)) (IOPATH B X (0.0867::0.0867) (0.1150::0.1150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2126::0.2126) (0.1632::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1496::0.1496) (0.1372::0.1373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1990::0.1990)) (IOPATH D Q (0.2165::0.2166) (0.1665::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2102) (0.1616::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2463::0.2463) (0.1518::0.1518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1004::0.1004) (0.1285::0.1285)) (IOPATH B X (0.0991::0.0991) (0.1317::0.1317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1606::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1918::0.1918) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0673::0.0673) (0.0363::0.0363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2085::0.2086) (0.1629::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2119) (0.1624::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5408::1.5408) (0.4907::0.4907)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5573::1.5573) (0.0128::0.0128) (0.5193::0.5193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2626::1.2626) (0.4239::0.4240)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2850::1.2850) (0.0120::0.0120) (0.4567::0.4567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6393::1.6393) (0.5220::0.5220)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6477::1.6477) (0.0126::0.0126) (0.5491::0.5491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2116::0.2117) (0.1641::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5416::1.5416) (0.5078::0.5079)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5492::1.5492) (0.0136::0.0136) (0.5340::0.5340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4571::1.4571) (0.4721::0.4722)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4792::1.4792) (0.0138::0.0138) (0.5075::0.5075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2290::0.2290) (0.2039::0.2039)) (IOPATH D Q (0.2252::0.2253) (0.1730::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3408::1.3408) (0.4396::0.4397)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.3474::1.3474) (0.0146::0.0146) (0.4620::0.4620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5153::1.5152) (0.4889::0.4890)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5313::1.5313) (0.0135::0.0135) (0.5201::0.5201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2149::0.2149) (0.1634::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2328::1.2328) (0.4197::0.4198)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2536::1.2536) (0.0127::0.0127) (0.4521::0.4521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2110) (0.1603::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3423::1.3423) (0.4453::0.4454)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3541::1.3541) (0.0140::0.0140) (0.4719::0.4719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2327::1.2327) (0.4063::0.4063)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2558::1.2558) (0.0131::0.0131) (0.4417::0.4417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2289::1.2289) (0.4135::0.4136)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2530::1.2530) (0.0129::0.0129) (0.4526::0.4526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1948::0.1948) (0.2053::0.2053)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3570::1.3570) (0.4578::0.4578)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3770::1.3770) (0.0140::0.0140) (0.4894::0.4894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1247::0.1247) (0.1733::0.1741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5188::1.5188) (0.4942::0.4975)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5233::1.5233) (0.0136::0.0136) (0.5148::0.5148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2425::0.2425) (0.1882::0.1900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2107::0.2107) (0.2059::0.2059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0701::0.0701) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2106::0.2108) (0.1640::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2963::0.2963) (0.1863::0.1863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2113) (0.1618::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0968::0.0968) (0.1409::0.1409)) (IOPATH B X (0.0890::0.0890) (0.1154::0.1154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2101::0.2102) (0.1621::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0944::0.0944) (0.1374::0.1374)) (IOPATH B X (0.0871::0.0871) (0.1157::0.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2105::0.2105) (0.1620::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1996::0.1996) (0.2078::0.2078)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2100::0.2100) (0.1607::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0950::0.0950) (0.1356::0.1356)) (IOPATH B X (0.0890::0.0890) (0.1212::0.1212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0520::0.0520) (0.0313::0.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4070::1.4070) (0.4554::0.4581)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4217::1.4217) (0.0128::0.0128) (0.4852::0.4852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6318::1.6317) (0.5111::0.5112)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6361::1.6361) (0.0138::0.0138) (0.5356::0.5356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2124::0.2125) (0.1680::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5267::1.5267) (0.4851::0.4852)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5354::1.5354) (0.0134::0.0134) (0.5142::0.5142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1984::0.1984)) (IOPATH D Q (0.2157::0.2158) (0.1663::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2110::0.2114) (0.1674::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2496::0.2496) (0.1579::0.1579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2731::0.2732) (0.1716::0.1716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3340::1.3340) (0.4377::0.4320)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3484::1.3484) (0.0131::0.0131) (0.4637::0.4637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2022::0.2022) (0.2090::0.2090)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2142::0.2143) (0.1638::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2131::0.2131) (0.1712::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2101) (0.1606::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0605::0.0605) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1549::0.1549) (0.1749::0.1749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3046::1.3046) (0.4328::0.4328)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.3211::1.3211) (0.0086::0.0086) (0.4690::0.4690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2020::0.2020) (0.2089::0.2089)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2005::0.2005) (0.2081::0.2081)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2107::0.2108) (0.1663::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4932::1.4932) (0.4842::0.4843)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5132::1.5132) (0.0135::0.0135) (0.5178::0.5178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6877::1.6877) (0.5353::0.5353)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7064::1.7064) (0.0119::0.0119) (0.5686::0.5686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2440::0.2441) (0.1546::0.1546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4647::1.4647) (0.4711::0.4712)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4903::1.4903) (0.0123::0.0123) (0.5088::0.5088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2735::0.2735) (0.1709::0.1709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2085::0.2086) (0.1600::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2109::0.2113) (0.1677::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2111::0.2111) (0.1659::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1791::0.1791) (0.1665::0.1674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1663::0.1663) (0.1405::0.1405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2170::0.2170) (0.1629::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1956::0.1956) (0.2057::0.2057)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2110) (0.1615::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2101::0.2110) (0.1657::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2093::0.2093) (0.1611::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0976::0.0976) (0.1314::0.1314)) (IOPATH B X (0.0937::0.0937) (0.1267::0.1267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2120) (0.1627::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2107::0.2112) (0.1664::0.1768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0176::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0650::0.0650) (0.0351::0.0351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2108::0.2118) (0.1718::0.1872)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0069::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2478::0.2478) (0.1491::0.1491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2104::0.2107) (0.1688::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2087::0.2089) (0.1607::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2129::0.2132) (0.1678::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3560::1.3560) (0.4586::0.4587)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3804::1.3804) (0.0123::0.0123) (0.4916::0.4916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4046::1.4046) (0.4533::0.4534)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4141::1.4141) (0.0139::0.0139) (0.4796::0.4796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2130::0.2132) (0.1679::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6297::1.6297) (0.5288::0.5289)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6382::1.6382) (0.0127::0.0127) (0.5604::0.5604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4921::1.4921) (0.4796::0.4797)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.5005::1.5005) (0.0146::0.0146) (0.5059::0.5059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1387::0.1387) (0.2008::0.2015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2316::1.2316) (0.4088::0.4089)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2537::1.2537) (0.0135::0.0135) (0.4436::0.4436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6136::1.6136) (0.5300::0.5300)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.6019::1.6019) (0.0185::0.0185) (0.5201::0.5202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1889::0.1889) (0.2025::0.2025)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6043::1.6043) (0.5207::0.5208)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6203::1.6203) (0.0138::0.0138) (0.5519::0.5519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3424::1.3424) (0.4423::0.4424)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3634::1.3634) (0.0132::0.0132) (0.4754::0.4754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1899::1.1899) (0.4009::0.4010)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.2097::1.2097) (0.0144::0.0144) (0.4334::0.4334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5563::1.5562) (0.5006::0.5007)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5622::1.5622) (0.0133::0.0133) (0.5258::0.5258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2081) (0.1597::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2151) (0.1644::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5215::1.5215) (0.4839::0.4840)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5402::1.5402) (0.0138::0.0138) (0.5174::0.5174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1700::1.1700) (0.4022::0.4023)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1953::1.1953) (0.0129::0.0129) (0.4378::0.4378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3869::1.3869) (0.4516::0.4517)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4014::1.4014) (0.0133::0.0133) (0.4814::0.4814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2127::0.2131) (0.1694::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2132::0.2135) (0.1644::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2100::0.2103) (0.1647::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1440::0.1440) (0.1318::0.1318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2128::0.2128) (0.1707::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2244::0.2244) (0.2013::0.2013)) (IOPATH D Q (0.2204::0.2205) (0.1686::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2164::0.2168) (0.1785::0.1850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2088) (0.1649::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2092) (0.1599::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2123::0.2123) (0.1662::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0905::0.0905) (0.1244::0.1245)) (IOPATH B X (0.0859::0.0859) (0.1160::0.1160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0880::0.0880) (0.1132::0.1132)) (IOPATH B X (0.0904::0.0904) (0.1296::0.1296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2160::0.2162) (0.1770::0.1802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2131) (0.1630::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5523::1.5523) (0.5122::0.5122)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5620::1.5620) (0.0135::0.0135) (0.5390::0.5390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2170::0.2175) (0.1736::0.1838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0644::0.0644) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9854::1.9854) (0.6280::0.6281)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9917::1.9917) (0.0136::0.0136) (0.6527::0.6527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4683::1.4683) (0.4820::0.4820)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4886::1.4886) (0.0129::0.0129) (0.5150::0.5150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2041::1.2041) (0.3924::0.3924)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2247::1.2247) (0.0134::0.0134) (0.4285::0.4285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1914::0.1914) (0.2038::0.2038)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0707::0.0709)) (SETUP (negedge GATE) (posedge CLK) (0.0635::0.0636)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3611::1.3611) (0.4556::0.4557)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3736::1.3736) (0.0133::0.0133) (0.4838::0.4838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4849::1.4849) (0.4927::0.4927)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4944::1.4944) (0.0128::0.0128) (0.5184::0.5184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2096::0.2097) (0.1682::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1395::0.1396) (0.1030::0.1051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2127::0.2127) (0.1604::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0312::0.0312)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2237::0.2237) (0.2009::0.2009)) (IOPATH D Q (0.2206::0.2206) (0.1748::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5615::1.5615) (0.5077::0.5078)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5788::1.5788) (0.0133::0.0133) (0.5407::0.5407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8351::1.8351) (0.5792::0.5793)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8500::1.8500) (0.0133::0.0133) (0.6113::0.6113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4371::1.4371) (0.4688::0.4689)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4577::1.4577) (0.0126::0.0126) (0.5015::0.5015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2712::0.2713) (0.1710::0.1710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2109) (0.1609::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2118) (0.1621::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2287::0.2287) (0.2252::0.2252)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2720::0.2797)) (HOLD (posedge D) (posedge CLK) (0.0635::0.0672)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2127::0.2127) (0.1650::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1703::0.1703) (0.1499::0.1499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2173::0.2174) (0.1667::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5476::1.5476) (0.4971::0.5019)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5532::1.5532) (0.0140::0.0140) (0.5210::0.5210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2610::0.2610) (0.1658::0.1658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2110::0.2114) (0.1698::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2146::0.2153) (0.1687::0.1818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1611::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3397::1.3397) (0.4436::0.4437)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3530::1.3530) (0.0139::0.0139) (0.4725::0.4725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5343::1.5343) (0.4865::0.4865)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5448::1.5448) (0.0134::0.0134) (0.5125::0.5125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1876::0.1876) (0.1632::0.1632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2124::0.2124) (0.1637::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3494::1.3494) (0.4569::0.4569)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3705::1.3705) (0.0132::0.0132) (0.4880::0.4880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3089::1.3089) (0.4407::0.4407)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.3110::1.3111) (0.0185::0.0185) (0.4545::0.4545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2993::1.2993) (0.4223::0.4224)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3186::1.3186) (0.0136::0.0136) (0.4570::0.4570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2097) (0.1607::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5780::1.5780) (0.5131::0.5132)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6058::1.6058) (0.0114::0.0114) (0.5495::0.5495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3294::1.3294) (0.4300::0.4301)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3546::1.3546) (0.0118::0.0118) (0.4694::0.4694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2052::1.2052) (0.4021::0.4021)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2285::1.2285) (0.0128::0.0128) (0.4365::0.4365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6213::1.6213) (0.5230::0.5256)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6234::1.6234) (0.0132::0.0132) (0.5446::0.5446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2136::0.2136) (0.1638::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1604::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2140::0.2142) (0.1673::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3274::1.3274) (0.4276::0.4277)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3441::1.3441) (0.0133::0.0133) (0.4620::0.4620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8425::1.8425) (0.5996::0.5997)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8694::1.8694) (0.0124::0.0124) (0.6347::0.6347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2873::1.2873) (0.4256::0.4257)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3079::1.3079) (0.0134::0.0134) (0.4590::0.4590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0660::0.0660) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0497::0.0497) (0.0313::0.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2118::0.2118) (0.1636::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2166::1.2166) (0.4047::0.4048)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2384::1.2384) (0.0132::0.0132) (0.4391::0.4391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2094) (0.1604::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4743::1.4743) (0.4896::0.4896)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4958::1.4958) (0.0128::0.0128) (0.5243::0.5243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9297::1.9297) (0.5957::0.5958)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9408::1.9408) (0.0132::0.0132) (0.6279::0.6279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2321::0.2321) (0.2275::0.2275)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2748::0.2847)) (HOLD (posedge D) (posedge CLK) (0.0661::0.0692)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2117) (0.1609::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8257::1.8257) (0.5642::0.5643)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.8226::1.8226) (0.0144::0.0144) (0.5773::0.5773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2138::0.2138) (0.1617::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3755::1.3755) (0.4428::0.4428)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3938::1.3938) (0.0142::0.0142) (0.4777::0.4777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2160::0.2168) (0.1728::0.1857)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2405::0.2405) (0.2325::0.2325)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2420::0.2486)) (HOLD (posedge D) (posedge CLK) (0.0397::0.0429)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3747::0.3747) (0.2775::0.2775)) (IOPATH D Q (0.3705::0.3705) (0.2447::0.2447)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2122::0.2125) (0.1671::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2071::0.2071) (0.2113::0.2113)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0647::0.0647) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5898::1.5898) (0.5068::0.5069)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6026::1.6026) (0.0131::0.0131) (0.5369::0.5369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1936::1.1936) (0.4021::0.4022)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2171::1.2171) (0.0123::0.0123) (0.4416::0.4416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3954::1.3954) (0.4516::0.4517)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4033::1.4033) (0.0135::0.0135) (0.4771::0.4771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2865::1.2865) (0.4270::0.4271)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3020::1.3020) (0.0132::0.0132) (0.4572::0.4572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1931::0.1931)) (IOPATH D Q (0.2077::0.2077) (0.1588::0.1593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3671::1.3671) (0.4520::0.4521)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3728::1.3728) (0.0132::0.0132) (0.4745::0.4745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4967::1.4966) (0.4954::0.4955)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5058::1.5058) (0.0132::0.0132) (0.5220::0.5220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2038::0.2038) (0.1735::0.1735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2347::1.2347) (0.4214::0.4214)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2546::1.2546) (0.0131::0.0131) (0.4530::0.4530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1602::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4645::1.4645) (0.4872::0.4873)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4873::1.4873) (0.0138::0.0138) (0.5231::0.5231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1582::0.1582) (0.1387::0.1387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4608::1.4608) (0.4694::0.4695)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4697::1.4697) (0.0143::0.0143) (0.4955::0.4955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2050::0.2050) (0.1737::0.1737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2114) (0.1636::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2109::0.2109) (0.1602::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2629::0.2629) (0.1658::0.1658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2469::0.2469) (0.2141::0.2141)) (IOPATH D Q (0.2427::0.2428) (0.1804::0.1828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2109::0.2110) (0.1606::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5073::1.5073) (0.4992::0.4993)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5269::1.5269) (0.0129::0.0129) (0.5321::0.5321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9694::1.9694) (0.6356::0.6356)) (IOPATH TE_B Z () () (0.0569::0.0569) (2.0017::2.0017) (0.0101::0.0101) (0.6753::0.6753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3999::1.3999) (0.4572::0.4573)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4218::1.4218) (0.0129::0.0129) (0.4923::0.4923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2355::0.2355) (0.2296::0.2296)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2803::0.2918)) (HOLD (posedge D) (posedge CLK) (0.0707::0.0748)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2148::0.2150) (0.1667::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2093) (0.1607::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0578::0.0578) (0.0354::0.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2086) (0.1642::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4282::1.4282) (0.4708::0.4739)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4472::1.4472) (0.0132::0.0132) (0.5013::0.5013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2391::0.2391) (0.2317::0.2317)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2497::0.2564)) (HOLD (posedge D) (posedge CLK) (0.0458::0.0490)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2105) (0.1624::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3045::1.3045) (0.4255::0.4256)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3172::1.3172) (0.0134::0.0134) (0.4546::0.4546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0601::0.0601) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2120::0.2120) (0.1647::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1318::0.1318)) (IOPATH B X (0.0855::0.0855) (0.1162::0.1162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2003::0.2003)) (IOPATH D Q (0.2195::0.2202) (0.1742::0.1859)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.1999::0.1999)) (IOPATH D Q (0.2188::0.2193) (0.1739::0.1837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1969::0.1969) (0.2063::0.2063)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7462::1.7462) (0.5682::0.5683)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7462::1.7462) (0.0139::0.0139) (0.5893::0.5893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3843::1.3843) (0.4628::0.4628)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.3769::1.3769) (0.0180::0.0180) (0.4572::0.4573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2084) (0.1610::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5434::1.5434) (0.5012::0.5013)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5504::1.5504) (0.0141::0.0141) (0.5269::0.5269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6514::1.6514) (0.5193::0.5194)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6574::1.6574) (0.0133::0.0133) (0.5437::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2732::0.2732) (0.1726::0.1726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7962::1.7962) (0.5841::0.5842)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8098::1.8098) (0.0135::0.0135) (0.6141::0.6141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2363::1.2363) (0.4134::0.4135)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2592::1.2592) (0.0137::0.0137) (0.4484::0.4484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7473::1.7474) (0.5602::0.5629)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.7677::1.7677) (0.0090::0.0090) (0.5961::0.5961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2454::1.2454) (0.4236::0.4236)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2684::1.2684) (0.0127::0.0127) (0.4571::0.4571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2430::1.2430) (0.4144::0.4145)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2648::1.2648) (0.0132::0.0132) (0.4469::0.4469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7759::1.7759) (0.5672::0.5673)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7813::1.7813) (0.0133::0.0133) (0.5836::0.5836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2194::0.2196) (0.1694::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7072::1.7072) (0.5299::0.5300)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7146::1.7146) (0.0138::0.0138) (0.5551::0.5551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2410::0.2410) (0.1481::0.1481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5532::1.5532) (0.4958::0.4959)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5736::1.5736) (0.0130::0.0130) (0.5319::0.5319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2482::1.2482) (0.4169::0.4170)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2710::1.2710) (0.0128::0.0128) (0.4512::0.4512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2130) (0.1641::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8466::1.8466) (0.5776::0.5777)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8535::1.8535) (0.0123::0.0123) (0.6058::0.6058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2367::0.2367) (0.2303::0.2303)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2641::0.2725)) (HOLD (posedge D) (posedge CLK) (0.0579::0.0606)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2092::0.2095) (0.1636::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2103::0.2111) (0.1689::0.1824)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2007::0.2007) (0.2082::0.2082)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9455::1.9455) (0.6021::0.6022)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.9511::1.9511) (0.0143::0.0143) (0.6258::0.6258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2306::0.2306) (0.2265::0.2265)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2441::0.2522)) (HOLD (posedge D) (posedge CLK) (0.0415::0.0447)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2111::0.2117) (0.1678::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2086) (0.1601::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2081::0.2081) (0.2118::0.2118)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2184::0.2187) (0.1716::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2170::0.2174) (0.1770::0.1833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0679::0.0679) (0.0352::0.0352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4508::1.4508) (0.4726::0.4726)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4690::1.4690) (0.0133::0.0133) (0.5035::0.5035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2098::0.2098) (0.1614::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2815::1.2815) (0.4241::0.4242)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2983::1.2983) (0.0139::0.0139) (0.4553::0.4553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4165::1.4165) (0.4730::0.4731)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4337::1.4337) (0.0131::0.0131) (0.5045::0.5045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2336::1.2336) (0.4127::0.4128)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2524::1.2524) (0.0136::0.0136) (0.4422::0.4422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2230::1.2230) (0.4042::0.4042)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2470::1.2470) (0.0127::0.0127) (0.4413::0.4413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2368::1.2368) (0.4199::0.4200)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.2504::1.2504) (0.0146::0.0146) (0.4480::0.4480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2307::0.2307) (0.2049::0.2049)) (IOPATH D Q (0.2266::0.2267) (0.1713::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4069::1.4069) (0.4722::0.4723)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4126::1.4126) (0.0138::0.0138) (0.4948::0.4948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0522::0.0522) (0.0310::0.0310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3659::1.3659) (0.4481::0.4482)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3730::1.3730) (0.0138::0.0138) (0.4726::0.4726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2123) (0.1669::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5930::1.5930) (0.5104::0.5105)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6096::1.6096) (0.0133::0.0133) (0.5429::0.5429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2117::0.2118) (0.1647::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1583::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5170::1.5170) (0.5018::0.5019)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5337::1.5337) (0.0136::0.0135) (0.5333::0.5333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2134::1.2134) (0.4127::0.4127)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.2160::1.2160) (0.0182::0.0182) (0.4213::0.4213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2087) (0.1593::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5601::1.5601) (0.5091::0.5092)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5865::1.5865) (0.0123::0.0123) (0.5519::0.5519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2289::0.2289) (0.2253::0.2253)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2677::0.2771)) (HOLD (posedge D) (posedge CLK) (0.0608::0.0641)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3935::0.3935) (0.2858::0.2858)) (IOPATH D Q (0.3892::0.3892) (0.2513::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1598::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2115::0.2123) (0.1722::0.1847)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0098::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1920::0.1920) (0.1573::0.1573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0643::0.0643) (0.0362::0.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5370::1.5370) (0.4881::0.4882)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5444::1.5444) (0.0142::0.0142) (0.5138::0.5138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2402::0.2402) (0.2323::0.2323)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2484::0.2566)) (HOLD (posedge D) (posedge CLK) (0.0449::0.0479)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2096::0.2097) (0.1655::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1660::0.1660) (0.1533::0.1535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0623::0.0623) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1988::0.1988)) (IOPATH D Q (0.2162::0.2163) (0.1656::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4587::1.4587) (0.4662::0.4663)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4714::1.4714) (0.0142::0.0142) (0.4933::0.4933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1667::0.1667) (0.1535::0.1535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1380::0.1382)) (IOPATH B X (0.0857::0.0857) (0.1129::0.1129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2067::0.2067) (0.2112::0.2112)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1897::0.1897) (0.2028::0.2028)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1622::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2088::0.2088) (0.1690::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6805::1.6805) (0.5764::0.5766)) (IOPATH TE_B Z () () (0.0306::0.0306) (1.7850::1.7850) (-0.0180::-0.0180) (0.6252::0.6252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3033::1.3033) (0.4308::0.4309)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3263::1.3263) (0.0132::0.0132) (0.4655::0.4655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2596::0.2597) (0.1648::0.1648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6417::1.6417) (0.5187::0.5187)) (IOPATH TE_B Z () () (0.0521::0.0521) (1.7052::1.7052) (0.0007::0.0007) (0.5827::0.5827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2119::0.2119) (0.1641::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5814::1.5814) (0.4977::0.4978)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5885::1.5885) (0.0136::0.0136) (0.5227::0.5227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4963::1.4963) (0.4838::0.4838)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5131::1.5131) (0.0130::0.0130) (0.5140::0.5140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2576::0.2576) (0.2199::0.2199)) (IOPATH D Q (0.2534::0.2535) (0.1864::0.1894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4899::1.4899) (0.4827::0.4828)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5148::1.5148) (0.0128::0.0128) (0.5204::0.5204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2309::0.2309) (0.2267::0.2267)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2744::0.2842)) (HOLD (posedge D) (posedge CLK) (0.0659::0.0694)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3295::1.3295) (0.4480::0.4481)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3484::1.3484) (0.0141::0.0141) (0.4793::0.4793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5267::1.5267) (0.4967::0.4968)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5506::1.5506) (0.0120::0.0120) (0.5300::0.5300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4464::1.4464) (0.4667::0.4668)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4586::1.4586) (0.0143::0.0143) (0.4922::0.4922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2431::0.2432) (0.1500::0.1500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2157::0.2157) (0.1699::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2126) (0.1625::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8639::1.8639) (0.5878::0.5879)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8734::1.8734) (0.0128::0.0128) (0.6086::0.6086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2090) (0.1614::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2395::0.2395) (0.2320::0.2320)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2451::0.2520)) (HOLD (posedge D) (posedge CLK) (0.0424::0.0449)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2138::0.2142) (0.1679::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2124::0.2126) (0.1654::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1950::0.1950) (0.2054::0.2054)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0621::0.0621) (0.0377::0.0377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0947::0.0947) (0.1415::0.1416)) (IOPATH B X (0.0876::0.0876) (0.1160::0.1160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2134) (0.1635::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0677::0.0677) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0922::0.0922) (0.1238::0.1238)) (IOPATH B X (0.0898::0.0898) (0.1230::0.1230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2179::1.2179) (0.4113::0.4114)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2384::1.2384) (0.0129::0.0129) (0.4423::0.4423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1869::0.1869) (0.2015::0.2015)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1984::1.1984) (0.3970::0.3971)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2199::1.2199) (0.0137::0.0137) (0.4320::0.4320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3307::1.3307) (0.4488::0.4489)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3458::1.3458) (0.0132::0.0132) (0.4783::0.4783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4313::1.4313) (0.4597::0.4598)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4398::1.4398) (0.0139::0.0139) (0.4877::0.4877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2134::0.2137) (0.1688::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4202::1.4202) (0.4671::0.4672)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4350::1.4350) (0.0131::0.0131) (0.4971::0.4971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1925::0.1926) (0.1600::0.1611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0908::0.0908) (0.1210::0.1210)) (IOPATH B X (0.0894::0.0894) (0.1236::0.1236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2128::1.2128) (0.4141::0.4142)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2379::1.2379) (0.0125::0.0125) (0.4495::0.4495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2101::0.2101) (0.1587::0.1686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3899::1.3899) (0.4664::0.4665)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4101::1.4101) (0.0133::0.0133) (0.4989::0.4989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8128::1.8128) (0.5810::0.5811)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8153::1.8153) (0.0132::0.0132) (0.6026::0.6026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4113::1.4113) (0.4614::0.4615)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4351::1.4351) (0.0125::0.0125) (0.4968::0.4968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2110::0.2112) (0.1672::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2114::0.2114) (0.1600::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2113::0.2115) (0.1667::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2087::0.2089) (0.1640::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2301::0.2301) (0.2262::0.2262)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2793::0.2901)) (HOLD (posedge D) (posedge CLK) (0.0695::0.0733)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2088::0.2088) (0.1599::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2118) (0.1608::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2352::0.2352) (0.2294::0.2294)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2562::0.2633)) (HOLD (posedge D) (posedge CLK) (0.0512::0.0548)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5010::1.5010) (0.4762::0.4763)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5102::1.5102) (0.0129::0.0129) (0.5026::0.5026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2094::0.2097) (0.1709::0.1761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2702::0.2702) (0.1705::0.1705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1876::0.1876) (0.2019::0.2019)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1765::1.1765) (0.3972::0.3973)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.1970::1.1970) (0.0137::0.0137) (0.4302::0.4302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2124::0.2124) (0.1605::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5412::1.5412) (0.4977::0.4978)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5475::1.5475) (0.0140::0.0140) (0.5189::0.5189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2090) (0.1611::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2323::0.2323) (0.2058::0.2058)) (IOPATH D Q (0.2282::0.2282) (0.1724::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0956::0.0956) (0.1352::0.1353)) (IOPATH B X (0.0882::0.0882) (0.1164::0.1164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1538::0.1538) (0.1466::0.1466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0526::0.0526) (0.0321::0.0321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5188::1.5188) (0.4943::0.4944)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5369::1.5369) (0.0136::0.0136) (0.5277::0.5277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2152::0.2152) (0.1630::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2173::0.2178) (0.1736::0.1829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2749::0.2750) (0.1732::0.1732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0835::0.0835) (0.1012::0.1012)) (IOPATH B X (0.0890::0.0890) (0.1286::0.1286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2081) (0.1587::0.1587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2136::0.2136) (0.1640::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6635::1.6635) (0.5371::0.5371)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6844::1.6844) (0.0122::0.0122) (0.5686::0.5686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9371::1.9371) (0.6558::0.6559)) (IOPATH TE_B Z () () (0.0501::0.0501) (1.9842::1.9842) (-0.0031::-0.0031) (0.6892::0.6892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1620::0.1627) (0.1512::0.1528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2243::0.2243) (0.1361::0.1361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2274::0.2274) (0.2243::0.2243)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2655::0.2758)) (HOLD (posedge D) (posedge CLK) (0.0596::0.0628)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2079) (0.1589::0.1589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2689::0.2690) (0.1696::0.1696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1972::0.1972) (0.2065::0.2065)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4619::1.4619) (0.4863::0.4864)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4822::1.4822) (0.0130::0.0130) (0.5197::0.5197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2809::1.2809) (0.4346::0.4346)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3071::1.3071) (0.0126::0.0126) (0.4696::0.4696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5289::1.5288) (0.4988::0.4988)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5482::1.5482) (0.0136::0.0136) (0.5323::0.5323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2272::0.2272) (0.2029::0.2029)) (IOPATH D Q (0.2231::0.2231) (0.1681::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2158::0.2158) (0.1669::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2141::0.2145) (0.1697::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3041::1.3041) (0.4412::0.4413)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3204::1.3204) (0.0136::0.0136) (0.4712::0.4712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3979::1.3979) (0.4592::0.4593)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4199::1.4199) (0.0135::0.0135) (0.4936::0.4936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2342::0.2342) (0.2289::0.2289)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2501::0.2577)) (HOLD (posedge D) (posedge CLK) (0.0465::0.0499)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9992::1.9992) (0.6303::0.6303)) (IOPATH TE_B Z () () (0.0579::0.0579) (2.0048::2.0048) (0.0135::0.0135) (0.6572::0.6572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2099::0.2099) (0.1613::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2207::0.2208) (0.1311::0.1311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8169::1.8169) (0.5750::0.5751)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8224::1.8224) (0.0134::0.0134) (0.5937::0.5937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2667::0.2667) (0.1677::0.1677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4489::1.4489) (0.4695::0.4696)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4665::1.4665) (0.0137::0.0137) (0.5016::0.5016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0733::0.0733) (0.0419::0.0419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2093::0.2094) (0.1662::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0861::0.0861) (0.1081::0.1082)) (IOPATH B X (0.0865::0.0865) (0.1156::0.1156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1988::0.1988) (0.2073::0.2073)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0913::0.0913) (0.1262::0.1262)) (IOPATH B X (0.0845::0.0845) (0.1099::0.1099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2115::0.2116) (0.1609::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0631::0.0631) (0.0375::0.0375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0638::0.0638) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2153::0.2157) (0.1721::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0176::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1856::0.1856) (0.1733::0.1744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2291::1.2291) (0.4089::0.4090)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2476::1.2476) (0.0139::0.0139) (0.4406::0.4406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2155::0.2156) (0.1692::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2114::0.2116) (0.1699::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3398::1.3398) (0.4415::0.4416)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3472::1.3472) (0.0142::0.0142) (0.4651::0.4651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3151::1.3151) (0.4333::0.4334)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3289::1.3290) (0.0139::0.0139) (0.4615::0.4615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2383::1.2383) (0.4150::0.4151)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2611::1.2611) (0.0132::0.0132) (0.4544::0.4544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2265::1.2265) (0.4087::0.4088)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2468::1.2468) (0.0132::0.0132) (0.4406::0.4406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2506::0.2507) (0.1574::0.1574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5103::1.5103) (0.4796::0.4797)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5159::1.5159) (0.0138::0.0138) (0.5030::0.5030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2184::0.2185) (0.1678::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7080::1.7080) (0.5447::0.5448)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7167::1.7167) (0.0130::0.0130) (0.5713::0.5713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2149::0.2149) (0.1640::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4474::1.4474) (0.4676::0.4676)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4763::1.4763) (0.0118::0.0118) (0.5088::0.5088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6876::1.6876) (0.5372::0.5373)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6965::1.6965) (0.0134::0.0134) (0.5650::0.5650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1717::0.1717) (0.1675::0.1675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5578::1.5578) (0.5052::0.5053)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5763::1.5763) (0.0125::0.0125) (0.5390::0.5390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2189::1.2189) (0.4059::0.4060)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2414::1.2414) (0.0134::0.0134) (0.4404::0.4404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1755::1.1755) (0.4031::0.4031)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2000::1.2000) (0.0129::0.0129) (0.4386::0.4386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5974::1.5974) (0.5184::0.5184)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6061::1.6061) (0.0124::0.0124) (0.5444::0.5444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2584::1.2584) (0.4206::0.4207)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2780::1.2780) (0.0134::0.0134) (0.4580::0.4580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2646::0.2646) (0.1639::0.1639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2128::0.2128) (0.1605::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2104::0.2111) (0.1705::0.1814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1910::0.1910) (0.2035::0.2035)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8900::1.8900) (0.5822::0.5823)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8948::1.8948) (0.0138::0.0138) (0.6087::0.6087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2390::0.2390) (0.2317::0.2317)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2653::0.2726)) (HOLD (posedge D) (posedge CLK) (0.0583::0.0617)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2126::0.2127) (0.1683::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2090::0.2091) (0.1701::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2092) (0.1610::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0622::0.0622) (0.0352::0.0352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2254::0.2254) (0.2019::0.2019)) (IOPATH D Q (0.2213::0.2213) (0.1690::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0907::0.0907) (0.1224::0.1224)) (IOPATH B X (0.0863::0.0863) (0.1142::0.1142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2917::0.2918) (0.1835::0.1835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2103::0.2106) (0.1732::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3354::1.3354) (0.4355::0.4355)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3488::1.3488) (0.0134::0.0134) (0.4652::0.4652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5123::1.5123) (0.4801::0.4802)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5199::1.5199) (0.0141::0.0141) (0.5058::0.5058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1529::0.1529) (0.1483::0.1492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2414::0.2414) (0.2109::0.2109)) (IOPATH D Q (0.2371::0.2371) (0.1755::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5302::1.5301) (0.4958::0.4959)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5401::1.5401) (0.0139::0.0139) (0.5233::0.5233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7161::1.7161) (0.5567::0.5567)) (IOPATH TE_B Z () () (0.0570::0.0570) (1.7228::1.7228) (0.0105::0.0105) (0.5929::0.5929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2147::0.2149) (0.1685::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2404::0.2404) (0.2104::0.2104)) (IOPATH D Q (0.2362::0.2362) (0.1755::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6636::1.6636) (0.5519::0.5520)) (IOPATH TE_B Z () () (0.0472::0.0472) (1.7183::1.7183) (-0.0054::-0.0054) (0.5846::0.5846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2126) (0.1625::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2113) (0.1623::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0715::0.0715) (0.0410::0.0410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2123) (0.1619::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4333::1.4333) (0.4685::0.4685)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.4524::1.4524) (0.0087::0.0087) (0.5061::0.5061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4952::1.4952) (0.4956::0.4957)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5148::1.5148) (0.0127::0.0127) (0.5285::0.5285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3316::1.3316) (0.4438::0.4438)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3559::1.3559) (0.0128::0.0128) (0.4781::0.4781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9036::1.9036) (0.6070::0.6070)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9104::1.9104) (0.0130::0.0130) (0.6312::0.6312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2150::0.2150) (0.1670::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4289::1.4289) (0.4769::0.4770)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4419::1.4419) (0.0137::0.0137) (0.5058::0.5058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2161::0.2163) (0.1658::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2937::1.2937) (0.4320::0.4321)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3002::1.3002) (0.0131::0.0131) (0.4593::0.4593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3033::0.3034) (0.1895::0.1895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2104) (0.1610::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2141::0.2143) (0.1679::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2127) (0.1635::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2105::0.2110) (0.1685::0.1772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2143::0.2144) (0.1633::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0918::0.0918) (0.1285::0.1286)) (IOPATH B X (0.0886::0.0886) (0.1277::0.1277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0511::0.0511) (0.0313::0.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2101::0.2106) (0.1674::0.1773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1886::1.1886) (0.3982::0.3983)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2123::1.2123) (0.0134::0.0134) (0.4334::0.4334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2120::0.2126) (0.1690::0.1803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5499::1.5499) (0.4921::0.4922)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5659::1.5659) (0.0134::0.0134) (0.5233::0.5233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1686::1.1686) (0.4002::0.4003)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.1943::1.1943) (0.0131::0.0131) (0.4365::0.4365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3935::1.3935) (0.4661::0.4662)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4025::1.4025) (0.0142::0.0142) (0.4915::0.4915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6456::1.6456) (0.5317::0.5318)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6543::1.6543) (0.0126::0.0126) (0.5591::0.5591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2505::0.2505) (0.2161::0.2161)) (IOPATH D Q (0.2467::0.2470) (0.1864::0.1930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3469::1.3469) (0.4531::0.4532)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3614::1.3614) (0.0132::0.0132) (0.4813::0.4813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1843::1.1843) (0.3959::0.3960)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2096::1.2096) (0.0127::0.0127) (0.4324::0.4324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2077::0.2077) (0.1585::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4410::1.4410) (0.4810::0.4811)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4619::1.4619) (0.0126::0.0126) (0.5138::0.5138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4208::1.4208) (0.4651::0.4652)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4399::1.4399) (0.0137::0.0137) (0.4953::0.4953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2374::1.2374) (0.4145::0.4146)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2634::1.2634) (0.0123::0.0123) (0.4503::0.4503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2042::0.2042) (0.1747::0.1747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1605::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6665::1.6665) (0.5284::0.5285)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6710::1.6710) (0.0135::0.0135) (0.5521::0.5521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3561::1.3561) (0.4553::0.4554)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3788::1.3788) (0.0132::0.0132) (0.4902::0.4902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1826::0.1826) (0.1632::0.1644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2091::0.2092) (0.1625::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7784::1.7784) (0.5511::0.5512)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7871::1.7871) (0.0134::0.0134) (0.5776::0.5776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2166::0.2166) (0.1719::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2109::0.2109) (0.1633::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2099::0.2103) (0.1650::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2114::0.2114) (0.1778::0.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2083) (0.1593::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1844::0.1862) (0.1643::0.1682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.1999::0.1999)) (IOPATH D Q (0.2183::0.2186) (0.1704::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0710::0.0710) (0.0392::0.0392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0566::0.0566) (0.0351::0.0351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2104) (0.1611::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4764::1.4764) (0.4718::0.4719)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4887::1.4887) (0.0130::0.0130) (0.5025::0.5025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1996::0.1996)) (IOPATH D Q (0.2175::0.2176) (0.1672::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2128::0.2129) (0.1655::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6421::1.6421) (0.5259::0.5260)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6524::1.6524) (0.0131::0.0131) (0.5538::0.5538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2092::0.2098) (0.1712::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2107::0.2108) (0.1609::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3373::1.3373) (0.4498::0.4499)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3575::1.3575) (0.0132::0.0132) (0.4823::0.4823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4641::1.4641) (0.4682::0.4683)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4760::1.4760) (0.0133::0.0133) (0.4960::0.4960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2126::0.2129) (0.1700::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2084::0.2085) (0.1629::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2145::0.2145) (0.1642::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8408::1.8407) (0.5862::0.5863)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8540::1.8540) (0.0138::0.0138) (0.6171::0.6171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1934::0.1934) (0.2047::0.2047)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2682::0.2683) (0.1693::0.1693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4318::1.4318) (0.4683::0.4684)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4505::1.4505) (0.0137::0.0137) (0.4983::0.4983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2106) (0.1626::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2106::0.2108) (0.1639::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4942::1.4942) (0.4859::0.4883)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5114::1.5114) (0.0131::0.0131) (0.5177::0.5177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2651::1.2651) (0.4194::0.4194)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2844::1.2844) (0.0133::0.0133) (0.4508::0.4508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2541::0.2542) (0.1605::0.1605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2658::0.2658) (0.1676::0.1676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2082::0.2084) (0.1624::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2097) (0.1606::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4161::1.4161) (0.4621::0.4622)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4340::1.4340) (0.0126::0.0126) (0.4931::0.4931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2809::1.2809) (0.4191::0.4192)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2924::1.2924) (0.0124::0.0124) (0.4466::0.4466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2091::0.2091) (0.1639::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1375::0.1375) (0.1962::0.1968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2137::0.2137) (0.1644::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3140::1.3140) (0.4443::0.4444)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3381::1.3381) (0.0135::0.0135) (0.4799::0.4799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2131::0.2132) (0.1642::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5464::1.5464) (0.4965::0.4966)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5555::1.5555) (0.0142::0.0142) (0.5234::0.5234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3198::1.3198) (0.4451::0.4451)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3273::1.3273) (0.0141::0.0141) (0.4694::0.4694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0488::0.0488) (0.0307::0.0307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2158::0.2160) (0.1661::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2590::0.2591) (0.1616::0.1616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2230::0.2230) (0.2005::0.2005)) (IOPATH D Q (0.2190::0.2190) (0.1667::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2100::0.2104) (0.1664::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1867::0.1867) (0.2014::0.2014)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0712::0.0716)) (SETUP (negedge GATE) (posedge CLK) (0.0640::0.0647)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2387::0.2388) (0.1445::0.1445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2214::0.2214) (0.1296::0.1296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3283::1.3283) (0.4301::0.4302)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3437::1.3437) (0.0133::0.0133) (0.4625::0.4625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2084) (0.1612::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2119::0.2121) (0.1680::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6840::1.6840) (0.5352::0.5353)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6958::1.6958) (0.0128::0.0128) (0.5648::0.5648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8414::1.8414) (0.5936::0.5937)) (IOPATH TE_B Z () () (0.0581::0.0580) (1.8647::1.8647) (0.0125::0.0125) (0.6313::0.6313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2868::1.2868) (0.4242::0.4243)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3043::1.3043) (0.0138::0.0138) (0.4559::0.4559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2154::1.2154) (0.4037::0.4038)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2368::1.2368) (0.0130::0.0130) (0.4373::0.4373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2087::0.2088) (0.1619::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4741::1.4741) (0.4886::0.4887)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4941::1.4941) (0.0133::0.0133) (0.5230::0.5230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4502::1.4502) (0.4838::0.4839)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4707::1.4707) (0.0130::0.0130) (0.5157::0.5157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2102::0.2110) (0.1696::0.1826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2159::0.2160) (0.1640::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2334::1.2334) (0.4134::0.4135)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2556::1.2556) (0.0130::0.0130) (0.4474::0.4474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6709::1.6709) (0.5255::0.5256)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6708::1.6708) (0.0135::0.0135) (0.5468::0.5468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2396::0.2396) (0.1469::0.1469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2170::0.2170) (0.1657::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1972::1.1973) (0.3993::0.3994)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2171::1.2171) (0.0139::0.0139) (0.4317::0.4317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2010::0.2010) (0.2084::0.2084)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2350::0.2350) (0.1427::0.1427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0684::0.0684) (0.0379::0.0379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2510::1.2510) (0.4173::0.4174)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2730::1.2730) (0.0132::0.0132) (0.4520::0.4520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8315::1.8315) (0.5722::0.5723)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8355::1.8355) (0.0130::0.0130) (0.5981::0.5981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1116::0.1116) (0.1136::0.1136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4933::1.4933) (0.4728::0.4729)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5036::1.5036) (0.0144::0.0144) (0.4985::0.4985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2087::0.2089) (0.1649::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2080) (0.1596::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1854::0.1854) (0.2345::0.2350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4203::1.4203) (0.4567::0.4568)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4371::1.4371) (0.0130::0.0130) (0.4883::0.4883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0529::0.0529) (0.0318::0.0318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2103::0.2103) (0.1615::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2127::0.2127) (0.1670::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1978::0.1978)) (IOPATH D Q (0.2145::0.2145) (0.1612::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0312::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1449::0.1449) (0.1383::0.1383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2115) (0.1619::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2217::0.2217) (0.1998::0.1998)) (IOPATH D Q (0.2184::0.2193) (0.1714::0.1870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0126::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2414::1.2414) (0.4134::0.4134)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2637::1.2637) (0.0135::0.0135) (0.4466::0.4466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4951::1.4951) (0.4888::0.4889)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5020::1.5020) (0.0138::0.0138) (0.5134::0.5134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2122::0.2123) (0.1709::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2096) (0.1610::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2092::0.2095) (0.1654::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2158::0.2158) (0.1656::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4763::1.4763) (0.4913::0.4914)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4921::1.4921) (0.0140::0.0140) (0.5214::0.5214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4577::1.4577) (0.4656::0.4657)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4704::1.4704) (0.0136::0.0136) (0.4937::0.4937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2100::0.2103) (0.1712::0.1768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2120::0.2124) (0.1699::0.1772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2099::0.2103) (0.1658::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2174::0.2174) (0.1658::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0640::0.0640) (0.0381::0.0381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9702::1.9703) (0.6357::0.6358)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.9942::1.9942) (0.0114::0.0114) (0.6616::0.6616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2451::0.2451) (0.2131::0.2131)) (IOPATH D Q (0.2408::0.2408) (0.1768::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4044::1.4044) (0.4703::0.4704)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4230::1.4230) (0.0138::0.0138) (0.5023::0.5023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2138::0.2140) (0.1637::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2077::0.2078) (0.1594::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2163::0.2164) (0.1719::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4261::1.4261) (0.4640::0.4641)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4493::1.4493) (0.0122::0.0122) (0.4983::0.4983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4674::1.4674) (0.4797::0.4798)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4846::1.4846) (0.0143::0.0143) (0.5114::0.5114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2091::0.2095) (0.1673::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2130) (0.1640::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4176::1.4176) (0.4545::0.4546)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4392::1.4392) (0.0132::0.0132) (0.4879::0.4879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1958::0.1958)) (IOPATH D Q (0.2121::0.2122) (0.1642::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2192::0.2192) (0.1663::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3084::1.3084) (0.4312::0.4313)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3234::1.3234) (0.0133::0.0133) (0.4607::0.4607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2574::0.2575) (0.1626::0.1626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2109::0.2109) (0.1694::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2605::1.2605) (0.4281::0.4281)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2825::1.2825) (0.0126::0.0126) (0.4623::0.4623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3876::1.3876) (0.4494::0.4495)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3977::1.3977) (0.0135::0.0135) (0.4781::0.4781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2098::0.2105) (0.1701::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2108::0.2110) (0.1627::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4371::1.4371) (0.4710::0.4711)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4472::1.4472) (0.0132::0.0132) (0.4974::0.4974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2087::0.2088) (0.1596::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5428::1.5428) (0.4886::0.4887)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5570::1.5570) (0.0125::0.0125) (0.5205::0.5205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2028::0.2028) (0.2092::0.2092)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2120::0.2123) (0.1743::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2675::0.2676) (0.1687::0.1687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2280::0.2280) (0.2034::0.2034)) (IOPATH D Q (0.2239::0.2239) (0.1697::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1317::0.1317)) (IOPATH B X (0.0852::0.0852) (0.1116::0.1116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2103::0.2110) (0.1691::0.1805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4977::1.4977) (0.4960::0.4960)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4600::1.4601) (0.0184::0.0184) (0.4739::0.4739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2448::1.2448) (0.4187::0.4188)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2669::1.2669) (0.0132::0.0132) (0.4559::0.4559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1961::0.1961) (0.2060::0.2060)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2499::0.2499) (0.2158::0.2158)) (IOPATH D Q (0.2457::0.2458) (0.1824::0.1844)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3473::1.3472) (0.4487::0.4488)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3731::1.3731) (0.0121::0.0121) (0.4888::0.4888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7724::1.7724) (0.5618::0.5624)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7731::1.7731) (0.0137::0.0137) (0.5737::0.5737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2453::1.2453) (0.4173::0.4174)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2645::1.2645) (0.0139::0.0139) (0.4540::0.4540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7379::1.7379) (0.5448::0.5449)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7450::1.7450) (0.0130::0.0130) (0.5695::0.5695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5596::1.5596) (0.5072::0.5073)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5787::1.5787) (0.0123::0.0123) (0.5404::0.5404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2229::0.2229) (0.2005::0.2005)) (IOPATH D Q (0.2198::0.2200) (0.1750::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2085::1.2085) (0.4037::0.4037)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2349::1.2349) (0.0127::0.0127) (0.4410::0.4410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4950::1.4950) (0.4832::0.4833)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5138::1.5138) (0.0135::0.0135) (0.5169::0.5169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2609::1.2609) (0.4276::0.4277)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2815::1.2815) (0.0136::0.0136) (0.4609::0.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2924::1.2924) (0.4373::0.4374)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3166::1.3166) (0.0126::0.0126) (0.4732::0.4732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8575::1.8575) (0.5926::0.5927)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8600::1.8600) (0.0134::0.0134) (0.6167::0.6167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2809::0.2810) (0.1754::0.1754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0595::0.0595) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7235::1.7235) (0.5499::0.5500)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7348::1.7348) (0.0122::0.0122) (0.5782::0.5782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2090::0.2090) (0.1671::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6051::1.6051) (0.5063::0.5064)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6201::1.6201) (0.0121::0.0121) (0.5402::0.5402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2131::0.2131) (0.1624::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2128::0.2129) (0.1666::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9311::1.9311) (0.5984::0.5985)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9322::1.9322) (0.0136::0.0136) (0.6188::0.6188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0539::0.0539) (0.0324::0.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2096::0.2097) (0.1632::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0565::0.0565) (0.0332::0.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2139::0.2140) (0.1636::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2005::0.2005) (0.2081::0.2081)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2010::0.2010) (0.2084::0.2084)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2806::0.2808) (0.1768::0.1768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2089::0.2089) (0.1624::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2088::0.2093) (0.1683::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2313::1.2313) (0.4070::0.4071)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2456::1.2456) (0.0132::0.0132) (0.4362::0.4362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5145::1.5145) (0.5009::0.5009)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.4774::1.4774) (0.0187::0.0187) (0.4798::0.4798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3682::1.3682) (0.4593::0.4593)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3759::1.3759) (0.0136::0.0136) (0.4824::0.4824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1752::0.1777) (0.1574::0.1628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5932::1.5932) (0.5131::0.5157)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6100::1.6100) (0.0132::0.0132) (0.5448::0.5448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5142::1.5142) (0.4905::0.4905)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5279::1.5279) (0.0139::0.0139) (0.5207::0.5207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3065::1.3065) (0.4402::0.4402)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3260::1.3260) (0.0132::0.0132) (0.4730::0.4730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3489::1.3489) (0.4471::0.4472)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3734::1.3734) (0.0123::0.0123) (0.4830::0.4830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2097::0.2098) (0.1653::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3946::1.3946) (0.4490::0.4491)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4030::1.4030) (0.0133::0.0133) (0.4738::0.4738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1613::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0942::0.0942) (0.1316::0.1317)) (IOPATH B X (0.0859::0.0859) (0.1109::0.1109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1593::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2094::0.2095) (0.1605::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2104::0.2104) (0.1623::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2100::0.2101) (0.1601::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4508::1.4508) (0.4829::0.4829)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4766::1.4766) (0.0126::0.0126) (0.5198::0.5198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2100::0.2100) (0.1609::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2089::0.2092) (0.1634::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5840::1.5840) (0.5213::0.5213)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.5795::1.5795) (0.0186::0.0186) (0.5152::0.5152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1908::0.1908) (0.2034::0.2034)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3137::1.3137) (0.4324::0.4325)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3234::1.3234) (0.0135::0.0135) (0.4584::0.4584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2126::0.2128) (0.1671::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.1658::1.1658) (0.3988::0.3988)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.1728::1.1729) (0.0180::0.0180) (0.4169::0.4169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2123::0.2123) (0.1614::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0500::0.0500) (0.0303::0.0303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6867::1.6867) (0.5456::0.5386)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6990::1.6990) (0.0125::0.0125) (0.5678::0.5678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2118::0.2118) (0.1603::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0997::0.0997) (0.1449::0.1449)) (IOPATH B X (0.0919::0.0919) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1966::0.1966) (0.2063::0.2063)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2116) (0.1604::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2365::0.2366) (0.1422::0.1422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2248::0.2248) (0.2015::0.2015)) (IOPATH D Q (0.2208::0.2208) (0.1689::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1991::0.1991) (0.2074::0.2074)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0624)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2885::1.2885) (0.4283::0.4283)) (IOPATH TE_B Z () () (0.0562::0.0562) (1.3122::1.3122) (0.0089::0.0089) (0.4667::0.4667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2178::0.2181) (0.1694::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5819::1.5819) (0.4987::0.4988)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5859::1.5859) (0.0140::0.0140) (0.5213::0.5213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4790::1.4790) (0.4738::0.4738)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5033::1.5033) (0.0127::0.0127) (0.5064::0.5064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2144::0.2144) (0.1635::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2300::1.2300) (0.4182::0.4183)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2539::1.2539) (0.0132::0.0132) (0.4534::0.4534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5249::1.5249) (0.4924::0.4925)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5443::1.5443) (0.0138::0.0138) (0.5253::0.5253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1984::0.1984)) (IOPATH D Q (0.2159::0.2159) (0.1654::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2330::0.2331) (0.1428::0.1428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2087::0.2088) (0.1619::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7394::1.7394) (0.5455::0.5456)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7484::1.7484) (0.0128::0.0128) (0.5754::0.5754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4526::1.4526) (0.4715::0.4716)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4686::1.4686) (0.0137::0.0137) (0.5026::0.5026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2121::0.2123) (0.1641::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0695::0.0695) (0.0362::0.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2119::0.2119) (0.1609::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2936::1.2936) (0.4340::0.4340)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.3214::1.3214) (0.0102::0.0102) (0.4718::0.4718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2171::0.2171) (0.1677::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2371::0.2371) (0.2085::0.2085)) (IOPATH D Q (0.2329::0.2330) (0.1749::0.1772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7242::1.7242) (0.5477::0.5478)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7332::1.7332) (0.0134::0.0134) (0.5761::0.5761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2522::0.2523) (0.1548::0.1548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2131::0.2132) (0.1621::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2697::0.2698) (0.1694::0.1694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4244::1.4244) (0.4644::0.4645)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4396::1.4396) (0.0134::0.0134) (0.4945::0.4945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5421::1.5420) (0.4907::0.4908)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5532::1.5532) (0.0134::0.0134) (0.5197::0.5197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2090::0.2090) (0.1674::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3660::1.3660) (0.4600::0.4601)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3774::1.3774) (0.0135::0.0135) (0.4856::0.4856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1949::0.1949) (0.2054::0.2054)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2379::0.2380) (0.1422::0.1422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2112::0.2114) (0.1613::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2124::0.2125) (0.1629::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0994::0.0994) (0.1431::0.1431)) (IOPATH B X (0.0919::0.0919) (0.1191::0.1191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2678::1.2678) (0.4281::0.4281)) (IOPATH TE_B Z () () (0.0564::0.0564) (1.2876::1.2876) (0.0091::0.0091) (0.4628::0.4628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2125) (0.1637::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2132::0.2133) (0.1655::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1342::0.1342)) (IOPATH B X (0.0854::0.0854) (0.1129::0.1129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1859::0.1860) (0.1450::0.1463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2117::0.2123) (0.1690::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3870::1.3870) (0.4569::0.4570)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4119::1.4119) (0.0129::0.0129) (0.4933::0.4933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2169::0.2170) (0.1653::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2387::1.2387) (0.4095::0.4096)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2573::1.2573) (0.0136::0.0136) (0.4421::0.4421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0986::0.0986) (0.1350::0.1351)) (IOPATH B X (0.0924::0.0924) (0.1231::0.1231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8151::1.8151) (0.5885::0.5886)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8217::1.8217) (0.0131::0.0131) (0.6148::0.6148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4106::1.4106) (0.4604::0.4605)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4315::1.4315) (0.0134::0.0134) (0.4936::0.4936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5013::1.5013) (0.4803::0.4804)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5144::1.5144) (0.0135::0.0135) (0.5112::0.5112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4012::1.4012) (0.4576::0.4576)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4161::1.4161) (0.0131::0.0131) (0.4876::0.4876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2283::1.2283) (0.4176::0.4177)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2496::1.2496) (0.0136::0.0136) (0.4511::0.4511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0637::0.0639) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2113) (0.1629::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2827::0.2827) (0.2154::0.2172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5152::1.5152) (0.4939::0.4940)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5339::1.5339) (0.0138::0.0138) (0.5269::0.5269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1524::0.1524) (0.1456::0.1456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2104::0.2105) (0.1634::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1909::0.1909) (0.2034::0.2034)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3557::1.3557) (0.4544::0.4544)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.3538::1.3538) (0.0185::0.0185) (0.4573::0.4573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2117::0.2117) (0.1930::0.1930)) (IOPATH D Q (0.2078::0.2079) (0.1607::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2111) (0.1608::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3242::1.3242) (0.4454::0.4455)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3309::1.3309) (0.0132::0.0132) (0.4686::0.4686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2095) (0.1586::0.1590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2129::0.2135) (0.1707::0.1812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1911::0.1911) (0.2035::0.2035)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7075::1.7075) (0.5311::0.5312)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7115::1.7115) (0.0138::0.0138) (0.5556::0.5556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2921::1.2921) (0.4365::0.4366)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3143::1.3143) (0.0122::0.0122) (0.4701::0.4701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5401::1.5401) (0.4931::0.4932)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5463::1.5463) (0.0132::0.0132) (0.5178::0.5178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0880::0.0880) (0.1174::0.1174)) (IOPATH B X (0.0882::0.0882) (0.1258::0.1258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2096) (0.1613::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2121::0.2122) (0.1672::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2128::0.2134) (0.1690::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2081) (0.1598::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0955::0.0955) (0.1311::0.1312)) (IOPATH B X (0.0900::0.0900) (0.1210::0.1210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2268::0.2268) (0.2026::0.2026)) (IOPATH D Q (0.2233::0.2237) (0.1744::0.1826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2855::0.2856) (0.1794::0.1794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1967::0.1967)) (IOPATH D Q (0.2146::0.2148) (0.1754::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4623::1.4623) (0.4891::0.4892)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4870::1.4870) (0.0125::0.0125) (0.5235::0.5235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2555::0.2555) (0.2188::0.2188)) (IOPATH D Q (0.2512::0.2512) (0.1837::0.1846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1460::0.1461)) (IOPATH B X (0.0887::0.0887) (0.1269::0.1269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2108) (0.1615::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5230::1.5230) (0.4890::0.4891)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5426::1.5426) (0.0130::0.0130) (0.5237::0.5237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2180::0.2190) (0.1767::0.1925)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0065::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5196::1.5196) (0.4844::0.4845)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5414::1.5414) (0.0128::0.0128) (0.5218::0.5218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2747::0.2747) (0.1731::0.1731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2090::0.2093) (0.1649::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4934::1.4934) (0.4872::0.4872)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5148::1.5148) (0.0127::0.0127) (0.5199::0.5199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0565::0.0565) (0.0329::0.0329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4957::1.4957) (0.4871::0.4872)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5156::1.5156) (0.0131::0.0131) (0.5165::0.5165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3271::1.3271) (0.4385::0.4386)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3480::1.3480) (0.0137::0.0137) (0.4721::0.4721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8162::1.8161) (0.5734::0.5735)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8177::1.8177) (0.0133::0.0133) (0.5951::0.5951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3779::1.3779) (0.4482::0.4483)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3987::1.3987) (0.0139::0.0139) (0.4832::0.4832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3929::1.3929) (0.4491::0.4491)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4105::1.4105) (0.0129::0.0129) (0.4796::0.4796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2097::0.2099) (0.1656::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2140::0.2140) (0.1649::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6024::1.6024) (0.5066::0.5067)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6105::1.6105) (0.0143::0.0143) (0.5317::0.5317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4576::1.4576) (0.4865::0.4866)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4783::1.4783) (0.0129::0.0129) (0.5194::0.5194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4733::1.4733) (0.4890::0.4891)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4775::1.4775) (0.0138::0.0138) (0.5112::0.5112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8613::1.8613) (0.5920::0.5920)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8691::1.8691) (0.0138::0.0138) (0.6136::0.6136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2098::0.2098) (0.1690::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3613::0.3613) (0.2705::0.2705)) (IOPATH D Q (0.3571::0.3571) (0.2360::0.2368)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1967::0.1967)) (IOPATH D Q (0.2132::0.2132) (0.1632::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2307::0.2307) (0.1896::0.1896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1913::1.1913) (0.3988::0.3988)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2085::1.2085) (0.0134::0.0134) (0.4289::0.4289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2182::0.2193) (0.1767::0.1942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0022)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0908::0.0908) (0.1205::0.1205)) (IOPATH B X (0.0902::0.0902) (0.1253::0.1253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2110::0.2110) (0.1664::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2127::0.2132) (0.1699::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2133::0.2133) (0.1695::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5562::1.5562) (0.5099::0.5034)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5751::1.5751) (0.0129::0.0129) (0.5368::0.5368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4320::1.4320) (0.4630::0.4631)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4467::1.4467) (0.0134::0.0134) (0.4934::0.4934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2220::1.2220) (0.4172::0.4173)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2480::1.2480) (0.0123::0.0123) (0.4527::0.4527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1733::1.1733) (0.3957::0.3958)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1951::1.1951) (0.0129::0.0129) (0.4297::0.4297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5856::1.5855) (0.4997::0.4997)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5895::1.5895) (0.0140::0.0140) (0.5229::0.5229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2514::1.2514) (0.4087::0.4088)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2708::1.2708) (0.0135::0.0135) (0.4429::0.4429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3848::1.3848) (0.4526::0.4527)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4055::1.4055) (0.0124::0.0124) (0.4869::0.4869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2752::1.2752) (0.4164::0.4165)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2956::1.2956) (0.0140::0.0140) (0.4515::0.4515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2108::0.2108) (0.1700::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8879::1.8879) (0.5885::0.5885)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8981::1.8981) (0.0133::0.0133) (0.6116::0.6116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2100::0.2101) (0.1628::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0649::0.0649) (0.0361::0.0361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1297::0.1297) (0.1035::0.1035)) (IOPATH A Y (0.1851::0.1851) (0.0340::0.0340)) (IOPATH B Y (0.1704::0.1704) (0.0349::0.0349)) (IOPATH C Y (0.1468::0.1468) (0.0324::0.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2095) (0.1608::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2159::0.2160) (0.1653::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1296::0.1296) (0.1421::0.1421)) (IOPATH D X (0.1274::0.1274) (0.1450::0.1450)) (IOPATH A_N X (0.1728::0.1728) (0.1388::0.1388)) (IOPATH B_N X (0.1764::0.1764) (0.1467::0.1467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1294::0.1294) (0.1413::0.1413)) (IOPATH D X (0.1279::0.1279) (0.1453::0.1453)) (IOPATH A_N X (0.1732::0.1732) (0.1391::0.1391)) (IOPATH B_N X (0.1779::0.1779) (0.1474::0.1474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2101::0.2101) (0.1657::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1289::0.1289) (0.1330::0.1330)) (IOPATH C X (0.1300::0.1300) (0.1429::0.1429)) (IOPATH D X (0.1292::0.1292) (0.1507::0.1507)) (IOPATH A_N X (0.1662::0.1662) (0.1401::0.1401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1319::0.1319) (0.1434::0.1434)) (IOPATH D X (0.1301::0.1301) (0.1470::0.1471)) (IOPATH A_N X (0.1761::0.1761) (0.1409::0.1409)) (IOPATH B_N X (0.1791::0.1791) (0.1487::0.1487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1268::0.1268) (0.1314::0.1314)) (IOPATH C X (0.1277::0.1277) (0.1405::0.1405)) (IOPATH D X (0.1272::0.1272) (0.1490::0.1490)) (IOPATH A_N X (0.1647::0.1647) (0.1388::0.1388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1325::0.1325) (0.1362::0.1362)) (IOPATH C X (0.1325::0.1325) (0.1443::0.1443)) (IOPATH D X (0.1320::0.1320) (0.1529::0.1530)) (IOPATH A_N X (0.1686::0.1686) (0.1419::0.1419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2111::0.2111) (0.1614::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1241::0.1241) (0.1177::0.1177)) (IOPATH B X (0.1281::0.1281) (0.1330::0.1330)) (IOPATH C X (0.1287::0.1287) (0.1435::0.1435)) (IOPATH D X (0.1269::0.1269) (0.1467::0.1467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5114::1.5114) (0.4902::0.4903)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5205::1.5205) (0.0124::0.0124) (0.5169::0.5169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2783::1.2783) (0.4339::0.4339)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2973::1.2973) (0.0133::0.0133) (0.4638::0.4638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2108::0.2109) (0.1644::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2141::0.2143) (0.1641::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0957::0.0957) (0.1389::0.1390)) (IOPATH B X (0.0901::0.0901) (0.1234::0.1234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2084::0.2087) (0.1648::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5282::1.5282) (0.4937::0.4938)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5388::1.5388) (0.0137::0.0137) (0.5212::0.5212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1568::0.1568) (0.1428::0.1428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0878::0.0878) (0.1044::0.1044)) (IOPATH B X (0.0926::0.0926) (0.1283::0.1283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1370::0.1371) (0.1171::0.1193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2015::0.2015) (0.2086::0.2086)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2136::0.2139) (0.1690::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1778::0.1778) (0.1610::0.1610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0647::0.0647) (0.0360::0.0360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2116) (0.1603::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4965::1.4965) (0.4972::0.4973)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5184::1.5184) (0.0127::0.0127) (0.5317::0.5317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2666::1.2666) (0.4283::0.4283)) (IOPATH TE_B Z () () (0.0557::0.0557) (1.2702::1.2702) (0.0172::0.0172) (0.4367::0.4367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0511::0.0511) (0.0316::0.0316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5513::1.5513) (0.5011::0.5011)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5764::1.5764) (0.0121::0.0121) (0.5380::0.5380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3433::1.3433) (0.4360::0.4361)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3664::1.3664) (0.0128::0.0128) (0.4731::0.4731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2152::0.2154) (0.1694::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2112::0.2112) (0.1598::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3978::1.3978) (0.4607::0.4608)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4152::1.4152) (0.0136::0.0136) (0.4895::0.4895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2141::0.2144) (0.1664::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2948::1.2948) (0.4396::0.4397)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3097::1.3097) (0.0122::0.0122) (0.4666::0.4666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1328::0.1328) (0.1159::0.1159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5360::1.5360) (0.4978::0.4979)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5453::1.5453) (0.0130::0.0130) (0.5244::0.5244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2235::0.2235) (0.2194::0.2194)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2112) (0.1618::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2964::1.2964) (0.4235::0.4236)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3218::1.3218) (0.0120::0.0120) (0.4624::0.4624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2866::1.2866) (0.4275::0.4275)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3075::1.3075) (0.0132::0.0132) (0.4599::0.4599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4925::1.4925) (0.4724::0.4725)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5067::1.5067) (0.0132::0.0132) (0.5018::0.5018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0647::0.0647) (0.0358::0.0358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4477::1.4477) (0.4809::0.4810)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4510::1.4510) (0.0136::0.0136) (0.5031::0.5031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2819::1.2819) (0.4258::0.4259)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3010::1.3010) (0.0136::0.0136) (0.4578::0.4578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2868::0.2869) (0.1789::0.1789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2102) (0.1606::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2231::0.2231) (0.2006::0.2006)) (IOPATH D Q (0.2190::0.2190) (0.1668::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2140::0.2141) (0.1740::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1466::0.1466) (0.1378::0.1378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2099::0.2099) (0.1587::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.5022::0.5022) (0.3384::0.3384)) (IOPATH D Q (0.4977::0.4977) (0.3050::0.3061)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2406::0.2406) (0.1442::0.1442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2393::1.2393) (0.4208::0.4209)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2637::1.2637) (0.0131::0.0131) (0.4566::0.4566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2128) (0.1637::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2136::0.2137) (0.1648::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6694::1.6694) (0.5324::0.5325)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6889::1.6889) (0.0121::0.0121) (0.5665::0.5665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3543::1.3543) (0.4476::0.4477)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3800::1.3800) (0.0126::0.0126) (0.4852::0.4852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0513::0.0513) (0.0310::0.0310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5197::1.5197) (0.4925::0.4925)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5271::1.5271) (0.0134::0.0134) (0.5172::0.5172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1380::0.1380) (0.1301::0.1301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2098::0.2098) (0.1596::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2111::0.2112) (0.1607::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2257::0.2257) (0.2020::0.2020)) (IOPATH D Q (0.2216::0.2217) (0.1690::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1290::0.1291)) (IOPATH B X (0.0891::0.0891) (0.1253::0.1253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2603::1.2603) (0.4215::0.4216)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2835::1.2835) (0.0131::0.0131) (0.4611::0.4611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2703::1.2703) (0.4313::0.4313)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2885::1.2885) (0.0138::0.0138) (0.4627::0.4627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0676::0.0676) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2182::1.2182) (0.4056::0.4056)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2407::1.2407) (0.0134::0.0134) (0.4401::0.4401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2476::0.2476) (0.1920::0.1943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1931::0.1931) (0.2045::0.2045)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2024::0.2024) (0.2090::0.2090)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2382::0.2382) (0.2091::0.2091)) (IOPATH D Q (0.2340::0.2340) (0.1743::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8933::1.8933) (0.5827::0.5828)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9012::1.9012) (0.0133::0.0133) (0.6094::0.6094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2094::0.2094) (0.1603::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2019::0.2019) (0.2088::0.2088)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0625)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2415::0.2415) (0.1487::0.1487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2231::0.2231) (0.1751::0.1769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2241::0.2241) (0.2011::0.2011)) (IOPATH D Q (0.2200::0.2201) (0.1679::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3964::1.3964) (0.4629::0.4629)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4182::1.4182) (0.0120::0.0120) (0.4962::0.4962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2103) (0.1616::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6723::1.6723) (0.5344::0.5345)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6769::1.6769) (0.0136::0.0136) (0.5592::0.5592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6459::1.6459) (0.5245::0.5246)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6652::1.6652) (0.0136::0.0136) (0.5574::0.5574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2097::0.2097) (0.1664::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1822::0.1822) (0.1606::0.1606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4752::1.4752) (0.4890::0.4890)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4889::1.4889) (0.0138::0.0138) (0.5185::0.5185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2014::0.2014) (0.2087::0.2087)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3352::1.3352) (0.4440::0.4441)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3404::1.3404) (0.0134::0.0134) (0.4656::0.4656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0969::0.0969) (0.1437::0.1438)) (IOPATH B X (0.0894::0.0894) (0.1166::0.1166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4410::1.4410) (0.4623::0.4654)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4592::1.4592) (0.0134::0.0134) (0.4948::0.4948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2126::0.2132) (0.1715::0.1816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2237::0.2237) (0.2009::0.2009)) (IOPATH D Q (0.2201::0.2202) (0.1721::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4966::1.4966) (0.4958::0.4959)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5163::1.5163) (0.0127::0.0127) (0.5291::0.5291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2116::0.2119) (0.1701::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1903::0.1903) (0.2031::0.2031)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3678::1.3678) (0.4495::0.4496)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3886::1.3886) (0.0129::0.0129) (0.4820::0.4820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2095) (0.1618::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1961::0.1961) (0.2080::0.2080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2127) (0.1625::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0628::0.0628) (0.0356::0.0356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4176::1.4176) (0.4621::0.4622)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4334::1.4334) (0.0138::0.0138) (0.4930::0.4930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1845::0.1845) (0.2004::0.2004)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2004::0.2004)) (IOPATH D Q (0.2185::0.2185) (0.1643::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2112::0.2114) (0.1654::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2122::0.2128) (0.1717::0.1820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3095::1.3095) (0.4324::0.4325)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3320::1.3320) (0.0133::0.0133) (0.4678::0.4678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5464::1.5463) (0.4960::0.4961)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.5476::1.5476) (0.0144::0.0144) (0.5178::0.5178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5486::1.5486) (0.5038::0.5072)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5630::1.5630) (0.0132::0.0132) (0.5311::0.5311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2094) (0.1610::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4202::1.4202) (0.4591::0.4592)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4406::1.4406) (0.0125::0.0125) (0.4940::0.4940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1704::0.1704) (0.1576::0.1576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4666::1.4666) (0.4734::0.4735)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4728::1.4728) (0.0133::0.0133) (0.4948::0.4948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2169::1.2169) (0.4077::0.4078)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2399::1.2399) (0.0142::0.0142) (0.4426::0.4426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2158::0.2161) (0.1705::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4384::1.4384) (0.4720::0.4721)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4439::1.4439) (0.0143::0.0143) (0.4959::0.4959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1881::0.1881) (0.2020::0.2020)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2122::0.2126) (0.1723::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2657::0.2657) (0.1679::0.1679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2676::0.2676) (0.2249::0.2249)) (IOPATH D Q (0.2634::0.2634) (0.1919::0.1919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2102::0.2105) (0.1731::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2135::0.2137) (0.1645::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2107::0.2110) (0.1745::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2349::1.2349) (0.4208::0.4209)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2598::1.2598) (0.0132::0.0132) (0.4558::0.4558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2819::1.2819) (0.4328::0.4328)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.2826::1.2826) (0.0182::0.0182) (0.4380::0.4380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2084::0.2089) (0.1647::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6754::1.6754) (0.5331::0.5331)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6802::1.6802) (0.0131::0.0131) (0.5571::0.5571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5488::1.5488) (0.4911::0.4912)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5643::1.5643) (0.0119::0.0119) (0.5215::0.5215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2041::0.2041) (0.2098::0.2098)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2784::0.2785) (0.1753::0.1753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0560::0.0560) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5389::1.5389) (0.5081::0.5081)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5375::1.5378) (0.0184::0.0184) (0.5120::0.5124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2882::0.2888) (0.2040::0.2085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4015::1.4015) (0.4636::0.4636)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4268::1.4268) (0.0122::0.0122) (0.4987::0.4987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2510::1.2510) (0.4186::0.4187)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2749::1.2749) (0.0127::0.0127) (0.4533::0.4533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1864::1.1864) (0.4005::0.4005)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2067::1.2067) (0.0138::0.0138) (0.4371::0.4371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1971::1.1971) (0.3986::0.3987)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2167::1.2167) (0.0137::0.0137) (0.4313::0.4313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0633::0.0633) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1896::0.1896) (0.2028::0.2028)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2103::0.2106) (0.1656::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4218::1.4218) (0.4569::0.4570)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4331::1.4331) (0.0138::0.0138) (0.4868::0.4868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8298::1.8298) (0.5931::0.5932)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8344::1.8344) (0.0130::0.0130) (0.6185::0.6185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2094) (0.1603::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2108::0.2108) (0.1683::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0542::0.0542) (0.0324::0.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2123) (0.1625::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1639::0.1642) (0.1521::0.1526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1608::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2122::0.2122) (0.1651::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5358::1.5358) (0.4894::0.4895)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5474::1.5474) (0.0140::0.0140) (0.5151::0.5151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4628::1.4628) (0.4783::0.4784)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4780::1.4780) (0.0135::0.0135) (0.5087::0.5087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2455::1.2455) (0.4158::0.4158)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2678::1.2678) (0.0119::0.0119) (0.4492::0.4492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2098::0.2098) (0.1606::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2139::0.2144) (0.1768::0.1838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2077::0.2078) (0.1592::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2091::0.2091) (0.1644::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2113::0.2113) (0.1692::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2128) (0.1636::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6585::1.6585) (0.5268::0.5269)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6870::1.6870) (0.0110::0.0110) (0.5684::0.5684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2477::1.2477) (0.4254::0.4255)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2712::1.2712) (0.0131::0.0131) (0.4598::0.4598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2121::0.2121) (0.1643::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2115::0.2116) (0.1615::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4750::1.4750) (0.4922::0.4923)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4905::1.4905) (0.0142::0.0142) (0.5212::0.5212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0658::0.0658) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1993::0.1993) (0.2075::0.2075)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2085) (0.1593::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2170::0.2173) (0.1694::0.1761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4659::1.4659) (0.4766::0.4766)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4853::1.4853) (0.0133::0.0133) (0.5099::0.5099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2139::0.2139) (0.1627::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2188::0.2188) (0.1732::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2121::0.2121) (0.1628::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2369::0.2369) (0.2084::0.2084)) (IOPATH D Q (0.2329::0.2331) (0.1770::0.1812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2096::0.2097) (0.1619::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1714::0.1714) (0.1531::0.1531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2588::1.2588) (0.4278::0.4279)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2828::1.2828) (0.0125::0.0125) (0.4617::0.4617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3842::1.3842) (0.4433::0.4433)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3910::1.3910) (0.0143::0.0143) (0.4708::0.4708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4636::1.4636) (0.4791::0.4792)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4848::1.4848) (0.0132::0.0132) (0.5139::0.5139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2115::0.2116) (0.1646::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2101::0.2101) (0.1628::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2086::0.2088) (0.1641::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5460::1.5460) (0.4912::0.4912)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5593::1.5593) (0.0114::0.0114) (0.5186::0.5186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2577::1.2577) (0.4188::0.4189)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2827::1.2827) (0.0132::0.0132) (0.4556::0.4556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5409::1.5409) (0.5090::0.5091)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5477::1.5477) (0.0139::0.0139) (0.5330::0.5330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2274::1.2274) (0.4053::0.4054)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2463::1.2463) (0.0138::0.0138) (0.4388::0.4388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2112) (0.1612::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3391::1.3391) (0.4399::0.4400)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3489::1.3489) (0.0136::0.0136) (0.4651::0.4651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7389::1.7389) (0.5532::0.5533)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7433::1.7433) (0.0143::0.0143) (0.5781::0.5781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1605::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1099::0.1099) (0.1097::0.1097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2093::0.2095) (0.1632::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2036::0.2036) (0.2097::0.2097)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0669::0.0669) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2159::0.2162) (0.1758::0.1800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0561::0.0561) (0.0329::0.0329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0869::0.0869) (0.1126::0.1126)) (IOPATH B X (0.0886::0.0886) (0.1260::0.1260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4970::1.4970) (0.4877::0.4878)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5179::1.5179) (0.0131::0.0131) (0.5212::0.5212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2280::0.2280) (0.1369::0.1369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8487::1.8487) (0.6003::0.6004)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8663::1.8663) (0.0133::0.0133) (0.6340::0.6340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2138::0.2138) (0.1640::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2607::1.2607) (0.4276::0.4277)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2818::1.2818) (0.0132::0.0132) (0.4609::0.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2917::1.2917) (0.4374::0.4375)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3142::1.3142) (0.0133::0.0133) (0.4712::0.4712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2150::0.2151) (0.1716::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4402::1.4402) (0.4614::0.4615)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4576::1.4576) (0.0130::0.0130) (0.4930::0.4930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2099::0.2100) (0.1639::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2079) (0.1597::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2166::1.2166) (0.4018::0.4019)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2421::1.2421) (0.0122::0.0122) (0.4397::0.4397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7267::1.7267) (0.5524::0.5525)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7344::1.7344) (0.0136::0.0136) (0.5795::0.5795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9432::1.9432) (0.6296::0.6296)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9523::1.9523) (0.0125::0.0125) (0.6542::0.6542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2593::0.2594) (0.1605::0.1605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2095::0.2098) (0.1660::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2403::0.2404) (0.1459::0.1459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4026::1.4026) (0.4491::0.4492)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4192::1.4192) (0.0131::0.0131) (0.4831::0.4831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5250::1.5250) (0.4847::0.4848)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5332::1.5332) (0.0140::0.0140) (0.5111::0.5111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2080) (0.1610::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3934::1.3934) (0.4592::0.4571)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4067::1.4067) (0.0130::0.0130) (0.4833::0.4833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4734::1.4734) (0.4699::0.4700)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4814::1.4814) (0.0128::0.0128) (0.4925::0.4925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2093::0.2095) (0.1631::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2678::0.2679) (0.1697::0.1697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2235::0.2235) (0.2008::0.2008)) (IOPATH D Q (0.2194::0.2194) (0.1658::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2143::0.2143) (0.1674::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2081) (0.1605::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2095) (0.1617::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4610::1.4610) (0.4771::0.4772)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4778::1.4778) (0.0138::0.0138) (0.5087::0.5087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2523::0.2527) (0.1592::0.1592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4023::1.4023) (0.4592::0.4592)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4110::1.4110) (0.0132::0.0132) (0.4841::0.4841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0946::0.0946) (0.1414::0.1414)) (IOPATH B X (0.0877::0.0877) (0.1171::0.1171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2248::1.2248) (0.4053::0.4053)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2454::1.2454) (0.0131::0.0131) (0.4393::0.4393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2082) (0.1605::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3815::1.3815) (0.4535::0.4536)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4038::1.4038) (0.0128::0.0128) (0.4888::0.4888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0546::0.0546) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2086::0.2090) (0.1658::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2136::0.2136) (0.1652::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0650::0.0650) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2095::0.2104) (0.1691::0.1845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0088::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3732::1.3732) (0.4509::0.4510)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3979::1.3979) (0.0131::0.0131) (0.4872::0.4872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1871::0.1871) (0.1638::0.1638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2146::0.2148) (0.1663::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3150::1.3150) (0.4371::0.4372)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3315::1.3315) (0.0128::0.0128) (0.4649::0.4649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2094::0.2094) (0.1595::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3560::1.3560) (0.4560::0.4561)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3758::1.3758) (0.0137::0.0137) (0.4893::0.4893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2177::0.2184) (0.1734::0.1853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2089::0.2089) (0.1651::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2820::0.2821) (0.2148::0.2170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6245::1.6245) (0.5201::0.5201)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6256::1.6256) (0.0142::0.0142) (0.5418::0.5418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4957::1.4957) (0.4874::0.4907)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5081::1.5081) (0.0123::0.0123) (0.5134::0.5134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1913::0.1913) (0.2036::0.2036)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3887::1.3887) (0.4531::0.4532)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4044::1.4044) (0.0131::0.0131) (0.4839::0.4839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4343::1.4342) (0.4664::0.4664)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.4469::1.4469) (0.0144::0.0144) (0.4953::0.4953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2117) (0.1618::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2137::0.2137) (0.1638::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1886::1.1886) (0.3987::0.3988)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2092::1.2092) (0.0133::0.0133) (0.4311::0.4311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2507::1.2507) (0.4162::0.4162)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2775::1.2775) (0.0121::0.0121) (0.4526::0.4526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5550::1.5550) (0.4987::0.4988)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5619::1.5619) (0.0142::0.0142) (0.5245::0.5245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2092::0.2092) (0.1647::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2114::0.2114) (0.1590::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2249::0.2249) (0.2199::0.2199)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5445::1.5445) (0.4979::0.4979)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5454::1.5454) (0.0142::0.0142) (0.5187::0.5187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2106) (0.1613::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2090::0.2097) (0.1664::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1844::0.1844) (0.1608::0.1608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2126::0.2129) (0.1658::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1459::0.1459) (0.1229::0.1247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1352::0.1352)) (IOPATH B X (0.0871::0.0871) (0.1195::0.1195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2304::0.2304) (0.2047::0.2047)) (IOPATH D Q (0.2276::0.2284) (0.1814::0.1943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2274::0.2274) (0.2030::0.2030)) (IOPATH D Q (0.2243::0.2246) (0.1785::0.1840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2160::0.2160) (0.1657::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7377::1.7377) (0.5493::0.5493)) (IOPATH TE_B Z () () (0.0528::0.0528) (1.7861::1.7862) (0.0021::0.0021) (0.6033::0.6033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2124::0.2129) (0.1676::0.1774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7442::1.7442) (0.5544::0.5545)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7491::1.7491) (0.0132::0.0132) (0.5792::0.5792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1332::0.1333)) (IOPATH B X (0.0876::0.0876) (0.1217::0.1217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1361::0.1362)) (IOPATH B X (0.0857::0.0857) (0.1146::0.1146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4557::1.4556) (0.4752::0.4753)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4741::1.4741) (0.0137::0.0137) (0.5080::0.5080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2123::0.2124) (0.1701::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2923::1.2923) (0.4228::0.4228)) (IOPATH TE_B Z () () (0.0568::0.0568) (1.3128::1.3128) (0.0100::0.0100) (0.4604::0.4604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2570::0.2570) (0.1630::0.1630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2470::1.2470) (0.4244::0.4245)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2733::1.2733) (0.0123::0.0123) (0.4604::0.4604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0629::0.0629) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2500::1.2500) (0.4244::0.4244)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2734::1.2734) (0.0131::0.0131) (0.4589::0.4589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2173::0.2175) (0.1663::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2192::0.2192) (0.1669::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2150::0.2152) (0.1693::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4272::1.4272) (0.4755::0.4756)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4503::1.4503) (0.0135::0.0135) (0.5113::0.5113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3650::1.3650) (0.4590::0.4591)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3789::1.3789) (0.0138::0.0138) (0.4863::0.4863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2171::0.2171) (0.1634::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0567::0.0567) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9813::1.9813) (0.6210::0.6211)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9900::1.9900) (0.0130::0.0130) (0.6462::0.6462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2087) (0.1649::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3243::1.3243) (0.4455::0.4456)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3340::1.3340) (0.0132::0.0132) (0.4710::0.4710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2513::0.2514) (0.1567::0.1567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6142::1.6142) (0.5226::0.5227)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6192::1.6192) (0.0128::0.0128) (0.5463::0.5463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2092::0.2098) (0.1674::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3598::1.3598) (0.4486::0.4516)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3756::1.3756) (0.0134::0.0134) (0.4792::0.4792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2157::0.2159) (0.1660::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4755::1.4755) (0.4700::0.4701)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4878::1.4878) (0.0132::0.0132) (0.5013::0.5013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2928::1.2928) (0.4362::0.4363)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3097::1.3097) (0.0139::0.0139) (0.4670::0.4670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2134::0.2136) (0.1651::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2258::0.2258) (0.2021::0.2021)) (IOPATH D Q (0.2217::0.2217) (0.1677::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2164::0.2169) (0.1746::0.1822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0157::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2502::0.2502) (0.1596::0.1596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2158::0.2161) (0.1662::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8466::1.8466) (0.5860::0.5860)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.8690::1.8690) (0.0090::0.0090) (0.6230::0.6230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1453::0.1453) (0.1342::0.1342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2087::0.2088) (0.1609::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2088) (0.1638::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2164::0.2165) (0.1653::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2149::0.2155) (0.1722::0.1819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1945::1.1945) (0.4023::0.4024)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2140::1.2140) (0.0134::0.0134) (0.4343::0.4343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0553::0.0553) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5062::1.5062) (0.4806::0.4807)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5285::1.5285) (0.0126::0.0126) (0.5159::0.5159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0944::0.0944) (0.1402::0.1402)) (IOPATH B X (0.0864::0.0864) (0.1127::0.1127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2641::0.2642) (0.2029::0.2047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0922::0.0922) (0.1407::0.1408)) (IOPATH B X (0.0864::0.0864) (0.1189::0.1189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2395::0.2395) (0.2099::0.2099)) (IOPATH D Q (0.2353::0.2354) (0.1765::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2624::0.2624) (0.2223::0.2223)) (IOPATH D Q (0.2584::0.2585) (0.1901::0.1930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1986::0.1986) (0.2072::0.2072)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2124::0.2124) (0.1694::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2151::0.2151) (0.1621::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1970::0.1970) (0.2064::0.2064)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2888::1.2888) (0.4283::0.4284)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3187::1.3187) (0.0118::0.0118) (0.4658::0.4658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5448::1.5448) (0.4977::0.4978)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5528::1.5528) (0.0127::0.0127) (0.5238::0.5238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1937::0.1937) (0.2048::0.2048)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4949::1.4949) (0.4950::0.4951)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4985::1.4985) (0.0136::0.0136) (0.5179::0.5179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2137::0.2137) (0.1682::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5811::1.5811) (0.5229::0.5230)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5988::1.5988) (0.0140::0.0140) (0.5527::0.5527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2104::0.2104) (0.1649::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2106::0.2107) (0.1638::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2103::1.2103) (0.4141::0.4142)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2385::1.2385) (0.0135::0.0135) (0.4518::0.4518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6214::1.6214) (0.5210::0.5211)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6260::1.6260) (0.0138::0.0138) (0.5458::0.5458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2344::1.2345) (0.4138::0.4139)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2519::1.2519) (0.0138::0.0138) (0.4494::0.4494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2151::1.2151) (0.4151::0.4152)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2355::1.2355) (0.0129::0.0129) (0.4471::0.4471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6845::1.6845) (0.5376::0.5377)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6871::1.6871) (0.0142::0.0142) (0.5597::0.5516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1518::0.1518) (0.1329::0.1329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2247::0.2248) (0.1348::0.1348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1958::0.1958)) (IOPATH D Q (0.2129::0.2134) (0.1702::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1310::0.1310)) (IOPATH B X (0.0877::0.0877) (0.1202::0.1202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1472::0.1472) (0.1357::0.1357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2129::0.2131) (0.1637::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4944::1.4944) (0.4804::0.4805)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5139::1.5139) (0.0137::0.0137) (0.5141::0.5141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3302::1.3302) (0.4485::0.4486)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3493::1.3493) (0.0136::0.0136) (0.4803::0.4803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2098::0.2102) (0.1654::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0934::0.0934) (0.1439::0.1439)) (IOPATH B X (0.0872::0.0872) (0.1185::0.1185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2264::0.2264) (0.2025::0.2025)) (IOPATH D Q (0.2223::0.2225) (0.1688::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2119::0.2119) (0.1619::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1309::0.1309)) (IOPATH B X (0.0860::0.0860) (0.1142::0.1142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4594::1.4594) (0.4863::0.4864)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4763::1.4763) (0.0141::0.0141) (0.5177::0.5177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4553::1.4553) (0.4767::0.4768)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4700::1.4700) (0.0135::0.0135) (0.5068::0.5068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2181::0.2181) (0.1299::0.1299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2093::0.2093) (0.1615::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2831::1.2831) (0.4232::0.4233)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2939::1.2939) (0.0130::0.0130) (0.4501::0.4501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8579::1.8579) (0.5839::0.5840)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8640::1.8640) (0.0129::0.0129) (0.6052::0.6052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1622::0.1622) (0.1434::0.1434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1866::0.1866) (0.2013::0.2013)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2076::0.2077) (0.1584::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1940::1.1940) (0.4070::0.4071)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2124::1.2124) (0.0139::0.0139) (0.4383::0.4383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2860::1.2860) (0.4260::0.4261)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3025::1.3025) (0.0136::0.0136) (0.4570::0.4570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2719::1.2719) (0.4207::0.4208)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2939::1.2939) (0.0132::0.0132) (0.4553::0.4553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2094) (0.1604::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4861::1.4861) (0.4729::0.4730)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5003::1.5003) (0.0127::0.0127) (0.5052::0.5052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4253::1.4253) (0.4653::0.4653)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4428::1.4428) (0.0139::0.0139) (0.4975::0.4975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3839::1.3839) (0.4628::0.4629)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3881::1.3881) (0.0140::0.0140) (0.4851::0.4851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2574::0.2575) (0.1627::0.1627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1614::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2089::0.2091) (0.1634::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2137::0.2139) (0.1679::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9658::1.9658) (0.6200::0.6200)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9836::1.9836) (0.0123::0.0123) (0.6511::0.6511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0631::0.0631) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2112::0.2112) (0.1604::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2567::0.2567) (0.1632::0.1632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2590::0.2590) (0.1646::0.1646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1600::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2132::0.2132) (0.1610::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2071::1.2071) (0.4014::0.4014)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2268::1.2268) (0.0137::0.0137) (0.4332::0.4332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1000::0.1000) (0.1484::0.1484)) (IOPATH B X (0.0937::0.0937) (0.1241::0.1241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3865::1.3865) (0.4550::0.4551)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4052::1.4052) (0.0134::0.0134) (0.4876::0.4876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0895::0.0895) (0.1137::0.1137)) (IOPATH B X (0.0908::0.0908) (0.1251::0.1251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2747::0.2748) (0.1735::0.1735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2820::1.2820) (0.4335::0.4336)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3054::1.3054) (0.0129::0.0129) (0.4683::0.4683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0863::0.0863) (0.1102::0.1102)) (IOPATH B X (0.0868::0.0868) (0.1191::0.1191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2104) (0.1656::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2008::0.2008)) (IOPATH D Q (0.2197::0.2198) (0.1704::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0893::0.0893) (0.1182::0.1182)) (IOPATH B X (0.0924::0.0924) (0.1363::0.1363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2131::0.2133) (0.1627::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1861::0.1861) (0.2011::0.2011)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2128::0.2129) (0.1615::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2092) (0.1609::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2098::0.2100) (0.1627::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5303::1.5303) (0.4935::0.4936)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5422::1.5422) (0.0131::0.0131) (0.5187::0.5187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0972::0.0972) (0.1348::0.1348)) (IOPATH B X (0.0897::0.0897) (0.1174::0.1174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3351::0.3351) (0.2581::0.2581)) (IOPATH D Q (0.3309::0.3309) (0.2232::0.2244)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2145::0.2145) (0.1660::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5107::1.5107) (0.4899::0.4900)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5204::1.5204) (0.0131::0.0131) (0.5163::0.5163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2059::0.2059) (0.2107::0.2107)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5397::1.5396) (0.4966::0.4967)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5454::1.5454) (0.0132::0.0132) (0.5207::0.5207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2236::0.2236) (0.2009::0.2009)) (IOPATH D Q (0.2194::0.2194) (0.1661::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2124::0.2124) (0.1697::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1731::1.1731) (0.3912::0.3913)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.1920::1.1920) (0.0134::0.0134) (0.4239::0.4239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6857::1.6857) (0.5431::0.5432)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6947::1.6947) (0.0132::0.0132) (0.5713::0.5713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6853::1.6853) (0.5258::0.5259)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6855::1.6855) (0.0142::0.0142) (0.5477::0.5477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2108::0.2108) (0.1648::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7360::1.7360) (0.5695::0.5696)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7540::1.7540) (0.0134::0.0134) (0.5980::0.5980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3460::1.3460) (0.4443::0.4444)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3657::1.3657) (0.0138::0.0138) (0.4772::0.4772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2156::0.2158) (0.1643::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2432::1.2432) (0.4142::0.4143)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2642::1.2642) (0.0131::0.0130) (0.4466::0.4466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0940::0.0940) (0.1362::0.1362)) (IOPATH B X (0.0872::0.0872) (0.1173::0.1173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2128::0.2128) (0.1670::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2135::0.2136) (0.1657::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2168::0.2172) (0.1728::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2103::0.2104) (0.1680::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0664::0.0664) (0.0373::0.0373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9000::1.9000) (0.6134::0.6135)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9150::1.9150) (0.0132::0.0132) (0.6445::0.6445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2133) (0.1628::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0499::0.0499) (0.0312::0.0312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1098::0.1098) (0.1090::0.1090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4006::1.4006) (0.4700::0.4700)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4190::1.4190) (0.0142::0.0142) (0.5003::0.5003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1944::0.1944) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4962::1.4962) (0.4896::0.4897)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5115::1.5115) (0.0138::0.0138) (0.5254::0.5254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2127::0.2127) (0.1637::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3030::1.3030) (0.4404::0.4404)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3162::1.3162) (0.0138::0.0138) (0.4678::0.4678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0918::0.0918) (0.1218::0.1219)) (IOPATH B X (0.0908::0.0908) (0.1258::0.1258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3651::0.3651) (0.2290::0.2290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2251::0.2251) (0.2017::0.2017)) (IOPATH D Q (0.2219::0.2225) (0.1757::0.1855)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4567::1.4567) (0.4860::0.4861)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4753::1.4753) (0.0133::0.0133) (0.5182::0.5182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4130::1.4130) (0.4509::0.4510)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4219::1.4219) (0.0135::0.0135) (0.4754::0.4754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3096::1.3096) (0.4269::0.4269)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3265::1.3265) (0.0120::0.0120) (0.4593::0.4593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2159::0.2160) (0.1672::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2828::1.2828) (0.4283::0.4284)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2989::1.2989) (0.0139::0.0139) (0.4575::0.4575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6726::1.6726) (0.5473::0.5473)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.6397::1.6397) (0.0185::0.0185) (0.5302::0.5302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2625::0.2626) (0.2016::0.2037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5247::1.5247) (0.4969::0.4970)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5300::1.5300) (0.0140::0.0140) (0.5209::0.5209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4036::1.4036) (0.4686::0.4686)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4265::1.4265) (0.0124::0.0124) (0.5040::0.5040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2262::1.2262) (0.4104::0.4105)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2482::1.2482) (0.0130::0.0130) (0.4437::0.4437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2092::0.2092) (0.1632::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2120::0.2121) (0.1635::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2372::1.2372) (0.4222::0.4223)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2547::1.2547) (0.0128::0.0128) (0.4512::0.4512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3781::1.3781) (0.4561::0.4562)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3949::1.3949) (0.0140::0.0140) (0.4859::0.4859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2134) (0.1624::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2853::0.2854) (0.1777::0.1777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3649::1.3649) (0.4478::0.4479)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3667::1.3667) (0.0143::0.0143) (0.4678::0.4678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0715::0.0715) (0.0372::0.0372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2126) (0.1607::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1545::0.1546) (0.1288::0.1306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2090) (0.1609::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2099::0.2105) (0.1670::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2152::0.2156) (0.1693::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8128::1.8127) (0.5770::0.5771)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8327::1.8327) (0.0129::0.0129) (0.6100::0.6100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0581::0.0581) (0.0355::0.0355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2667::0.2668) (0.1687::0.1687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.0617::1.0624) (0.6987::0.7079)) (IOPATH A1 X (1.0899::1.0899) (0.7609::0.7658)) (IOPATH (posedge S) X (1.0812::1.0812) (0.7348::0.7348)) (IOPATH (negedge S) X (1.1327::1.1327) (0.7394::0.7394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1583::0.1590) (0.1472::0.1488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2249::0.2249) (0.2016::0.2016)) (IOPATH D Q (0.2208::0.2209) (0.1681::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2595::1.2595) (0.4199::0.4200)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2811::1.2811) (0.0131::0.0131) (0.4539::0.4539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1960::0.1960) (0.2059::0.2059)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2688::1.2688) (0.4302::0.4303)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2933::1.2933) (0.0126::0.0126) (0.4656::0.4656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2204::1.2204) (0.4087::0.4088)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2452::1.2452) (0.0130::0.0130) (0.4451::0.4451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2123::0.2125) (0.1675::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2442::0.2442) (0.1889::0.1914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2109::0.2111) (0.1728::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0978::0.0978) (0.1399::0.1400)) (IOPATH B X (0.0919::0.0919) (0.1238::0.1238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5964::1.5963) (0.5133::0.5134)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6040::1.6040) (0.0129::0.0129) (0.5399::0.5399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2301::0.2301) (0.1388::0.1388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8981::1.8981) (0.5906::0.5907)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9115::1.9115) (0.0134::0.0134) (0.6176::0.6176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2382::0.2382) (0.2091::0.2091)) (IOPATH D Q (0.2340::0.2340) (0.1741::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2790::1.2790) (0.4221::0.4222)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3008::1.3008) (0.0135::0.0135) (0.4570::0.4570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2676::0.2677) (0.1699::0.1699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2105) (0.1613::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2078::0.2078) (0.2117::0.2117)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7389::1.7389) (0.5503::0.5504)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7431::1.7431) (0.0127::0.0127) (0.5744::0.5744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2109::0.2109) (0.1622::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6419::1.6419) (0.5207::0.5208)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6484::1.6484) (0.0141::0.0141) (0.5469::0.5469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4536::1.4536) (0.4694::0.4726)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4548::1.4548) (0.0143::0.0143) (0.4897::0.4897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1766::0.1770) (0.1689::0.1708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2459::0.2459) (0.2135::0.2135)) (IOPATH D Q (0.2418::0.2419) (0.1806::0.1831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6693::1.6693) (0.5310::0.5311)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6726::1.6726) (0.0141::0.0141) (0.5545::0.5545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2117::0.2117) (0.1930::0.1930)) (IOPATH D Q (0.2083::0.2085) (0.1647::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2107::0.2107) (0.1626::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6588::1.6588) (0.5397::0.5397)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6764::1.6764) (0.0122::0.0122) (0.5718::0.5718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6517::1.6517) (0.5271::0.5272)) (IOPATH TE_B Z () () (0.0526::0.0526) (1.7091::1.7092) (0.0018::0.0018) (0.5869::0.5869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2125::0.2125) (0.1711::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2156::1.2156) (0.4139::0.4140)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2386::1.2386) (0.0128::0.0128) (0.4484::0.4484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2798::1.2798) (0.4354::0.4355)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3030::1.3030) (0.0131::0.0131) (0.4685::0.4685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2087) (0.1600::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2153::0.2155) (0.1658::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2123::0.2124) (0.1619::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0630::0.0630) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2330::0.2330) (0.2282::0.2282)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2449::0.2553)) (HOLD (posedge D) (posedge CLK) (0.0431::0.0463)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1164::0.1165) (0.1042::0.1058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2377::0.2377) (0.2089::0.2089)) (IOPATH D Q (0.2337::0.2337) (0.1760::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.0121::1.0130) (0.6602::0.6690)) (IOPATH A1 X (1.0427::1.0427) (0.7312::0.7361)) (IOPATH (posedge S) X (1.0342::1.0342) (0.6999::0.6999)) (IOPATH (negedge S) X (1.0856::1.0856) (0.7031::0.7031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2582::0.2582) (0.1987::0.2005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0855::0.0855) (0.1026::0.1026)) (IOPATH B X (0.0897::0.0897) (0.1244::0.1244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0883::0.0883) (0.1062::0.1062)) (IOPATH B X (0.0923::0.0923) (0.1271::0.1271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2118::0.2123) (0.1692::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1974::0.1974) (0.2066::0.2066)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4213::1.4213) (0.4741::0.4742)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4411::1.4411) (0.0128::0.0128) (0.5074::0.5074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4218::0.4218) (0.3001::0.3001)) (IOPATH D Q (0.4175::0.4176) (0.2668::0.2690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2765::0.2771) (0.1963::0.2008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2084::0.2086) (0.1619::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3487::1.3487) (0.4478::0.4479)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3651::1.3651) (0.0138::0.0138) (0.4759::0.4759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2102::0.2102) (0.1701::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4239::1.4239) (0.4647::0.4647)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4391::1.4391) (0.0140::0.0140) (0.4945::0.4945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4690::1.4690) (0.4732::0.4733)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4762::1.4762) (0.0141::0.0141) (0.4991::0.4991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2119::0.2121) (0.1644::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2812::0.2813) (0.1779::0.1779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2901::1.2901) (0.4247::0.4248)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3044::1.3044) (0.0133::0.0133) (0.4544::0.4544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2165::1.2165) (0.4068::0.4069)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2388::1.2388) (0.0135::0.0135) (0.4412::0.4412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2049::1.2049) (0.4129::0.4130)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2277::1.2277) (0.0134::0.0134) (0.4461::0.4461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6709::1.6709) (0.5395::0.5325)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6716::1.6716) (0.0144::0.0144) (0.5472::0.5472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3297::1.3297) (0.4481::0.4482)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3469::1.3469) (0.0129::0.0129) (0.4788::0.4788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2899::1.2899) (0.4359::0.4360)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3103::1.3103) (0.0132::0.0132) (0.4692::0.4692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2113) (0.1620::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5068::1.5068) (0.4991::0.4992)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5245::1.5245) (0.0130::0.0130) (0.5309::0.5309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4128::1.4128) (0.4561::0.4561)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4167::1.4167) (0.0141::0.0141) (0.4785::0.4785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2441::1.2441) (0.4224::0.4224)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2669::1.2669) (0.0142::0.0142) (0.4571::0.4571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0572::0.0572) (0.0349::0.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2097::0.2097) (0.1659::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0682::0.0682) (0.0388::0.0388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2085::0.2085) (0.1596::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2639::0.2639) (0.1671::0.1671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2058::0.2058) (0.2107::0.2107)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2355::0.2355) (0.2296::0.2296)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2379::0.2463)) (HOLD (posedge D) (posedge CLK) (0.0375::0.0399)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2110::0.2111) (0.1645::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.0004::1.0013) (0.6568::0.6653)) (IOPATH A1 X (1.0320::1.0320) (0.7285::0.7334)) (IOPATH (posedge S) X (1.0235::1.0235) (0.6976::0.6976)) (IOPATH (negedge S) X (1.0749::1.0749) (0.7005::0.7005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2114) (0.1630::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1975::0.1975) (0.2066::0.2066)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2125::0.2132) (0.1688::0.1807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1885::1.1885) (0.4079::0.4079)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2141::1.2141) (0.0131::0.0131) (0.4434::0.4434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2305::0.2305) (0.2265::0.2265)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2381::0.2453)) (HOLD (posedge D) (posedge CLK) (0.0370::0.0392)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6736::1.6736) (0.5367::0.5368)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6814::1.6814) (0.0136::0.0136) (0.5635::0.5635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4670::1.4670) (0.4793::0.4794)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4875::1.4875) (0.0133::0.0133) (0.5130::0.5130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2120) (0.1617::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2565::1.2565) (0.4150::0.4151)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2809::1.2809) (0.0124::0.0124) (0.4518::0.4518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8152::1.8152) (0.5739::0.5740)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8277::1.8277) (0.0137::0.0137) (0.6035::0.6035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0852::0.0852) (0.1013::0.1013)) (IOPATH B X (0.0912::0.0912) (0.1301::0.1301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2503::0.2504) (0.1581::0.1581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4604::1.4604) (0.4742::0.4743)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4750::1.4750) (0.0127::0.0127) (0.5043::0.5043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0625::0.0625) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2115) (0.1603::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1518::0.1518) (0.1312::0.1312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6118::1.6118) (0.5185::0.5186)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6165::1.6165) (0.0138::0.0138) (0.5414::0.5414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1887::0.1887) (0.1634::0.1634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2099::0.2101) (0.1658::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2100::0.2102) (0.1636::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2229::0.2229) (0.2005::0.2005)) (IOPATH D Q (0.2188::0.2188) (0.1657::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3165::1.3165) (0.4368::0.4368)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3314::1.3314) (0.0140::0.0140) (0.4660::0.4660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6549::1.6549) (0.5265::0.5265)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6857::1.6857) (0.0110::0.0110) (0.5663::0.5663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2095) (0.1606::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4202::1.4202) (0.4684::0.4684)) (IOPATH TE_B Z () () (0.0565::0.0565) (1.4224::1.4224) (0.0094::0.0094) (0.4973::0.4973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2106::0.2108) (0.1653::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8902::1.8901) (0.5938::0.5939)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.9205::1.9205) (0.0103::0.0103) (0.6351::0.6351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2177::0.2180) (0.1683::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2363::0.2363) (0.2301::0.2301)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2354::0.2430)) (HOLD (posedge D) (posedge CLK) (0.0353::0.0375)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4578::1.4578) (0.4746::0.4747)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4756::1.4756) (0.0142::0.0142) (0.5060::0.5060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2127) (0.1622::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.0121::1.0130) (0.6618::0.6704)) (IOPATH A1 X (1.0436::1.0435) (0.7294::0.7345)) (IOPATH (posedge S) X (1.0349::1.0349) (0.7028::0.7028)) (IOPATH (negedge S) X (1.0864::1.0864) (0.7054::0.7054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1801::0.1804) (0.1699::0.1716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1850::0.1850) (0.2006::0.2006)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2606::1.2606) (0.4275::0.4275)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2848::1.2848) (0.0128::0.0128) (0.4629::0.4629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0529::0.0529) (0.0316::0.0316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2374::0.2374) (0.2307::0.2307)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2324::0.2396)) (HOLD (posedge D) (posedge CLK) (0.0324::0.0342)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2271::0.2271) (0.2029::0.2029)) (IOPATH D Q (0.2230::0.2231) (0.1695::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2110) (0.1625::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2081) (0.1610::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2104) (0.1602::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2181::0.2181) (0.1649::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2167::0.2168) (0.1660::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2862::1.2862) (0.4274::0.4274)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3014::1.3014) (0.0131::0.0131) (0.4564::0.4564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2127::0.2131) (0.1705::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5394::1.5394) (0.5001::0.5002)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5405::1.5405) (0.0140::0.0140) (0.5209::0.5209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4234::1.4234) (0.4743::0.4743)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.4183::1.4183) (0.0184::0.0184) (0.4728::0.4728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2316::1.2316) (0.4139::0.4140)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2530::1.2530) (0.0134::0.0134) (0.4465::0.4465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7368::1.7368) (0.5518::0.5519)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7379::1.7379) (0.0142::0.0142) (0.5663::0.5663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3183::1.3183) (0.4443::0.4444)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3402::1.3402) (0.0134::0.0134) (0.4782::0.4782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2177::0.2177) (0.1651::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3115::1.3115) (0.4365::0.4366)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3339::1.3339) (0.0134::0.0134) (0.4760::0.4760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3136::1.3136) (0.4307::0.4308)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3285::1.3285) (0.0133::0.0133) (0.4616::0.4616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2301::1.2302) (0.4186::0.4187)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2510::1.2510) (0.0137::0.0137) (0.4518::0.4518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2118) (0.1620::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7041::1.7041) (0.5384::0.5385)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7102::1.7102) (0.0134::0.0134) (0.5647::0.5647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2612::1.2612) (0.4295::0.4296)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2881::1.2881) (0.0130::0.0130) (0.4659::0.4659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2425::0.2425) (0.2116::0.2116)) (IOPATH D Q (0.2383::0.2384) (0.1783::0.1805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6920::1.6920) (0.5424::0.5424)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6931::1.6931) (0.0135::0.0135) (0.5580::0.5580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0674::0.0674) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5608::1.5608) (0.5171::0.5172)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5779::1.5779) (0.0135::0.0135) (0.5480::0.5480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7155::1.7154) (0.5348::0.5349)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7203::1.7203) (0.0141::0.0141) (0.5602::0.5602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2288::0.2288) (0.2252::0.2252)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2450::0.2528)) (HOLD (posedge D) (posedge CLK) (0.0427::0.0449)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1932::0.1932) (0.2046::0.2046)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2115::0.2116) (0.1610::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2177::0.2177) (0.1659::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1705::0.1712) (0.1570::0.1586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9563::0.9572) (0.6320::0.6407)) (IOPATH A1 X (0.9870::0.9870) (0.7019::0.7068)) (IOPATH (posedge S) X (0.9786::0.9786) (0.6702::0.6702)) (IOPATH (negedge S) X (1.0299::1.0299) (0.6748::0.6748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2102) (0.1610::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1892::0.1892) (0.2027::0.2027)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2099::0.2099) (0.1616::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2364::0.2364) (0.2301::0.2301)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2376::0.2432)) (HOLD (posedge D) (posedge CLK) (0.0363::0.0379)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1678::0.1678) (0.1426::0.1426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2103::0.2109) (0.1699::0.1799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2183::1.2183) (0.4049::0.4050)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2390::1.2390) (0.0138::0.0138) (0.4383::0.4383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2091::0.2091) (0.1648::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2116::0.2117) (0.1609::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2091) (0.1587::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8392::1.8392) (0.5861::0.5862)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8483::1.8483) (0.0131::0.0131) (0.6064::0.6064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3740::1.3740) (0.4520::0.4521)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3920::1.3920) (0.0130::0.0130) (0.4839::0.4839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2098::0.2102) (0.1657::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2133::0.2139) (0.1701::0.1817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2164::0.2165) (0.1665::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2155::0.2155) (0.1644::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3999::1.3999) (0.4680::0.4681)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4125::1.4125) (0.0132::0.0132) (0.4966::0.4966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1236::0.1236) (0.1103::0.1103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5061::1.5061) (0.4881::0.4882)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5124::1.5124) (0.0135::0.0135) (0.5130::0.5130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5453::1.5453) (0.4991::0.4991)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5600::1.5600) (0.0135::0.0135) (0.5287::0.5287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4892::1.4892) (0.4719::0.4720)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5048::1.5048) (0.0132::0.0132) (0.5022::0.5022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2987::1.2987) (0.4394::0.4395)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3111::1.3111) (0.0136::0.0136) (0.4657::0.4657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1835::0.1835) (0.1608::0.1608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2124::0.2127) (0.1663::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2128) (0.1634::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7021::1.7022) (0.5511::0.5511)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7180::1.7180) (0.0120::0.0120) (0.5827::0.5827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2354::0.2354) (0.2295::0.2295)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2450::0.2521)) (HOLD (posedge D) (posedge CLK) (0.0428::0.0455)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2114) (0.1634::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0558::0.0558) (0.0351::0.0351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3113::1.3113) (0.4461::0.4462)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3287::1.3287) (0.0134::0.0134) (0.4740::0.4740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9854::0.9863) (0.6452::0.6535)) (IOPATH A1 X (1.0175::1.0175) (0.7130::0.7167)) (IOPATH (posedge S) X (1.0090::1.0090) (0.6861::0.6861)) (IOPATH (negedge S) X (1.0604::1.0604) (0.6895::0.6895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0654::0.0654) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2152::0.2156) (0.1743::0.1802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5317::1.5317) (0.4951::0.4952)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5536::1.5536) (0.0126::0.0126) (0.5290::0.5290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4396::0.4396) (0.3087::0.3087)) (IOPATH D Q (0.4352::0.4352) (0.2751::0.2751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2125::0.2127) (0.1746::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2343::0.2343) (0.2289::0.2289)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2295::0.2362)) (HOLD (posedge D) (posedge CLK) (0.0299::0.0319)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3790::1.3790) (0.4503::0.4504)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4039::1.4039) (0.0131::0.0131) (0.4878::0.4878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7426::1.7426) (0.5502::0.5503)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7522::1.7522) (0.0134::0.0134) (0.5792::0.5792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1391::0.1391) (0.1350::0.1350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7661::1.7661) (0.5748::0.5749)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7684::1.7684) (0.0131::0.0131) (0.5977::0.5977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2453::1.2453) (0.4180::0.4181)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2660::1.2660) (0.0129::0.0129) (0.4497::0.4497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0938::0.0938) (0.1382::0.1382)) (IOPATH B X (0.0872::0.0872) (0.1181::0.1181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2113::0.2115) (0.1749::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.0978::0.0978) (0.1019::0.1019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2096::0.2100) (0.1655::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2524::0.2524) (0.2172::0.2172)) (IOPATH D Q (0.2481::0.2481) (0.1818::0.1825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1365::0.1366)) (IOPATH B X (0.0866::0.0866) (0.1189::0.1189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1488::0.1488) (0.1248::0.1266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2087::0.2089) (0.1644::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1238::0.1238) (0.1097::0.1097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1875::0.1875) (0.2018::0.2018)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0648::0.0648) (0.0333::0.0333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4957::1.4957) (0.4840::0.4841)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5085::1.5085) (0.0132::0.0132) (0.5134::0.5134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3852::1.3852) (0.4459::0.4460)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4022::1.4022) (0.0133::0.0133) (0.4794::0.4794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4399::1.4399) (0.4809::0.4810)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4554::1.4554) (0.0134::0.0134) (0.5104::0.5104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2092::0.2092) (0.1672::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1997::0.1997)) (IOPATH D Q (0.2174::0.2175) (0.1660::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2009::0.2009) (0.2083::0.2083)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1917::1.1917) (0.4080::0.4080)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2142::1.2142) (0.0130::0.0130) (0.4417::0.4417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2085) (0.1593::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2535::1.2535) (0.4261::0.4262)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2800::1.2800) (0.0127::0.0127) (0.4621::0.4621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1707::1.1707) (0.4037::0.4038)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1949::1.1949) (0.0128::0.0128) (0.4377::0.4377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2579::1.2579) (0.4228::0.4228)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2801::1.2801) (0.0126::0.0126) (0.4537::0.4537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1489::0.1489) (0.1365::0.1365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6351::1.6351) (0.5206::0.5135)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6362::1.6362) (0.0143::0.0143) (0.5386::0.5386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2102) (0.1615::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2327::0.2327) (0.2280::0.2280)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2393::0.2462)) (HOLD (posedge D) (posedge CLK) (0.0381::0.0408)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4623::1.4623) (0.4860::0.4861)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4806::1.4806) (0.0137::0.0137) (0.5178::0.5178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3478::1.3478) (0.4534::0.4534)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3568::1.3568) (0.0137::0.0137) (0.4784::0.4784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2390::1.2390) (0.4217::0.4218)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2618::1.2618) (0.0125::0.0125) (0.4551::0.4551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9339::0.9348) (0.6205::0.6293)) (IOPATH A1 X (0.9641::0.9641) (0.6867::0.6919)) (IOPATH (posedge S) X (0.9557::0.9557) (0.6598::0.6598)) (IOPATH (negedge S) X (1.0071::1.0071) (0.6644::0.6644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2111::0.2115) (0.1696::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6175::1.6175) (0.5323::0.5324)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6393::1.6393) (0.0127::0.0127) (0.5677::0.5677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6660::1.6660) (0.5266::0.5266)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6749::1.6749) (0.0133::0.0133) (0.5541::0.5541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2120::0.2120) (0.1620::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2105::0.2107) (0.1654::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2240::0.2240) (0.2011::0.2011)) (IOPATH D Q (0.2216::0.2221) (0.1817::0.1894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2324::0.2324) (0.2278::0.2278)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2373::0.2442)) (HOLD (posedge D) (posedge CLK) (0.0365::0.0381)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1424::0.1424) (0.1375::0.1375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1997::0.1997)) (IOPATH D Q (0.2184::0.2189) (0.1740::0.1827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2113::0.2114) (0.1638::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4926::1.4926) (0.4815::0.4815)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5144::1.5144) (0.0133::0.0133) (0.5163::0.5163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2103::0.2107) (0.1684::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2080::0.2080) (0.1603::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4261::1.4261) (0.4687::0.4688)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4464::1.4464) (0.0137::0.0137) (0.5027::0.5027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2123::0.2123) (0.1620::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9446::1.9445) (0.5964::0.5965)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9513::1.9513) (0.0137::0.0137) (0.6251::0.6251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1417::0.1417)) (IOPATH B X (0.0862::0.0862) (0.1172::0.1172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0971::0.0971) (0.1441::0.1442)) (IOPATH B X (0.0903::0.0903) (0.1197::0.1197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2430::0.2431) (0.1884::0.1903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0939::0.0939) (0.1472::0.1473)) (IOPATH B X (0.0861::0.0861) (0.1121::0.1121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7287::1.7287) (0.5630::0.5631)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7321::1.7321) (0.0129::0.0129) (0.5864::0.5864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6133::1.6133) (0.5205::0.5206)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6214::1.6214) (0.0134::0.0134) (0.5466::0.5466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1285::0.1285) (0.1124::0.1124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2108::0.2108) (0.1678::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2139::0.2145) (0.1703::0.1815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2936::1.2936) (0.4372::0.4372)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3106::1.3106) (0.0139::0.0139) (0.4681::0.4681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4117::1.4117) (0.4625::0.4626)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4299::1.4299) (0.0124::0.0124) (0.4936::0.4936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4946::1.4946) (0.4950::0.4951)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4997::1.4997) (0.0141::0.0141) (0.5186::0.5186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2128) (0.1637::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6326::1.6326) (0.5136::0.5136)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6429::1.6429) (0.0134::0.0134) (0.5411::0.5411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5339::1.5339) (0.4979::0.4980)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5402::1.5402) (0.0127::0.0127) (0.5224::0.5224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1344::0.1345)) (IOPATH B X (0.0898::0.0898) (0.1306::0.1306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0538::0.0538) (0.0322::0.0322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2109::0.2111) (0.1638::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2714::0.2715) (0.1708::0.1708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4748::1.4748) (0.4836::0.4837)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4890::1.4890) (0.0136::0.0136) (0.5184::0.5184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2129) (0.1640::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2111::1.2111) (0.4045::0.4046)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2314::1.2314) (0.0129::0.0129) (0.4360::0.4360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2402::0.2402) (0.2323::0.2323)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2479::0.2571)) (HOLD (posedge D) (posedge CLK) (0.0453::0.0478)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2127::0.2128) (0.1654::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2110::0.2110) (0.1634::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0658::0.0658) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8452::1.8452) (0.5828::0.5828)) (IOPATH TE_B Z () () (0.0558::0.0558) (1.8684::1.8684) (0.0080::0.0080) (0.6207::0.6207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[0\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9682::0.9691) (0.6505::0.6593)) (IOPATH A1 X (0.9987::0.9987) (0.7137::0.7189)) (IOPATH (posedge S) X (0.9902::0.9902) (0.6888::0.6888)) (IOPATH (negedge S) X (1.0415::1.0415) (0.6932::0.6932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2128::0.2131) (0.1669::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2448::0.2448) (0.2350::0.2350)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2323::0.2392)) (HOLD (posedge D) (posedge CLK) (0.0323::0.0346)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2151) (0.1646::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4960::1.4960) (0.4888::0.4889)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5159::1.5159) (0.0134::0.0134) (0.5231::0.5231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2149::0.2149) (0.1694::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2096::0.2097) (0.1633::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1456::0.1456) (0.1383::0.1383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2124::0.2131) (0.1703::0.1830)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0123::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2226::0.2226) (0.2003::0.2003)) (IOPATH D Q (0.2185::0.2185) (0.1664::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2122::0.2132) (0.1727::0.1879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0071::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2433::1.2433) (0.4062::0.4062)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2624::1.2624) (0.0134::0.0134) (0.4400::0.4400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2422::0.2423) (0.1503::0.1503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1978::0.1978)) (IOPATH D Q (0.2152::0.2155) (0.1682::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1642::0.1642) (0.1461::0.1461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2155::0.2155) (0.1678::0.1678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2161::0.2167) (0.1759::0.1865)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0111::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2339::0.2339) (0.2067::0.2067)) (IOPATH D Q (0.2298::0.2299) (0.1736::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2100::0.2103) (0.1682::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1194::0.1194)) (IOPATH B X (0.0932::0.0932) (0.1268::0.1268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0911::0.0911) (0.1270::0.1270)) (IOPATH B X (0.0871::0.0871) (0.1222::0.1222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2003::0.2003)) (IOPATH D Q (0.2189::0.2190) (0.1699::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1736::0.1736) (0.1164::0.1164)) (IOPATH A Y (0.2280::0.2280) (0.0444::0.0444)) (IOPATH B Y (0.2161::0.2161) (0.0459::0.0459)) (IOPATH C Y (0.1899::0.1899) (0.0423::0.0423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2117) (0.1623::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1934::0.1934) (0.2047::0.2047)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1404::0.1404) (0.1525::0.1525)) (IOPATH D X (0.1381::0.1381) (0.1563::0.1563)) (IOPATH A_N X (0.1849::0.1849) (0.1463::0.1463)) (IOPATH B_N X (0.1922::0.1922) (0.1552::0.1552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2463::0.2464) (0.1557::0.1557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1353::0.1353) (0.1503::0.1503)) (IOPATH D X (0.1314::0.1314) (0.1510::0.1511)) (IOPATH A_N X (0.1781::0.1781) (0.1417::0.1417)) (IOPATH B_N X (0.1827::0.1827) (0.1499::0.1499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1382::0.1382) (0.1431::0.1431)) (IOPATH C X (0.1357::0.1357) (0.1492::0.1492)) (IOPATH D X (0.1346::0.1346) (0.1579::0.1579)) (IOPATH A_N X (0.1728::0.1728) (0.1441::0.1441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1359::0.1359) (0.1486::0.1486)) (IOPATH D X (0.1338::0.1338) (0.1529::0.1529)) (IOPATH A_N X (0.1811::0.1811) (0.1435::0.1435)) (IOPATH B_N X (0.1878::0.1878) (0.1520::0.1520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0948::0.0948) (0.1396::0.1396)) (IOPATH B X (0.0890::0.0890) (0.1216::0.1216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1408::0.1408)) (IOPATH B X (0.0855::0.0855) (0.1131::0.1131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1370::0.1370) (0.1410::0.1410)) (IOPATH C X (0.1362::0.1362) (0.1493::0.1493)) (IOPATH D X (0.1353::0.1353) (0.1585::0.1585)) (IOPATH A_N X (0.1768::0.1768) (0.1453::0.1453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2140::0.2141) (0.1690::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1538::0.1538) (0.1546::0.1546)) (IOPATH C X (0.1510::0.1510) (0.1604::0.1604)) (IOPATH D X (0.1501::0.1501) (0.1700::0.1701)) (IOPATH A_N X (0.1890::0.1890) (0.1553::0.1553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2038::1.2038) (0.3992::0.3993)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2265::1.2265) (0.0138::0.0138) (0.4345::0.4345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2103::0.2106) (0.1667::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2339::1.2339) (0.4138::0.4139)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2520::1.2520) (0.0140::0.0140) (0.4422::0.4422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1400::0.1400) (0.1298::0.1298)) (IOPATH B X (0.1464::0.1464) (0.1497::0.1497)) (IOPATH C X (0.1433::0.1433) (0.1568::0.1568)) (IOPATH D X (0.1412::0.1412) (0.1607::0.1607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2121::1.2121) (0.4056::0.4057)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2383::1.2383) (0.0130::0.0130) (0.4424::0.4424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2106::0.2109) (0.1639::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6909::1.6909) (0.5436::0.5437)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6961::1.6961) (0.0131::0.0131) (0.5690::0.5690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2299::0.2299) (0.2260::0.2260)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2476::0.2566)) (HOLD (posedge D) (posedge CLK) (0.0450::0.0475)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4119::1.4119) (0.4647::0.4648)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4143::1.4143) (0.0142::0.0142) (0.4857::0.4857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2042::0.2042) (0.2099::0.2099)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0515::0.0515) (0.0310::0.0310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9527::1.9528) (0.6048::0.6048)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9705::1.9705) (0.0127::0.0127) (0.6343::0.6343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1967::0.1967)) (IOPATH D Q (0.2130::0.2130) (0.1617::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6558::1.6558) (0.5424::0.5424)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.6164::1.6164) (0.0184::0.0184) (0.5196::0.5196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4733::1.4733) (0.4836::0.4860)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4932::1.4932) (0.0132::0.0132) (0.5220::0.5220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2351::1.2351) (0.4224::0.4225)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2643::1.2643) (0.0131::0.0131) (0.4590::0.4590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6039::1.6039) (0.5220::0.5221)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6211::1.6211) (0.0131::0.0131) (0.5526::0.5526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6351::1.6351) (0.5059::0.5060)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6412::1.6412) (0.0134::0.0134) (0.5314::0.5314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0520::0.0520) (0.0314::0.0314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8277::1.8277) (0.5695::0.5696)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8344::1.8344) (0.0139::0.0139) (0.5953::0.5953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2365::0.2365) (0.2302::0.2302)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2347::0.2416)) (HOLD (posedge D) (posedge CLK) (0.0344::0.0360)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2085) (0.1610::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1651::0.1651) (0.1493::0.1493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2093) (0.1612::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1994::0.1994) (0.2076::0.2076)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4566::1.4566) (0.4788::0.4789)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4777::1.4777) (0.0134::0.0134) (0.5176::0.5176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3520::0.3520) (0.4397::0.4397)) (IOPATH A1 X (0.3586::0.3586) (0.4476::0.4476)) (IOPATH A2 X (0.3592::0.3592) (0.4403::0.4403)) (IOPATH A3 X (0.3545::0.3545) (0.4271::0.4271)) (IOPATH (posedge S0) X (0.3714::0.3714) (0.4542::0.4542)) (IOPATH (negedge S0) X (0.4441::0.4441) (0.4009::0.4009)) (IOPATH (posedge S1) X (0.3305::0.3305) (0.3166::0.3166)) (IOPATH (negedge S1) X (0.3641::0.3641) (0.2934::0.2934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0978::0.0978) (0.1487::0.1487)) (IOPATH B X (0.0903::0.0903) (0.1171::0.1171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0869::0.0869) (0.1089::0.1089)) (IOPATH B X (0.0866::0.0866) (0.1137::0.1137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2104::0.2104) (0.1609::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2749::1.2749) (0.4267::0.4268)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2973::1.2973) (0.0131::0.0131) (0.4649::0.4649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4302::1.4302) (0.4788::0.4789)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4459::1.4459) (0.0133::0.0133) (0.5086::0.5086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2130::0.2131) (0.1648::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3835::1.3835) (0.4626::0.4627)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3908::1.3908) (0.0134::0.0134) (0.4869::0.4869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5546::1.5546) (0.4947::0.4948)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5595::1.5595) (0.0139::0.0139) (0.5203::0.5203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0845::0.0845) (0.0986::0.0986)) (IOPATH B X (0.0900::0.0900) (0.1246::0.1246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2095::0.2100) (0.1691::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5519::1.5519) (0.5121::0.5121)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5594::1.5594) (0.0126::0.0126) (0.5371::0.5371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0837::0.0837) (0.1007::0.1007)) (IOPATH B X (0.0883::0.0883) (0.1242::0.1242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1085::0.1085) (0.1452::0.1453)) (IOPATH B X (0.1076::0.1076) (0.1493::0.1493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4686::1.4686) (0.4740::0.4741)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4851::1.4851) (0.0138::0.0138) (0.5060::0.5060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2261::0.2261) (0.2023::0.2023)) (IOPATH D Q (0.2222::0.2224) (0.1710::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4670::1.4670) (0.4816::0.4817)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4908::1.4908) (0.0113::0.0113) (0.5155::0.5155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2120::0.2120) (0.1614::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2113::1.2113) (0.4052::0.4053)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2316::1.2316) (0.0139::0.0139) (0.4384::0.4384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3574::1.3574) (0.4470::0.4471)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3771::1.3771) (0.0135::0.0135) (0.4785::0.4785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2526::0.2526) (0.1520::0.1520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4222::1.4222) (0.4687::0.4688)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4265::1.4265) (0.0139::0.0139) (0.4960::0.4960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2848::0.2849) (0.1753::0.1753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9692::1.9692) (0.6335::0.6336)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9884::1.9884) (0.0136::0.0136) (0.6675::0.6675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2143::0.2144) (0.1639::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2107::0.2114) (0.1687::0.1811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0700::0.0700) (0.0368::0.0368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1942::0.1942) (0.2050::0.2050)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2343::0.2343) (0.2069::0.2069)) (IOPATH D Q (0.2301::0.2302) (0.1728::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2167::0.2167) (0.1636::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5569::1.5569) (0.5017::0.5018)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5815::1.5815) (0.0123::0.0123) (0.5384::0.5384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2109) (0.1613::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2357::0.2357) (0.2297::0.2297)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2396::0.2470)) (HOLD (posedge D) (posedge CLK) (0.0383::0.0401)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2471::0.2471) (0.1532::0.1532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2133::0.2133) (0.1674::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2119::0.2125) (0.1684::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2083::0.2085) (0.1628::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2126::0.2131) (0.1722::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1939::0.1939) (0.2049::0.2049)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1750::0.1750) (0.2123::0.2126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2261::1.2261) (0.4094::0.4095)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2494::1.2494) (0.0127::0.0127) (0.4447::0.4447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0937::0.0937) (0.1360::0.1361)) (IOPATH B X (0.0866::0.0866) (0.1159::0.1159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2153::0.2162) (0.1693::0.1855)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2336::0.2337) (0.1448::0.1448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3522::0.3522) (0.4397::0.4397)) (IOPATH A1 X (0.3562::0.3562) (0.4461::0.4461)) (IOPATH A2 X (0.3563::0.3563) (0.4385::0.4385)) (IOPATH A3 X (0.3485::0.3485) (0.4235::0.4235)) (IOPATH (posedge S0) X (0.3690::0.3690) (0.4526::0.4526)) (IOPATH (negedge S0) X (0.4417::0.4417) (0.3994::0.3994)) (IOPATH (posedge S1) X (0.3281::0.3281) (0.3151::0.3151)) (IOPATH (negedge S1) X (0.3617::0.3617) (0.2919::0.2919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0995::0.0995) (0.1461::0.1462)) (IOPATH B X (0.0911::0.0911) (0.1155::0.1155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2083::0.2083) (0.1604::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2002::0.2002)) (IOPATH D Q (0.2195::0.2201) (0.1760::0.1865)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1932::0.1932) (0.2045::0.2045)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1894::0.1894) (0.2027::0.2027)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2156::0.2160) (0.1724::0.1800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2139::0.2140) (0.1639::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2091) (0.1605::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0962::0.0962) (0.1324::0.1324)) (IOPATH B X (0.0889::0.0889) (0.1157::0.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5212::1.5212) (0.4929::0.4930)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5317::1.5317) (0.0136::0.0136) (0.5195::0.5195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0957::0.0957) (0.1126::0.1126)) (IOPATH B X (0.0987::0.0987) (0.1298::0.1298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2461::0.2461) (0.1469::0.1469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2044::1.2044) (0.4101::0.4101)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2091::1.2091) (0.0185::0.0185) (0.4262::0.4262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5429::1.5429) (0.5079::0.5016)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5511::1.5511) (0.0141::0.0141) (0.5275::0.5275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1770::1.1770) (0.3994::0.3995)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2009::1.2009) (0.0132::0.0132) (0.4373::0.4373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6840::1.6839) (0.5246::0.5247)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6904::1.6904) (0.0134::0.0134) (0.5508::0.5508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2103::0.2104) (0.1661::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2046::0.2046) (0.2101::0.2101)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2400::1.2400) (0.4086::0.4086)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2590::1.2590) (0.0138::0.0138) (0.4420::0.4420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0873::0.0873) (0.1134::0.1134)) (IOPATH B X (0.0895::0.0895) (0.1289::0.1289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0489::0.0489) (0.0305::0.0305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3498::1.3498) (0.4580::0.4581)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3721::1.3721) (0.0128::0.0128) (0.4893::0.4893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1606::0.1606) (0.1429::0.1429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2091::0.2096) (0.1673::0.1755)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2964::1.2964) (0.4204::0.4205)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3141::1.3141) (0.0134::0.0134) (0.4516::0.4516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2086::0.2088) (0.1612::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5806::1.5806) (0.5136::0.5197)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6059::1.6059) (0.0118::0.0118) (0.5510::0.5510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7442::1.7442) (0.5500::0.5501)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7511::1.7511) (0.0136::0.0136) (0.5773::0.5773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0640::0.0640) (0.0333::0.0333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6166::1.6166) (0.5162::0.5163)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6209::1.6209) (0.0134::0.0134) (0.5400::0.5400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8115::1.8114) (0.5756::0.5757)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.8398::1.8398) (0.0109::0.0109) (0.6143::0.6143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6398::0.6398) (0.3968::0.3968)) (IOPATH D Q (0.6353::0.6353) (0.3625::0.3633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2087::0.2091) (0.1667::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4988::1.4988) (0.4902::0.4902)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5149::1.5149) (0.0136::0.0136) (0.5212::0.5212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8566::1.8566) (0.5942::0.5943)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8678::1.8678) (0.0126::0.0126) (0.6292::0.6292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2144::0.2151) (0.1732::0.1841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2094) (0.1618::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2464::0.2464) (0.2138::0.2138)) (IOPATH D Q (0.2424::0.2425) (0.1811::0.1835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1815::0.1815) (0.2169::0.2172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2127::0.2131) (0.1759::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2414::0.2414) (0.2110::0.2110)) (IOPATH D Q (0.2379::0.2379) (0.1813::0.1820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1767::0.1767) (0.1708::0.1708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1668::0.1668) (0.1404::0.1404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3583::0.3583) (0.4433::0.4433)) (IOPATH A1 X (0.3660::0.3660) (0.4521::0.4521)) (IOPATH A2 X (0.3627::0.3627) (0.4420::0.4420)) (IOPATH A3 X (0.3612::0.3612) (0.4309::0.4309)) (IOPATH (posedge S0) X (0.3780::0.3780) (0.4578::0.4578)) (IOPATH (negedge S0) X (0.4506::0.4506) (0.4047::0.4047)) (IOPATH (posedge S1) X (0.3371::0.3371) (0.3203::0.3203)) (IOPATH (negedge S1) X (0.3707::0.3707) (0.2970::0.2970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5292::1.5292) (0.5061::0.5062)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5444::1.5444) (0.0139::0.0139) (0.5364::0.5364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4959::1.4959) (0.4891::0.4892)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5162::1.5162) (0.0133::0.0133) (0.5233::0.5233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5534::1.5534) (0.5123::0.5123)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.5425::1.5425) (0.0180::0.0180) (0.5023::0.5023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3828::1.3828) (0.4583::0.4584)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4026::1.4026) (0.0137::0.0137) (0.4949::0.4949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2114::0.2117) (0.1739::0.1787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2426::0.2426) (0.2116::0.2116)) (IOPATH D Q (0.2385::0.2385) (0.1783::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0957::0.0957) (0.1486::0.1486)) (IOPATH B X (0.0900::0.0900) (0.1223::0.1223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1658::0.1659) (0.1371::0.1395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1903::0.1903) (0.2031::0.2031)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4044::1.4044) (0.4698::0.4698)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4174::1.4174) (0.0136::0.0136) (0.4979::0.4979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4654::1.4654) (0.4704::0.4705)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4824::1.4824) (0.0121::0.0121) (0.5021::0.5021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1885::0.1885) (0.2023::0.2023)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2353::0.2353) (0.2075::0.2075)) (IOPATH D Q (0.2313::0.2314) (0.1754::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3748::1.3748) (0.4515::0.4516)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3922::1.3922) (0.0140::0.0140) (0.4812::0.4812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6769::1.6769) (0.5485::0.5486)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6848::1.6848) (0.0136::0.0136) (0.5748::0.5748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0562::0.0562) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3632::1.3632) (0.4447::0.4447)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3698::1.3698) (0.0143::0.0143) (0.4695::0.4695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5825::1.5825) (0.4983::0.4984)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5954::1.5954) (0.0142::0.0142) (0.5267::0.5267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1896::1.1896) (0.3968::0.3968)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2138::1.2138) (0.0128::0.0128) (0.4315::0.4315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4019::1.4019) (0.4645::0.4646)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4169::1.4169) (0.0125::0.0125) (0.4917::0.4917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2848::1.2848) (0.4254::0.4254)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3054::1.3054) (0.0134::0.0134) (0.4573::0.4573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3585::1.3585) (0.4356::0.4356)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3663::1.3663) (0.0138::0.0138) (0.4634::0.4634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2007::0.2007)) (IOPATH D Q (0.2203::0.2205) (0.1752::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3516::1.3516) (0.4543::0.4544)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3715::1.3715) (0.0132::0.0132) (0.4877::0.4877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2143::1.2143) (0.4078::0.4079)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2366::1.2366) (0.0136::0.0136) (0.4416::0.4416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2317::1.2317) (0.4125::0.4126)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2545::1.2545) (0.0124::0.0124) (0.4466::0.4466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4589::1.4589) (0.4747::0.4748)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4787::1.4787) (0.0130::0.0130) (0.5069::0.5069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2113::0.2113) (0.1594::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2563::0.2564) (0.1634::0.1634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4033::1.4033) (0.4610::0.4611)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4085::1.4085) (0.0132::0.0132) (0.4839::0.4839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1830::0.1830) (0.1600::0.1600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2887::0.2888) (0.1807::0.1807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2151::0.2151) (0.1692::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2737::0.2737) (0.1727::0.1727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2116::0.2116) (0.1614::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1738::0.1738) (0.2114::0.2117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1921::0.1921) (0.2040::0.2040)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2109::0.2111) (0.1671::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3564::0.3564) (0.4432::0.4432)) (IOPATH A1 X (0.3605::0.3605) (0.4496::0.4496)) (IOPATH A2 X (0.3607::0.3607) (0.4420::0.4420)) (IOPATH A3 X (0.3568::0.3568) (0.4293::0.4293)) (IOPATH (posedge S0) X (0.3731::0.3731) (0.4560::0.4560)) (IOPATH (negedge S0) X (0.4458::0.4458) (0.4027::0.4027)) (IOPATH (posedge S1) X (0.3322::0.3322) (0.3184::0.3184)) (IOPATH (negedge S1) X (0.3658::0.3658) (0.2951::0.2951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2794::1.2794) (0.4233::0.4234)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3033::1.3033) (0.0131::0.0131) (0.4592::0.4592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2127::0.2127) (0.1650::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2089) (0.1608::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0849::0.0849) (0.1047::0.1047)) (IOPATH B X (0.0879::0.0879) (0.1225::0.1225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0936::0.0936) (0.1292::0.1292)) (IOPATH B X (0.0873::0.0873) (0.1151::0.1151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1899::0.1899) (0.2029::0.2029)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2660::0.2660) (0.1678::0.1678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6428::1.6428) (0.5232::0.5233)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6568::1.6568) (0.0130::0.0130) (0.5536::0.5536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8350::1.8350) (0.5687::0.5688)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8341::1.8341) (0.0137::0.0137) (0.5835::0.5835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4559::1.4559) (0.4735::0.4736)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4618::1.4618) (0.0137::0.0137) (0.4963::0.4963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2154::0.2156) (0.1646::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2093) (0.1601::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5416::1.5416) (0.4928::0.4929)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5509::1.5509) (0.0136::0.0136) (0.5201::0.5201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0683::0.0683) (0.0370::0.0370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2557::0.2558) (0.1627::0.1627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2163::1.2163) (0.4154::0.4155)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2380::1.2380) (0.0133::0.0133) (0.4481::0.4481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2083::0.2084) (0.1589::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2791::1.2791) (0.4332::0.4333)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3033::1.3033) (0.0126::0.0126) (0.4684::0.4684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7351::1.7351) (0.5435::0.5436)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7416::1.7416) (0.0133::0.0133) (0.5715::0.5715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2112) (0.1617::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (1.0124::1.0134) (0.6735::0.6824)) (IOPATH A1 X (1.0388::1.0389) (0.7203::0.7257)) (IOPATH (posedge S) X (1.0364::1.0364) (0.7109::0.7109)) (IOPATH (negedge S) X (1.0914::1.0914) (0.7208::0.7208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2129::0.2129) (0.1622::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2084::0.2085) (0.1635::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1978::0.1978)) (IOPATH D Q (0.2149::0.2149) (0.1641::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8174::1.8174) (0.5897::0.5897)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.8146::1.8150) (0.0186::0.0186) (0.5930::0.5934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4896::1.4896) (0.4828::0.4829)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5114::1.5114) (0.0132::0.0132) (0.5179::0.5179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2093::0.2094) (0.1636::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7930::1.7930) (0.5733::0.5733)) (IOPATH TE_B Z () () (0.0535::0.0535) (1.8459::1.8459) (0.0036::0.0036) (0.6263::0.6263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5291::1.5290) (0.5073::0.5073)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5556::1.5556) (0.0123::0.0123) (0.5430::0.5430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2389::1.2389) (0.4230::0.4231)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2625::1.2625) (0.0125::0.0125) (0.4568::0.4568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7351::1.7351) (0.5572::0.5573)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7577::1.7577) (0.0126::0.0126) (0.5920::0.5920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2131::0.2131) (0.1626::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2627::0.2628) (0.1666::0.1666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2117::0.2118) (0.1665::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2079::0.2079) (0.1583::0.1583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2403::0.2404) (0.1867::0.1889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1751::0.1751) (0.2124::0.2127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2118::0.2118) (0.1601::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1950::0.1950)) (IOPATH D Q (0.2118::0.2124) (0.1699::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0895::0.0895) (0.1209::0.1209)) (IOPATH B X (0.0876::0.0876) (0.1224::0.1224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2955::0.2955) (0.4063::0.4063)) (IOPATH A1 X (0.2996::0.2996) (0.4128::0.4128)) (IOPATH A2 X (0.3003::0.3003) (0.4058::0.4058)) (IOPATH A3 X (0.2922::0.2922) (0.3911::0.3911)) (IOPATH (posedge S0) X (0.3127::0.3127) (0.4204::0.4204)) (IOPATH (negedge S0) X (0.3856::0.3856) (0.3664::0.3664)) (IOPATH (posedge S1) X (0.2717::0.2717) (0.2833::0.2833)) (IOPATH (negedge S1) X (0.3054::0.3054) (0.2598::0.2598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3509::1.3509) (0.4555::0.4556)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3694::1.3694) (0.0135::0.0135) (0.4858::0.4858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2119::0.2119) (0.1630::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2123::0.2125) (0.1671::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2217::0.2217) (0.1997::0.1997)) (IOPATH D Q (0.2179::0.2181) (0.1694::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2939::1.2940) (0.4314::0.4314)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3136::1.3136) (0.0120::0.0120) (0.4634::0.4634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2145::0.2146) (0.1637::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1456::0.1456) (0.1393::0.1393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0874::0.0874) (0.1130::0.1130)) (IOPATH B X (0.0860::0.0860) (0.1138::0.1138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5935::1.5935) (0.5209::0.5180)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6011::1.6011) (0.0137::0.0137) (0.5489::0.5489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2111::0.2111) (0.1603::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4953::1.4952) (0.4745::0.4746)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5136::1.5136) (0.0130::0.0130) (0.5092::0.5092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4091::1.4091) (0.4517::0.4518)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.4152::1.4152) (0.0145::0.0145) (0.4746::0.4746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2415::1.2415) (0.4146::0.4146)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2647::1.2647) (0.0131::0.0131) (0.4488::0.4488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4431::1.4431) (0.4707::0.4708)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4571::1.4571) (0.0131::0.0131) (0.4984::0.4984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4168::1.4168) (0.4758::0.4759)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4365::1.4365) (0.0140::0.0140) (0.5069::0.5069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2358::1.2358) (0.4200::0.4201)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2599::1.2599) (0.0129::0.0129) (0.4548::0.4548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5256::1.5256) (0.4958::0.4959)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5302::1.5302) (0.0136::0.0136) (0.5192::0.5192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4977::1.4977) (0.4759::0.4760)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5166::1.5166) (0.0120::0.0120) (0.5094::0.5094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2309::0.2309) (0.2050::0.2050)) (IOPATH D Q (0.2268::0.2268) (0.1702::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0662::0.0662) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2239::1.2239) (0.4067::0.4068)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2461::1.2461) (0.0128::0.0128) (0.4412::0.4412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3998::1.3998) (0.4565::0.4580)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4033::1.4033) (0.0143::0.0143) (0.4786::0.4786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2109::0.2110) (0.1606::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9848::0.9858) (0.6475::0.6560)) (IOPATH A1 X (1.0105::1.0106) (0.6921::0.6984)) (IOPATH (posedge S) X (1.0103::1.0103) (0.6869::0.6869)) (IOPATH (negedge S) X (1.0652::1.0652) (0.6961::0.6961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1949::1.1949) (0.4036::0.4037)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2225::1.2225) (0.0127::0.0127) (0.4451::0.4451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2383::0.2383) (0.2092::0.2092)) (IOPATH D Q (0.2341::0.2342) (0.1755::0.1781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2125::0.2125) (0.1659::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2157::0.2158) (0.1644::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2691::0.2692) (0.1681::0.1681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2005::0.2005) (0.2081::0.2081)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1793::0.1799) (0.1687::0.1716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2091::0.2093) (0.1628::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3334::0.3334) (0.4285::0.4285)) (IOPATH A1 X (0.3427::0.3427) (0.4383::0.4383)) (IOPATH A2 X (0.3406::0.3406) (0.4292::0.4292)) (IOPATH A3 X (0.3375::0.3375) (0.4172::0.4172)) (IOPATH (posedge S0) X (0.3545::0.3545) (0.4443::0.4443)) (IOPATH (negedge S0) X (0.4272::0.4272) (0.3909::0.3909)) (IOPATH (posedge S1) X (0.3135::0.3135) (0.3069::0.3069)) (IOPATH (negedge S1) X (0.3472::0.3472) (0.2836::0.2836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2318::0.2319) (0.1358::0.1358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2185::0.2185) (0.1709::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3794::1.3794) (0.4614::0.4614)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.3778::1.3778) (0.0182::0.0182) (0.4646::0.4646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2607::1.2607) (0.4273::0.4274)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2859::1.2859) (0.0130::0.0130) (0.4631::0.4631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6109::1.6109) (0.5152::0.5153)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6155::1.6155) (0.0138::0.0138) (0.5398::0.5398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1973::0.1973) (0.2065::0.2065)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1471::0.1471) (0.1352::0.1352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2132::0.2134) (0.1643::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9322::1.9322) (0.6043::0.6044)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9429::1.9429) (0.0135::0.0135) (0.6351::0.6351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1429::0.1429) (0.1379::0.1379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0904::0.0904) (0.1143::0.1143)) (IOPATH B X (0.0919::0.0919) (0.1267::0.1267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2799::0.2800) (0.1739::0.1739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3180::1.3180) (0.4440::0.4440)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3326::1.3326) (0.0131::0.0131) (0.4727::0.4727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2384::0.2384) (0.2093::0.2093)) (IOPATH D Q (0.2342::0.2342) (0.1744::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2259::0.2259) (0.2021::0.2021)) (IOPATH D Q (0.2219::0.2219) (0.1695::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4794::1.4794) (0.4686::0.4687)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4873::1.4873) (0.0131::0.0131) (0.4975::0.4975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2088::0.2093) (0.1671::0.1768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2111) (0.1628::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3926::1.3926) (0.4544::0.4544)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.4231::1.4231) (0.0086::0.0086) (0.4961::0.4961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2159::0.2159) (0.1626::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0527::0.0527) (0.0315::0.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9738::0.9748) (0.6411::0.6499)) (IOPATH A1 X (1.0009::1.0010) (0.6904::0.6965)) (IOPATH (posedge S) X (0.9985::0.9985) (0.6798::0.6798)) (IOPATH (negedge S) X (1.0535::1.0535) (0.6891::0.6891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4590::1.4589) (0.4753::0.4754)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4789::1.4789) (0.0135::0.0135) (0.5091::0.5091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2344::0.2345) (0.1405::0.1405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2145::0.2153) (0.1725::0.1857)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0110::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6538::1.6538) (0.5353::0.5354)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6736::1.6736) (0.0119::0.0119) (0.5663::0.5663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2176::0.2176) (0.1689::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2093) (0.1617::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5242::1.5242) (0.4967::0.4968)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5509::1.5509) (0.0122::0.0122) (0.5306::0.5306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6751::1.6751) (0.5621::0.5623)) (IOPATH TE_B Z () () (0.0516::0.0516) (1.7068::1.7073) (-0.0002::-0.0002) (0.5829::0.5831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1702::0.1720) (0.1594::0.1640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1504::0.1504) (0.1380::0.1380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2b_2") (INSTANCE DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH B X (0.0711::0.0711) (0.1021::0.1021)) (IOPATH A_N X (0.1411::0.1411) (0.1299::0.1299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5274::1.5274) (0.4976::0.4977)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5443::1.5443) (0.0140::0.0140) (0.5295::0.5295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5167::1.5167) (0.4891::0.4891)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.5368::1.5368) (0.0071::0.0071) (0.5300::0.5300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_2") (INSTANCE DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH A X (0.0860::0.0860) (0.1169::0.1169)) (IOPATH B X (0.0704::0.0704) (0.1018::0.1018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2094) (0.1612::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1889::0.1889) (0.2025::0.2025)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3422::0.3422) (0.4346::0.4346)) (IOPATH A1 X (0.3469::0.3469) (0.4415::0.4415)) (IOPATH A2 X (0.3446::0.3446) (0.4322::0.4322)) (IOPATH A3 X (0.3399::0.3399) (0.4194::0.4194)) (IOPATH (posedge S0) X (0.3588::0.3588) (0.4475::0.4475)) (IOPATH (negedge S0) X (0.4315::0.4315) (0.3941::0.3941)) (IOPATH (posedge S1) X (0.3178::0.3178) (0.3101::0.3101)) (IOPATH (negedge S1) X (0.3515::0.3515) (0.2868::0.2868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4504::1.4504) (0.4689::0.4690)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4648::1.4648) (0.0137::0.0137) (0.4998::0.4998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1956::0.1956)) (IOPATH D Q (0.2127::0.2135) (0.1706::0.1840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2134::0.2136) (0.1642::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2873::1.2873) (0.4348::0.4349)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2983::1.2983) (0.0129::0.0129) (0.4608::0.4608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2139::0.2140) (0.1638::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2145::0.2150) (0.1705::0.1804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2097::0.2100) (0.1657::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2155::0.2157) (0.1633::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2130::0.2134) (0.1743::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1448::0.1448) (0.1377::0.1377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2245::0.2245) (0.2013::0.2013)) (IOPATH D Q (0.2203::0.2203) (0.1663::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3102::1.3102) (0.4363::0.4364)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3374::1.3374) (0.0123::0.0123) (0.4724::0.4724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5529::1.5529) (0.5137::0.5137)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5627::1.5627) (0.0127::0.0127) (0.5392::0.5392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4741::1.4741) (0.4800::0.4801)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.4827::1.4827) (0.0146::0.0146) (0.5064::0.5064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1996::0.1996)) (IOPATH D Q (0.2176::0.2176) (0.1668::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6975::1.6975) (0.5310::0.5311)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7028::1.7028) (0.0125::0.0125) (0.5550::0.5550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2249::0.2249) (0.2016::0.2016)) (IOPATH D Q (0.2209::0.2210) (0.1687::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2587::1.2587) (0.4205::0.4206)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2805::1.2805) (0.0135::0.0135) (0.4547::0.4547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5539::1.5539) (0.5019::0.5020)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5737::1.5737) (0.0132::0.0132) (0.5348::0.5348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0603::0.0603) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2150::1.2150) (0.4052::0.4053)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.2344::1.2344) (0.0144::0.0144) (0.4370::0.4370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7131::1.7131) (0.5344::0.5345)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7185::1.7185) (0.0133::0.0133) (0.5580::0.5580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4029::1.4029) (0.4561::0.4562)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4229::1.4229) (0.0138::0.0138) (0.4906::0.4906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2015::1.2015) (0.4024::0.4025)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2265::1.2265) (0.0129::0.0129) (0.4384::0.4384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4296::1.4296) (0.4573::0.4574)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4437::1.4437) (0.0133::0.0133) (0.4892::0.4892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9987::0.9996) (0.6662::0.6750)) (IOPATH A1 X (1.0223::1.0224) (0.7058::0.7117)) (IOPATH (posedge S) X (1.0233::1.0233) (0.7048::0.7048)) (IOPATH (negedge S) X (1.0783::1.0783) (0.7139::0.7139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1739::1.1739) (0.3977::0.3978)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.1967::1.1967) (0.0132::0.0132) (0.4354::0.4354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2093::1.2093) (0.4027::0.4028)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2365::1.2365) (0.0131::0.0131) (0.4410::0.4410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1685::0.1685) (0.1379::0.1403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2087) (0.1590::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2097) (0.1620::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5353::1.5353) (0.4983::0.4984)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5564::1.5564) (0.0130::0.0130) (0.5332::0.5332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2122::0.2125) (0.1662::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2095::0.2095) (0.1686::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1860::0.1860) (0.2010::0.2010)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2365::0.2365) (0.2082::0.2082)) (IOPATH D Q (0.2330::0.2332) (0.1790::0.1842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2081) (0.1607::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2938::0.2938) (0.4048::0.4048)) (IOPATH A1 X (0.2976::0.2976) (0.4112::0.4112)) (IOPATH A2 X (0.2974::0.2974) (0.4035::0.4035)) (IOPATH A3 X (0.2900::0.2900) (0.3893::0.3893)) (IOPATH (posedge S0) X (0.3100::0.3100) (0.4183::0.4183)) (IOPATH (negedge S0) X (0.3829::0.3829) (0.3642::0.3642)) (IOPATH (posedge S1) X (0.2690::0.2690) (0.2812::0.2812)) (IOPATH (negedge S1) X (0.3027::0.3027) (0.2577::0.2577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7597::1.7597) (0.5588::0.5588)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7738::1.7738) (0.0123::0.0123) (0.5902::0.5902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.5634::0.5635) (0.3445::0.3445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2119::0.2120) (0.1631::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2247::0.2247) (0.2014::0.2014)) (IOPATH D Q (0.2206::0.2206) (0.1671::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2251::0.2251) (0.2017::0.2017)) (IOPATH D Q (0.2217::0.2218) (0.1733::0.1769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3757::1.3757) (0.4629::0.4630)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3985::1.3985) (0.0127::0.0127) (0.4954::0.4954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5134::1.5134) (0.5004::0.5004)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5191::1.5191) (0.0129::0.0129) (0.5240::0.5240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3398::0.3400) (0.2135::0.2135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2018::0.2019) (0.1473::0.1805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2138::0.2138) (0.1706::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8284::1.8284) (0.5850::0.5851)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8349::1.8349) (0.0136::0.0136) (0.6179::0.6179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5485::1.5485) (0.5029::0.5030)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5653::1.5653) (0.0126::0.0126) (0.5355::0.5355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1472::0.1473)) (IOPATH B X (0.0875::0.0875) (0.1212::0.1212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3462::0.3462) (0.2638::0.2638)) (IOPATH D Q (0.3420::0.3421) (0.2304::0.2326)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5232::1.5232) (0.5051::0.5051)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5437::1.5437) (0.0129::0.0129) (0.5369::0.5369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2965::1.2965) (0.4314::0.4315)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3099::1.3099) (0.0133::0.0133) (0.4586::0.4586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0621::0.0621) (0.0349::0.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2630::0.2631) (0.1662::0.1662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5473::1.5473) (0.5015::0.5016)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5556::1.5556) (0.0128::0.0128) (0.5283::0.5283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2854::0.2855) (0.1800::0.1800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2094) (0.1625::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9714::0.9724) (0.6405::0.6493)) (IOPATH A1 X (0.9949::0.9950) (0.6808::0.6873)) (IOPATH (posedge S) X (0.9959::0.9959) (0.6790::0.6790)) (IOPATH (negedge S) X (1.0508::1.0508) (0.6882::0.6882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2280::0.2280) (0.2034::0.2034)) (IOPATH D Q (0.2239::0.2240) (0.1701::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2154::0.2155) (0.1668::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5120::1.5120) (0.4851::0.4852)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5214::1.5214) (0.0139::0.0139) (0.5117::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5324::1.5324) (0.4957::0.4958)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5521::1.5521) (0.0126::0.0126) (0.5289::0.5289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3078::1.3078) (0.4312::0.4312)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.3310::1.3310) (0.0109::0.0109) (0.4663::0.4663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4943::1.4943) (0.4897::0.4898)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5172::1.5172) (0.0130::0.0130) (0.5245::0.5245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1945::0.1945) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2140::0.2141) (0.1640::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2556::0.2556) (0.1622::0.1622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8943::1.8942) (0.6052::0.6052)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9215::1.9215) (0.0119::0.0119) (0.6402::0.6402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1982::0.1982)) (IOPATH D Q (0.2161::0.2161) (0.1704::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2250::0.2250) (0.2016::0.2016)) (IOPATH D Q (0.2210::0.2211) (0.1692::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2083) (0.1595::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2003::0.2003)) (IOPATH D Q (0.2185::0.2186) (0.1664::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3037::1.3037) (0.4407::0.4408)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3155::1.3155) (0.0138::0.0138) (0.4675::0.4675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2166::0.2167) (0.1666::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1408::0.1408)) (IOPATH B X (0.0865::0.0865) (0.1156::0.1156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2113) (0.1621::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1786::0.1798) (0.1593::0.1620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2260::0.2260) (0.2022::0.2022)) (IOPATH D Q (0.2218::0.2218) (0.1679::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2495::0.2495) (0.2156::0.2156)) (IOPATH D Q (0.2452::0.2453) (0.1808::0.1815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2114::0.2119) (0.1700::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2095) (0.1589::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6302::1.6302) (0.5093::0.5093)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6329::1.6329) (0.0142::0.0142) (0.5320::0.5320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2588::1.2588) (0.4216::0.4217)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2808::1.2808) (0.0130::0.0130) (0.4599::0.4599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0998::0.0998) (0.1466::0.1466)) (IOPATH B X (0.0926::0.0926) (0.1204::0.1204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5375::1.5375) (0.4959::0.4960)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5487::1.5487) (0.0127::0.0127) (0.5245::0.5245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4578::1.4578) (0.4749::0.4749)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4827::1.4827) (0.0118::0.0118) (0.5102::0.5102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3461::1.3461) (0.4462::0.4463)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3577::1.3577) (0.0141::0.0141) (0.4735::0.4735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1045::0.1045) (0.1479::0.1480)) (IOPATH B X (0.0959::0.0959) (0.1187::0.1187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9680::0.9690) (0.6421::0.6576)) (IOPATH A1 X (0.9924::0.9925) (0.6895::0.6960)) (IOPATH (posedge S) X (0.9933::0.9933) (0.6881::0.6881)) (IOPATH (negedge S) X (1.0482::1.0482) (0.6973::0.6973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0745::0.0745) (0.0485::0.0485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2089) (0.1656::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3387::1.3387) (0.4381::0.4382)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3554::1.3554) (0.0133::0.0133) (0.4702::0.4702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2372::1.2372) (0.4139::0.4140)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2580::1.2580) (0.0134::0.0134) (0.4463::0.4463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6162::1.6162) (0.5337::0.5338)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6426::1.6426) (0.0123::0.0123) (0.5698::0.5698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1953::0.1953) (0.2056::0.2056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0697)) (SETUP (negedge GATE) (posedge CLK) (0.0622::0.0626)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3555::1.3555) (0.4564::0.4565)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3788::1.3788) (0.0127::0.0127) (0.4900::0.4900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2236::1.2236) (0.4033::0.4034)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2466::1.2466) (0.0127::0.0127) (0.4397::0.4397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5185::1.5185) (0.4893::0.4894)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5237::1.5237) (0.0133::0.0133) (0.5148::0.5148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2160::0.2161) (0.1677::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1596::0.1596) (0.1358::0.1358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4512::1.4512) (0.4753::0.4754)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4739::1.4739) (0.0124::0.0124) (0.5100::0.5100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2143::0.2143) (0.1628::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2149::0.2149) (0.1642::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6847::1.6847) (0.5309::0.5310)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6932::1.6932) (0.0134::0.0134) (0.5604::0.5604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2071::0.2071) (0.1863::0.1863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1908::0.1908) (0.2034::0.2034)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2119::0.2121) (0.1662::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2096::0.2098) (0.1628::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2082) (0.1592::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2137::0.2137) (0.1634::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2124::0.2126) (0.1651::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2171::1.2171) (0.4026::0.4027)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2400::1.2400) (0.0134::0.0134) (0.4386::0.4386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0679::0.0679) (0.0364::0.0364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2082) (0.1596::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2117) (0.1630::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2125::0.2126) (0.1641::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2086::0.2086) (0.1658::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6391::1.6391) (0.5220::0.5221)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6517::1.6517) (0.0130::0.0130) (0.5522::0.5522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4105::1.4105) (0.4644::0.4645)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4228::1.4228) (0.0135::0.0135) (0.4915::0.4915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5331::1.5331) (0.4951::0.4952)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5419::1.5419) (0.0132::0.0132) (0.5217::0.5217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2138::1.2138) (0.4134::0.4135)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2340::1.2340) (0.0131::0.0131) (0.4456::0.4456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2083::0.2083) (0.1583::0.1592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3430::1.3430) (0.4538::0.4538)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3565::1.3565) (0.0140::0.0140) (0.4806::0.4806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0964::0.0964) (0.1475::0.1476)) (IOPATH B X (0.0890::0.0890) (0.1159::0.1159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9570::0.9580) (0.6450::0.6537)) (IOPATH A1 X (0.9805::0.9806) (0.6834::0.6900)) (IOPATH (posedge S) X (0.9818::0.9818) (0.6837::0.6837)) (IOPATH (negedge S) X (1.0368::1.0368) (0.6929::0.6929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4108::1.4108) (0.4626::0.4626)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4172::1.4172) (0.0141::0.0141) (0.4863::0.4863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2160::0.2160) (0.1655::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2138::0.2141) (0.1666::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0883::0.0883) (0.1169::0.1170)) (IOPATH B X (0.0870::0.0870) (0.1187::0.1187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5220::1.5220) (0.4929::0.4930)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5301::1.5301) (0.0143::0.0143) (0.5192::0.5192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3466::1.3466) (0.4525::0.4526)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3659::1.3659) (0.0129::0.0129) (0.4848::0.4848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2137::0.2142) (0.1712::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0956::0.0956) (0.1408::0.1409)) (IOPATH B X (0.0898::0.0898) (0.1222::0.1222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1927::0.1927) (0.2043::0.2043)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2226::0.2226) (0.2003::0.2003)) (IOPATH D Q (0.2185::0.2185) (0.1664::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4910::1.4910) (0.4838::0.4870)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5105::1.5105) (0.0129::0.0129) (0.5154::0.5154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1952::0.1952) (0.2055::0.2055)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6897::1.6897) (0.5431::0.5432)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.7225::1.7225) (0.0101::0.0101) (0.5832::0.5832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2105::0.2105) (0.1691::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1477::0.1477) (0.1395::0.1395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2767::0.2768) (0.1752::0.1752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0530::0.0530) (0.0319::0.0319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1991::0.1991)) (IOPATH D Q (0.2167::0.2168) (0.1659::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2237::0.2237) (0.2009::0.2009)) (IOPATH D Q (0.2201::0.2201) (0.1696::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2086::0.2086) (0.1643::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2124::0.2125) (0.1616::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2086::0.2087) (0.1600::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2315::0.2316) (0.1418::0.1418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2098::0.2100) (0.1665::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2114) (0.1622::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2101::0.2107) (0.1698::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1933::0.1933) (0.2047::0.2047)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2121::0.2122) (0.1669::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2143::0.2144) (0.1628::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1602::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2017::0.2017) (0.2087::0.2087)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0936::0.0936) (0.1224::0.1224)) (IOPATH B X (0.0958::0.0958) (0.1378::0.1378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2143::0.2147) (0.1688::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[1\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9955::0.9962) (0.6670::0.6760)) (IOPATH A1 X (1.0089::1.0090) (0.6920::0.6991)) (IOPATH (posedge S) X (1.0138::1.0138) (0.6994::0.6994)) (IOPATH (negedge S) X (1.0688::1.0688) (0.7085::0.7085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4153::1.4153) (0.4731::0.4732)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4298::1.4298) (0.0139::0.0139) (0.5032::0.5032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6259::1.6259) (0.5217::0.5218)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6325::1.6325) (0.0141::0.0141) (0.5466::0.5466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0628::0.0628) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0490::0.0490) (0.0311::0.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2384::0.2384) (0.2093::0.2093)) (IOPATH D Q (0.2342::0.2343) (0.1751::0.1781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9599::1.9599) (0.6133::0.6134)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9725::1.9725) (0.0135::0.0135) (0.6427::0.6427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2236::0.2236) (0.2009::0.2009)) (IOPATH D Q (0.2205::0.2207) (0.1759::0.1807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2146::0.2148) (0.1642::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2305::1.2305) (0.4096::0.4097)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2533::1.2533) (0.0137::0.0137) (0.4436::0.4436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6081::1.6081) (0.5221::0.5221)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.6370::1.6370) (0.0090::0.0090) (0.5608::0.5608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1982::0.1982) (0.2069::0.2069)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3382::1.3382) (0.4337::0.4338)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3636::1.3636) (0.0129::0.0129) (0.4723::0.4723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1901::1.1901) (0.4020::0.4021)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2134::1.2134) (0.0127::0.0127) (0.4362::0.4362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2139::0.2142) (0.1689::0.1755)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5609::1.5609) (0.5073::0.5074)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5665::1.5665) (0.0133::0.0133) (0.5323::0.5323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0909::0.0909) (0.1247::0.1248)) (IOPATH B X (0.0857::0.0857) (0.1140::0.1140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3912::1.3912) (0.4570::0.4571)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3949::1.3949) (0.0139::0.0139) (0.4793::0.4793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5555::1.5555) (0.4981::0.4982)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5758::1.5758) (0.0130::0.0130) (0.5342::0.5342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1461::0.1461) (0.1345::0.1345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2530::1.2530) (0.4254::0.4255)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2758::1.2758) (0.0128::0.0128) (0.4599::0.4599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1869::1.1869) (0.4067::0.4068)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2201::1.2201) (0.0120::0.0120) (0.4471::0.4471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4404::1.4404) (0.4809::0.4810)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4590::1.4590) (0.0130::0.0130) (0.5115::0.5115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2239::0.2239) (0.2010::0.2010)) (IOPATH D Q (0.2198::0.2201) (0.1680::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8197::1.8197) (0.5711::0.5712)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.8240::1.8240) (0.0143::0.0143) (0.5971::0.5971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2109::0.2110) (0.1632::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2085) (0.1599::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8234::1.8234) (0.5920::0.5921)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8294::1.8294) (0.0127::0.0127) (0.6172::0.6172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2254::0.2254) (0.2019::0.2019)) (IOPATH D Q (0.2213::0.2213) (0.1685::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2138::0.2142) (0.1755::0.1804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1810::0.1810) (0.1580::0.1580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2117::0.2120) (0.1672::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1286::0.1286) (0.1764::0.1774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1731::0.1731) (0.1533::0.1533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1992::0.1992)) (IOPATH D Q (0.2167::0.2167) (0.1655::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2170::0.2172) (0.1788::0.1817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2149::0.2152) (0.1691::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3571::1.3571) (0.4435::0.4378)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3759::1.3759) (0.0133::0.0133) (0.4732::0.4732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1779::0.1793) (0.1692::0.1756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0951::0.0951) (0.1337::0.1338)) (IOPATH B X (0.0870::0.0870) (0.1139::0.1139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1403::0.1403)) (IOPATH B X (0.0863::0.0863) (0.1167::0.1167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2066::1.2066) (0.3971::0.3972)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2307::1.2307) (0.0127::0.0127) (0.4348::0.4348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2172::0.2172) (0.1642::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2839::0.2840) (0.1783::0.1783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3610::1.3610) (0.4554::0.4555)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.3733::1.3733) (0.0146::0.0146) (0.4834::0.4834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4195::1.4195) (0.4630::0.4631)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4251::1.4251) (0.0138::0.0138) (0.4865::0.4865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2049::0.2049) (0.2103::0.2103)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4840::1.4840) (0.4941::0.4942)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4915::1.4915) (0.0130::0.0130) (0.5164::0.5164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3343::1.3343) (0.4339::0.4340)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3417::1.3417) (0.0138::0.0138) (0.4603::0.4603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4632::1.4632) (0.4682::0.4683)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4809::1.4809) (0.0136::0.0136) (0.5010::0.5010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3324::1.3324) (0.4381::0.4382)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3571::1.3571) (0.0123::0.0123) (0.4737::0.4737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0905::0.0905) (0.1233::0.1233)) (IOPATH B X (0.0879::0.0879) (0.1226::0.1226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0904::0.0904) (0.1255::0.1256)) (IOPATH B X (0.0857::0.0857) (0.1175::0.1175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2092::0.2092) (0.1672::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5523::1.5523) (0.4937::0.4938)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5790::1.5790) (0.0123::0.0123) (0.5340::0.5340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1458::0.1458) (0.1348::0.1349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2109) (0.1610::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4381::1.4381) (0.4805::0.4806)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4598::1.4598) (0.0134::0.0134) (0.5142::0.5142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2100) (0.1613::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2111::0.2116) (0.1696::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2771::0.2772) (0.1730::0.1730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2098) (0.1606::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1378::0.1378) (0.2110::0.2110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2052::0.2052) (0.2104::0.2104)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2032::0.2032) (0.2088::0.2088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2147::0.2150) (0.1715::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4193::1.4193) (0.4659::0.4660)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4373::1.4373) (0.0132::0.0132) (0.4982::0.4982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2859::1.2859) (0.4273::0.4273)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3004::1.3004) (0.0133::0.0133) (0.4554::0.4554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2091::0.2092) (0.1623::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1597::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2092) (0.1611::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2180::0.2184) (0.1736::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5144::1.5144) (0.4828::0.4829)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5275::1.5275) (0.0142::0.0142) (0.5121::0.5121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0641::0.0641) (0.0332::0.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1596::0.1596) (0.1396::0.1396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0945::0.0945) (0.1397::0.1398)) (IOPATH B X (0.0865::0.0865) (0.1127::0.1127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0946::0.0946) (0.1395::0.1396)) (IOPATH B X (0.0876::0.0876) (0.1171::0.1171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0525::0.0525) (0.0316::0.0316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1942::0.1942) (0.2050::0.2050)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2105::0.2105) (0.1676::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0940::0.0940) (0.1425::0.1426)) (IOPATH B X (0.0868::0.0868) (0.1151::0.1151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3079::1.3079) (0.4419::0.4419)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3308::1.3308) (0.0132::0.0132) (0.4764::0.4764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5796::1.5797) (0.5061::0.5061)) (IOPATH TE_B Z () () (0.0521::0.0521) (1.6383::1.6383) (0.0007::0.0007) (0.5674::0.5674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2107::0.2113) (0.1681::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6116::1.6116) (0.5094::0.5095)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6184::1.6184) (0.0136::0.0136) (0.5344::0.5344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8114::1.8114) (0.5743::0.5744)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8291::1.8291) (0.0128::0.0128) (0.6071::0.6071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1967::0.1967)) (IOPATH D Q (0.2129::0.2130) (0.1620::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8373::1.8373) (0.5860::0.5860)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8608::1.8608) (0.0123::0.0123) (0.6183::0.6183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2854::1.2854) (0.4229::0.4230)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3047::1.3047) (0.0141::0.0141) (0.4555::0.4555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2188::1.2188) (0.4084::0.4085)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2375::1.2375) (0.0134::0.0134) (0.4402::0.4402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2088::0.2089) (0.1613::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4727::1.4727) (0.4839::0.4840)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4983::1.4983) (0.0120::0.0120) (0.5255::0.5255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0893::0.0893) (0.1188::0.1188)) (IOPATH B X (0.0888::0.0888) (0.1245::0.1245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2082) (0.1606::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6797::1.6797) (0.5366::0.5367)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6810::1.6810) (0.0140::0.0140) (0.5592::0.5592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5055::1.5055) (0.4904::0.4905)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5234::1.5234) (0.0141::0.0141) (0.5227::0.5227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2118::0.2119) (0.1647::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2220::1.2220) (0.4158::0.4159)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2400::1.2400) (0.0138::0.0138) (0.4465::0.4465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2116::0.2118) (0.1627::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9370::1.9370) (0.6056::0.6057)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9453::1.9453) (0.0128::0.0128) (0.6350::0.6350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2089::0.2089) (0.1667::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8377::1.8377) (0.5813::0.5814)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8408::1.8408) (0.0140::0.0140) (0.6049::0.6049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2094) (0.1607::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2088::0.2088) (0.1650::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3954::1.3954) (0.4596::0.4561)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4102::1.4102) (0.0128::0.0128) (0.4864::0.4864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2134) (0.1637::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2128::0.2131) (0.1666::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0707::0.0707) (0.0359::0.0359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1867::0.1867) (0.2014::0.2014)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4998::1.4998) (0.4966::0.4966)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.4638::1.4638) (0.0187::0.0187) (0.4764::0.4764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2111::0.2117) (0.1725::0.1822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3627::1.3627) (0.4565::0.4565)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.3609::1.3609) (0.0183::0.0183) (0.4597::0.4597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3988::0.3988) (0.2882::0.2882)) (IOPATH D Q (0.3945::0.3945) (0.2550::0.2568)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2104::0.2106) (0.1661::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2113::0.2116) (0.1691::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1926::1.1926) (0.4006::0.4006)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2140::1.2140) (0.0137::0.0137) (0.4339::0.4339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2888::1.2888) (0.4353::0.4354)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3042::1.3042) (0.0132::0.0132) (0.4651::0.4651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3732::1.3732) (0.4425::0.4425)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3883::1.3883) (0.0131::0.0131) (0.4723::0.4723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1363::0.1363)) (IOPATH B X (0.0855::0.0855) (0.1128::0.1128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2172::1.2172) (0.4163::0.4164)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2335::1.2335) (0.0139::0.0139) (0.4453::0.4453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1414::0.1414) (0.1326::0.1326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2306::1.2306) (0.4094::0.4095)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2500::1.2500) (0.0137::0.0137) (0.4421::0.4421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2149::0.2150) (0.1638::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0896::0.0896) (0.1224::0.1224)) (IOPATH B X (0.0852::0.0852) (0.1144::0.1144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7423::1.7423) (0.5567::0.5568)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7509::1.7509) (0.0136::0.0136) (0.5828::0.5828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4647::1.4647) (0.4877::0.4878)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4840::1.4840) (0.0133::0.0133) (0.5209::0.5209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4006::1.4006) (0.4567::0.4568)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4073::1.4073) (0.0142::0.0142) (0.4810::0.4810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1609::0.1609) (0.1452::0.1452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4646::1.4646) (0.4672::0.4673)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4882::1.4882) (0.0125::0.0125) (0.5050::0.5050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4661::1.4661) (0.4770::0.4771)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4852::1.4852) (0.0135::0.0135) (0.5085::0.5085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3851::1.3851) (0.4648::0.4649)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4045::1.4045) (0.0134::0.0134) (0.4971::0.4971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4116::1.4116) (0.4708::0.4708)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.3843::1.3843) (0.0184::0.0184) (0.4577::0.4577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2142::0.2144) (0.1693::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2384::1.2385) (0.4213::0.4214)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2612::1.2612) (0.0134::0.0134) (0.4557::0.4558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0951::0.0951) (0.1459::0.1460)) (IOPATH B X (0.0893::0.0893) (0.1215::0.1215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0661::0.0661) (0.0363::0.0363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2104::0.2106) (0.1637::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3024::1.3024) (0.4223::0.4224)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3192::1.3192) (0.0134::0.0134) (0.4545::0.4545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2153::0.2153) (0.1632::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2342::0.2342) (0.2023::0.2023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1867::0.1867) (0.2014::0.2014)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5397::1.5397) (0.4900::0.4901)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5529::1.5529) (0.0135::0.0135) (0.5200::0.5200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2098) (0.1616::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2086::0.2086) (0.1597::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0858::0.0858) (0.1078::0.1078)) (IOPATH B X (0.0940::0.0940) (0.1445::0.1445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1689::0.1703) (0.1574::0.1606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1605::0.1605) (0.1483::0.1483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2457::0.2458) (0.1517::0.1517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8241::1.8241) (0.5974::0.5975)) (IOPATH TE_B Z () () (0.0501::0.0501) (1.8711::1.8711) (-0.0031::-0.0031) (0.6412::0.6412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2107::0.2117) (0.1699::0.1853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0089::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2135::0.2138) (0.1691::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2113::0.2113) (0.2059::0.2059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7352::1.7352) (0.5471::0.5471)) (IOPATH TE_B Z () () (0.0540::0.0540) (1.7758::1.7758) (0.0045::0.0045) (0.5954::0.5954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2357::1.2357) (0.4128::0.4129)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2559::1.2559) (0.0138::0.0138) (0.4454::0.4454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1006::0.1006) (0.1398::0.1398)) (IOPATH B X (0.0951::0.0951) (0.1277::0.1277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7729::1.7729) (0.5606::0.5607)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7797::1.7797) (0.0128::0.0128) (0.5872::0.5872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2876::1.2876) (0.4351::0.4352)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3103::1.3103) (0.0135::0.0135) (0.4699::0.4699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2171::0.2172) (0.1658::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5502::1.5502) (0.4921::0.4922)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5734::1.5734) (0.0130::0.0130) (0.5297::0.5297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2464::1.2464) (0.4136::0.4137)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2698::1.2698) (0.0137::0.0137) (0.4493::0.4493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2552::0.2554) (0.1621::0.1621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8567::1.8567) (0.5939::0.5940)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8623::1.8623) (0.0134::0.0134) (0.6255::0.6255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2406::0.2406) (0.2105::0.2105)) (IOPATH D Q (0.2364::0.2365) (0.1763::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3615::1.3615) (0.4468::0.4469)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3799::1.3799) (0.0137::0.0137) (0.4777::0.4777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2125::0.2127) (0.1634::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2108::0.2111) (0.1677::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2116::0.2119) (0.1651::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2093::0.2101) (0.1700::0.1828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2100::0.2100) (0.1609::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0548::0.0548) (0.0326::0.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2088::0.2098) (0.1649::0.1811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2147::0.2149) (0.1646::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2143::0.2149) (0.1689::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2330::1.2330) (0.4114::0.4115)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2533::1.2533) (0.0132::0.0132) (0.4422::0.4422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5154::1.5154) (0.4809::0.4809)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5208::1.5208) (0.0138::0.0138) (0.5047::0.5047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2112::0.2123) (0.1721::0.1878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5420::1.5420) (0.5090::0.5090)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5393::1.5396) (0.0185::0.0185) (0.5050::0.5054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2287::1.2287) (0.4181::0.4181)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2532::1.2532) (0.0129::0.0129) (0.4539::0.4539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6579::1.6579) (0.5363::0.5363)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6668::1.6668) (0.0131::0.0131) (0.5632::0.5632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3985::1.3985) (0.4545::0.4545)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4074::1.4074) (0.0137::0.0137) (0.4804::0.4804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2332::1.2332) (0.4096::0.4096)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2520::1.2520) (0.0133::0.0133) (0.4420::0.4420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2136::0.2137) (0.1637::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3653::1.3653) (0.4469::0.4498)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3795::1.3795) (0.0131::0.0131) (0.4763::0.4763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2153::0.2153) (0.1646::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1256::0.1256) (0.1041::0.1041)) (IOPATH A Y (0.1784::0.1784) (0.0323::0.0323)) (IOPATH B Y (0.1651::0.1651) (0.0339::0.0339)) (IOPATH C Y (0.1423::0.1423) (0.0316::0.0316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0901::0.0901) (0.1220::0.1220)) (IOPATH B X (0.0864::0.0864) (0.1164::0.1164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1930::1.1930) (0.3996::0.3997)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2158::1.2158) (0.0134::0.0134) (0.4339::0.4339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0870::0.0870) (0.1101::0.1101)) (IOPATH B X (0.0902::0.0902) (0.1294::0.1294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1373::0.1373) (0.1475::0.1475)) (IOPATH D X (0.1371::0.1371) (0.1536::0.1536)) (IOPATH A_N X (0.1829::0.1829) (0.1456::0.1456)) (IOPATH B_N X (0.1857::0.1857) (0.1534::0.1534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5164::1.5164) (0.5019::0.5019)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5369::1.5369) (0.0135::0.0135) (0.5352::0.5352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3073::1.3073) (0.4417::0.4418)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3307::1.3307) (0.0129::0.0129) (0.4767::0.4767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6866::1.6865) (0.5408::0.5409)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6935::1.6935) (0.0124::0.0124) (0.5677::0.5677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1305::0.1305) (0.1426::0.1426)) (IOPATH D X (0.1296::0.1296) (0.1478::0.1478)) (IOPATH A_N X (0.1754::0.1754) (0.1404::0.1404)) (IOPATH B_N X (0.1774::0.1774) (0.1474::0.1474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3506::1.3506) (0.4544::0.4545)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3692::1.3692) (0.0136::0.0136) (0.4857::0.4857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1309::0.1309) (0.1348::0.1348)) (IOPATH C X (0.1305::0.1305) (0.1427::0.1427)) (IOPATH D X (0.1316::0.1316) (0.1538::0.1538)) (IOPATH A_N X (0.1690::0.1690) (0.1419::0.1419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.1041::0.1041) (0.0952::0.0952)) (IOPATH A Y (0.1192::0.1192) (0.0289::0.0289)) (IOPATH B Y (0.1060::0.1060) (0.0285::0.0285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2091::0.2093) (0.1652::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1332::0.1332) (0.1452::0.1452)) (IOPATH D X (0.1313::0.1313) (0.1491::0.1492)) (IOPATH A_N X (0.1751::0.1751) (0.1404::0.1404)) (IOPATH B_N X (0.1799::0.1799) (0.1491::0.1491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.1239::0.1239) (0.1362::0.1362)) (IOPATH C X (0.1238::0.1238) (0.1427::0.1427)) (IOPATH A_N X (0.1580::0.1580) (0.1406::0.1406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1501::0.1501) (0.1487::0.1487)) (IOPATH C X (0.1524::0.1524) (0.1600::0.1600)) (IOPATH D X (0.1518::0.1518) (0.1695::0.1695)) (IOPATH A_N X (0.1881::0.1881) (0.1555::0.1555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2110::0.2112) (0.1641::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.1402::0.1402) (0.1487::0.1487)) (IOPATH C X (0.1394::0.1394) (0.1548::0.1548)) (IOPATH A_N X (0.1730::0.1730) (0.1515::0.1515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.1328::0.1328) (0.1328::0.1328)) (IOPATH B X (0.1359::0.1359) (0.1465::0.1465)) (IOPATH C X (0.1351::0.1351) (0.1531::0.1531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1327::0.1327) (0.1361::0.1361)) (IOPATH C X (0.1341::0.1341) (0.1463::0.1463)) (IOPATH D X (0.1334::0.1334) (0.1552::0.1552)) (IOPATH A_N X (0.1689::0.1689) (0.1420::0.1420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1238::0.1238) (0.1173::0.1173)) (IOPATH B X (0.1297::0.1297) (0.1344::0.1344)) (IOPATH C X (0.1308::0.1308) (0.1460::0.1460)) (IOPATH D X (0.1290::0.1290) (0.1494::0.1494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2090) (0.1603::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2221::0.2221) (0.2000::0.2000)) (IOPATH D Q (0.2180::0.2181) (0.1664::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2104) (0.1606::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1896::0.1896) (0.2028::0.2028)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2100::0.2101) (0.1676::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2109::0.2113) (0.1708::0.1787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2696::0.2697) (0.1696::0.1696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2636::0.2637) (0.1672::0.1672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3747::0.3747) (0.2768::0.2768)) (IOPATH D Q (0.3705::0.3705) (0.2440::0.2444)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2106::0.2110) (0.1745::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0657::0.0657) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2389::1.2389) (0.4259::0.4260)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2582::1.2582) (0.0132::0.0132) (0.4548::0.4548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2147::0.2147) (0.1678::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2144::0.2147) (0.1759::0.1799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4826::1.4826) (0.4743::0.4744)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4890::1.4890) (0.0138::0.0138) (0.5015::0.5015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6441::1.6440) (0.5269::0.5304)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6601::1.6601) (0.0130::0.0130) (0.5573::0.5573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2692::0.2694) (0.1693::0.1693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4060::1.4060) (0.4605::0.4606)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4173::1.4173) (0.0139::0.0139) (0.4881::0.4881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2143::0.2144) (0.1642::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2535::0.2535) (0.2178::0.2178)) (IOPATH D Q (0.2492::0.2493) (0.1840::0.1864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2676::0.2678) (0.1692::0.1692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6679::1.6679) (0.5458::0.5458)) (IOPATH TE_B Z () () (0.0570::0.0570) (1.6817::1.6817) (0.0105::0.0105) (0.5718::0.5718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6800::1.6800) (0.5736::0.5738)) (IOPATH TE_B Z () () (0.0472::0.0472) (1.7337::1.7337) (-0.0054::-0.0054) (0.6014::0.6014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2639::0.2640) (0.1675::0.1675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5307::1.5308) (0.4986::0.4986)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.5348::1.5348) (0.0087::0.0087) (0.5299::0.5299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2007::0.2007) (0.2082::0.2082)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1931::0.1931)) (IOPATH D Q (0.2088::0.2088) (0.1676::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4905::1.4905) (0.4908::0.4846)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5099::1.5099) (0.0127::0.0127) (0.5183::0.5183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2118::0.2118) (0.1598::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3245::1.3244) (0.4340::0.4341)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3486::1.3486) (0.0128::0.0128) (0.4710::0.4710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5202::1.5202) (0.4845::0.4846)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5407::1.5407) (0.0132::0.0132) (0.5200::0.5200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0680::0.0680) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4551::1.4551) (0.4821::0.4761)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4680::1.4680) (0.0137::0.0137) (0.5051::0.5051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2104::0.2104) (0.1680::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2113) (0.1612::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2866::1.2866) (0.4281::0.4282)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2931::1.2931) (0.0131::0.0131) (0.4520::0.4520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2536::0.2537) (0.1619::0.1619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7285::1.7285) (0.5623::0.5624)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7372::1.7372) (0.0128::0.0128) (0.5899::0.5899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0568::0.0568) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0728::0.0728) (0.0389::0.0389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2285::0.2285) (0.2251::0.2251)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0133::0.0144)) (SETUP (negedge D) (posedge CLK) (0.2006::0.2073)) (HOLD (posedge D) (posedge CLK) (0.0112::0.0126)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2774::1.2774) (0.4333::0.4334)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3061::1.3061) (0.0125::0.0125) (0.4722::0.4722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2176::0.2176) (0.2164::0.2164)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2089) (0.1656::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2100) (0.1616::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0504::0.0504) (0.0313::0.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2096::0.2096) (0.1628::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4371::1.4371) (0.4702::0.4703)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4457::1.4457) (0.0142::0.0142) (0.4958::0.4958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6758::1.6758) (0.5394::0.5395)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6842::1.6842) (0.0126::0.0126) (0.5667::0.5667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2026::1.2027) (0.4045::0.4046)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2279::1.2279) (0.0131::0.0131) (0.4407::0.4407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4190::1.4190) (0.4647::0.4648)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4327::1.4327) (0.0132::0.0132) (0.4941::0.4941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3097::1.3097) (0.4430::0.4431)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3349::1.3349) (0.0124::0.0124) (0.4789::0.4789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2107::1.2107) (0.4062::0.4063)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2356::1.2356) (0.0127::0.0127) (0.4421::0.4421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2093::0.2100) (0.1651::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1909::0.1909) (0.2034::0.2034)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5360::1.5360) (0.5024::0.5025)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5564::1.5564) (0.0127::0.0127) (0.5404::0.5404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1407::0.1408)) (IOPATH B X (0.0849::0.0849) (0.1118::0.1118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3811::1.3811) (0.4458::0.4459)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4001::1.4001) (0.0137::0.0137) (0.4805::0.4805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2426::1.2426) (0.4165::0.4166)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2685::1.2685) (0.0123::0.0123) (0.4531::0.4531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7748::1.7748) (0.5509::0.5510)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7778::1.7778) (0.0135::0.0135) (0.5751::0.5751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4168::1.4168) (0.4739::0.4740)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4390::1.4390) (0.0132::0.0132) (0.5084::0.5084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2283::1.2283) (0.4181::0.4181)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2546::1.2546) (0.0133::0.0133) (0.4547::0.4547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1965::0.1965)) (IOPATH D Q (0.2131::0.2131) (0.1641::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2335::0.2335) (0.2065::0.2065)) (IOPATH D Q (0.2302::0.2307) (0.1794::0.1899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2835::1.2835) (0.4370::0.4371)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3047::1.3047) (0.0137::0.0137) (0.4690::0.4690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2123) (0.1624::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7614::1.7614) (0.5686::0.5687)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7704::1.7704) (0.0134::0.0134) (0.5885::0.5885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2091) (0.1645::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2249::0.2249) (0.2016::0.2016)) (IOPATH D Q (0.2208::0.2208) (0.1672::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1971::0.1971) (0.2065::0.2065)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2103::0.2104) (0.1648::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0654::0.0654) (0.0378::0.0378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9885::1.9885) (0.6295::0.6295)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9985::1.9985) (0.0134::0.0134) (0.6440::0.6440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2151::0.2153) (0.1676::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2052::0.2053) (0.1803::0.1808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2270::0.2270) (0.2240::0.2240)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0107::0.0120)) (SETUP (negedge D) (posedge CLK) (0.2067::0.2148)) (HOLD (posedge D) (posedge CLK) (0.0141::0.0156)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2027::0.2027) (0.1797::0.1807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2146::0.2146) (0.1620::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1981::0.1981) (0.2070::0.2070)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2440::0.2440) (0.1496::0.1496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2122::0.2127) (0.1756::0.1832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1743::0.1761) (0.1612::0.1687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6158::1.6158) (0.5230::0.5231)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6263::1.6263) (0.0131::0.0131) (0.5510::0.5510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2265::0.2265) (0.2025::0.2025)) (IOPATH D Q (0.2236::0.2244) (0.1774::0.1911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2381::0.2381) (0.2091::0.2091)) (IOPATH D Q (0.2340::0.2340) (0.1762::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4498::1.4498) (0.4617::0.4618)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4690::1.4690) (0.0132::0.0132) (0.4944::0.4944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4849::1.4849) (0.4715::0.4716)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4967::1.4967) (0.0133::0.0133) (0.4986::0.4986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2116::0.2119) (0.1666::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2104::0.2105) (0.1603::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2114) (0.1649::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2230::0.2230) (0.1292::0.1292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1982::0.1982) (0.2070::0.2070)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2158::0.2160) (0.1646::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9038::1.9039) (0.6060::0.6061)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.9281::1.9281) (0.0091::0.0091) (0.6425::0.6425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2041::0.2041) (0.2099::0.2099)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4602::1.4602) (0.4787::0.4788)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4778::1.4778) (0.0131::0.0131) (0.5105::0.5105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2163::0.2163) (0.1641::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0920::0.0920) (0.1283::0.1283)) (IOPATH B X (0.0863::0.0863) (0.1168::0.1168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2809::1.2809) (0.4341::0.4342)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3001::1.3001) (0.0133::0.0133) (0.4647::0.4647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3951::1.3951) (0.4579::0.4580)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4212::1.4212) (0.0123::0.0123) (0.4930::0.4930)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2077::0.2078) (0.1580::0.1593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5274::1.5274) (0.4998::0.4999)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5513::1.5513) (0.0125::0.0125) (0.5405::0.5405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2745::0.2747) (0.1725::0.1725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2086::0.2086) (0.1606::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4918::1.4918) (0.4832::0.4848)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5100::1.5100) (0.0133::0.0133) (0.5157::0.5157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3016::1.3016) (0.4359::0.4327)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3202::1.3202) (0.0126::0.0126) (0.4652::0.4652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2316::0.2316) (0.2054::0.2054)) (IOPATH D Q (0.2275::0.2276) (0.1718::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2083::0.2083) (0.1631::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2319::0.2319) (0.2275::0.2275)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0114::0.0125)) (SETUP (negedge D) (posedge CLK) (0.2050::0.2128)) (HOLD (posedge D) (posedge CLK) (0.0135::0.0148)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2467::0.2467) (0.1519::0.1519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1921::0.1921) (0.2040::0.2040)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0515::0.0515) (0.0316::0.0316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3139::1.3139) (0.4337::0.4337)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3241::1.3241) (0.0127::0.0127) (0.4595::0.4595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4041::1.4041) (0.4703::0.4703)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4169::1.4169) (0.0133::0.0133) (0.4974::0.4974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4682::1.4682) (0.4755::0.4756)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4786::1.4786) (0.0126::0.0126) (0.5031::0.5031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0669::0.0669) (0.0376::0.0376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2108::0.2109) (0.1640::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0532::0.0532) (0.0317::0.0317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1890::0.1890) (0.1614::0.1614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2085::0.2085) (0.1641::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2718::0.2718) (0.1713::0.1713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2100) (0.1621::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2103::0.2103) (0.2129::0.2129)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2159::0.2159) (0.1673::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2261::1.2261) (0.4078::0.4079)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2467::1.2467) (0.0136::0.0136) (0.4412::0.4412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2835::1.2835) (0.4251::0.4252)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3059::1.3059) (0.0131::0.0130) (0.4584::0.4584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5134::1.5134) (0.4838::0.4865)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.5162::1.5162) (0.0146::0.0146) (0.5056::0.5056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4533::1.4533) (0.4836::0.4837)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4734::1.4734) (0.0130::0.0130) (0.5165::0.5165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2112) (0.1606::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2573::1.2573) (0.4172::0.4173)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2794::1.2794) (0.0130::0.0130) (0.4521::0.4521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7108::1.7108) (0.5481::0.5482)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7148::1.7148) (0.0144::0.0144) (0.5729::0.5729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1921::0.1921) (0.2041::0.2041)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6574::1.6574) (0.5206::0.5207)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6582::1.6582) (0.0135::0.0135) (0.5408::0.5408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2123::0.2126) (0.1695::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2182::1.2182) (0.4056::0.4057)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2420::1.2420) (0.0125::0.0125) (0.4412::0.4412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3700::1.3700) (0.4586::0.4586)) (IOPATH TE_B Z () () (0.0557::0.0557) (1.3733::1.3734) (0.0172::0.0172) (0.4666::0.4666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4752::1.4752) (0.4900::0.4901)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4989::1.4989) (0.0129::0.0129) (0.5269::0.5269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1750::1.1750) (0.4027::0.4027)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1978::1.1978) (0.0128::0.0128) (0.4368::0.4368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2143::0.2144) (0.1650::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1995::0.1995)) (IOPATH D Q (0.2170::0.2170) (0.1634::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5514::1.5572) (0.4821::0.4822)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5549::1.5549) (0.0136::0.0136) (0.5052::0.5052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2575::1.2575) (0.4194::0.4194)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2768::1.2768) (0.0139::0.0139) (0.4516::0.4516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1907::0.1912) (0.1738::0.1763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0985::0.0985) (0.1403::0.1404)) (IOPATH B X (0.0914::0.0914) (0.1198::0.1198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2264::0.2264) (0.2025::0.2025)) (IOPATH D Q (0.2236::0.2245) (0.1781::0.1936)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0088::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7412::1.7412) (0.5545::0.5546)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7604::1.7604) (0.0117::0.0117) (0.5882::0.5882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2164::0.2166) (0.1675::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2116::0.2116) (0.1597::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9045::1.9045) (0.6057::0.6058)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9030::1.9030) (0.0139::0.0139) (0.6257::0.6257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2312::0.2312) (0.2270::0.2270)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0097::0.0109)) (SETUP (negedge D) (posedge CLK) (0.2090::0.2167)) (HOLD (posedge D) (posedge CLK) (0.0154::0.0168)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0539::0.0539) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2105) (0.1619::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2146::0.2148) (0.1672::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2116::0.2117) (0.1698::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2115) (0.1628::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2253::0.2253) (0.2018::0.2018)) (IOPATH D Q (0.2213::0.2214) (0.1693::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2167::0.2169) (0.1642::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5506::1.5506) (0.5122::0.5123)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5620::1.5620) (0.0133::0.0133) (0.5403::0.5403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3073::1.3073) (0.4402::0.4402)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.3035::1.3035) (0.0180::0.0180) (0.4397::0.4397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0520::0.0520) (0.0311::0.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5210::1.5210) (0.4915::0.4916)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5331::1.5331) (0.0136::0.0136) (0.5201::0.5201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2152::0.2159) (0.1739::0.1868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3467::1.3467) (0.4530::0.4531)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3635::1.3635) (0.0138::0.0138) (0.4832::0.4832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2297::0.2297) (0.2043::0.2043)) (IOPATH D Q (0.2256::0.2256) (0.1693::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4971::1.4971) (0.4743::0.4744)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5106::1.5106) (0.0136::0.0136) (0.5032::0.5032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3911::1.3911) (0.4566::0.4567)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3969::1.3969) (0.0142::0.0142) (0.4803::0.4803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2551::0.2552) (0.1624::0.1624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2718::0.2718) (0.1693::0.1693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2003::0.2003)) (IOPATH D Q (0.2188::0.2188) (0.1675::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6846::1.6846) (0.5345::0.5345)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7120::1.7120) (0.0114::0.0114) (0.5733::0.5733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0885::0.0885) (0.1173::0.1174)) (IOPATH B X (0.0877::0.0877) (0.1213::0.1213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1645::0.1654) (0.1550::0.1568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2432::0.2432) (0.2120::0.2120)) (IOPATH D Q (0.2391::0.2391) (0.1790::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1881::0.1881) (0.2020::0.2020)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1603::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2137::0.2140) (0.1681::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2427::0.2427) (0.2117::0.2117)) (IOPATH D Q (0.2387::0.2388) (0.1799::0.1828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4208::1.4208) (0.4752::0.4753)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4436::1.4436) (0.0122::0.0122) (0.5092::0.5092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0980::0.0980) (0.1342::0.1342)) (IOPATH B X (0.0903::0.0903) (0.1164::0.1164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4944::1.4944) (0.4965::0.4966)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5141::1.5141) (0.0137::0.0137) (0.5280::0.5280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2092) (0.1593::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3057::0.3058) (0.1922::0.1922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2856::0.2856) (0.1788::0.1788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2109) (0.1624::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2362::0.2362) (0.2300::0.2300)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0122::0.0136)) (SETUP (negedge D) (posedge CLK) (0.2027::0.2114)) (HOLD (posedge D) (posedge CLK) (0.0122::0.0139)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0466::0.0466) (0.0294::0.0294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1981::0.1981) (0.2070::0.2070)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2910::1.2910) (0.4263::0.4264)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3020::1.3020) (0.0135::0.0135) (0.4522::0.4522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1988::0.1988)) (IOPATH D Q (0.2167::0.2167) (0.1697::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.1999::0.1999)) (IOPATH D Q (0.2180::0.2181) (0.1676::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2097) (0.1615::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2838::0.2839) (0.1786::0.1786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2429::0.2429) (0.2118::0.2118)) (IOPATH D Q (0.2388::0.2388) (0.1774::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2859::1.2859) (0.4249::0.4250)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3065::1.3065) (0.0134::0.0134) (0.4579::0.4579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5948::1.5948) (0.5236::0.5237)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5974::1.5974) (0.0134::0.0134) (0.5468::0.5468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1782::0.1782) (0.1670::0.1670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2098) (0.1605::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2006::0.2006)) (IOPATH D Q (0.2198::0.2199) (0.1722::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2180::0.2184) (0.1734::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2332::0.2332) (0.2282::0.2282)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0050::0.0063)) (SETUP (negedge D) (posedge CLK) (0.2178::0.2242)) (HOLD (posedge D) (posedge CLK) (0.0208::0.0224)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2117::0.2117) (0.1243::0.1243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2340::0.2340) (0.2068::0.2068)) (IOPATH D Q (0.2299::0.2300) (0.1735::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2661::0.2662) (0.1653::0.1653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1924::1.1924) (0.4099::0.4099)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2147::1.2147) (0.0132::0.0132) (0.4423::0.4423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3903::1.3903) (0.4548::0.4549)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4046::1.4046) (0.0140::0.0140) (0.4847::0.4847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6073::1.6073) (0.5033::0.5034)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6146::1.6146) (0.0139::0.0139) (0.5291::0.5291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0999::0.0999) (0.1363::0.1363)) (IOPATH B X (0.0924::0.0924) (0.1196::0.1196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5591::1.5591) (0.5079::0.5080)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5791::1.5791) (0.0123::0.0123) (0.5396::0.5396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1838::1.1838) (0.3966::0.3967)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2103::1.2103) (0.0127::0.0127) (0.4333::0.4333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4376::1.4376) (0.4682::0.4683)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4573::1.4573) (0.0135::0.0135) (0.5018::0.5018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4253::1.4253) (0.4768::0.4768)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4479::1.4479) (0.0137::0.0137) (0.5106::0.5106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3531::0.3531) (0.2669::0.2669)) (IOPATH D Q (0.3489::0.3490) (0.2335::0.2354)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2395::1.2395) (0.4213::0.4214)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2600::1.2600) (0.0135::0.0135) (0.4541::0.4541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3234::1.3234) (0.4450::0.4450)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.3253::1.3253) (0.0182::0.0182) (0.4530::0.4530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6316::1.6316) (0.5065::0.5066)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6374::1.6374) (0.0130::0.0130) (0.5322::0.5322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2252::0.2253) (0.1360::0.1360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2688::0.2688) (0.2254::0.2254)) (IOPATH D Q (0.2648::0.2650) (0.1940::0.1980)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0849::0.0849) (0.1021::0.1022)) (IOPATH B X (0.0886::0.0886) (0.1222::0.1222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4340::1.4341) (0.4708::0.4708)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4594::1.4594) (0.0117::0.0117) (0.5044::0.5044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2090::0.2090) (0.1621::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2295::0.2295) (0.2258::0.2258)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0112::0.0122)) (SETUP (negedge D) (posedge CLK) (0.2061::0.2121)) (HOLD (posedge D) (posedge CLK) (0.0138::0.0151)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0880::0.0880) (0.1042::0.1042)) (IOPATH B X (0.0983::0.0983) (0.1476::0.1476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8201::1.8201) (0.5801::0.5802)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8304::1.8304) (0.0122::0.0122) (0.6085::0.6085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1648::0.1648) (0.1457::0.1457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0480::0.0480) (0.0297::0.0297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2082) (0.1600::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2114::0.2114) (0.1655::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7183::1.7183) (0.5607::0.5607)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.7135::1.7139) (0.0185::0.0185) (0.5598::0.5601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6098::1.6098) (0.5138::0.5139)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6169::1.6169) (0.0142::0.0142) (0.5399::0.5399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4190::1.4190) (0.4658::0.4658)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4381::1.4381) (0.0137::0.0137) (0.4983::0.4983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2144::0.2144) (0.1692::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2155::0.2155) (0.1699::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2103) (0.1609::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2082) (0.1608::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3904::1.3904) (0.4605::0.4606)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4165::1.4165) (0.0125::0.0125) (0.4956::0.4956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2128::0.2130) (0.1657::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2094::0.2098) (0.1649::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4844::1.4844) (0.4936::0.4937)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4881::1.4881) (0.0136::0.0136) (0.5141::0.5141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4146::1.4146) (0.4723::0.4724)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4359::1.4359) (0.0124::0.0124) (0.5060::0.5060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2139::0.2140) (0.1639::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2268::0.2268) (0.1751::0.1773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4653::1.4653) (0.4719::0.4719)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4803::1.4803) (0.0139::0.0139) (0.5021::0.5021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3079::1.3079) (0.4414::0.4415)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3274::1.3274) (0.0132::0.0132) (0.4741::0.4741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2309::0.2309) (0.2267::0.2267)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0060::0.0078)) (SETUP (negedge D) (posedge CLK) (0.2155::0.2220)) (HOLD (posedge D) (posedge CLK) (0.0191::0.0212)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3359::1.3359) (0.4428::0.4428)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3605::1.3605) (0.0123::0.0123) (0.4785::0.4785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4642::1.4642) (0.4679::0.4679)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4800::1.4800) (0.0131::0.0131) (0.4987::0.4987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1970::0.1970) (0.2064::0.2064)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3265::1.3265) (0.4266::0.4267)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3356::1.3356) (0.0133::0.0133) (0.4554::0.4555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1311::0.1312)) (IOPATH B X (0.0856::0.0856) (0.1145::0.1145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2155::0.2156) (0.1637::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2110) (0.1600::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4461::1.4461) (0.4700::0.4717)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4675::1.4675) (0.0129::0.0129) (0.5047::0.5047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1390::0.1391) (0.1181::0.1199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2091::0.2093) (0.1659::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0924::0.0924) (0.1486::0.1487)) (IOPATH B X (0.0855::0.0855) (0.1144::0.1144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4384::1.4384) (0.4812::0.4813)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4645::1.4645) (0.0126::0.0126) (0.5175::0.5175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2123::0.2125) (0.1652::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2289::0.2289) (0.2253::0.2253)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0102::0.0112)) (SETUP (negedge D) (posedge CLK) (0.2081::0.2155)) (HOLD (posedge D) (posedge CLK) (0.0150::0.0163)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2250::0.2250) (0.2017::0.2017)) (IOPATH D Q (0.2215::0.2217) (0.1733::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2093::0.2094) (0.1644::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2035::1.2035) (0.4098::0.4098)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2037::1.2037) (0.0185::0.0185) (0.4144::0.4144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3736::1.3736) (0.4612::0.4613)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3947::1.3947) (0.0137::0.0137) (0.4950::0.4950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1592::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2875::1.2875) (0.4297::0.4298)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2974::1.2974) (0.0135::0.0135) (0.4552::0.4552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0847::0.0847) (0.1058::0.1058)) (IOPATH B X (0.0889::0.0889) (0.1286::0.1286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0566::0.0566) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2003::0.2003)) (IOPATH D Q (0.2189::0.2191) (0.1690::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2119) (0.1621::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7324::1.7324) (0.5443::0.5444)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7446::1.7446) (0.0125::0.0125) (0.5764::0.5764)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2111) (0.1612::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3079::1.3079) (0.4334::0.4335)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3389::1.3389) (0.0116::0.0116) (0.4719::0.4719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5541::1.5541) (0.5125::0.5126)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5630::1.5630) (0.0135::0.0135) (0.5395::0.5395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2113::0.2113) (0.1667::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2095) (0.1592::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2604::1.2604) (0.4280::0.4281)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2829::1.2829) (0.0132::0.0132) (0.4619::0.4619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2098::0.2100) (0.1633::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2412::0.2412) (0.1472::0.1472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2318::0.2318) (0.2273::0.2273)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0064::0.0078)) (SETUP (negedge D) (posedge CLK) (0.2156::0.2205)) (HOLD (posedge D) (posedge CLK) (0.0191::0.0207)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2081) (0.1595::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1114::0.1114) (0.1110::0.1110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2119::0.2120) (0.1637::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2211::1.2211) (0.4170::0.4171)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2449::1.2449) (0.0132::0.0132) (0.4513::0.4513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4681::1.4681) (0.4747::0.4748)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4876::1.4876) (0.0138::0.0138) (0.5090::0.5090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2107::0.2107) (0.1599::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6734::1.6734) (0.5350::0.5350)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6853::1.6853) (0.0128::0.0128) (0.5614::0.5614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0883::0.0883) (0.1132::0.1132)) (IOPATH B X (0.0873::0.0873) (0.1163::0.1163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2111) (0.1622::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0558::0.0558) (0.0326::0.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1755::0.1755) (0.1654::0.1654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1394::0.1395)) (IOPATH B X (0.0869::0.0869) (0.1191::0.1191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2097::0.2101) (0.1685::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5053::1.5053) (0.4956::0.4894)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5226::1.5226) (0.0136::0.0136) (0.5216::0.5216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1489::0.1490)) (IOPATH B X (0.0846::0.0846) (0.1099::0.1099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2098::0.2098) (0.1597::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4061::1.4061) (0.4565::0.4565)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.4298::1.4298) (0.0102::0.0102) (0.4950::0.4950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2221::0.2221) (0.2000::0.2000)) (IOPATH D Q (0.2181::0.2182) (0.1669::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2169::0.2171) (0.1657::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1980::1.1980) (0.3991::0.3992)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2168::1.2168) (0.0134::0.0134) (0.4313::0.4313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2283::0.2283) (0.2249::0.2249)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0090::0.0103)) (SETUP (negedge D) (posedge CLK) (0.2105::0.2176)) (HOLD (posedge D) (posedge CLK) (0.0161::0.0177)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2500::1.2500) (0.4164::0.4165)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2729::1.2729) (0.0132::0.0132) (0.4505::0.4505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8393::1.8393) (0.5864::0.5865)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8484::1.8484) (0.0134::0.0134) (0.6064::0.6064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3997::1.3997) (0.4686::0.4687)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4151::1.4151) (0.0134::0.0134) (0.4985::0.4985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5034::1.5034) (0.4854::0.4855)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5141::1.5141) (0.0134::0.0134) (0.5133::0.5133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2120::0.2121) (0.1622::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4302::1.4302) (0.4768::0.4769)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4407::1.4407) (0.0135::0.0135) (0.5034::0.5034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8132::1.8132) (0.5668::0.5668)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8194::1.8194) (0.0136::0.0136) (0.5904::0.5904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0643::0.0643) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2381::0.2382) (0.1470::0.1470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2086::0.2086) (0.1620::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2144::0.2145) (0.1629::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2094) (0.1600::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2588::1.2588) (0.4237::0.4237)) (IOPATH TE_B Z () () (0.0564::0.0564) (1.2783::1.2783) (0.0091::0.0091) (0.4583::0.4583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1935::0.1935)) (IOPATH D Q (0.2091::0.2092) (0.1661::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2319::0.2319) (0.2274::0.2274)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0041::0.0054)) (SETUP (negedge D) (posedge CLK) (0.2188::0.2252)) (HOLD (posedge D) (posedge CLK) (0.0219::0.0234)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1967::0.1967) (0.2063::0.2063)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2127::0.2133) (0.1716::0.1815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4703::1.4703) (0.4819::0.4820)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4904::1.4904) (0.0134::0.0134) (0.5108::0.5108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2546::0.2546) (0.2184::0.2184)) (IOPATH D Q (0.2502::0.2503) (0.1834::0.1853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2091) (0.1587::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4653::1.4653) (0.4740::0.4741)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4780::1.4780) (0.0135::0.0135) (0.5032::0.5032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4121::1.4121) (0.4507::0.4508)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4271::1.4271) (0.0131::0.0131) (0.4837::0.4837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2128::0.2129) (0.1704::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2368::1.2368) (0.4150::0.4151)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2571::1.2571) (0.0126::0.0126) (0.4476::0.4476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2727::0.2728) (0.1724::0.1724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1957::0.1957) (0.2058::0.2058)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7255::1.7255) (0.5287::0.5288)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7315::1.7315) (0.0140::0.0140) (0.5543::0.5543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1408::0.1408) (0.1858::0.1868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4685::1.4685) (0.4813::0.4752)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4875::1.4875) (0.0138::0.0138) (0.5094::0.5094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2131::0.2132) (0.1679::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1193::0.1193)) (IOPATH B X (0.0895::0.0895) (0.1152::0.1152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2355::0.2355) (0.2076::0.2076)) (IOPATH D Q (0.2313::0.2314) (0.1735::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2110::1.2110) (0.4125::0.4126)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2349::1.2349) (0.0131::0.0131) (0.4479::0.4479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2127::0.2129) (0.1708::0.1760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2325::0.2325) (0.2059::0.2059)) (IOPATH D Q (0.2283::0.2283) (0.1719::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2106::0.2109) (0.1666::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3166::0.3167) (0.1986::0.1986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2571::0.2571) (0.2196::0.2196)) (IOPATH D Q (0.2527::0.2528) (0.1844::0.1861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1336::0.1337)) (IOPATH B X (0.0866::0.0866) (0.1169::0.1169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2011::0.2011) (0.2083::0.2083)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2085::0.2086) (0.1636::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0529::0.0529) (0.0323::0.0323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2097) (0.1611::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3124::1.3124) (0.4440::0.4440)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3194::1.3194) (0.0132::0.0132) (0.4665::0.4665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2127) (0.1643::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3917::1.3917) (0.4590::0.4591)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4047::1.4047) (0.0131::0.0131) (0.4859::0.4859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2113::0.2117) (0.1711::0.1787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0157::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2602::1.2602) (0.4293::0.4294)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2826::1.2826) (0.0122::0.0122) (0.4621::0.4621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5496::1.5496) (0.4986::0.4986)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5613::1.5613) (0.0142::0.0142) (0.5275::0.5275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1871::0.1871) (0.2016::0.2016)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2340::0.2340) (0.2288::0.2288)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0061::0.0073)) (SETUP (negedge D) (posedge CLK) (0.2162::0.2218)) (HOLD (posedge D) (posedge CLK) (0.0196::0.0211)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2153::0.2153) (0.1271::0.1271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2105::0.2109) (0.1711::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2094) (0.1611::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2560::0.2560) (0.1627::0.1627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1944::0.1944) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2089::0.2093) (0.1650::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE Do0MUX\.SEL0BUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1677::0.1677) (0.1517::0.1517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1410::0.1410) (0.1988::0.1993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2250::0.2250) (0.2017::0.2017)) (IOPATH D Q (0.2226::0.2229) (0.1822::0.1873)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3541::1.3541) (0.4527::0.4527)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.3869::1.3869) (0.0082::0.0082) (0.4985::0.4985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2172::0.2172) (0.1643::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7299::1.7299) (0.5319::0.5320)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7362::1.7362) (0.0132::0.0132) (0.5581::0.5581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5523::1.5523) (0.4968::0.4968)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5746::1.5746) (0.0128::0.0128) (0.5324::0.5324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2329::0.2330) (0.1455::0.1455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2121::1.2121) (0.4154::0.4155)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2342::1.2342) (0.0132::0.0132) (0.4477::0.4477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2721::0.2723) (0.1718::0.1718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4989::1.4989) (0.4889::0.4890)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5210::1.5210) (0.0120::0.0120) (0.5215::0.5215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2840::1.2840) (0.4191::0.4191)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3052::1.3052) (0.0137::0.0137) (0.4546::0.4546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8565::1.8565) (0.5939::0.5940)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8585::1.8585) (0.0133::0.0133) (0.6160::0.6160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4148::1.4148) (0.4540::0.4541)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4353::1.4353) (0.0139::0.0139) (0.4865::0.4865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2180::0.2180) (0.1733::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0844::0.0844) (0.1031::0.1031)) (IOPATH B X (0.0894::0.0894) (0.1283::0.1283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4479::1.4479) (0.4763::0.4764)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4700::1.4700) (0.0137::0.0137) (0.5079::0.5079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2277::0.2277) (0.1376::0.1376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7250::1.7250) (0.5499::0.5500)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7363::1.7363) (0.0126::0.0126) (0.5788::0.5788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6035::1.6035) (0.5067::0.5068)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6111::1.6111) (0.0143::0.0143) (0.5324::0.5324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2093) (0.1609::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0635::0.0635) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9421::1.9421) (0.6135::0.6136)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9451::1.9451) (0.0138::0.0138) (0.6374::0.6374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4094::1.4094) (0.4588::0.4589)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4285::1.4285) (0.0133::0.0133) (0.4919::0.4919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2018::0.2018) (0.2087::0.2087)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2090::0.2093) (0.1682::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4125::1.4125) (0.4708::0.4709)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4236::1.4236) (0.0136::0.0136) (0.4985::0.4985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2079) (0.1591::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1911::0.1911) (0.2036::0.2036)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2228::0.2228) (0.2004::0.2004)) (IOPATH D Q (0.2188::0.2188) (0.1675::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2117::0.2122) (0.1694::0.1781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2335::0.2335) (0.2285::0.2285)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0044::0.0059)) (SETUP (negedge D) (posedge CLK) (0.2183::0.2240)) (HOLD (posedge D) (posedge CLK) (0.0213::0.0231)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2120::0.2121) (0.1643::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2116::0.2119) (0.1662::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1865::0.1865) (0.2013::0.2013)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE Do0MUX\.SEL0BUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1828::0.1828) (0.1619::0.1619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2114::0.2115) (0.1627::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2156::0.2156) (0.2555::0.2562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2124::0.2127) (0.1698::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2401::0.2401) (0.2323::0.2323)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0062::0.0076)) (SETUP (negedge D) (posedge CLK) (0.2160::0.2220)) (HOLD (posedge D) (posedge CLK) (0.0193::0.0210)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3617::1.3617) (0.4416::0.4417)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3767::1.3767) (0.0134::0.0134) (0.4733::0.4733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3016::1.3016) (0.4278::0.4279)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3223::1.3223) (0.0129::0.0129) (0.4623::0.4623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6820::1.6820) (0.5429::0.5359)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6857::1.6857) (0.0140::0.0140) (0.5603::0.5603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3449::1.3449) (0.4392::0.4393)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3686::1.3686) (0.0128::0.0128) (0.4765::0.4765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5832::1.5832) (0.5021::0.5022)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5930::1.5930) (0.0131::0.0131) (0.5276::0.5276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4601::1.4601) (0.4778::0.4810)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4802::1.4802) (0.0124::0.0124) (0.5091::0.5091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2093::0.2097) (0.1669::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1048::0.1048) (0.0950::0.0965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3934::1.3934) (0.4476::0.4476)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4052::1.4052) (0.0138::0.0138) (0.4743::0.4743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2463::1.2463) (0.4111::0.4112)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2670::1.2670) (0.0140::0.0140) (0.4457::0.4457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2565::0.2565) (0.1949::0.1973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2117::0.2118) (0.1688::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2268::1.2268) (0.4084::0.4085)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2482::1.2482) (0.0138::0.0138) (0.4414::0.4414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2091::0.2093) (0.1640::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1609::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1991::0.1991) (0.2075::0.2075)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2067::0.2067) (0.1748::0.1748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2124::0.2125) (0.1638::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2092::0.2093) (0.1626::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2103::0.2103) (0.1676::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3130::1.3130) (0.4311::0.4311)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3272::1.3272) (0.0137::0.0137) (0.4612::0.4612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2108) (0.1617::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0664::0.0664) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0667::0.0667) (0.0375::0.0375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2135::0.2138) (0.1674::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2356::1.2356) (0.4213::0.4214)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2550::1.2550) (0.0133::0.0133) (0.4521::0.4521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1951::0.1951) (0.2055::0.2055)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2348::0.2348) (0.2292::0.2292)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0045::0.0059)) (SETUP (negedge D) (posedge CLK) (0.2184::0.2243)) (HOLD (posedge D) (posedge CLK) (0.0214::0.0230)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2153::0.2156) (0.1683::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3558::1.3558) (0.4571::0.4571)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3779::1.3779) (0.0127::0.0127) (0.4908::0.4908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6287::1.6287) (0.5279::0.5280)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6308::1.6308) (0.0133::0.0133) (0.5494::0.5494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1986::0.1986) (0.1733::0.1733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE Do0MUX\.SEL0BUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2161::0.2161) (0.1843::0.1843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2099::0.2099) (0.1646::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2122) (0.1629::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5450::1.5450) (0.4971::0.4972)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5588::1.5588) (0.0138::0.0138) (0.5274::0.5274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2315::0.2315) (0.2272::0.2272)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0069::0.0083)) (SETUP (negedge D) (posedge CLK) (0.2152::0.2204)) (HOLD (posedge D) (posedge CLK) (0.0185::0.0202)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2707::0.2708) (0.1692::0.1692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2114::0.2114) (0.1624::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2116) (0.1625::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2146::0.2147) (0.1635::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4915::1.4915) (0.4883::0.4884)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5136::1.5136) (0.0127::0.0127) (0.5229::0.5229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5251::1.5252) (0.4904::0.4905)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5471::1.5471) (0.0120::0.0120) (0.5254::0.5254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2659::0.2659) (0.1677::0.1677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4264::1.4264) (0.4589::0.4589)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4498::1.4498) (0.0128::0.0128) (0.4914::0.4914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2143::0.2144) (0.1641::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2869::1.2869) (0.4352::0.4352)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3054::1.3054) (0.0136::0.0136) (0.4660::0.4660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2421::1.2421) (0.4053::0.4054)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2631::1.2631) (0.0136::0.0136) (0.4413::0.4413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1971::0.1971)) (IOPATH D Q (0.2140::0.2142) (0.1657::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2127::0.2128) (0.1653::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7256::1.7256) (0.5525::0.5525)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7318::1.7318) (0.0135::0.0135) (0.5774::0.5774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2838::0.2838) (0.2156::0.2179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0711::0.0711) (0.0455::0.0455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2131::0.2131) (0.1622::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1967::0.1967)) (IOPATH D Q (0.2131::0.2131) (0.1617::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2734::1.2734) (0.4229::0.4230)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2943::1.2943) (0.0132::0.0132) (0.4564::0.4564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4260::1.4260) (0.4671::0.4672)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4408::1.4408) (0.0132::0.0132) (0.4973::0.4973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3652::1.3652) (0.4584::0.4585)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3790::1.3790) (0.0135::0.0135) (0.4863::0.4863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1905::0.1905) (0.2032::0.2032)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5585::1.5585) (0.5013::0.5014)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5606::1.5606) (0.0136::0.0136) (0.5233::0.5233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2113::1.2113) (0.4065::0.4066)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2369::1.2369) (0.0136::0.0136) (0.4421::0.4421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1616::0.1617) (0.1339::0.1361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2313::0.2313) (0.2270::0.2270)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0013)) (SETUP (negedge D) (posedge CLK) (0.2251::0.2323)) (HOLD (posedge D) (posedge CLK) (0.0268::0.0289)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE Do0MUX\.SEL0BUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1791::0.1791) (0.1596::0.1596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2084::0.2085) (0.1610::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1506::0.1506) (0.1294::0.1295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2392::0.2392) (0.2318::0.2318)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0088::0.0099)) (SETUP (negedge D) (posedge CLK) (0.2113::0.2174)) (HOLD (posedge D) (posedge CLK) (0.0165::0.0178)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2231::0.2231) (0.2005::0.2005)) (IOPATH D Q (0.2191::0.2191) (0.1667::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4165::1.4165) (0.4732::0.4733)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4418::1.4418) (0.0126::0.0126) (0.5102::0.5102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2092) (0.1611::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5249::1.5249) (0.4940::0.4941)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5319::1.5319) (0.0134::0.0134) (0.5190::0.5190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0711::0.0711) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4013::1.4013) (0.4591::0.4591)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4183::1.4183) (0.0124::0.0124) (0.4894::0.4894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2283::1.2283) (0.4180::0.4181)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2516::1.2516) (0.0131::0.0131) (0.4525::0.4525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2820::1.2820) (0.4350::0.4351)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3003::1.3003) (0.0138::0.0138) (0.4653::0.4653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1910::1.1910) (0.3969::0.3969)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2136::1.2136) (0.0134::0.0134) (0.4315::0.4315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5138::1.5138) (0.4897::0.4898)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5351::1.5351) (0.0132::0.0132) (0.5250::0.5250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1655::0.1676) (0.1551::0.1596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2090::0.2094) (0.1661::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9898::1.9898) (0.6219::0.6276)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9976::1.9976) (0.0133::0.0133) (0.6445::0.6445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1952::0.1952) (0.2055::0.2055)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2110) (0.1616::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2107::0.2108) (0.1610::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1993::0.1993) (0.1713::0.1713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2086::0.2087) (0.1600::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2123::0.2129) (0.1687::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0157::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2114) (0.1625::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2796::0.2802) (0.1953::0.1993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5413::1.5413) (0.4949::0.4950)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5474::1.5474) (0.0136::0.0136) (0.5195::0.5195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5774::1.5774) (0.5152::0.5152)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6050::1.6050) (0.0117::0.0117) (0.5496::0.5496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2156::0.2163) (0.1742::0.1854)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2090::0.2090) (0.1574::0.1589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2159::0.2159) (0.1692::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2311::0.2311) (0.2269::0.2269)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0040::0.0054)) (SETUP (negedge D) (posedge CLK) (0.2195::0.2244)) (HOLD (posedge D) (posedge CLK) (0.0220::0.0235)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4886::1.4886) (0.4872::0.4873)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4987::1.4987) (0.0137::0.0137) (0.5129::0.5129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2157::0.2159) (0.1648::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4513::1.4513) (0.4745::0.4746)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4697::1.4697) (0.0134::0.0134) (0.5067::0.5067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2107::0.2116) (0.1661::0.1821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0123::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2080) (0.1600::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2596::0.2596) (0.1653::0.1653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2151::0.2157) (0.1694::0.1799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2152::0.2161) (0.1748::0.1875)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0895)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0096::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1284::0.1284) (0.1062::0.1062)) (IOPATH A Y (0.1824::0.1824) (0.0340::0.0340)) (IOPATH B Y (0.1681::0.1681) (0.0351::0.0351)) (IOPATH C Y (0.1426::0.1426) (0.0316::0.0316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1348::0.1348) (0.1473::0.1473)) (IOPATH D X (0.1329::0.1329) (0.1515::0.1515)) (IOPATH A_N X (0.1768::0.1768) (0.1415::0.1415)) (IOPATH B_N X (0.1828::0.1828) (0.1505::0.1505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2841::0.2841) (0.2330::0.2330)) (IOPATH D Q (0.2799::0.2800) (0.2000::0.2025)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1353::0.1353) (0.1474::0.1474)) (IOPATH D X (0.1337::0.1337) (0.1521::0.1521)) (IOPATH A_N X (0.1776::0.1776) (0.1420::0.1420)) (IOPATH B_N X (0.1842::0.1842) (0.1513::0.1513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2133) (0.1615::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5295::1.5295) (0.5056::0.5057)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5468::1.5468) (0.0135::0.0135) (0.5380::0.5380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0628::0.0628) (0.0366::0.0366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0624::0.0624) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4980::1.4980) (0.4978::0.4979)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5176::1.5176) (0.0130::0.0130) (0.5306::0.5306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1360::0.1360) (0.1468::0.1468)) (IOPATH D X (0.1358::0.1358) (0.1537::0.1538)) (IOPATH A_N X (0.1822::0.1822) (0.1446::0.1446)) (IOPATH B_N X (0.1857::0.1857) (0.1527::0.1527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1366::0.1366) (0.1399::0.1399)) (IOPATH C X (0.1368::0.1368) (0.1493::0.1493)) (IOPATH D X (0.1363::0.1363) (0.1585::0.1585)) (IOPATH A_N X (0.1718::0.1718) (0.1440::0.1440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4993::1.4993) (0.4883::0.4884)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5150::1.5150) (0.0138::0.0138) (0.5185::0.5185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2126::0.2126) (0.2140::0.2140)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2412::0.2413) (0.1464::0.1464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2122::0.2125) (0.1673::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1318::0.1318) (0.1365::0.1365)) (IOPATH C X (0.1299::0.1299) (0.1426::0.1426)) (IOPATH D X (0.1311::0.1311) (0.1543::0.1543)) (IOPATH A_N X (0.1685::0.1685) (0.1412::0.1412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1330::0.1330) (0.1370::0.1370)) (IOPATH C X (0.1314::0.1314) (0.1438::0.1438)) (IOPATH D X (0.1326::0.1326) (0.1555::0.1555)) (IOPATH A_N X (0.1705::0.1705) (0.1424::0.1424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2087::0.2089) (0.1650::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1268::0.1268) (0.1202::0.1202)) (IOPATH B X (0.1309::0.1309) (0.1360::0.1360)) (IOPATH C X (0.1291::0.1291) (0.1441::0.1441)) (IOPATH D X (0.1291::0.1291) (0.1505::0.1505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0716::0.0716) (0.0384::0.0384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3840::1.3839) (0.4624::0.4625)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4044::1.4044) (0.0138::0.0138) (0.4964::0.4964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3166::1.3166) (0.4432::0.4433)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3303::1.3303) (0.0123::0.0123) (0.4718::0.4718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4003::1.4002) (0.4595::0.4596)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4162::1.4162) (0.0132::0.0132) (0.4885::0.4885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2137::0.2140) (0.1665::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2152::0.2154) (0.1646::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2322::0.2322) (0.2057::0.2057)) (IOPATH D Q (0.2280::0.2281) (0.1720::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4687::1.4686) (0.4767::0.4767)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4753::1.4753) (0.0133::0.0133) (0.5000::0.5000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4546::1.4546) (0.4778::0.4778)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4750::1.4750) (0.0125::0.0125) (0.5103::0.5103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1775::0.1775) (0.1562::0.1562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3798::1.3798) (0.4621::0.4622)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3971::1.3971) (0.0132::0.0132) (0.4933::0.4933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2160::0.2164) (0.1717::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3084::1.3084) (0.4405::0.4405)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.3006::1.3007) (0.0180::0.0180) (0.4342::0.4342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1403::0.1405)) (IOPATH B X (0.0860::0.0860) (0.1147::0.1147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2099) (0.1619::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1917::1.1917) (0.3985::0.3986)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2186::1.2186) (0.0129::0.0129) (0.4359::0.4359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4035::1.4035) (0.4687::0.4688)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4086::1.4086) (0.0140::0.0140) (0.4915::0.4915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3679::1.3679) (0.4529::0.4530)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3743::1.3743) (0.0143::0.0143) (0.4812::0.4812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1358::0.1358) (0.1294::0.1294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2144::0.2144) (0.1718::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3514::0.3514) (0.2660::0.2660)) (IOPATH D Q (0.3473::0.3473) (0.2331::0.2336)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2153::0.2157) (0.1777::0.1842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2397::0.2397) (0.2321::0.2321)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0078::0.0090)) (SETUP (negedge D) (posedge CLK) (0.2138::0.2185)) (HOLD (posedge D) (posedge CLK) (0.0177::0.0191)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2146::0.2146) (0.1677::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7242::1.7243) (0.5415::0.5415)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7322::1.7322) (0.0120::0.0120) (0.5708::0.5708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2122::0.2124) (0.1744::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1739::1.1739) (0.4012::0.4013)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.1962::1.1962) (0.0132::0.0132) (0.4352::0.4352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2160::0.2161) (0.1650::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6686::1.6686) (0.5371::0.5372)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6921::1.6921) (0.0123::0.0123) (0.5716::0.5716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5708::1.5707) (0.4936::0.4937)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5701::1.5701) (0.0136::0.0136) (0.5181::0.5181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2560::1.2560) (0.4156::0.4157)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2750::1.2750) (0.0137::0.0137) (0.4483::0.4483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2106::1.2106) (0.4055::0.4056)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2305::1.2305) (0.0139::0.0139) (0.4379::0.4379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1665::0.1683) (0.1551::0.1599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2148::0.2154) (0.1721::0.1825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2545::0.2545) (0.1534::0.1534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2827::1.2827) (0.4336::0.4337)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3036::1.3036) (0.0132::0.0132) (0.4673::0.4673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3343::1.3343) (0.4505::0.4505)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3585::1.3585) (0.0132::0.0132) (0.4858::0.4858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6450::1.6450) (0.5392::0.5392)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.6001::1.6001) (0.0186::0.0186) (0.5110::0.5110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7402::1.7402) (0.5517::0.5518)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7509::1.7509) (0.0134::0.0134) (0.5806::0.5806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8964::1.8964) (0.5922::0.5923)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9001::1.9001) (0.0130::0.0130) (0.6137::0.6137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8362::1.8362) (0.5707::0.5708)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8514::1.8514) (0.0128::0.0128) (0.6052::0.6052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2151::0.2151) (0.1719::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2115::0.2115) (0.1595::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0312::0.0312)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4540::1.4540) (0.4686::0.4687)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4658::1.4658) (0.0140::0.0140) (0.4983::0.4983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0531::0.0531) (0.0328::0.0328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5335::1.5335) (0.4942::0.4943)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5397::1.5397) (0.0127::0.0127) (0.5194::0.5194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0946::0.0946) (0.1354::0.1355)) (IOPATH B X (0.0861::0.0861) (0.1110::0.1110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2119::0.2119) (0.1691::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2131::0.2131) (0.1625::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2109) (0.1615::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6740::1.6740) (0.5272::0.5272)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6770::1.6770) (0.0140::0.0140) (0.5500::0.5500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2434::0.2434) (0.2342::0.2342)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0088::0.0100)) (SETUP (negedge D) (posedge CLK) (0.2112::0.2177)) (HOLD (posedge D) (posedge CLK) (0.0165::0.0179)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7830::1.7830) (0.5597::0.5598)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8032::1.8032) (0.0124::0.0124) (0.5942::0.5942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2107::0.2107) (0.1637::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5315::1.5315) (0.4996::0.4997)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5480::1.5480) (0.0129::0.0129) (0.5311::0.5311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2152::0.2154) (0.1652::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3923::1.3923) (0.4610::0.4611)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4007::1.4007) (0.0134::0.0134) (0.4897::0.4897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0658::0.0658) (0.0368::0.0368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4248::1.4248) (0.4750::0.4751)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4446::1.4446) (0.0127::0.0127) (0.5079::0.5079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2077::0.2077) (0.2116::0.2116)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4928::1.4928) (0.4877::0.4878)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5126::1.5126) (0.0135::0.0135) (0.5201::0.5201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1027::0.1027) (0.1420::0.1421)) (IOPATH B X (0.0947::0.0947) (0.1197::0.1197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1995::0.1995)) (IOPATH D Q (0.2179::0.2186) (0.1709::0.1841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2084::0.2084) (0.1595::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3465::1.3465) (0.4451::0.4417)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3647::1.3647) (0.0137::0.0137) (0.4743::0.4743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2117::0.2117) (0.1632::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4015::1.4015) (0.4692::0.4693)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4228::1.4228) (0.0133::0.0133) (0.5031::0.5031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2088) (0.1600::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2113) (0.1611::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2235::0.2235) (0.2008::0.2008)) (IOPATH D Q (0.2198::0.2200) (0.1710::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2912::1.2912) (0.4373::0.4374)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3159::1.3159) (0.0132::0.0132) (0.4737::0.4737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1814::0.1814) (0.1603::0.1603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5949::1.5949) (0.5253::0.5254)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6011::1.6011) (0.0139::0.0139) (0.5496::0.5496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4438::1.4438) (0.4719::0.4719)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4520::1.4520) (0.0141::0.0141) (0.4944::0.4944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4517::1.4517) (0.4731::0.4732)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4636::1.4636) (0.0138::0.0138) (0.5009::0.5009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2102::0.2102) (0.1624::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2797::1.2797) (0.4226::0.4227)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2982::1.2982) (0.0139::0.0139) (0.4547::0.4547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3102::1.3102) (0.4286::0.4287)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3264::1.3264) (0.0130::0.0130) (0.4597::0.4597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2502::0.2502) (0.1590::0.1590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2363::1.2363) (0.4204::0.4205)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2572::1.2572) (0.0137::0.0137) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2428::0.2428) (0.2339::0.2339)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0040::0.0052)) (SETUP (negedge D) (posedge CLK) (0.2198::0.2245)) (HOLD (posedge D) (posedge CLK) (0.0222::0.0236)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2100::0.2100) (0.1597::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2141::0.2141) (0.1619::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2354::0.2354) (0.2076::0.2076)) (IOPATH D Q (0.2313::0.2313) (0.1742::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0631::0.0631) (0.0404::0.0404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2001::1.2001) (0.4088::0.4088)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2036::1.2036) (0.0184::0.0184) (0.4234::0.4234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2170::0.2176) (0.1734::0.1849)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2134::0.2139) (0.1764::0.1830)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0660::0.0660) (0.0367::0.0367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2408::1.2408) (0.4240::0.4240)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2620::1.2620) (0.0135::0.0135) (0.4560::0.4560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2554::0.2554) (0.1591::0.1591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1853::0.1853) (0.2007::0.2007)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0695::0.0700)) (SETUP (negedge GATE) (posedge CLK) (0.0624::0.0631)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6176::1.6176) (0.5326::0.5327)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6370::1.6370) (0.0133::0.0133) (0.5662::0.5662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6278::1.6278) (0.5041::0.5042)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6282::1.6282) (0.0140::0.0140) (0.5254::0.5254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4639::0.4639) (0.3200::0.3200)) (IOPATH D Q (0.4595::0.4595) (0.2873::0.2873)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5125::1.5125) (0.4799::0.4800)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5257::1.5257) (0.0126::0.0126) (0.5117::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2104::0.2105) (0.1658::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4338::1.4338) (0.4667::0.4667)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4513::1.4513) (0.0130::0.0130) (0.4987::0.4987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2588::1.2588) (0.4180::0.4181)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2828::1.2828) (0.0132::0.0132) (0.4542::0.4542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0970::0.0970) (0.1478::0.1478)) (IOPATH B X (0.0898::0.0898) (0.1175::0.1175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2112::0.2113) (0.1608::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2668::1.2668) (0.4219::0.4219)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2919::1.2919) (0.0122::0.0122) (0.4585::0.4585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0939::0.0939) (0.1382::0.1384)) (IOPATH B X (0.0866::0.0866) (0.1154::0.1154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2195::1.2195) (0.4070::0.4071)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2400::1.2400) (0.0136::0.0136) (0.4405::0.4405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0583::0.0583) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3638::1.3638) (0.4410::0.4410)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3837::1.3837) (0.0136::0.0136) (0.4756::0.4756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4133::1.4133) (0.4606::0.4607)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4297::1.4297) (0.0131::0.0131) (0.4883::0.4883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2371::0.2371) (0.2085::0.2085)) (IOPATH D Q (0.2330::0.2330) (0.1737::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9411::1.9411) (0.6259::0.6259)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9491::1.9491) (0.0125::0.0125) (0.6536::0.6536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2164::0.2167) (0.1672::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0939::0.0939) (0.1363::0.1364)) (IOPATH B X (0.0878::0.0878) (0.1196::0.1196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2106::0.2106) (0.1677::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1989::0.1989)) (IOPATH D Q (0.2162::0.2162) (0.1638::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2322::0.2322) (0.2057::0.2057)) (IOPATH D Q (0.2280::0.2281) (0.1721::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4787::1.4787) (0.4714::0.4715)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4884::1.4884) (0.0139::0.0139) (0.4979::0.4979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1759::0.1760) (0.1654::0.1658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5512::1.5512) (0.5116::0.5116)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5710::1.5710) (0.0131::0.0131) (0.5450::0.5450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2088::0.2089) (0.1592::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2759::0.2760) (0.2113::0.2135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2390::0.2390) (0.2316::0.2316)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0106::0.0118)) (SETUP (negedge D) (posedge CLK) (0.2073::0.2144)) (HOLD (posedge D) (posedge CLK) (0.0143::0.0158)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2144::0.2145) (0.1648::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1562::0.1562) (0.1299::0.1318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6780::1.6780) (0.5508::0.5510)) (IOPATH TE_B Z () () (0.0506::0.0506) (1.7185::1.7185) (-0.0021::-0.0021) (0.5885::0.5885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2019::0.2019) (0.2088::0.2088)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2084::0.2085) (0.1623::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3402::1.3402) (0.4436::0.4437)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3578::1.3578) (0.0137::0.0137) (0.4751::0.4751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2108::0.2108) (0.1657::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2141::0.2141) (0.2147::0.2147)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2182::1.2182) (0.4074::0.4074)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2390::1.2390) (0.0131::0.0131) (0.4404::0.4404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4482::1.4482) (0.4723::0.4724)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4699::1.4699) (0.0128::0.0128) (0.5072::0.5072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2110) (0.1627::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0647::0.0647) (0.0353::0.0353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2125::0.2125) (0.1650::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2703::0.2704) (0.1696::0.1696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2092::0.2098) (0.1673::0.1789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3727::1.3727) (0.4609::0.4610)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3974::1.3974) (0.0131::0.0131) (0.4967::0.4967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2129::0.2134) (0.1699::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2078::0.2079) (0.1606::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0914::0.0914) (0.1260::0.1261)) (IOPATH B X (0.0869::0.0869) (0.1187::0.1187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1375::0.1377)) (IOPATH B X (0.0865::0.0865) (0.1185::0.1185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2128::0.2128) (0.1605::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3125::1.3125) (0.4448::0.4449)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3330::1.3330) (0.0137::0.0137) (0.4758::0.4758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5472::1.5472) (0.4972::0.4973)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5488::1.5488) (0.0142::0.0142) (0.5193::0.5193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2111::0.2115) (0.1702::0.1768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4695::1.4695) (0.4733::0.4734)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4822::1.4822) (0.0123::0.0123) (0.5038::0.5038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2726::0.2727) (0.1721::0.1721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2302::0.2302) (0.2046::0.2046)) (IOPATH D Q (0.2263::0.2264) (0.1733::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2230::0.2230) (0.2005::0.2005)) (IOPATH D Q (0.2187::0.2187) (0.1644::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2910::1.2910) (0.4272::0.4273)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3074::1.3074) (0.0131::0.0131) (0.4560::0.4560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2161::1.2161) (0.4063::0.4064)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2364::1.2364) (0.0134::0.0134) (0.4388::0.4388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2443::1.2443) (0.4172::0.4173)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2712::1.2712) (0.0121::0.0121) (0.4590::0.4590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7276::1.7276) (0.5524::0.5525)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7330::1.7330) (0.0142::0.0142) (0.5777::0.5777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2100::0.2102) (0.1622::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2007::1.2007) (0.4020::0.4021)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2243::1.2243) (0.0139::0.0139) (0.4357::0.4357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6633::1.6632) (0.5210::0.5211)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6697::1.6697) (0.0139::0.0139) (0.5468::0.5468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0803::0.0803) (0.0375::0.0375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1884::0.1884) (0.2023::0.2023)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2101::0.2104) (0.1642::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1965::0.1965)) (IOPATH D Q (0.2139::0.2147) (0.1714::0.1849)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1736::0.1736) (0.1600::0.1600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2573::0.2573) (0.2197::0.2197)) (IOPATH D Q (0.2532::0.2533) (0.1871::0.1908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0637::0.0637) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2139::0.2142) (0.1730::0.1787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2255::0.2255) (0.1346::0.1346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2159::0.2160) (0.1652::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9807::1.9808) (0.6260::0.6260)) (IOPATH TE_B Z () () (0.0556::0.0556) (2.0082::2.0082) (0.0077::0.0077) (0.6679::0.6679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2800::0.2801) (0.1763::0.1763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1616::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4041::1.4041) (0.4597::0.4597)) (IOPATH TE_B Z () () (0.0568::0.0568) (1.4310::1.4310) (0.0100::0.0100) (0.4981::0.4981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4114::1.4114) (0.4707::0.4707)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4082::1.4082) (0.0185::0.0185) (0.4726::0.4727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2151::0.2155) (0.1757::0.1819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2018::1.2018) (0.4111::0.4112)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2285::1.2285) (0.0123::0.0123) (0.4476::0.4476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2188::0.2192) (0.1718::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2529::1.2529) (0.4258::0.4259)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2762::1.2762) (0.0131::0.0131) (0.4600::0.4600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4270::1.4270) (0.4618::0.4618)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4450::1.4450) (0.0135::0.0135) (0.4955::0.4955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2643::0.2644) (0.2026::0.2044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4564::1.4564) (0.4673::0.4673)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4802::1.4802) (0.0135::0.0135) (0.5005::0.5005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4300::1.4300) (0.4770::0.4771)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4432::1.4432) (0.0138::0.0138) (0.5052::0.5052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2127::0.2127) (0.1634::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8119::1.8119) (0.5638::0.5639)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8230::1.8230) (0.0130::0.0130) (0.5912::0.5912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3071::1.3071) (0.4303::0.4303)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3171::1.3171) (0.0133::0.0133) (0.4563::0.4563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2173::0.2173) (0.1270::0.1270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2080) (0.1596::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2698::0.2700) (0.1695::0.1695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1372::0.1372)) (IOPATH B X (0.0856::0.0856) (0.1149::0.1149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2088) (0.1646::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2979::1.2979) (0.4331::0.4332)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3144::1.3144) (0.0134::0.0134) (0.4676::0.4676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2552::1.2552) (0.4166::0.4167)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2723::1.2723) (0.0139::0.0139) (0.4467::0.4467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2091) (0.1592::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5354::1.5354) (0.4848::0.4849)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5466::1.5466) (0.0132::0.0132) (0.5134::0.5134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4624::1.4624) (0.4774::0.4775)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4734::1.4734) (0.0133::0.0133) (0.5047::0.5047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2124::0.2124) (0.1618::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2282::0.2282) (0.2216::0.2216)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2120) (0.1664::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2085) (0.1610::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2563::0.2563) (0.2192::0.2192)) (IOPATH D Q (0.2521::0.2521) (0.1847::0.1855)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2377::1.2377) (0.4198::0.4198)) (IOPATH TE_B Z () () (0.0556::0.0556) (1.2413::1.2414) (0.0174::0.0174) (0.4278::0.4278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2089) (0.1603::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6685::1.6686) (0.5400::0.5400)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6847::1.6847) (0.0123::0.0123) (0.5700::0.5700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2133::0.2140) (0.1734::0.1845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2171::0.2171) (0.2161::0.2161)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2083) (0.1595::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2102) (0.1658::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2411::0.2411) (0.1482::0.1482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2143::0.2147) (0.1711::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1946::0.1946) (0.1653::0.1653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0520::0.0520) (0.0316::0.0316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4663::1.4663) (0.4718::0.4719)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4893::1.4893) (0.0126::0.0126) (0.5089::0.5089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2103::1.2103) (0.4081::0.4082)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2292::1.2292) (0.0130::0.0130) (0.4434::0.4434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0699::0.0699) (0.0375::0.0375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2333::0.2333) (0.2064::0.2064)) (IOPATH D Q (0.2293::0.2293) (0.1732::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0984::0.0984) (0.1503::0.1504)) (IOPATH B X (0.0929::0.0929) (0.1256::0.1256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0572::0.0572) (0.0365::0.0365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2456::0.2456) (0.2133::0.2133)) (IOPATH D Q (0.2414::0.2415) (0.1800::0.1818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2143::0.2145) (0.1661::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2092::0.2092) (0.1689::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2596::1.2596) (0.4289::0.4290)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2897::1.2897) (0.0118::0.0118) (0.4670::0.4670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2236::0.2236) (0.2009::0.2009)) (IOPATH D Q (0.2195::0.2197) (0.1675::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0910::0.0910) (0.1245::0.1246)) (IOPATH B X (0.0888::0.0888) (0.1255::0.1255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2113::0.2114) (0.1637::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1940::0.1940) (0.2049::0.2049)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5548::1.5547) (0.5130::0.5131)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5579::1.5579) (0.0136::0.0136) (0.5353::0.5353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5298::1.5298) (0.4856::0.4857)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5445::1.5445) (0.0138::0.0138) (0.5162::0.5162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2278::0.2278) (0.2032::0.2032)) (IOPATH D Q (0.2237::0.2238) (0.1699::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2684::0.2685) (0.1686::0.1686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2096) (0.1609::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1941::0.1956) (0.1784::0.1847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2323::1.2323) (0.4208::0.4209)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2526::1.2526) (0.0129::0.0129) (0.4510::0.4510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7389::1.7389) (0.5533::0.5534)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7393::1.7393) (0.0142::0.0142) (0.5684::0.5684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1983::0.1983) (0.2071::0.2071)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3172::1.3172) (0.4367::0.4368)) (IOPATH TE_B Z () () (0.0575::0.0576) (1.3319::1.3319) (0.0140::0.0140) (0.4665::0.4665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2091::0.2091) (0.1655::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2284::1.2284) (0.4115::0.4116)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2531::1.2531) (0.0128::0.0128) (0.4479::0.4479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2889::1.2889) (0.4376::0.4377)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3073::1.3073) (0.0138::0.0138) (0.4680::0.4680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1990::0.1990)) (IOPATH D Q (0.2164::0.2165) (0.1651::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2115::0.2116) (0.1631::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1843::0.1843) (0.1607::0.1607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2118::0.2120) (0.1650::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0691::0.0691) (0.0397::0.0397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2106::0.2110) (0.1657::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2143::0.2145) (0.1642::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8486::1.8486) (0.6007::0.6008)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8659::1.8659) (0.0123::0.0123) (0.6245::0.6245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2876::1.2876) (0.4261::0.4262)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3071::1.3071) (0.0136::0.0136) (0.4575::0.4575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2757::0.2758) (0.1737::0.1737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0537::0.0537) (0.0326::0.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2203::1.2203) (0.4084::0.4085)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2443::1.2443) (0.0128::0.0128) (0.4436::0.4436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4547::1.4547) (0.4703::0.4703)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.4819::1.4819) (0.0083::0.0083) (0.5123::0.5123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9334::1.9333) (0.6023::0.6024)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9373::1.9373) (0.0129::0.0129) (0.6247::0.6247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2130::0.2133) (0.1686::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1919::0.1919) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3750::1.3750) (0.4546::0.4546)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3966::1.3966) (0.0137::0.0137) (0.4886::0.4886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4098::1.4098) (0.4629::0.4630)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4251::1.4251) (0.0136::0.0136) (0.4923::0.4923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3146::1.3146) (0.4337::0.4338)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3236::1.3236) (0.0124::0.0124) (0.4587::0.4587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0858::0.0858) (0.1088::0.1089)) (IOPATH B X (0.0857::0.0857) (0.1144::0.1144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2893::0.2893) (0.1818::0.1818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5286::1.5286) (0.4906::0.4907)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5420::1.5420) (0.0127::0.0127) (0.5201::0.5201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2111::0.2113) (0.1673::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3969::1.3969) (0.4593::0.4594)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4149::1.4149) (0.0139::0.0139) (0.4916::0.4916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5052::1.5051) (0.4930::0.4931)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5133::1.5133) (0.0136::0.0136) (0.5128::0.5128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2095) (0.1587::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2100::0.2101) (0.1658::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2115::0.2117) (0.1659::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3367::1.3367) (0.4377::0.4378)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3546::1.3546) (0.0139::0.0139) (0.4704::0.4704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2109) (0.1611::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3466::1.3466) (0.4368::0.4369)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3657::1.3657) (0.0135::0.0135) (0.4710::0.4710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1962::0.1962) (0.2060::0.2060)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2108::0.2111) (0.1636::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2192::0.2192) (0.1670::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2237::0.2237) (0.2009::0.2009)) (IOPATH D Q (0.2204::0.2204) (0.1726::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0726::0.0726) (0.0375::0.0375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2106) (0.1599::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7092::1.7092) (0.5608::0.5609)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7174::1.7174) (0.0117::0.0117) (0.5893::0.5893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2330::1.2330) (0.4204::0.4205)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2536::1.2536) (0.0128::0.0128) (0.4515::0.4515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4580::1.4580) (0.4784::0.4723)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4761::1.4761) (0.0134::0.0134) (0.5059::0.5059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2185::0.2188) (0.1771::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1861::0.1862) (0.1507::0.1529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4040::1.4040) (0.4631::0.4632)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4152::1.4152) (0.0140::0.0140) (0.4897::0.4897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2286::1.2286) (0.4113::0.4114)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2498::1.2498) (0.0129::0.0129) (0.4450::0.4450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3793::1.3793) (0.4504::0.4505)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4036::1.4036) (0.0126::0.0126) (0.4872::0.4872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0630::0.0630) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7368::1.7368) (0.5418::0.5419)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7460::1.7460) (0.0126::0.0126) (0.5705::0.5705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2423::0.2423) (0.2115::0.2115)) (IOPATH D Q (0.2381::0.2382) (0.1780::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2392::1.2392) (0.4049::0.4050)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2632::1.2632) (0.0129::0.0129) (0.4433::0.4433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2102::0.2103) (0.1620::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2097) (0.1592::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1370::0.1370) (0.1281::0.1281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6939::1.6939) (0.5320::0.5321)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7043::1.7043) (0.0130::0.0130) (0.5592::0.5592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1987::0.1987)) (IOPATH D Q (0.2160::0.2160) (0.1640::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2115::0.2120) (0.1697::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1436::0.1436) (0.1380::0.1380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2173::0.2174) (0.1665::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6279::1.6279) (0.5292::0.5292)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6342::1.6342) (0.0132::0.0132) (0.5517::0.5517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2228::0.2228) (0.2189::0.2189)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2088::0.2088) (0.1596::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4936::1.4936) (0.4817::0.4818)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5072::1.5072) (0.0133::0.0133) (0.5117::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2496::0.2496) (0.1924::0.1948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2098::0.2098) (0.1628::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2265::0.2265) (0.2025::0.2025)) (IOPATH D Q (0.2232::0.2237) (0.1754::0.1853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1939::0.1939) (0.2049::0.2049)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6052::1.6052) (0.5323::0.5323)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6223::1.6223) (0.0134::0.0134) (0.5597::0.5597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1533::0.1533) (0.1401::0.1401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1816::1.1816) (0.3890::0.3891)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2023::1.2023) (0.0134::0.0134) (0.4218::0.4218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2083::0.2084) (0.1588::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2507::1.2507) (0.4164::0.4164)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2711::1.2711) (0.0138::0.0138) (0.4479::0.4479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6442::1.6442) (0.5285::0.5286)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6428::1.6428) (0.0140::0.0140) (0.5488::0.5488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2091::0.2091) (0.1607::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2108::0.2109) (0.1672::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2107) (0.1609::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0559::0.0559) (0.0326::0.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2082::0.2083) (0.1652::0.1674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1710::0.1710) (0.1517::0.1517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2517::0.2518) (0.1573::0.1573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2577::0.2577) (0.1633::0.1633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2370::0.2370) (0.2085::0.2085)) (IOPATH D Q (0.2327::0.2328) (0.1735::0.1755)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2247::0.2247) (0.2015::0.2015)) (IOPATH D Q (0.2216::0.2220) (0.1761::0.1837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0176::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2105) (0.1660::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2866::1.2866) (0.4299::0.4300)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3055::1.3055) (0.0142::0.0142) (0.4661::0.4661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2447::1.2447) (0.4100::0.4101)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2679::1.2679) (0.0132::0.0132) (0.4468::0.4468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2007::0.2007) (0.2082::0.2082)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2425::0.2426) (0.1541::0.1541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2261::0.2261) (0.2023::0.2023)) (IOPATH D Q (0.2219::0.2220) (0.1682::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2624::0.2625) (0.1661::0.1661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2125::0.2127) (0.1707::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4249::1.4249) (0.4660::0.4661)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4423::1.4423) (0.0134::0.0134) (0.4981::0.4981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2242::0.2242) (0.2012::0.2012)) (IOPATH D Q (0.2202::0.2204) (0.1689::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3644::1.3644) (0.4513::0.4514)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3837::1.3837) (0.0133::0.0133) (0.4892::0.4892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2447::0.2447) (0.2128::0.2128)) (IOPATH D Q (0.2406::0.2406) (0.1788::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9808::1.9808) (0.6211::0.6212)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9837::1.9837) (0.0136::0.0136) (0.6421::0.6421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2100::0.2102) (0.1663::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2089::0.2090) (0.1633::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3698::0.3698) (0.2675::0.2675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3185::1.3185) (0.4308::0.4309)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3355::1.3355) (0.0120::0.0120) (0.4630::0.4630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2099::1.2099) (0.4043::0.4044)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2322::1.2322) (0.0130::0.0130) (0.4379::0.4379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2400::0.2400) (0.2102::0.2102)) (IOPATH D Q (0.2357::0.2358) (0.1750::0.1768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2146::0.2146) (0.1260::0.1260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1868::0.1868) (0.2015::0.2015)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2939::1.2939) (0.4385::0.4385)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3112::1.3112) (0.0140::0.0140) (0.4687::0.4687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3615::1.3615) (0.4566::0.4567)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3780::1.3780) (0.0128::0.0128) (0.4871::0.4871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3351::1.3351) (0.4362::0.4363)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3371::1.3371) (0.0143::0.0143) (0.4573::0.4573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4120::1.4120) (0.4650::0.4651)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4278::1.4278) (0.0129::0.0129) (0.4932::0.4932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0752::0.0752) (0.0376::0.0376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2115::0.2119) (0.1686::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2128::0.2128) (0.1605::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2236::0.2236) (0.1315::0.1315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1997::0.1997)) (IOPATH D Q (0.2187::0.2194) (0.1762::0.1871)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2336::0.2336) (0.1377::0.1377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8423::1.8423) (0.5957::0.5958)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8603::1.8603) (0.0129::0.0129) (0.6297::0.6297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2105::0.2108) (0.1711::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2111) (0.1622::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2241::0.2241) (0.2011::0.2011)) (IOPATH D Q (0.2200::0.2200) (0.1683::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1919::1.1919) (0.3979::0.3980)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2170::1.2170) (0.0130::0.0130) (0.4343::0.4343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5124::1.5124) (0.4880::0.4881)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5353::1.5353) (0.0129::0.0129) (0.5244::0.5244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2479::0.2480) (0.1521::0.1521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6712::1.6712) (0.5212::0.5212)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6788::1.6788) (0.0129::0.0129) (0.5467::0.5467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2651::0.2651) (0.2040::0.2064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2490::1.2490) (0.4152::0.4153)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2711::1.2711) (0.0135::0.0135) (0.4499::0.4499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8158::1.8158) (0.5735::0.5736)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8190::1.8190) (0.0127::0.0127) (0.5898::0.5898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2121) (0.1607::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0523::0.0523) (0.0311::0.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1690::0.1690) (0.1558::0.1558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6070::1.6070) (0.5118::0.5119)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6141::1.6141) (0.0141::0.0141) (0.5375::0.5375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5401::1.5401) (0.4925::0.4926)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5445::1.5445) (0.0141::0.0141) (0.5164::0.5164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2408::0.2408) (0.2106::0.2106)) (IOPATH D Q (0.2366::0.2366) (0.1757::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2136::0.2136) (0.1632::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1969::0.1969)) (IOPATH D Q (0.2146::0.2152) (0.1721::0.1816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2151::0.2152) (0.1649::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2093) (0.1598::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5839::1.5839) (0.5261::0.5262)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6086::1.6086) (0.0122::0.0122) (0.5596::0.5596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2099::1.2099) (0.4137::0.4138)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2328::1.2328) (0.0128::0.0128) (0.4475::0.4475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2368::1.2368) (0.4221::0.4222)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2601::1.2601) (0.0131::0.0131) (0.4563::0.4563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6799::1.6799) (0.5293::0.5294)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6842::1.6842) (0.0138::0.0138) (0.5528::0.5528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0602::0.0602) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2141::0.2141) (0.1664::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0689::0.0689) (0.0359::0.0359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0527::0.0527) (0.0324::0.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1980::0.1980)) (IOPATH D Q (0.2151::0.2152) (0.1651::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2135) (0.1630::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2246::0.2246) (0.2014::0.2014)) (IOPATH D Q (0.2210::0.2213) (0.1723::0.1774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2140::0.2144) (0.1708::0.1796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2109) (0.1623::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5015::1.5015) (0.4986::0.4987)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5213::1.5213) (0.0128::0.0128) (0.5306::0.5306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2169::0.2170) (0.1652::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2115::0.2120) (0.1684::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1277::0.1277) (0.1198::0.1198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2035::0.2035) (0.2096::0.2096)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4586::1.4586) (0.4846::0.4847)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4738::1.4738) (0.0138::0.0138) (0.5156::0.5156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4497::1.4497) (0.4678::0.4679)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4646::1.4646) (0.0140::0.0140) (0.4992::0.4992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2107::0.2111) (0.1681::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0176::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2868::1.2868) (0.4306::0.4307)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3011::1.3011) (0.0133::0.0133) (0.4580::0.4580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2279::0.2279) (0.2033::0.2033)) (IOPATH D Q (0.2242::0.2245) (0.1736::0.1802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2623::0.2624) (0.1661::0.1661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2087::0.2088) (0.1592::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4025::1.4025) (0.4624::0.4655)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4096::1.4096) (0.0140::0.0140) (0.4868::0.4868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1939::1.1939) (0.4027::0.4028)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2170::1.2170) (0.0134::0.0134) (0.4416::0.4416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2843::1.2843) (0.4235::0.4236)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3019::1.3019) (0.0129::0.0129) (0.4555::0.4555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2770::1.2770) (0.4344::0.4345)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2976::1.2976) (0.0132::0.0132) (0.4660::0.4660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4299::1.4299) (0.4780::0.4781)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4482::1.4482) (0.0130::0.0130) (0.5101::0.5101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3811::1.3811) (0.4544::0.4545)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3857::1.3857) (0.0141::0.0141) (0.4761::0.4761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2341::1.2341) (0.4203::0.4204)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2516::1.2516) (0.0136::0.0136) (0.4507::0.4507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2156::0.2157) (0.1669::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4625::1.4625) (0.4677::0.4678)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4902::1.4902) (0.0122::0.0122) (0.5048::0.5048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2152::0.2152) (0.1709::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2751::0.2752) (0.1736::0.1736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6739::1.6739) (0.5266::0.5267)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6839::1.6839) (0.0136::0.0136) (0.5543::0.5543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2128) (0.1631::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2087::0.2090) (0.1641::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2101) (0.1605::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2289::0.2289) (0.2038::0.2038)) (IOPATH D Q (0.2252::0.2255) (0.1743::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2108) (0.1615::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2103::0.2105) (0.1649::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2138::0.2140) (0.1662::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2258::0.2258) (0.2205::0.2205)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8105::1.8105) (0.5747::0.5748)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8176::1.8176) (0.0136::0.0136) (0.5935::0.5935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0503::0.0503) (0.0307::0.0307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3351::1.3351) (0.4507::0.4508)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3553::1.3553) (0.0134::0.0134) (0.4838::0.4838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5548::1.5547) (0.5119::0.5120)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5756::1.5756) (0.0128::0.0128) (0.5468::0.5468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2239::1.2239) (0.4062::0.4063)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2486::1.2486) (0.0124::0.0124) (0.4431::0.4431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2135::0.2136) (0.1645::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2735::0.2735) (0.1724::0.1724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8068::1.8068) (0.5591::0.5592)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8175::1.8175) (0.0132::0.0132) (0.5879::0.5879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1597::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2032::0.2032) (0.2094::0.2094)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5318::1.5318) (0.4972::0.4973)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5366::1.5366) (0.0139::0.0139) (0.5159::0.5159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2096::0.2098) (0.1679::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2113) (0.1620::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2117::0.2119) (0.1652::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0936::0.0936) (0.1365::0.1365)) (IOPATH B X (0.0866::0.0866) (0.1163::0.1163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2133::0.2134) (0.1652::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2086::0.2088) (0.1625::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2775::1.2775) (0.4187::0.4187)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2928::1.2928) (0.0140::0.0140) (0.4491::0.4491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5222::1.5222) (0.4916::0.4917)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5233::1.5233) (0.0142::0.0142) (0.5126::0.5126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0636::0.0636) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5392::1.5392) (0.4954::0.4955)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5436::1.5436) (0.0140::0.0140) (0.5199::0.5199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2139::0.2139) (0.1647::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7944::1.7944) (0.5788::0.5788)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.8229::1.8229) (0.0103::0.0103) (0.6153::0.6153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2089::0.2091) (0.1629::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2458::1.2458) (0.4242::0.4242)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2693::1.2693) (0.0132::0.0132) (0.4580::0.4580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3470::1.3470) (0.4484::0.4485)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3728::1.3728) (0.0122::0.0122) (0.4886::0.4886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1927::0.1927) (0.2043::0.2043)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2149::0.2151) (0.1654::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0505::0.0505) (0.0307::0.0307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2116::0.2116) (0.1656::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1730::0.1730) (0.1410::0.1434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8520::1.8519) (0.5839::0.5840)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8594::1.8594) (0.0140::0.0140) (0.6042::0.6042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2155::0.2155) (0.1644::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2089::0.2092) (0.1656::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1941::0.1941) (0.2050::0.2050)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3979::1.3979) (0.4591::0.4592)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4202::1.4202) (0.0129::0.0129) (0.4935::0.4935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3779::1.3779) (0.4472::0.4473)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3992::1.3992) (0.0133::0.0133) (0.4835::0.4835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2129::0.2131) (0.1687::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0922::0.0922) (0.1289::0.1290)) (IOPATH B X (0.0868::0.0868) (0.1193::0.1193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1881::0.1881) (0.2021::0.2021)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4534::1.4534) (0.4773::0.4774)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4725::1.4725) (0.0132::0.0132) (0.5095::0.5095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4383::1.4383) (0.4595::0.4596)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4475::1.4475) (0.0135::0.0135) (0.4885::0.4885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2127) (0.1617::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2846::1.2846) (0.4348::0.4349)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3067::1.3067) (0.0134::0.0134) (0.4686::0.4686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2352::0.2352) (0.2074::0.2074)) (IOPATH D Q (0.2323::0.2332) (0.1831::0.1985)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0089::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2392::0.2392) (0.1448::0.1448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1741::0.1745) (0.1617::0.1625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3102::1.3102) (0.4273::0.4274)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3228::1.3228) (0.0134::0.0134) (0.4571::0.4571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0710::0.0710) (0.0389::0.0389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2332::1.2332) (0.4097::0.4098)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2539::1.2539) (0.0137::0.0137) (0.4429::0.4429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0644::0.0644) (0.0353::0.0353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2096) (0.1607::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2294::1.2294) (0.4192::0.4193)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2555::1.2555) (0.0128::0.0128) (0.4559::0.4559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0956::0.0956) (0.1406::0.1407)) (IOPATH B X (0.0900::0.0900) (0.1234::0.1234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6510::1.6510) (0.5270::0.5271)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6593::1.6593) (0.0133::0.0133) (0.5530::0.5530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3788::1.3788) (0.4629::0.4629)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4023::1.4023) (0.0127::0.0127) (0.4966::0.4966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3663::1.3663) (0.4505::0.4505)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3775::1.3775) (0.0133::0.0133) (0.4766::0.4766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5899::1.5899) (0.5068::0.5068)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6103::1.6103) (0.0126::0.0126) (0.5430::0.5430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2142::0.2143) (0.1634::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4030::1.4030) (0.4538::0.4539)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4133::1.4133) (0.0120::0.0120) (0.4829::0.4829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3593::1.3593) (0.4366::0.4366)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3731::1.3731) (0.0129::0.0129) (0.4688::0.4688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1911::0.1911) (0.2035::0.2035)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2112::0.2114) (0.1667::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2121::0.2122) (0.1631::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3084::1.3084) (0.4429::0.4429)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3289::1.3289) (0.0136::0.0136) (0.4759::0.4759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2297::0.2297) (0.1381::0.1381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1597::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2100::0.2100) (0.1581::0.1587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0310::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2087::0.2087) (0.1603::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1969::0.1970) (0.1575::0.1593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1795::0.1795) (0.1500::0.1500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2087::0.2087) (0.1643::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2107) (0.1613::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2232::1.2232) (0.4179::0.4180)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2451::1.2451) (0.0133::0.0132) (0.4511::0.4511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2115::0.2125) (0.1667::0.1827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0123::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4709::1.4710) (0.4857::0.4858)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4937::1.4937) (0.0131::0.0131) (0.5168::0.5168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5894::1.5894) (0.5059::0.5059)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5975::1.5975) (0.0138::0.0138) (0.5317::0.5317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1873::0.1873) (0.1632::0.1632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3689::1.3689) (0.4489::0.4490)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3870::1.3870) (0.0130::0.0130) (0.4806::0.4806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2111) (0.1620::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2086::0.2088) (0.1650::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2112::0.2118) (0.1721::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1918::0.1918) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0625)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2818::1.2818) (0.4325::0.4326)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.2996::1.2996) (0.0142::0.0142) (0.4640::0.4640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2277::0.2277) (0.1371::0.1371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7445::1.7445) (0.5591::0.5592)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7515::1.7515) (0.0123::0.0123) (0.5845::0.5845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2238::0.2238) (0.2009::0.2009)) (IOPATH D Q (0.2198::0.2199) (0.1681::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5501::1.5501) (0.5041::0.5042)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5642::1.5642) (0.0135::0.0135) (0.5340::0.5340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6379::1.6378) (0.5159::0.5160)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.6409::1.6409) (0.0146::0.0146) (0.5388::0.5388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2971::1.2971) (0.4372::0.4372)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.3039::1.3039) (0.0180::0.0180) (0.4558::0.4558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2145::0.2149) (0.1689::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4517::1.4517) (0.4634::0.4635)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4574::1.4574) (0.0133::0.0133) (0.4903::0.4903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2125::0.2125) (0.1626::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2130::0.2130) (0.1258::0.1258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1413::0.1414)) (IOPATH B X (0.0854::0.0854) (0.1120::0.1120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2415::0.2415) (0.2110::0.2110)) (IOPATH D Q (0.2372::0.2372) (0.1748::0.1760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6555::1.6555) (0.5331::0.5332)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6754::1.6754) (0.0120::0.0120) (0.5659::0.5659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2123::0.2125) (0.1627::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2098) (0.1607::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2786::1.2786) (0.4347::0.4348)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2989::1.2989) (0.0134::0.0134) (0.4650::0.4650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2086::0.2090) (0.1667::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2240::0.2240) (0.2011::0.2011)) (IOPATH D Q (0.2199::0.2202) (0.1687::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1963::0.1963) (0.2061::0.2061)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2101::0.2101) (0.1689::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0486::0.0486) (0.0301::0.0301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4828::1.4829) (0.4751::0.4751)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5025::1.5025) (0.0131::0.0131) (0.5079::0.5079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1897::0.1897) (0.2028::0.2028)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2094) (0.1617::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5225::1.5225) (0.4851::0.4852)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5398::1.5398) (0.0133::0.0133) (0.5178::0.5178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2020::1.2020) (0.4112::0.4113)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2232::1.2232) (0.0129::0.0129) (0.4440::0.4440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2163::0.2163) (0.1647::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1521::0.1521) (0.1314::0.1314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6482::1.6482) (0.5401::0.5401)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.6437::1.6437) (0.0187::0.0187) (0.5383::0.5383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2094::0.2097) (0.1725::0.1774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1134::0.1135) (0.1013::0.1029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2112) (0.1617::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2124::0.2131) (0.1705::0.1817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4136::0.4136) (0.2962::0.2962)) (IOPATH D Q (0.4093::0.4094) (0.2628::0.2647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2867::1.2867) (0.4187::0.4188)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3044::1.3044) (0.0133::0.0133) (0.4524::0.4524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2007::0.2007)) (IOPATH D Q (0.2202::0.2204) (0.1749::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2198::0.2198) (0.1725::0.1743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2189::1.2189) (0.4156::0.4157)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2411::1.2411) (0.0130::0.0130) (0.4491::0.4491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2053::0.2061) (0.1490::0.1532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2149::0.2151) (0.1717::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2447::1.2447) (0.4230::0.4231)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2712::1.2712) (0.0127::0.0127) (0.4592::0.4592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0879::0.0879) (0.1099::0.1099)) (IOPATH B X (0.0893::0.0893) (0.1214::0.1214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1968::1.1968) (0.3947::0.3948)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2207::1.2207) (0.0128::0.0128) (0.4310::0.4310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6663::1.6663) (0.5307::0.5235)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6671::1.6671) (0.0143::0.0143) (0.5482::0.5482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2850::1.2850) (0.4276::0.4276)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3071::1.3071) (0.0126::0.0126) (0.4584::0.4584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4385::1.4385) (0.4636::0.4636)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4557::1.4557) (0.0128::0.0128) (0.4950::0.4950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4165::1.4165) (0.4606::0.4607)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4248::1.4248) (0.0137::0.0137) (0.4873::0.4873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2428::1.2428) (0.4169::0.4169)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2657::1.2657) (0.0125::0.0125) (0.4557::0.4557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6644::1.6643) (0.5496::0.5497)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6889::1.6889) (0.0127::0.0127) (0.5818::0.5818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2103::0.2103) (0.1680::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1405::0.1405)) (IOPATH B X (0.0865::0.0865) (0.1180::0.1180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8132::1.8132) (0.5812::0.5813)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8217::1.8217) (0.0133::0.0133) (0.6078::0.6078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0976::0.0976) (0.1388::0.1388)) (IOPATH B X (0.0900::0.0900) (0.1171::0.1171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5199::1.5199) (0.4878::0.4915)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5296::1.5296) (0.0134::0.0134) (0.5145::0.5145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2792::0.2792) (0.1763::0.1763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1967::0.1967)) (IOPATH D Q (0.2133::0.2133) (0.1625::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2225::0.2225) (0.2002::0.2002)) (IOPATH D Q (0.2189::0.2190) (0.1706::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1201::0.1205) (0.0948::0.0961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2123) (0.1625::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0488::0.0488) (0.0303::0.0303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1894::0.1894) (0.2027::0.2027)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2094::0.2094) (0.1628::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4392::1.4392) (0.4717::0.4718)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4609::1.4609) (0.0133::0.0133) (0.5062::0.5062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1937::0.1937) (0.2048::0.2048)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4683::1.4683) (0.4813::0.4814)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4884::1.4884) (0.0137::0.0137) (0.5152::0.5152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8174::1.8174) (0.5763::0.5764)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8199::1.8199) (0.0129::0.0129) (0.5981::0.5981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2150::0.2155) (0.1725::0.1817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2606::1.2606) (0.4287::0.4288)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2780::1.2780) (0.0139::0.0139) (0.4590::0.4590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4667::1.4667) (0.4894::0.4895)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4843::1.4843) (0.0124::0.0124) (0.5206::0.5206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1509::0.1509) (0.1391::0.1391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6114::1.6114) (0.5176::0.5177)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6225::1.6225) (0.0134::0.0134) (0.5452::0.5452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2159::0.2162) (0.1696::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0946::0.0946) (0.1356::0.1356)) (IOPATH B X (0.0884::0.0884) (0.1202::0.1202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5484::1.5484) (0.5036::0.5037)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5532::1.5532) (0.0141::0.0141) (0.5217::0.5217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2088) (0.1598::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2092::0.2092) (0.1615::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0910::0.0910) (0.1147::0.1147)) (IOPATH B X (0.0924::0.0924) (0.1262::0.1262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5164::1.5164) (0.4895::0.4896)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5301::1.5301) (0.0136::0.0136) (0.5196::0.5196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2329::1.2329) (0.4194::0.4195)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2531::1.2531) (0.0129::0.0129) (0.4518::0.4518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3185::1.3185) (0.4440::0.4440)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3286::1.3286) (0.0140::0.0140) (0.4701::0.4701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2080) (0.1594::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1903::0.1903) (0.2031::0.2031)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0671::0.0671) (0.0349::0.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2094::0.2095) (0.1641::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2080) (0.1602::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2087::0.2088) (0.1592::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4051::1.4051) (0.4689::0.4689)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4015::1.4016) (0.0185::0.0185) (0.4702::0.4702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0909::0.0909) (0.1235::0.1235)) (IOPATH B X (0.0920::0.0920) (0.1362::0.1362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1510::0.1510) (0.1404::0.1404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1664::0.1664) (0.1415::0.1415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2099) (0.1608::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4539::1.4539) (0.4689::0.4728)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4744::1.4744) (0.0134::0.0134) (0.5029::0.5029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2142::0.2144) (0.1670::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5243::1.5243) (0.4939::0.4940)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5451::1.5451) (0.0128::0.0128) (0.5266::0.5266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2120::0.2123) (0.1668::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2225::0.2225) (0.2002::0.2002)) (IOPATH D Q (0.2183::0.2183) (0.1647::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2091::0.2091) (0.1592::0.1592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0688::0.0688) (0.0386::0.0386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1983::0.1983) (0.1699::0.1699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2538::1.2538) (0.4109::0.4110)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2728::1.2728) (0.0134::0.0134) (0.4452::0.4452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2242::0.2242) (0.2012::0.2012)) (IOPATH D Q (0.2202::0.2202) (0.1686::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2380::0.2380) (0.2091::0.2091)) (IOPATH D Q (0.2338::0.2340) (0.1747::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0945::0.0945) (0.1414::0.1414)) (IOPATH B X (0.0878::0.0878) (0.1178::0.1178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1991::0.1991)) (IOPATH D Q (0.2165::0.2166) (0.1644::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1927::0.1927) (0.1655::0.1658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2314::1.2314) (0.4133::0.4134)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2574::1.2574) (0.0130::0.0130) (0.4494::0.4494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2097) (0.1604::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7389::1.7389) (0.5558::0.5586)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7445::1.7445) (0.0131::0.0131) (0.5801::0.5801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2143::0.2143) (0.1643::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3155::1.3155) (0.4344::0.4345)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3188::1.3188) (0.0142::0.0142) (0.4553::0.4553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2147::0.2148) (0.1660::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2304::1.2304) (0.4190::0.4191)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2505::1.2505) (0.0137::0.0137) (0.4515::0.4515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2873::1.2873) (0.4362::0.4363)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3087::1.3087) (0.0136::0.0136) (0.4684::0.4684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2102::0.2102) (0.1597::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6694::1.6694) (0.5202::0.5203)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6828::1.6828) (0.0140::0.0140) (0.5489::0.5489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2601::1.2601) (0.4276::0.4277)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2893::1.2893) (0.0131::0.0131) (0.4663::0.4663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1946::0.1946) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2155::0.2155) (0.1666::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2232::0.2232) (0.2006::0.2006)) (IOPATH D Q (0.2191::0.2192) (0.1670::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6866::1.6866) (0.5344::0.5345)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6922::1.6922) (0.0134::0.0134) (0.5603::0.5603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5546::1.5546) (0.5014::0.5015)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5714::1.5714) (0.0133::0.0133) (0.5325::0.5325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0880::0.0880) (0.1174::0.1175)) (IOPATH B X (0.0852::0.0852) (0.1134::0.1134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7282::1.7282) (0.5541::0.5542)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7340::1.7340) (0.0128::0.0128) (0.5793::0.5793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2035::0.2035) (0.2096::0.2096)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2113::0.2114) (0.1609::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2470::0.2470) (0.2142::0.2142)) (IOPATH D Q (0.2429::0.2431) (0.1814::0.1845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2110) (0.1611::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2157::0.2158) (0.1652::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2153::0.2155) (0.1658::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2226::1.2226) (0.4174::0.4175)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2491::1.2491) (0.0126::0.0126) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5094::1.5093) (0.5004::0.5005)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5288::1.5288) (0.0131::0.0131) (0.5342::0.5342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3680::1.3680) (0.4428::0.4429)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3910::1.3910) (0.0127::0.0127) (0.4792::0.4792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2099::0.2100) (0.1633::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2101::0.2107) (0.1679::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2095::0.2096) (0.1667::0.1690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4003::1.4003) (0.4688::0.4689)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4160::1.4160) (0.0133::0.0133) (0.4994::0.4994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0850::0.0850) (0.1047::0.1048)) (IOPATH B X (0.0883::0.0883) (0.1233::0.1233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2111) (0.1612::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5075::1.5075) (0.4921::0.4921)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5153::1.5153) (0.0126::0.0126) (0.5173::0.5173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3451::1.3451) (0.4337::0.4338)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3608::1.3608) (0.0135::0.0135) (0.4663::0.4663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2090::0.2097) (0.1664::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2083) (0.1609::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2141::0.2141) (0.1614::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0309::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5492::1.5491) (0.5043::0.5044)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5605::1.5605) (0.0142::0.0142) (0.5331::0.5331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5225::1.5225) (0.4972::0.4972)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5455::1.5455) (0.0113::0.0113) (0.5321::0.5321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4905::1.4905) (0.4778::0.4779)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4938::1.4938) (0.0134::0.0134) (0.5001::0.5001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1912::0.1912) (0.1739::0.1739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1354::0.1355)) (IOPATH B X (0.0872::0.0872) (0.1204::0.1204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2977::1.2977) (0.4327::0.4328)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3176::1.3176) (0.0135::0.0135) (0.4652::0.4652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2640::0.2640) (0.1678::0.1678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1926::0.1926) (0.2043::0.2043)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5361::1.5361) (0.4864::0.4865)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5499::1.5499) (0.0123::0.0123) (0.5173::0.5173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5306::1.5306) (0.4985::0.4986)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5504::1.5504) (0.0129::0.0129) (0.5319::0.5319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1657::1.1657) (0.3926::0.3926)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.1862::1.1862) (0.0134::0.0134) (0.4240::0.4240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2528::0.2529) (0.1597::0.1597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2010::0.2010) (0.2084::0.2084)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2082) (0.1618::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2142::0.2142) (0.1650::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4958::1.4958) (0.4959::0.4960)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5141::1.5141) (0.0133::0.0133) (0.5283::0.5283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2050::0.2050) (0.1827::0.1827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2122) (0.1616::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2101::0.2109) (0.1688::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2140::0.2141) (0.1644::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2465::1.2465) (0.4229::0.4229)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2662::1.2662) (0.0134::0.0134) (0.4552::0.4552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3895::0.3895) (0.2846::0.2846)) (IOPATH D Q (0.3853::0.3854) (0.2520::0.2531)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2217::0.2217) (0.1998::0.1998)) (IOPATH D Q (0.2176::0.2177) (0.1663::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2102::0.2104) (0.1724::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2110::0.2114) (0.1666::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9381::1.9381) (0.5946::0.5947)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9441::1.9441) (0.0138::0.0138) (0.6196::0.6196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2328::0.2329) (0.1429::0.1429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2500::0.2500) (0.2159::0.2159)) (IOPATH D Q (0.2458::0.2458) (0.1807::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2518::0.2518) (0.1946::0.1968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2088) (0.1601::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2132::0.2142) (0.1734::0.1891)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0885::0.0885) (0.1177::0.1177)) (IOPATH B X (0.0880::0.0880) (0.1231::0.1231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0890::0.0890) (0.1124::0.1124)) (IOPATH B X (0.0909::0.0909) (0.1261::0.1261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2108::0.2111) (0.1661::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1826::1.1826) (0.3875::0.3876)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2022::1.2022) (0.0138::0.0138) (0.4224::0.4224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0654::0.0654) (0.0359::0.0359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2536::1.2536) (0.4273::0.4274)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2760::1.2760) (0.0128::0.0128) (0.4592::0.4592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6463::1.6463) (0.5405::0.5406)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6489::1.6489) (0.0139::0.0139) (0.5620::0.5620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3437::1.3437) (0.4439::0.4440)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3569::1.3569) (0.0139::0.0139) (0.4697::0.4697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5371::1.5371) (0.4968::0.4992)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5472::1.5472) (0.0134::0.0134) (0.5237::0.5237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8397::1.8397) (0.5993::0.5994)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.8696::1.8696) (0.0109::0.0109) (0.6362::0.6362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4419::1.4419) (0.4818::0.4819)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4587::1.4587) (0.0136::0.0136) (0.5119::0.5119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2147::0.2147) (0.1633::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2364::1.2364) (0.4118::0.4119)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2562::1.2562) (0.0135::0.0135) (0.4439::0.4439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6151::1.6151) (0.5321::0.5322)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6420::1.6420) (0.0114::0.0114) (0.5689::0.5689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1601::0.1601) (0.1326::0.1344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1601::0.1608) (0.1485::0.1500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1627::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2105::0.2105) (0.1695::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2293::0.2293) (0.2257::0.2257)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0086::0.0094)) (SETUP (negedge D) (posedge CLK) (0.2123::0.2173)) (HOLD (posedge D) (posedge CLK) (0.0171::0.0181)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.1999::0.1999)) (IOPATH D Q (0.2179::0.2179) (0.1656::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2132::0.2132) (0.1632::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2269::0.2269) (0.2027::0.2027)) (IOPATH D Q (0.2244::0.2255) (0.1804::0.1978)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2142::0.2143) (0.1686::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4262::1.4262) (0.4766::0.4767)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4457::1.4457) (0.0137::0.0137) (0.5079::0.5079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2101::0.2106) (0.1682::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2082::0.2083) (0.1595::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2141::0.2145) (0.1708::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2941::1.2941) (0.4397::0.4398)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3119::1.3119) (0.0140::0.0140) (0.4692::0.4692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2116::0.2116) (0.1627::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5465::1.5465) (0.5025::0.5025)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5555::1.5555) (0.0136::0.0136) (0.5290::0.5290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3386::1.3386) (0.4445::0.4446)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3453::1.3453) (0.0143::0.0143) (0.4656::0.4656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4127::1.4127) (0.4643::0.4643)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4309::1.4309) (0.0136::0.0136) (0.4960::0.4960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1967::0.1967) (0.2064::0.2064)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6446::1.6446) (0.5327::0.5328)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6549::1.6549) (0.0125::0.0125) (0.5597::0.5597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0716::0.0716) (0.0384::0.0384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4921::1.4921) (0.4876::0.4877)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5061::1.5061) (0.0125::0.0125) (0.5160::0.5160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2064::1.2064) (0.4036::0.4037)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2287::1.2287) (0.0136::0.0136) (0.4373::0.4373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3381::1.3381) (0.4514::0.4515)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3584::1.3584) (0.0133::0.0133) (0.4833::0.4833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2165::0.2165) (0.1736::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4466::1.4466) (0.4589::0.4590)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4558::1.4558) (0.0131::0.0131) (0.4883::0.4883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2158::1.2158) (0.4168::0.4169)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2387::1.2387) (0.0124::0.0124) (0.4497::0.4497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3406::1.3406) (0.4449::0.4450)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3557::1.3557) (0.0132::0.0132) (0.4741::0.4741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3359::1.3359) (0.4485::0.4486)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3417::1.3417) (0.0132::0.0132) (0.4716::0.4716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2558::0.2558) (0.1626::0.1626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2132::0.2132) (0.1649::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2332::0.2332) (0.2063::0.2063)) (IOPATH D Q (0.2301::0.2301) (0.1798::0.1814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2097) (0.1609::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2136::0.2137) (0.1637::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0910::0.0910) (0.1143::0.1143)) (IOPATH B X (0.0940::0.0940) (0.1321::0.1321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4973::1.4973) (0.4968::0.4969)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5183::1.5183) (0.0128::0.0128) (0.5309::0.5309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2176::0.2176) (0.1711::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2361::0.2361) (0.2300::0.2300)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0048::0.0065)) (SETUP (negedge D) (posedge CLK) (0.2175::0.2232)) (HOLD (posedge D) (posedge CLK) (0.0206::0.0227)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2720::0.2722) (0.1712::0.1712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2106) (0.1611::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2091::0.2092) (0.1632::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2121::0.2124) (0.1667::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2496::1.2496) (0.4171::0.4172)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2737::1.2737) (0.0131::0.0131) (0.4526::0.4526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8551::1.8551) (0.5745::0.5746)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8539::1.8539) (0.0137::0.0137) (0.5906::0.5906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2136::0.2138) (0.1638::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2131::0.2134) (0.1680::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0512::0.0512) (0.0313::0.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4860::1.4860) (0.4719::0.4720)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4963::1.4963) (0.0136::0.0136) (0.5021::0.5021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2020::0.2020) (0.2088::0.2088)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2112::0.2115) (0.1673::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2093::1.2093) (0.4133::0.4134)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2311::1.2311) (0.0133::0.0133) (0.4460::0.4460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2130::0.2130) (0.1613::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0646::0.0646) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2349::1.2349) (0.4202::0.4203)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2594::1.2594) (0.0126::0.0126) (0.4549::0.4549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6760::1.6760) (0.5223::0.5224)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6819::1.6819) (0.0133::0.0133) (0.5477::0.5477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2087) (0.1656::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2087::0.2087) (0.1581::0.1587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9268::1.9269) (0.6000::0.6000)) (IOPATH TE_B Z () () (0.0535::0.0535) (1.9838::1.9838) (0.0035::0.0035) (0.6535::0.6535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2114::0.2116) (0.1668::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4676::1.4676) (0.4766::0.4767)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4943::1.4943) (0.0123::0.0123) (0.5137::0.5137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2362::1.2362) (0.4223::0.4224)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2598::1.2598) (0.0125::0.0125) (0.4563::0.4563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2127::0.2129) (0.1654::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6033::1.6033) (0.5201::0.5202)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6264::1.6264) (0.0126::0.0126) (0.5551::0.5551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5516::1.5516) (0.4941::0.4942)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5582::1.5582) (0.0133::0.0133) (0.5193::0.5193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2122) (0.1624::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2503::0.2503) (0.1910::0.1910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4511::1.4511) (0.4824::0.4824)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4481::1.4484) (0.0184::0.0184) (0.4836::0.4839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9726::1.9726) (0.6363::0.6364)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9856::1.9856) (0.0135::0.0135) (0.6656::0.6656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4035::1.4035) (0.4692::0.4693)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4259::1.4259) (0.0127::0.0127) (0.5039::0.5039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2305::0.2305) (0.2265::0.2265)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0092::0.0105)) (SETUP (negedge D) (posedge CLK) (0.2103::0.2167)) (HOLD (posedge D) (posedge CLK) (0.0159::0.0174)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4279::1.4279) (0.4676::0.4677)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4414::1.4414) (0.0141::0.0141) (0.4970::0.4970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2099) (0.1604::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2251::0.2251) (0.2017::0.2017)) (IOPATH D Q (0.2223::0.2226) (0.1793::0.1846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1963::0.1963) (0.2061::0.2061)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2095) (0.1585::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4571::1.4571) (0.4852::0.4852)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4748::1.4748) (0.0135::0.0135) (0.5159::0.5159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2384::0.2384) (0.2092::0.2092)) (IOPATH D Q (0.2342::0.2343) (0.1758::0.1769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1982::0.1982)) (IOPATH D Q (0.2155::0.2156) (0.1656::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1982::0.1982) (0.1685::0.1685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4223::1.4223) (0.4617::0.4618)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4405::1.4405) (0.0130::0.0130) (0.4944::0.4944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2020::0.2020) (0.2089::0.2089)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5488::1.5488) (0.4908::0.4909)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5621::1.5621) (0.0131::0.0131) (0.5181::0.5181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2103) (0.1626::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2093) (0.1593::0.1593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2132::0.2133) (0.1621::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1967::0.1967)) (IOPATH D Q (0.2132::0.2133) (0.1637::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5179::1.5179) (0.4795::0.4796)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5217::1.5217) (0.0142::0.0142) (0.5063::0.5063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4747::1.4747) (0.4895::0.4895)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4938::1.4938) (0.0140::0.0140) (0.5218::0.5218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1780::1.1780) (0.4040::0.4041)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2025::1.2025) (0.0129::0.0129) (0.4389::0.4389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6748::1.6748) (0.5302::0.5303)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6795::1.6795) (0.0136::0.0136) (0.5537::0.5537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4602::1.4602) (0.4655::0.4656)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4797::1.4797) (0.0121::0.0121) (0.5021::0.5021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2128::1.2128) (0.4135::0.4135)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2352::1.2352) (0.0128::0.0128) (0.4468::0.4468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3584::1.3584) (0.4464::0.4465)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3747::1.3747) (0.0139::0.0139) (0.4767::0.4767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4179::1.4179) (0.4619::0.4620)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4213::1.4213) (0.0143::0.0143) (0.4839::0.4839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2440::0.2440) (0.1495::0.1495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2456::1.2456) (0.4228::0.4229)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2646::1.2646) (0.0136::0.0136) (0.4546::0.4546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2471::1.2471) (0.4252::0.4253)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2742::1.2742) (0.0127::0.0127) (0.4617::0.4617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0603::0.0603) (0.0353::0.0353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4703::1.4703) (0.4775::0.4776)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4943::1.4943) (0.0131::0.0131) (0.5141::0.5141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2097) (0.1605::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7510::1.7510) (0.5608::0.5609)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7608::1.7608) (0.0134::0.0134) (0.5895::0.5895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2257::0.2257) (0.2020::0.2020)) (IOPATH D Q (0.2215::0.2215) (0.1673::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2095::0.2095) (0.1626::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2145::0.2146) (0.1638::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2141::0.2147) (0.1697::0.1803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1642::0.1642) (0.1530::0.1530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2279::0.2279) (0.2247::0.2247)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0102::0.0111)) (SETUP (negedge D) (posedge CLK) (0.2088::0.2147)) (HOLD (posedge D) (posedge CLK) (0.0152::0.0162)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2433::0.2433) (0.2120::0.2120)) (IOPATH D Q (0.2392::0.2393) (0.1787::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2173::0.2173) (0.1652::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2088::0.2088) (0.1606::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2266::0.2266) (0.1347::0.1347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2285::1.2285) (0.4191::0.4192)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2539::1.2539) (0.0130::0.0130) (0.4544::0.4544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2151::0.2151) (0.1701::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9973::1.9973) (0.6265::0.6266)) (IOPATH TE_B Z () () (0.0579::0.0579) (2.0074::2.0074) (0.0135::0.0135) (0.6558::0.6558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2005::0.2005) (0.2081::0.2081)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2338::0.2338) (0.1367::0.1367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4495::1.4495) (0.4713::0.4713)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4667::1.4667) (0.0130::0.0130) (0.5027::0.5027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2116::0.2122) (0.1708::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2085::0.2086) (0.1644::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2118::0.2125) (0.1699::0.1831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2798::1.2798) (0.4227::0.4228)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2948::1.2948) (0.0131::0.0131) (0.4520::0.4520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3908::1.3908) (0.4647::0.4647)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.3837::1.3837) (0.0184::0.0184) (0.4602::0.4602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5209::1.5208) (0.4911::0.4911)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5282::1.5282) (0.0131::0.0131) (0.5163::0.5163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2568::0.2569) (0.1620::0.1620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2179::0.2181) (0.1743::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2123) (0.1638::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0642::0.0642) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2086::0.2086) (0.1597::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0662::0.0662) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1694::0.1706) (0.1576::0.1604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5962::1.5962) (0.5182::0.5183)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6092::1.6092) (0.0139::0.0139) (0.5471::0.5471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1552::0.1552) (0.1443::0.1443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0937::0.0937) (0.1327::0.1328)) (IOPATH B X (0.0869::0.0869) (0.1180::0.1180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3444::1.3444) (0.4436::0.4415)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3659::1.3659) (0.0135::0.0135) (0.4763::0.4763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6023::1.6023) (0.5323::0.5325)) (IOPATH TE_B Z () () (0.0516::0.0516) (1.6345::1.6349) (-0.0002::-0.0002) (0.5595::0.5598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5583::1.5583) (0.5042::0.5042)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5750::1.5750) (0.0140::0.0140) (0.5358::0.5358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2121::0.2122) (0.1690::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2244::0.2244) (0.2013::0.2013)) (IOPATH D Q (0.2202::0.2202) (0.1652::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8013::1.8013) (0.6013::0.6015)) (IOPATH TE_B Z () () (0.0306::0.0306) (1.9042::1.9042) (-0.0180::-0.0180) (0.6476::0.6476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0489::0.0489) (0.0299::0.0299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2338::0.2338) (0.2287::0.2287)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0056::0.0068)) (SETUP (negedge D) (posedge CLK) (0.2174::0.2217)) (HOLD (posedge D) (posedge CLK) (0.0202::0.0217)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0951::0.0951) (0.1571::0.1572)) (IOPATH B X (0.0893::0.0893) (0.1209::0.1209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8848::1.8848) (0.6318::0.6319)) (IOPATH TE_B Z () () (0.0521::0.0521) (1.9137::1.9138) (0.0007::0.0007) (0.6656::0.6656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2806::0.2807) (0.1769::0.1769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2153::0.2158) (0.1738::0.1827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2882::1.2882) (0.4265::0.4266)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3129::1.3129) (0.0127::0.0126) (0.4624::0.4624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1938::0.1938) (0.2049::0.2049)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2119::0.2121) (0.1678::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2094::0.2097) (0.1704::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9403::1.9403) (0.6097::0.6098)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9480::1.9480) (0.0137::0.0137) (0.6372::0.6372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2109) (0.1621::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2544::0.2544) (0.2183::0.2183)) (IOPATH D Q (0.2502::0.2502) (0.1854::0.1854)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3443::0.3443) (0.2156::0.2156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1966::0.1966) (0.2062::0.2062)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1950::0.1950)) (IOPATH D Q (0.2120::0.2123) (0.1743::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3829::1.3829) (0.4558::0.4558)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4006::1.4006) (0.0143::0.0143) (0.4878::0.4878)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2353::0.2353) (0.2295::0.2295)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2322::0.2399)) (HOLD (posedge D) (posedge CLK) (0.0327::0.0348)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2228::0.2228) (0.2004::0.2004)) (IOPATH D Q (0.2188::0.2189) (0.1679::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0715::0.0715) (0.0414::0.0414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4691::1.4691) (0.4758::0.4759)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.4781::1.4781) (0.0146::0.0146) (0.5020::0.5020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2162::0.2165) (0.1782::0.1832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3813::1.3813) (0.4631::0.4632)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4022::1.4022) (0.0126::0.0126) (0.4975::0.4975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6648::1.6647) (0.5232::0.5233)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6695::1.6695) (0.0143::0.0143) (0.5485::0.5485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3664::1.3664) (0.4518::0.4519)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3774::1.3774) (0.0132::0.0132) (0.4768::0.4768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1340::0.1340) (0.1187::0.1187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3958::1.3958) (0.4514::0.4514)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4109::1.4109) (0.0126::0.0126) (0.4825::0.4825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5931::1.5931) (0.5114::0.5115)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6113::1.6113) (0.0138::0.0138) (0.5445::0.5445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1954::1.1954) (0.4093::0.4094)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2204::1.2204) (0.0129::0.0129) (0.4447::0.4447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3609::1.3610) (0.4400::0.4401)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3754::1.3754) (0.0133::0.0133) (0.4718::0.4718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3070::1.3070) (0.4416::0.4417)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3288::1.3288) (0.0132::0.0132) (0.4753::0.4753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2127::0.2130) (0.1672::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3516::1.3516) (0.4576::0.4576)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3772::1.3772) (0.0123::0.0123) (0.4910::0.4910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2356::0.2356) (0.2077::0.2077)) (IOPATH D Q (0.2314::0.2314) (0.1728::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2153::1.2153) (0.4132::0.4133)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2360::1.2360) (0.0129::0.0129) (0.4463::0.4463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5856::1.5856) (0.5026::0.5027)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5933::1.5933) (0.0133::0.0133) (0.5290::0.5290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2340::1.2340) (0.4208::0.4209)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2551::1.2551) (0.0137::0.0137) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1296::0.1296) (0.1465::0.1465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2090::0.2090) (0.1601::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4624::1.4624) (0.4869::0.4870)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4789::1.4789) (0.0140::0.0140) (0.5166::0.5166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3962::1.3962) (0.4504::0.4505)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4047::1.4047) (0.0139::0.0139) (0.4761::0.4761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2181::0.2181) (0.1733::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2297::0.2297) (0.2259::0.2259)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0090::0.0107)) (SETUP (negedge D) (posedge CLK) (0.2096::0.2163)) (HOLD (posedge D) (posedge CLK) (0.0156::0.0176)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1377::0.1378)) (IOPATH B X (0.0869::0.0869) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1400::0.1400)) (IOPATH B X (0.0859::0.0859) (0.1163::0.1163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6814::1.6814) (0.5499::0.5499)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.6728::1.6728) (0.0187::0.0187) (0.5414::0.5414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0942::0.0942) (0.1377::0.1377)) (IOPATH B X (0.0860::0.0860) (0.1120::0.1120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2673::0.2674) (0.1696::0.1696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2109) (0.1609::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1286::0.1286) (0.1230::0.1230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2093::0.2093) (0.1631::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2119) (0.1620::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2020::1.2020) (0.4094::0.4094)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2040::1.2041) (0.0185::0.0185) (0.4179::0.4179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2401::0.2401) (0.1474::0.1474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1988::0.1988) (0.2073::0.2073)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2094::0.2094) (0.1603::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2624::0.2625) (0.1664::0.1664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1982::0.1982) (0.2070::0.2070)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2152::0.2152) (0.1686::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1018::0.1018) (0.1049::0.1049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2804::1.2804) (0.4264::0.4265)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3008::1.3008) (0.0136::0.0136) (0.4591::0.4591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3266::1.3266) (0.4335::0.4335)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3506::1.3506) (0.0126::0.0126) (0.4702::0.4702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2115::0.2116) (0.1628::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2090::0.2090) (0.1622::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2437::0.2437) (0.2343::0.2343)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2395::0.2474)) (HOLD (posedge D) (posedge CLK) (0.0383::0.0407)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6401::1.6401) (0.5183::0.5184)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6550::1.6550) (0.0121::0.0121) (0.5512::0.5512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2144::0.2145) (0.1634::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4271::1.4271) (0.4779::0.4780)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4370::1.4370) (0.0142::0.0142) (0.5018::0.5018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0496::0.0496) (0.0308::0.0308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8431::1.8430) (0.5812::0.5813)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8436::1.8436) (0.0136::0.0136) (0.6009::0.6009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2090::0.2092) (0.1667::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2440::0.2440) (0.1499::0.1499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4597::1.4597) (0.4784::0.4785)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4693::1.4693) (0.0128::0.0128) (0.5049::0.5049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3254::1.3254) (0.4365::0.4366)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3412::1.3412) (0.0136::0.0136) (0.4658::0.4658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5441::1.5441) (0.5019::0.5020)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5503::1.5503) (0.0140::0.0140) (0.5220::0.5220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2118) (0.1616::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2119::0.2122) (0.1660::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2112::0.2112) (0.1609::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1995::0.1995) (0.2076::0.2076)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2749::1.2749) (0.4245::0.4246)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.3032::1.3032) (0.0109::0.0109) (0.4603::0.4603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4867::1.4867) (0.4847::0.4785)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5093::1.5093) (0.0130::0.0130) (0.5157::0.5157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2275::0.2275) (0.2244::0.2244)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0100::0.0109)) (SETUP (negedge D) (posedge CLK) (0.2091::0.2149)) (HOLD (posedge D) (posedge CLK) (0.0154::0.0164)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2095::0.2095) (0.2126::0.2126)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0695::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0621::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0861::0.0861) (0.1066::0.1066)) (IOPATH B X (0.0890::0.0890) (0.1238::0.1238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7970::1.7971) (0.5805::0.5805)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8189::1.8190) (0.0120::0.0120) (0.6194::0.6194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2664::0.2664) (0.2242::0.2242)) (IOPATH D Q (0.2624::0.2626) (0.1928::0.1969)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0981::0.0981) (0.1319::0.1319)) (IOPATH B X (0.0944::0.0944) (0.1275::0.1275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2094::0.2094) (0.1670::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7319::1.7319) (0.5523::0.5523)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7525::1.7525) (0.0122::0.0122) (0.5852::0.5852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2102::0.2103) (0.1623::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2088::0.2089) (0.1627::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2128::0.2130) (0.1669::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2087::0.2087) (0.1618::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1617::0.1617) (0.1500::0.1500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2853::1.2853) (0.4288::0.4289)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3075::1.3075) (0.0123::0.0123) (0.4602::0.4602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1901::0.1901) (0.2030::0.2030)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2129::0.2129) (0.1624::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1452::0.1453)) (IOPATH B X (0.0856::0.0856) (0.1132::0.1132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2125::0.2127) (0.1664::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1618::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2084::0.2086) (0.1625::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2345::0.2345) (0.2290::0.2290)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2402::0.2483)) (HOLD (posedge D) (posedge CLK) (0.0391::0.0415)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2119::0.2120) (0.1634::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2095::0.2100) (0.1714::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2868::1.2868) (0.4266::0.4267)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3087::1.3087) (0.0130::0.0130) (0.4609::0.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1384::0.1384)) (IOPATH B X (0.0874::0.0874) (0.1211::0.1211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2123) (0.1630::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4200::1.4200) (0.4664::0.4665)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4308::1.4308) (0.0141::0.0141) (0.4939::0.4939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5917::1.5917) (0.5139::0.5140)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6028::1.6028) (0.0127::0.0127) (0.5419::0.5419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4425::1.4425) (0.4669::0.4670)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4625::1.4625) (0.0122::0.0122) (0.5023::0.5023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2112::0.2114) (0.1690::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2127::0.2128) (0.1658::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2421::1.2421) (0.4169::0.4170)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2627::1.2627) (0.0134::0.0134) (0.4481::0.4481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2113) (0.1621::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0488::0.0488) (0.0311::0.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6666::1.6666) (0.5494::0.5495)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6910::1.6910) (0.0124::0.0124) (0.5826::0.5826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4151::1.4151) (0.4715::0.4665)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4377::1.4377) (0.0127::0.0127) (0.5067::0.5067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2373::1.2373) (0.4224::0.4225)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2601::1.2601) (0.0127::0.0127) (0.4556::0.4556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5243::1.5243) (0.4923::0.4924)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5296::1.5296) (0.0133::0.0133) (0.5159::0.5159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0775::0.0775) (0.0412::0.0412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2289::1.2289) (0.4184::0.4185)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2475::1.2475) (0.0139::0.0139) (0.4499::0.4499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4038::1.4038) (0.4630::0.4631)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4105::1.4105) (0.0142::0.0142) (0.4871::0.4871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0980::0.0980) (0.1418::0.1419)) (IOPATH B X (0.0903::0.0903) (0.1171::0.1171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3630::1.3630) (0.4443::0.4444)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3763::1.3763) (0.0139::0.0139) (0.4738::0.4738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1924::0.1924) (0.2042::0.2042)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0870::0.0870) (0.1112::0.1113)) (IOPATH B X (0.0859::0.0859) (0.1133::0.1133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2324::0.2324) (0.2279::0.2279)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0140::0.0147)) (SETUP (negedge D) (posedge CLK) (0.2003::0.2044)) (HOLD (posedge D) (posedge CLK) (0.0109::0.0117)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2105::0.2108) (0.1666::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1929::1.1929) (0.3988::0.3989)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2118::1.2118) (0.0140::0.0140) (0.4308::0.4308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2164::0.2164) (0.1666::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1924::0.1924) (0.2041::0.2041)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0694::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5319::1.5319) (0.5076::0.5077)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5546::1.5546) (0.0126::0.0126) (0.5434::0.5434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1422::0.1422) (0.1330::0.1330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2340::0.2340) (0.1417::0.1417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0869::0.0869) (0.1079::0.1080)) (IOPATH B X (0.0895::0.0895) (0.1242::0.1242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0891::0.0891) (0.1146::0.1146)) (IOPATH B X (0.0902::0.0902) (0.1257::0.1257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8132::1.8131) (0.5699::0.5699)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8204::1.8204) (0.0136::0.0136) (0.5969::0.5969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2230::0.2230) (0.2005::0.2005)) (IOPATH D Q (0.2192::0.2195) (0.1697::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2011::0.2011) (0.2084::0.2084)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2084::0.2084) (0.1634::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2119) (0.1630::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2671::1.2671) (0.4222::0.4223)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2896::1.2896) (0.0134::0.0134) (0.4573::0.4573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2146::0.2147) (0.1652::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2142::0.2144) (0.1650::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2516::0.2517) (0.1540::0.1540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2440::0.2440) (0.2345::0.2345)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2324::0.2404)) (HOLD (posedge D) (posedge CLK) (0.0327::0.0345)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5430::1.5430) (0.4977::0.4977)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5514::1.5514) (0.0141::0.0141) (0.5231::0.5231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9346::1.9346) (0.6088::0.6089)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.9320::1.9320) (0.0142::0.0142) (0.6291::0.6291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2314::1.2314) (0.4137::0.4138)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2514::1.2514) (0.0130::0.0130) (0.4451::0.4451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2124::0.2125) (0.1634::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3194::1.3194) (0.4463::0.4464)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3329::1.3329) (0.0140::0.0140) (0.4736::0.4736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2825::0.2826) (0.1776::0.1776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2573::0.2574) (0.1638::0.1638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3151::1.3151) (0.4327::0.4328)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3223::1.3223) (0.0141::0.0141) (0.4572::0.4572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4854::1.4854) (0.4855::0.4856)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4991::1.4991) (0.0128::0.0128) (0.5108::0.5108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2153::0.2155) (0.1660::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2104::0.2108) (0.1670::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0629::0.0629) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5574::1.5574) (0.5061::0.5062)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5751::1.5751) (0.0129::0.0129) (0.5383::0.5383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2262::0.2262) (0.2023::0.2023)) (IOPATH D Q (0.2223::0.2223) (0.1706::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1003::0.1003) (0.1452::0.1453)) (IOPATH B X (0.0931::0.0931) (0.1208::0.1208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3986::1.3986) (0.4485::0.4485)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4079::1.4079) (0.0141::0.0141) (0.4769::0.4769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5717::1.5717) (0.5177::0.5177)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5418::1.5418) (0.0184::0.0184) (0.5028::0.5028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2149::0.2149) (0.1633::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0951::0.0951) (0.1349::0.1350)) (IOPATH B X (0.0867::0.0867) (0.1121::0.1121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2095::0.2104) (0.1691::0.1841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0093::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4586::1.4586) (0.4757::0.4757)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4786::1.4786) (0.0129::0.0129) (0.5090::0.5090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6561::1.6561) (0.5461::0.5461)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.6884::1.6884) (0.0101::0.0101) (0.5860::0.5860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0528::0.0528) (0.0319::0.0319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2145::0.2146) (0.1662::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2524::0.2524) (0.1608::0.1608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2116) (0.1609::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1358::0.1358)) (IOPATH B X (0.0854::0.0854) (0.1132::0.1132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2100::0.2106) (0.1682::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2127::0.2129) (0.1677::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0998::0.0998) (0.1230::0.1230)) (IOPATH B X (0.1000::0.1000) (0.1307::0.1307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1379::0.1379) (0.1335::0.1335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5009::1.5009) (0.4923::0.4924)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5221::1.5221) (0.0132::0.0132) (0.5308::0.5308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1646::0.1646) (0.1502::0.1502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2113) (0.1624::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4572::1.4572) (0.4864::0.4864)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4722::1.4722) (0.0138::0.0138) (0.5150::0.5150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2092) (0.1607::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2140::0.2140) (0.1679::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2100::0.2100) (0.1581::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2830::1.2830) (0.4226::0.4227)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2935::1.2935) (0.0132::0.0132) (0.4497::0.4497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2422::0.2422) (0.2335::0.2335)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2340::0.2412)) (HOLD (posedge D) (posedge CLK) (0.0341::0.0361)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2102) (0.1610::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2151::0.2159) (0.1739::0.1867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2126) (0.1631::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1989::0.1989)) (IOPATH D Q (0.2174::0.2177) (0.1745::0.1799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2115::0.2119) (0.1670::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0655::0.0655) (0.0373::0.0373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2122::0.2122) (0.1631::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2112::0.2121) (0.1720::0.1869)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0074::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2164::0.2165) (0.1660::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7049::1.7049) (0.5411::0.5412)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7101::1.7101) (0.0138::0.0138) (0.5663::0.5663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5511::1.5511) (0.4967::0.4968)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5748::1.5748) (0.0129::0.0129) (0.5332::0.5332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2161::1.2161) (0.4059::0.4060)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2394::1.2394) (0.0127::0.0127) (0.4413::0.4413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2556::1.2556) (0.4156::0.4157)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2782::1.2782) (0.0137::0.0137) (0.4508::0.4508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7289::1.7289) (0.5647::0.5648)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7345::1.7345) (0.0133::0.0133) (0.5877::0.5877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1965::0.1965)) (IOPATH D Q (0.2134::0.2135) (0.1681::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2084) (0.1597::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4388::1.4388) (0.4732::0.4733)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4421::1.4421) (0.0139::0.0139) (0.5002::0.5002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1002::0.1002) (0.1337::0.1337)) (IOPATH B X (0.0951::0.0951) (0.1247::0.1247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1745::1.1745) (0.4034::0.4035)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1978::1.1978) (0.0127::0.0127) (0.4364::0.4364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6700::1.6700) (0.5385::0.5386)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6932::1.6932) (0.0124::0.0124) (0.5736::0.5736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2134::1.2134) (0.4146::0.4147)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2466::1.2466) (0.0120::0.0120) (0.4561::0.4561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5363::1.5363) (0.5010::0.5035)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5535::1.5535) (0.0130::0.0130) (0.5329::0.5329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3890::1.3890) (0.4642::0.4642)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4043::1.4043) (0.0141::0.0141) (0.4943::0.4943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2263::0.2263) (0.2024::0.2024)) (IOPATH D Q (0.2220::0.2220) (0.1662::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0940::0.0940) (0.1376::0.1376)) (IOPATH B X (0.0881::0.0881) (0.1208::0.1208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8065::1.8065) (0.5698::0.5699)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8103::1.8103) (0.0134::0.0134) (0.5860::0.5860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2102::0.2103) (0.1611::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8557::1.8557) (0.5673::0.5674)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.8598::1.8598) (0.0143::0.0143) (0.5928::0.5928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2098::0.2104) (0.1678::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2155::0.2157) (0.1659::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7636::1.7636) (0.5664::0.5665)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7703::1.7703) (0.0127::0.0127) (0.5915::0.5915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2110::0.2112) (0.1635::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2402::0.2402) (0.2103::0.2103)) (IOPATH D Q (0.2360::0.2360) (0.1758::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2772::0.2773) (0.1744::0.1744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2107::0.2107) (0.1693::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2097) (0.1618::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2301::0.2301) (0.2261::0.2261)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2299::0.2364)) (HOLD (posedge D) (posedge CLK) (0.0307::0.0329)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4322::1.4322) (0.4764::0.4706)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4525::1.4525) (0.0131::0.0131) (0.5046::0.5046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5090::1.5090) (0.4872::0.4873)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5184::1.5184) (0.0131::0.0131) (0.5139::0.5139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2260::0.2260) (0.2022::0.2022)) (IOPATH D Q (0.2220::0.2221) (0.1695::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3214::0.3215) (0.2017::0.2017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2198::0.2198) (0.1711::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2145::0.2146) (0.1640::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1434::0.1434) (0.1247::0.1247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2152::0.2153) (0.1724::0.1755)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2988::1.2988) (0.4383::0.4384)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.3117::1.3117) (0.0146::0.0146) (0.4661::0.4661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4342::1.4342) (0.4673::0.4674)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4409::1.4409) (0.0138::0.0138) (0.4909::0.4909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5469::1.5469) (0.5085::0.5022)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5530::1.5530) (0.0130::0.0130) (0.5267::0.5267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2237::1.2237) (0.4157::0.4157)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2245::1.2245) (0.0185::0.0185) (0.4220::0.4220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2032::0.2032) (0.2095::0.2095)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1638::1.1638) (0.3895::0.3896)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.1807::1.1807) (0.0134::0.0134) (0.4185::0.4185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2336::0.2336) (0.2065::0.2065)) (IOPATH D Q (0.2295::0.2296) (0.1732::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4603::1.4603) (0.4753::0.4754)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4836::1.4836) (0.0123::0.0123) (0.5117::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3473::1.3473) (0.4529::0.4530)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3505::1.3505) (0.0139::0.0139) (0.4738::0.4738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5075::1.5075) (0.4790::0.4790)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5285::1.5285) (0.0126::0.0126) (0.5132::0.5132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1202::0.1202) (0.1040::0.1040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0541::0.0541) (0.0329::0.0329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0860::0.0860) (0.1091::0.1092)) (IOPATH B X (0.0878::0.0878) (0.1224::0.1224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0941::0.0941) (0.1264::0.1264)) (IOPATH B X (0.0892::0.0892) (0.1165::0.1165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1684::0.1684) (0.1569::0.1569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2286::0.2286) (0.2037::0.2037)) (IOPATH D Q (0.2246::0.2247) (0.1716::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9030::1.9030) (0.6137::0.6138)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9150::1.9150) (0.0138::0.0138) (0.6453::0.6453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2604::0.2605) (0.1654::0.1654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2110::0.2110) (0.1684::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2083::0.2084) (0.1635::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2113) (0.1642::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1597::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3000::1.3000) (0.4302::0.4303)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3191::1.3191) (0.0132::0.0132) (0.4623::0.4623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2442::0.2442) (0.2346::0.2346)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2345::0.2422)) (HOLD (posedge D) (posedge CLK) (0.0345::0.0363)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1980::0.1980)) (IOPATH D Q (0.2151::0.2153) (0.1648::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2388::0.2388) (0.1461::0.1461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0636::0.0636) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0681::0.0681) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2641::0.2643) (0.1660::0.1660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6421::1.6421) (0.5325::0.5257)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6513::1.6513) (0.0135::0.0135) (0.5527::0.5527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6838::1.6838) (0.5506::0.5506)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.6431::1.6431) (0.0185::0.0185) (0.5266::0.5266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2121) (0.1630::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5369::1.5369) (0.4948::0.4948)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5457::1.5457) (0.0124::0.0124) (0.5215::0.5215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2087::0.2094) (0.1647::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2451::0.2451) (0.2131::0.2131)) (IOPATH D Q (0.2409::0.2411) (0.1794::0.1830)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8357::1.8357) (0.5848::0.5848)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8561::1.8561) (0.0128::0.0128) (0.6163::0.6163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2134::0.2138) (0.1697::0.1781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2355::1.2355) (0.4102::0.4103)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2540::1.2540) (0.0140::0.0140) (0.4423::0.4423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2108) (0.1612::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2175::0.2176) (0.1672::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6216::1.6216) (0.5267::0.5267)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6354::1.6354) (0.0123::0.0123) (0.5562::0.5562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2307::1.2307) (0.4204::0.4204)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2550::1.2550) (0.0135::0.0135) (0.4549::0.4549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5175::1.5175) (0.4897::0.4898)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5197::1.5197) (0.0142::0.0142) (0.5114::0.5114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0896::0.0896) (0.1222::0.1222)) (IOPATH B X (0.0872::0.0872) (0.1221::0.1221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6726::1.6726) (0.5245::0.5246)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6845::1.6846) (0.0128::0.0128) (0.5513::0.5513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2118::0.2119) (0.1670::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6934::1.6934) (0.5462::0.5463)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6950::1.6950) (0.0140::0.0140) (0.5616::0.5616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4888::1.4888) (0.4787::0.4788)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5066::1.5066) (0.0141::0.0141) (0.5110::0.5110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2691::1.2691) (0.4314::0.4315)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2868::1.2868) (0.0138::0.0138) (0.4610::0.4610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2158::1.2158) (0.4014::0.4015)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2374::1.2374) (0.0130::0.0130) (0.4362::0.4362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4754::1.4754) (0.4901::0.4902)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4952::1.4952) (0.0133::0.0133) (0.5244::0.5244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2102::0.2103) (0.1602::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0862::0.0862) (0.1102::0.1102)) (IOPATH B X (0.0854::0.0854) (0.1134::0.1134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1443::0.1443) (0.1386::0.1386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1884::0.1884) (0.2022::0.2022)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1612::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2118::0.2120) (0.1666::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1965::0.1965)) (IOPATH D Q (0.2131::0.2134) (0.1662::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2454::0.2454) (0.2353::0.2353)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0007)) (SETUP (negedge D) (posedge CLK) (0.2260::0.2336)) (HOLD (posedge D) (posedge CLK) (0.0276::0.0292)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2079) (0.1577::0.1585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2057::0.2057) (0.2106::0.2106)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2157::0.2157) (0.1634::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6434::1.6433) (0.5313::0.5314)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6524::1.6524) (0.0130::0.0130) (0.5568::0.5568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4033::1.4033) (0.4515::0.4516)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4281::1.4281) (0.0120::0.0120) (0.4901::0.4901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2818::0.2819) (0.1778::0.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0577::0.0577) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2147::1.2147) (0.4140::0.4141)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2343::1.2343) (0.0137::0.0137) (0.4462::0.4462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2118::0.2118) (0.1607::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6870::1.6870) (0.5388::0.5388)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6951::1.6951) (0.0136::0.0136) (0.5651::0.5651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3350::1.3350) (0.4426::0.4426)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3423::1.3423) (0.0142::0.0142) (0.4667::0.4667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4148::1.4148) (0.4745::0.4746)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4262::1.4262) (0.0134::0.0134) (0.5006::0.5006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5157::1.5157) (0.4831::0.4832)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5343::1.5343) (0.0135::0.0135) (0.5188::0.5188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3399::1.3399) (0.4456::0.4457)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3585::1.3585) (0.0136::0.0136) (0.4751::0.4751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2091) (0.1647::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4469::1.4469) (0.4709::0.4710)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4660::1.4660) (0.0134::0.0134) (0.5032::0.5032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2085::0.2086) (0.1596::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3452::1.3452) (0.4464::0.4464)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3620::1.3620) (0.0140::0.0140) (0.4769::0.4769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2335::1.2335) (0.4144::0.4145)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2562::1.2562) (0.0134::0.0134) (0.4479::0.4479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3486::0.3487) (0.2189::0.2189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2082::0.2082) (0.1602::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2096::0.2098) (0.1625::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1934::0.1934) (0.2046::0.2046)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1465::0.1465) (0.1403::0.1403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2156::0.2156) (0.1667::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2156::0.2157) (0.1638::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0919::0.0919) (0.1199::0.1199)) (IOPATH B X (0.0918::0.0918) (0.1266::0.1266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2532::0.2532) (0.1579::0.1579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4210::1.4210) (0.4747::0.4748)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4397::1.4397) (0.0138::0.0138) (0.5064::0.5064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2096::0.2096) (0.1678::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2086) (0.1633::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0639::0.0639) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2092::0.2092) (0.2123::0.2123)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4208::1.4208) (0.4595::0.4596)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4423::1.4423) (0.0132::0.0132) (0.4956::0.4956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2462::0.2462) (0.1542::0.1542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2919::1.2919) (0.4278::0.4279)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3070::1.3070) (0.0133::0.0133) (0.4572::0.4572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2191::0.2192) (0.1665::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1620::0.1622) (0.1531::0.1537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0566::0.0566) (0.0351::0.0351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4862::1.4862) (0.4780::0.4781)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5002::1.5002) (0.0135::0.0135) (0.5048::0.5048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2127::0.2127) (0.1669::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1889::0.1889) (0.2025::0.2025)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5485::1.5485) (0.5025::0.5059)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5508::1.5508) (0.0138::0.0138) (0.5215::0.5215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2140::0.2141) (0.1660::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1991::0.1991)) (IOPATH D Q (0.2166::0.2167) (0.1651::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2167::0.2173) (0.1724::0.1835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1857::0.1857) (0.2010::0.2010)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2357::1.2357) (0.4218::0.4219)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2559::1.2559) (0.0138::0.0138) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6040::1.6040) (0.5145::0.5145)) (IOPATH TE_B Z () () (0.0540::0.0540) (1.6496::1.6496) (0.0045::0.0045) (0.5665::0.5665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5492::1.5492) (0.4918::0.4919)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5586::1.5586) (0.0128::0.0128) (0.5179::0.5179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9694::1.9694) (0.6228::0.6229)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9849::1.9849) (0.0136::0.0136) (0.6547::0.6547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2160::0.2161) (0.1660::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2092::0.2098) (0.1674::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4042::1.4042) (0.4696::0.4696)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4259::1.4259) (0.0135::0.0135) (0.5042::0.5042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5534::1.5534) (0.4963::0.4964)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5764::1.5764) (0.0130::0.0130) (0.5334::0.5334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1877::1.1877) (0.4069::0.4070)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2073::1.2073) (0.0139::0.0139) (0.4381::0.4381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1735::0.1738) (0.1623::0.1639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2517::1.2517) (0.4197::0.4198)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2750::1.2750) (0.0136::0.0136) (0.4542::0.4542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1413::0.1413) (0.1353::0.1353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4403::1.4403) (0.4801::0.4802)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4638::1.4638) (0.0128::0.0128) (0.5147::0.5147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4663::1.4663) (0.4791::0.4792)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4884::1.4884) (0.0127::0.0127) (0.5131::0.5131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2087::0.2088) (0.1622::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1923::0.1923) (0.2042::0.2042)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4250::1.4250) (0.4685::0.4627)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4428::1.4428) (0.0137::0.0137) (0.4962::0.4962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1825::0.1825) (0.1555::0.1555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2126::0.2127) (0.1640::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2106) (0.1604::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1435::0.1435) (0.1347::0.1347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8220::1.8220) (0.5908::0.5909)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8264::1.8264) (0.0134::0.0134) (0.6145::0.6145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2145::0.2145) (0.1620::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1920::0.1920) (0.2040::0.2040)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2093) (0.1611::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0631::0.0631) (0.0377::0.0377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2055::0.2055) (0.2105::0.2105)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2092::0.2096) (0.1652::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2100::0.2106) (0.1671::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2118) (0.1623::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2100::1.2100) (0.4061::0.4062)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2342::1.2342) (0.0129::0.0129) (0.4393::0.4393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2116::0.2118) (0.1670::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7141::1.7141) (0.5405::0.5406)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7221::1.7221) (0.0130::0.0130) (0.5679::0.5679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3570::1.3570) (0.4470::0.4471)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3747::1.3747) (0.0133::0.0133) (0.4761::0.4761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2132::0.2134) (0.1744::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4133::1.4133) (0.4518::0.4519)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4221::1.4221) (0.0137::0.0137) (0.4809::0.4809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3336::1.3336) (0.4341::0.4342)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3483::1.3483) (0.0131::0.0131) (0.4646::0.4646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2461::1.2461) (0.4237::0.4238)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2689::1.2689) (0.0142::0.0142) (0.4578::0.4578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1897::0.1897) (0.2029::0.2029)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2121) (0.1610::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2468::1.2468) (0.4248::0.4248)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2692::1.2692) (0.0134::0.0134) (0.4580::0.4580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4741::1.4741) (0.4892::0.4893)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4945::1.4945) (0.0135::0.0135) (0.5234::0.5234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3055::1.3055) (0.4344::0.4345)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3289::1.3289) (0.0129::0.0129) (0.4691::0.4691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7468::1.7468) (0.5565::0.5566)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7546::1.7546) (0.0124::0.0124) (0.5826::0.5826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3389::1.3389) (0.4514::0.4514)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3575::1.3575) (0.0136::0.0136) (0.4829::0.4829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4746::1.4746) (0.4831::0.4855)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4922::1.4922) (0.0132::0.0132) (0.5151::0.5151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2096) (0.1607::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2589::1.2589) (0.4201::0.4202)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2827::1.2827) (0.0138::0.0138) (0.4560::0.4560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2096::0.2105) (0.1710::0.1850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0083::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2449::0.2449) (0.2129::0.2129)) (IOPATH D Q (0.2408::0.2409) (0.1800::0.1825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1007::0.1007) (0.1496::0.1496)) (IOPATH B X (0.0950::0.0950) (0.1268::0.1268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1250::0.1250) (0.1110::0.1110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2092) (0.1616::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2152::0.2152) (0.1731::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0755::0.0755) (0.0496::0.0496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2862::1.2862) (0.4272::0.4273)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3032::1.3032) (0.0134::0.0134) (0.4578::0.4578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1610::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2114::0.2115) (0.1691::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7406::1.7406) (0.5559::0.5560)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7418::1.7418) (0.0142::0.0142) (0.5724::0.5724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0595::0.0595) (0.0360::0.0360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2131::0.2131) (0.1709::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6072::1.6072) (0.5116::0.5117)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6230::1.6230) (0.0130::0.0130) (0.5437::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5967::1.5967) (0.5168::0.5168)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6059::1.6059) (0.0139::0.0139) (0.5445::0.5445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1908::0.1908) (0.2034::0.2034)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2106::0.2111) (0.1684::0.1773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6077::1.6077) (0.5460::0.5462)) (IOPATH TE_B Z () () (0.0472::0.0472) (1.6623::1.6623) (-0.0054::-0.0054) (0.5795::0.5795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8293::1.8293) (0.5751::0.5751)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8298::1.8298) (0.0116::0.0116) (0.6027::0.6027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2435::0.2435) (0.2122::0.2122)) (IOPATH D Q (0.2394::0.2395) (0.1789::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1637::0.1645) (0.1551::0.1570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8382::1.8382) (0.5803::0.5804)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.8643::1.8643) (0.0110::0.0110) (0.6177::0.6177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2875::1.2875) (0.4274::0.4275)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3118::1.3118) (0.0127::0.0127) (0.4619::0.4619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2127::0.2127) (0.1719::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4626::1.4626) (0.4671::0.4672)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4839::1.4839) (0.0132::0.0132) (0.5025::0.5025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0952::0.0952) (0.1352::0.1352)) (IOPATH B X (0.0879::0.0879) (0.1166::0.1166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4492::1.4492) (0.4768::0.4769)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4702::1.4702) (0.0131::0.0131) (0.5091::0.5091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4967::1.4967) (0.4766::0.4767)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5200::1.5200) (0.0128::0.0128) (0.5139::0.5139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1653::0.1653) (0.1480::0.1480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2118::0.2118) (0.1687::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2448::0.2448) (0.2095::0.2095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2080) (0.1599::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8396::1.8396) (0.5882::0.5882)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8483::1.8483) (0.0128::0.0128) (0.6075::0.6075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1394::0.1395)) (IOPATH B X (0.0866::0.0866) (0.1159::0.1159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2098) (0.1610::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1212::0.1212) (0.1083::0.1083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0956::0.0956) (0.1365::0.1366)) (IOPATH B X (0.0873::0.0873) (0.1126::0.1126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2095) (0.1606::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2100::0.2100) (0.1661::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3980::1.3980) (0.4618::0.4619)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4161::1.4161) (0.0127::0.0127) (0.4984::0.4984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2096::0.2096) (0.1604::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2119::0.2121) (0.1651::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1774::0.1774) (0.1638::0.1638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2095) (0.1617::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0509::0.0509) (0.0310::0.0310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2085::0.2088) (0.1649::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3785::1.3785) (0.4490::0.4491)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3926::1.3926) (0.0132::0.0132) (0.4796::0.4796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2125::1.2125) (0.4047::0.4048)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2376::1.2376) (0.0137::0.0137) (0.4408::0.4408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2801::1.2801) (0.4351::0.4352)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3056::1.3056) (0.0124::0.0124) (0.4705::0.4705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5822::1.5822) (0.4975::0.4976)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5819::1.5819) (0.0142::0.0142) (0.5183::0.5183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2342::1.2342) (0.4199::0.4200)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2531::1.2531) (0.0138::0.0138) (0.4518::0.4518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7348::1.7348) (0.5435::0.5435)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7403::1.7403) (0.0143::0.0143) (0.5703::0.5703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2117::0.2120) (0.1671::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4617::1.4617) (0.4780::0.4780)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4799::1.4799) (0.0137::0.0137) (0.5108::0.5108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4019::1.4019) (0.4577::0.4578)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4111::1.4111) (0.0136::0.0136) (0.4834::0.4834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4691::1.4691) (0.4746::0.4747)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4906::1.4906) (0.0132::0.0132) (0.5098::0.5098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2297::1.2297) (0.4176::0.4177)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2521::1.2521) (0.0132::0.0132) (0.4519::0.4519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3793::1.3793) (0.4519::0.4520)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4042::1.4042) (0.0129::0.0129) (0.4879::0.4879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2137::0.2137) (0.1618::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2340::1.2340) (0.4104::0.4104)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2526::1.2526) (0.0135::0.0135) (0.4420::0.4420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7441::1.7441) (0.5562::0.5563)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7525::1.7525) (0.0131::0.0131) (0.5821::0.5821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1465::0.1465) (0.1309::0.1313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2149::0.2151) (0.1691::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2081::0.2084) (0.1623::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1591::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0961::0.0961) (0.1424::0.1424)) (IOPATH B X (0.0885::0.0885) (0.1156::0.1156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0921::0.0921) (0.1213::0.1214)) (IOPATH B X (0.0901::0.0901) (0.1210::0.1210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1192::0.1192) (0.1059::0.1060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0669::0.0669) (0.0376::0.0376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2114::0.2117) (0.1640::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2082) (0.1592::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1888::0.1888) (0.2024::0.2024)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1614::0.1614) (0.1489::0.1489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5340::1.5340) (0.4955::0.4956)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5455::1.5455) (0.0131::0.0131) (0.5235::0.5235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2146::0.2147) (0.1744::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5422::1.5422) (0.4936::0.4937)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5502::1.5502) (0.0140::0.0140) (0.5201::0.5201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4979::1.4978) (0.4796::0.4797)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5099::1.5099) (0.0130::0.0130) (0.5083::0.5083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1223::0.1223) (0.1034::0.1034)) (IOPATH A Y (0.1769::0.1769) (0.0326::0.0326)) (IOPATH B Y (0.1632::0.1632) (0.0339::0.0339)) (IOPATH C Y (0.1420::0.1420) (0.0315::0.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1312::0.1312) (0.1441::0.1441)) (IOPATH D X (0.1291::0.1291) (0.1475::0.1475)) (IOPATH A_N X (0.1787::0.1787) (0.1417::0.1417)) (IOPATH B_N X (0.1798::0.1798) (0.1484::0.1484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2221::0.2221) (0.2000::0.2000)) (IOPATH D Q (0.2180::0.2181) (0.1666::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2340::0.2341) (0.1437::0.1437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2086::0.2086) (0.1610::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1311::0.1311) (0.1441::0.1441)) (IOPATH D X (0.1287::0.1287) (0.1472::0.1472)) (IOPATH A_N X (0.1783::0.1783) (0.1414::0.1414)) (IOPATH B_N X (0.1791::0.1791) (0.1479::0.1479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2782::0.2784) (0.1752::0.1752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1438::0.1438) (0.2153::0.2153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1306::0.1306) (0.1352::0.1352)) (IOPATH C X (0.1301::0.1301) (0.1437::0.1437)) (IOPATH D X (0.1293::0.1293) (0.1519::0.1519)) (IOPATH A_N X (0.1705::0.1705) (0.1419::0.1419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5087::1.5086) (0.4913::0.4914)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5222::1.5222) (0.0137::0.0137) (0.5214::0.5214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1356::0.1356) (0.1490::0.1490)) (IOPATH D X (0.1310::0.1310) (0.1490::0.1490)) (IOPATH A_N X (0.1774::0.1774) (0.1415::0.1415)) (IOPATH B_N X (0.1817::0.1817) (0.1498::0.1498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2104::0.2105) (0.1627::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1350::0.1350) (0.1386::0.1386)) (IOPATH C X (0.1375::0.1375) (0.1509::0.1509)) (IOPATH D X (0.1342::0.1342) (0.1558::0.1559)) (IOPATH A_N X (0.1724::0.1724) (0.1441::0.1441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1317::0.1317) (0.1361::0.1361)) (IOPATH C X (0.1338::0.1338) (0.1481::0.1481)) (IOPATH D X (0.1305::0.1305) (0.1529::0.1529)) (IOPATH A_N X (0.1684::0.1684) (0.1412::0.1412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1316::0.1316) (0.1233::0.1233)) (IOPATH B X (0.1368::0.1368) (0.1403::0.1403)) (IOPATH C X (0.1387::0.1387) (0.1538::0.1538)) (IOPATH D X (0.1340::0.1340) (0.1533::0.1533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7928::1.7929) (0.5795::0.5796)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.8268::1.8268) (0.0091::0.0091) (0.6246::0.6246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2084) (0.1589::0.1589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1997::0.1997)) (IOPATH D Q (0.2173::0.2173) (0.1649::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7286::1.7285) (0.5504::0.5505)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7527::1.7527) (0.0122::0.0122) (0.5852::0.5852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2108) (0.1600::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1383::0.1384)) (IOPATH B X (0.0849::0.0849) (0.1118::0.1118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2918::1.2918) (0.4337::0.4337)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3121::1.3121) (0.0123::0.0123) (0.4653::0.4653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2114) (0.1624::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2157::0.2161) (0.1725::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5613::1.5613) (0.5137::0.5138)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5841::1.5841) (0.0125::0.0125) (0.5504::0.5504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5004::1.5004) (0.4974::0.4975)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5201::1.5201) (0.0130::0.0130) (0.5307::0.5307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1207::0.1208)) (IOPATH B X (0.0949::0.0949) (0.1371::0.1371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2405::0.2405) (0.1491::0.1491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2412::0.2412) (0.2109::0.2109)) (IOPATH D Q (0.2371::0.2371) (0.1761::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2131::0.2132) (0.1629::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3179::1.3179) (0.4305::0.4306)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3281::1.3281) (0.0127::0.0127) (0.4573::0.4573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1886::0.1886) (0.2023::0.2023)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2399::0.2399) (0.2101::0.2101)) (IOPATH D Q (0.2358::0.2359) (0.1768::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7276::1.7276) (0.5561::0.5561)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7309::1.7309) (0.0133::0.0133) (0.5724::0.5724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0553::0.0553) (0.0354::0.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6135::1.6135) (0.5279::0.5212)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6149::1.6149) (0.0138::0.0138) (0.5428::0.5428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2915::1.2915) (0.4315::0.4316)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3122::1.3122) (0.0128::0.0128) (0.4638::0.4638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0910::0.0910) (0.1268::0.1269)) (IOPATH B X (0.0849::0.0849) (0.1134::0.1134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0497::0.0497) (0.0306::0.0306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1617::0.1617) (0.1452::0.1453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2129::0.2130) (0.1619::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2135::0.2136) (0.1642::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2304::0.2304) (0.2047::0.2047)) (IOPATH D Q (0.2274::0.2280) (0.1806::0.1908)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1935::0.1935)) (IOPATH D Q (0.2089::0.2090) (0.1647::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2296::1.2296) (0.4203::0.4204)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2537::1.2537) (0.0125::0.0125) (0.4546::0.4546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4056::1.4055) (0.4695::0.4696)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4183::1.4183) (0.0135::0.0135) (0.4981::0.4981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2158::0.2159) (0.1638::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2081) (0.1580::0.1589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6609::1.6609) (0.5456::0.5457)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6661::1.6661) (0.0144::0.0144) (0.5698::0.5698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3632::1.3632) (0.4459::0.4460)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.3769::1.3769) (0.0144::0.0144) (0.4745::0.4745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1974::1.1974) (0.4105::0.4106)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2215::1.2215) (0.0125::0.0125) (0.4454::0.4454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2178::0.2182) (0.1712::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5314::1.5314) (0.5075::0.5076)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5552::1.5552) (0.0129::0.0129) (0.5436::0.5436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5160::1.5160) (0.4940::0.4941)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5335::1.5335) (0.0139::0.0139) (0.5268::0.5268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3069::1.3069) (0.4420::0.4421)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3287::1.3287) (0.0128::0.0128) (0.4751::0.4751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6718::1.6718) (0.5226::0.5227)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6749::1.6749) (0.0136::0.0136) (0.5448::0.5448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3445::1.3445) (0.4387::0.4387)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3650::1.3650) (0.0129::0.0129) (0.4736::0.4736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2098) (0.1620::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2458::1.2458) (0.4104::0.4105)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2653::1.2653) (0.0135::0.0135) (0.4441::0.4441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2089) (0.1599::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0976::0.0976) (0.1446::0.1446)) (IOPATH B X (0.0896::0.0896) (0.1159::0.1159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1378::0.1379)) (IOPATH B X (0.0857::0.0857) (0.1163::0.1163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3296::1.3296) (0.4473::0.4474)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3504::1.3504) (0.0137::0.0137) (0.4807::0.4807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8077::1.8077) (0.5633::0.5634)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8260::1.8260) (0.0117::0.0117) (0.5965::0.5965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1897::0.1897) (0.2028::0.2028)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2082::0.2082) (0.1574::0.1578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2098::0.2101) (0.1645::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1670::0.1677) (0.1559::0.1574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2112) (0.1623::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1643::0.1643) (0.1455::0.1455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2113::0.2114) (0.1605::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2117::0.2119) (0.1638::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0897::0.0897) (0.1209::0.1209)) (IOPATH B X (0.0880::0.0880) (0.1227::0.1227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0908::0.0908) (0.1252::0.1252)) (IOPATH B X (0.0864::0.0864) (0.1180::0.1180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2388::0.2388) (0.1490::0.1490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1566::0.1566) (0.1424::0.1424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2675::0.2675) (0.1674::0.1674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2125::0.2128) (0.1725::0.1781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3306::0.3306) (0.2559::0.2559)) (IOPATH D Q (0.3264::0.3264) (0.2223::0.2223)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2358::1.2358) (0.4146::0.4146)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.2647::1.2647) (0.0103::0.0103) (0.4513::0.4513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2155::0.2157) (0.1767::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5524::1.5524) (0.5130::0.5130)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5638::1.5638) (0.0133::0.0133) (0.5407::0.5407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6489::1.6489) (0.5324::0.5325)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6534::1.6534) (0.0128::0.0128) (0.5563::0.5563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1889::0.1889) (0.1645::0.1645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5611::1.5611) (0.5168::0.5169)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5763::1.5763) (0.0138::0.0138) (0.5469::0.5469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4009::1.4009) (0.4513::0.4514)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4147::1.4147) (0.0136::0.0136) (0.4833::0.4833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2576::0.2576) (0.2199::0.2199)) (IOPATH D Q (0.2534::0.2536) (0.1873::0.1909)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2130::0.2132) (0.1761::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2118::0.2123) (0.1670::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2510::0.2510) (0.1555::0.1555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4360::1.4360) (0.4684::0.4685)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4417::1.4417) (0.0142::0.0142) (0.4915::0.4915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2708::0.2708) (0.1696::0.1696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3822::1.3822) (0.4478::0.4479)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3974::1.3974) (0.0142::0.0142) (0.4794::0.4794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2554::0.2554) (0.2188::0.2188)) (IOPATH D Q (0.2512::0.2512) (0.1834::0.1842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4298::1.4298) (0.4761::0.4761)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.4244::1.4245) (0.0181::0.0181) (0.4740::0.4741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4919::1.4919) (0.4760::0.4760)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5143::1.5143) (0.0122::0.0122) (0.5129::0.5129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4942::1.4942) (0.4950::0.4951)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5130::1.5130) (0.0137::0.0137) (0.5287::0.5287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1384::0.1384)) (IOPATH B X (0.0856::0.0856) (0.1119::0.1119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2133::0.2133) (0.1676::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0622::0.0622) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2126::0.2126) (0.1695::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4543::1.4543) (0.4771::0.4772)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4757::1.4757) (0.0133::0.0133) (0.5091::0.5091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0936::0.0936) (0.1347::0.1348)) (IOPATH B X (0.0866::0.0866) (0.1163::0.1163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2125) (0.1620::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2845::1.2845) (0.4252::0.4252)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2957::1.2957) (0.0135::0.0135) (0.4507::0.4507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0654::0.0654) (0.0351::0.0351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0964::0.0964) (0.1367::0.1367)) (IOPATH B X (0.0889::0.0889) (0.1166::0.1166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1312::0.1312) (0.1501::0.1501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2405::0.2405) (0.1475::0.1475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2731::1.2731) (0.4220::0.4221)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2938::1.2938) (0.0134::0.0134) (0.4555::0.4555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2133::0.2138) (0.1711::0.1800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5115::1.5115) (0.4931::0.4932)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5159::1.5159) (0.0134::0.0134) (0.5153::0.5153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4277::1.4277) (0.4755::0.4756)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4423::1.4423) (0.0140::0.0140) (0.5050::0.5050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2107::0.2107) (0.1612::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5548::1.5548) (0.4955::0.4956)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5650::1.5650) (0.0127::0.0127) (0.5246::0.5246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1992::0.1992)) (IOPATH D Q (0.2167::0.2167) (0.1652::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2101::0.2101) (0.1651::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5198::1.5198) (0.5025::0.5025)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5133::1.5133) (0.0184::0.0184) (0.4994::0.4994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1231::0.1231)) (IOPATH B X (0.0908::0.0908) (0.1259::0.1259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2246::0.2246) (0.1326::0.1326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2136::0.2141) (0.1707::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2129::0.2129) (0.1649::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2077::0.2078) (0.1589::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2670::0.2671) (0.2050::0.2071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2095::1.2095) (0.4033::0.4034)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2359::1.2359) (0.0127::0.0127) (0.4408::0.4408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3083::1.3083) (0.4409::0.4410)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3251::1.3251) (0.0138::0.0138) (0.4713::0.4713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2108::0.2112) (0.1687::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5339::1.5339) (0.4965::0.4966)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5529::1.5529) (0.0135::0.0135) (0.5297::0.5297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3908::1.3908) (0.4669::0.4670)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4134::1.4134) (0.0137::0.0137) (0.5015::0.5015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2087::0.2087) (0.1607::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2437::1.2437) (0.4222::0.4223)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2641::1.2641) (0.0135::0.0135) (0.4549::0.4549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8087::1.8087) (0.5743::0.5744)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8146::1.8146) (0.0130::0.0130) (0.5917::0.5917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2125::0.2126) (0.1621::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1928::0.1928) (0.2044::0.2044)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5547::1.5546) (0.5068::0.5069)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5743::1.5743) (0.0134::0.0134) (0.5459::0.5459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2293::1.2293) (0.4188::0.4189)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2583::1.2583) (0.0132::0.0132) (0.4578::0.4578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2129::0.2129) (0.1693::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1978::0.1978)) (IOPATH D Q (0.2157::0.2164) (0.1715::0.1828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2822::1.2822) (0.4350::0.4351)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3025::1.3025) (0.0127::0.0127) (0.4670::0.4670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7591::1.7591) (0.5567::0.5568)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7691::1.7691) (0.0122::0.0122) (0.5861::0.5861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2094) (0.1613::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1895::0.1895) (0.2028::0.2028)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2267::0.2267) (0.1760::0.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0656::0.0656) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2372::0.2372) (0.2086::0.2086)) (IOPATH D Q (0.2332::0.2334) (0.1772::0.1814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0990::0.0990) (0.1430::0.1431)) (IOPATH B X (0.0911::0.0911) (0.1169::0.1169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0575::0.0575) (0.0354::0.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2081) (0.1607::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5237::1.5237) (0.4802::0.4803)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5317::1.5317) (0.0142::0.0142) (0.5062::0.5062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3008::1.3008) (0.4322::0.4323)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3208::1.3208) (0.0137::0.0137) (0.4646::0.4646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1069::0.1069) (0.1090::0.1090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2611::0.2611) (0.2284::0.2284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9515::1.9515) (0.5959::0.5960)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9507::1.9507) (0.0137::0.0137) (0.6190::0.6190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1278::0.1278)) (IOPATH B X (0.0870::0.0870) (0.1156::0.1156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2254::0.2254) (0.2019::0.2019)) (IOPATH D Q (0.2216::0.2217) (0.1710::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2114::0.2114) (0.1637::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2091::0.2095) (0.1644::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0532::0.0532) (0.0321::0.0321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0960::0.0960) (0.1390::0.1391)) (IOPATH B X (0.0901::0.0901) (0.1220::0.1220)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2086) (0.1602::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7098::1.7098) (0.5358::0.5359)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7176::1.7176) (0.0130::0.0130) (0.5619::0.5619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2085) (0.1623::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2082::0.2083) (0.1624::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2538::1.2538) (0.4136::0.4137)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2758::1.2758) (0.0132::0.0132) (0.4480::0.4480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2101::0.2112) (0.1712::0.1879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0015)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0057::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2102::0.2105) (0.1648::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4554::1.4554) (0.4691::0.4692)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4788::1.4788) (0.0123::0.0123) (0.5055::0.5055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5121::1.5121) (0.4855::0.4893)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5275::1.5275) (0.0131::0.0131) (0.5161::0.5161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3480::1.3480) (0.4540::0.4541)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3528::1.3528) (0.0140::0.0140) (0.4757::0.4757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3354::1.3354) (0.4367::0.4310)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3444::1.3444) (0.0133::0.0133) (0.4598::0.4598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2153::0.2160) (0.1754::0.1859)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3568::1.3568) (0.4559::0.4560)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3726::1.3726) (0.0134::0.0134) (0.4861::0.4861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1955::0.1955) (0.2057::0.2057)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2360::0.2360) (0.2079::0.2079)) (IOPATH D Q (0.2319::0.2319) (0.1747::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2696::0.2697) (0.1704::0.1704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2104::0.2107) (0.1685::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4532::1.4532) (0.4827::0.4827)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4746::1.4746) (0.0129::0.0129) (0.5172::0.5172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2116::0.2118) (0.1651::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2122) (0.1626::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8898::1.8898) (0.6109::0.6109)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.8697::1.8697) (0.0186::0.0186) (0.5895::0.5896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8956::1.8957) (0.5989::0.6070)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9157::1.9157) (0.0123::0.0123) (0.6328::0.6328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1910::0.1910) (0.2034::0.2034)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2092::0.2093) (0.1657::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5283::1.5283) (0.5041::0.5042)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5474::1.5474) (0.0127::0.0127) (0.5379::0.5379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4981::1.4981) (0.4964::0.4965)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5179::1.5179) (0.0137::0.0137) (0.5307::0.5307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2789::0.2789) (0.1753::0.1753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2106) (0.1626::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0844::0.0844) (0.1008::0.1008)) (IOPATH B X (0.0884::0.0884) (0.1221::0.1221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0940::0.0940) (0.1270::0.1271)) (IOPATH B X (0.0908::0.0908) (0.1240::0.1240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2478::0.2478) (0.1541::0.1541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0864::0.0864) (0.1120::0.1120)) (IOPATH B X (0.0932::0.0932) (0.1441::0.1441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1605::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3283::1.3283) (0.4464::0.4464)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.3269::1.3269) (0.0182::0.0182) (0.4498::0.4498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2105::0.2106) (0.1631::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0683::0.0683) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2606::0.2607) (0.2001::0.2019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3150::1.3150) (0.4375::0.4376)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3265::1.3265) (0.0132::0.0132) (0.4632::0.4632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4028::1.4028) (0.4625::0.4626)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4215::1.4215) (0.0130::0.0130) (0.4950::0.4950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2500::0.2500) (0.1588::0.1588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2133::0.2133) (0.1668::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4650::1.4650) (0.4680::0.4681)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4784::1.4784) (0.0131::0.0131) (0.5001::0.5001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1224::0.1225)) (IOPATH B X (0.0920::0.0920) (0.1255::0.1255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6748::1.6748) (0.5382::0.5383)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6746::1.6746) (0.0144::0.0144) (0.5533::0.5533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2087) (0.1612::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2533::0.2533) (0.1594::0.1594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2006::0.2006) (0.2082::0.2082)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1874::0.1874) (0.1632::0.1632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2005::0.2005) (0.2081::0.2081)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2256::1.2256) (0.4079::0.4080)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2437::1.2437) (0.0134::0.0134) (0.4384::0.4384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2888::1.2888) (0.4378::0.4379)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3118::1.3118) (0.0131::0.0131) (0.4711::0.4711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2093) (0.1613::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2120) (0.1621::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6988::1.6988) (0.5313::0.5314)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6989::1.6989) (0.0142::0.0142) (0.5531::0.5531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6860::1.6860) (0.5386::0.5387)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6970::1.6970) (0.0128::0.0128) (0.5651::0.5651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4904::1.4904) (0.4798::0.4799)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5079::1.5079) (0.0136::0.0136) (0.5134::0.5134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2180::1.2180) (0.4050::0.4051)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2392::1.2392) (0.0131::0.0131) (0.4387::0.4387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2062::0.2062) (0.2109::0.2109)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4726::1.4726) (0.4838::0.4839)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4950::1.4950) (0.0124::0.0124) (0.5233::0.5233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1764::1.1764) (0.4047::0.4048)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2019::1.2019) (0.0132::0.0132) (0.4402::0.4402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5931::1.5930) (0.5104::0.5105)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5983::1.5983) (0.0130::0.0130) (0.5351::0.5351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2580::1.2580) (0.4203::0.4204)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2763::1.2763) (0.0133::0.0133) (0.4520::0.4520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2152::0.2153) (0.1663::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4176::1.4176) (0.4645::0.4646)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4425::1.4425) (0.0122::0.0122) (0.5004::0.5004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2143::0.2150) (0.1723::0.1840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2368::0.2368) (0.2083::0.2083)) (IOPATH D Q (0.2329::0.2330) (0.1770::0.1803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7440::1.7440) (0.5621::0.5621)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7503::1.7503) (0.0136::0.0136) (0.5852::0.5784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2094::0.2095) (0.1596::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8868::1.8868) (0.5823::0.5824)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8923::1.8923) (0.0136::0.0136) (0.6060::0.6060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0579::0.0579) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4220::1.4220) (0.4644::0.4645)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4338::1.4338) (0.0138::0.0138) (0.4904::0.4904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1987::0.1987)) (IOPATH D Q (0.2171::0.2179) (0.1731::0.1855)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2260::0.2260) (0.2022::0.2022)) (IOPATH D Q (0.2218::0.2219) (0.1681::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0937::0.0937) (0.1295::0.1295)) (IOPATH B X (0.0876::0.0876) (0.1173::0.1173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0660::0.0660) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2124::0.2124) (0.1607::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0897::0.0897) (0.1188::0.1188)) (IOPATH B X (0.0906::0.0906) (0.1297::0.1297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2022::0.2022) (0.2089::0.2089)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2096::0.2096) (0.1604::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2146::0.2146) (0.1644::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3774::1.3774) (0.4615::0.4616)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3938::1.3938) (0.0138::0.0138) (0.4926::0.4926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2092::0.2092) (0.1647::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2161::0.2161) (0.1623::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2141::0.2147) (0.1699::0.1812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2770::1.2770) (0.4272::0.4273)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3033::1.3033) (0.0120::0.0120) (0.4612::0.4612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2101::0.2103) (0.1640::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5428::1.5428) (0.5005::0.5006)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5648::1.5648) (0.0124::0.0124) (0.5310::0.5310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2132::0.2132) (0.1726::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1575::0.1575) (0.1457::0.1457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5210::1.5210) (0.4923::0.4924)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5338::1.5338) (0.0135::0.0135) (0.5209::0.5209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2768::0.2769) (0.1744::0.1744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2343::1.2343) (0.4212::0.4212)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2544::1.2544) (0.0126::0.0126) (0.4516::0.4516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1896::0.1896) (0.2028::0.2028)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2133::0.2143) (0.1679::0.1841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3462::1.3462) (0.4533::0.4534)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3651::1.3651) (0.0136::0.0136) (0.4841::0.4841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2172::0.2172) (0.1665::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5584::1.5584) (0.5060::0.5061)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5671::1.5671) (0.0140::0.0140) (0.5308::0.5308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5206::1.5206) (0.4830::0.4831)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5441::1.5441) (0.0117::0.0117) (0.5193::0.5193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3868::1.3868) (0.4510::0.4511)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3971::1.3971) (0.0136::0.0136) (0.4779::0.4779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2157::0.2163) (0.1735::0.1845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1885::1.1885) (0.4076::0.4077)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2126::1.2126) (0.0131::0.0131) (0.4423::0.4423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2099::0.2103) (0.1685::0.1761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4260::1.4260) (0.4758::0.4758)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4414::1.4414) (0.0142::0.0142) (0.5062::0.5062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2097) (0.1610::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2101::0.2104) (0.1659::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2104) (0.1614::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0503::0.0503) (0.0304::0.0304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2406::0.2406) (0.2105::0.2105)) (IOPATH D Q (0.2363::0.2363) (0.1743::0.1755)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0731::0.0731) (0.0373::0.0373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2407::0.2407) (0.1431::0.1431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2156::0.2158) (0.1697::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2128::0.2134) (0.1698::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2087::0.2088) (0.1613::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2939::1.2939) (0.4372::0.4373)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3075::1.3075) (0.0131::0.0131) (0.4645::0.4645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2523::0.2523) (0.2171::0.2171)) (IOPATH D Q (0.2481::0.2481) (0.1827::0.1835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2098::0.2101) (0.1674::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2891::1.2891) (0.4318::0.4318)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3111::1.3111) (0.0125::0.0125) (0.4630::0.4630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0570::0.0570) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5904::1.5904) (0.5114::0.5114)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5929::1.5929) (0.0143::0.0143) (0.5333::0.5333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5345::1.5345) (0.5068::0.5068)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.5315::1.5315) (0.0186::0.0186) (0.5078::0.5078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2107::0.2113) (0.1707::0.1816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2086) (0.1612::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2594::0.2594) (0.1653::0.1653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2537::0.2537) (0.2180::0.2180)) (IOPATH D Q (0.2496::0.2497) (0.1852::0.1874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1901::0.1901) (0.2031::0.2031)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4796::1.4796) (0.4834::0.4773)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4807::1.4807) (0.0143::0.0143) (0.4994::0.4994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2093) (0.1609::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2496::0.2497) (0.1557::0.1557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2111::0.2111) (0.1594::0.1692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2125::0.2125) (0.1663::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2099::0.2105) (0.1688::0.1803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5487::1.5487) (0.4912::0.4912)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5720::1.5720) (0.0128::0.0128) (0.5274::0.5274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2376::0.2376) (0.2088::0.2088)) (IOPATH D Q (0.2335::0.2335) (0.1755::0.1773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1855::1.1855) (0.3986::0.3987)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2078::1.2078) (0.0132::0.0132) (0.4326::0.4326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6723::1.6723) (0.5346::0.5347)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6784::1.6784) (0.0134::0.0134) (0.5596::0.5596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4429::1.4429) (0.4661::0.4661)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4575::1.4575) (0.0120::0.0120) (0.4987::0.4987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4692::1.4692) (0.4890::0.4891)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4894::1.4894) (0.0139::0.0139) (0.5216::0.5216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4355::1.4355) (0.4751::0.4752)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4576::1.4576) (0.0137::0.0137) (0.5116::0.5116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2620::1.2620) (0.4281::0.4282)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2830::1.2830) (0.0132::0.0132) (0.4615::0.4615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0617::0.0617) (0.0361::0.0361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2699::1.2699) (0.4314::0.4315)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2926::1.2926) (0.0133::0.0133) (0.4654::0.4654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8211::1.8211) (0.5792::0.5793)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8308::1.8308) (0.0126::0.0126) (0.6088::0.6088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2088::0.2088) (0.1658::0.1681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4001::0.4001) (0.2891::0.2891)) (IOPATH D Q (0.3959::0.3960) (0.2570::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4575::1.4575) (0.4698::0.4699)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4761::1.4761) (0.0133::0.0133) (0.5030::0.5030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9327::1.9327) (0.6099::0.6100)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9413::1.9413) (0.0125::0.0125) (0.6352::0.6352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4204::1.4204) (0.4760::0.4760)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4323::1.4323) (0.0136::0.0136) (0.5010::0.5010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2127::0.2127) (0.1604::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2104::0.2104) (0.1660::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2084::0.2085) (0.1636::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1326::0.1326)) (IOPATH B X (0.0853::0.0853) (0.1121::0.1121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2126::0.2128) (0.1656::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1969::0.1969)) (IOPATH D Q (0.2135::0.2136) (0.1637::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1980::0.1980) (0.2069::0.2069)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3929::1.3930) (0.4615::0.4616)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4127::1.4127) (0.0121::0.0121) (0.4920::0.4920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2107::0.2107) (0.1636::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2121::0.2123) (0.1679::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2124::0.2127) (0.1634::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3329::1.3329) (0.4383::0.4384)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3568::1.3568) (0.0128::0.0128) (0.4739::0.4739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6108::1.6108) (0.5078::0.5079)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6195::1.6195) (0.0132::0.0132) (0.5344::0.5344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4736::1.4736) (0.4811::0.4812)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4898::1.4898) (0.0135::0.0135) (0.5123::0.5123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3329::1.3329) (0.4384::0.4385)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3452::1.3452) (0.0138::0.0138) (0.4654::0.4654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2561::1.2561) (0.4156::0.4157)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2766::1.2766) (0.0140::0.0140) (0.4491::0.4491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2723::0.2724) (0.1722::0.1722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1679::0.1687) (0.1572::0.1590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2185::1.2185) (0.4079::0.4079)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2400::1.2400) (0.0138::0.0138) (0.4415::0.4415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4471::1.4471) (0.4704::0.4705)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4642::1.4642) (0.0138::0.0138) (0.5018::0.5018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2156::0.2158) (0.1648::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4686::0.4687) (0.2877::0.2877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2117) (0.1617::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2087::0.2088) (0.1650::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2173::0.2173) (0.1715::0.1737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0733::0.0733) (0.0384::0.0384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2846::1.2846) (0.4251::0.4251)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2992::1.2992) (0.0137::0.0137) (0.4540::0.4540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2115::0.2117) (0.1659::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2737::0.2738) (0.1719::0.1719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2139::0.2139) (0.1627::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2105::0.2107) (0.1649::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2159::0.2160) (0.1681::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2109) (0.1613::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3061::1.3061) (0.4275::0.4275)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3285::1.3285) (0.0127::0.0127) (0.4633::0.4633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1949::0.1949) (0.2054::0.2054)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2093) (0.1600::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5536::1.5536) (0.5119::0.5120)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5556::1.5556) (0.0133::0.0133) (0.5343::0.5343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4684::1.4684) (0.4727::0.4728)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4848::1.4848) (0.0132::0.0132) (0.5049::0.5049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2083::0.2085) (0.1642::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0945::0.0945) (0.1485::0.1485)) (IOPATH B X (0.0880::0.0880) (0.1181::0.1181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2076::0.2076) (0.1582::0.1582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1772::0.1772) (0.1613::0.1613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4922::1.4922) (0.4857::0.4890)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5067::1.5067) (0.0138::0.0138) (0.5133::0.5133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2109::0.2109) (0.1598::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2610::0.2610) (0.1650::0.1650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2092) (0.1583::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4708::1.4708) (0.4743::0.4743)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4908::1.4908) (0.0120::0.0120) (0.5089::0.5089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2674::0.2675) (0.1698::0.1698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2102::0.2102) (0.1596::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2092::0.2093) (0.1650::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5033::1.5033) (0.4931::0.4869)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5205::1.5205) (0.0142::0.0142) (0.5191::0.5191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4032::1.4032) (0.4685::0.4686)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4206::1.4206) (0.0136::0.0136) (0.5000::0.5000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2099::0.2101) (0.1640::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2098) (0.1604::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2135::0.2136) (0.1620::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2460::1.2460) (0.4095::0.4096)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2669::1.2669) (0.0136::0.0136) (0.4440::0.4440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2085::0.2085) (0.1604::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8406::1.8406) (0.5882::0.5883)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8450::1.8450) (0.0135::0.0135) (0.6119::0.6119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3753::1.3753) (0.4549::0.4550)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3946::1.3946) (0.0137::0.0137) (0.4875::0.4875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0543::0.0543) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4391::1.4391) (0.4699::0.4699)) (IOPATH TE_B Z () () (0.0568::0.0568) (1.4608::1.4608) (0.0100::0.0100) (0.5069::0.5069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3939::1.3939) (0.4551::0.4552)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4091::1.4091) (0.0131::0.0131) (0.4851::0.4851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2142::0.2142) (0.1627::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2109::0.2109) (0.1636::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4291::1.4291) (0.4702::0.4703)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4422::1.4422) (0.0135::0.0135) (0.4989::0.4989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2123::0.2124) (0.1616::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1913::0.1913) (0.2036::0.2036)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8270::1.8270) (0.5925::0.5926)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8330::1.8330) (0.0136::0.0136) (0.6168::0.6168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2973::1.2973) (0.4311::0.4312)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3148::1.3148) (0.0132::0.0132) (0.4629::0.4629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3701::0.3701) (0.2749::0.2749)) (IOPATH D Q (0.3659::0.3660) (0.2412::0.2438)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3934::1.3934) (0.4675::0.4676)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4029::1.4029) (0.0133::0.0133) (0.4914::0.4914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1379::0.1381)) (IOPATH B X (0.0852::0.0852) (0.1116::0.1116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4383::1.4383) (0.4733::0.4756)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4440::1.4440) (0.0139::0.0139) (0.5016::0.5016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0506::0.0506) (0.0322::0.0322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2112::0.2112) (0.1651::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2460::0.2460) (0.1902::0.1920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2217::0.2217) (0.1998::0.1998)) (IOPATH D Q (0.2175::0.2177) (0.1656::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4175::1.4175) (0.4606::0.4607)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4342::1.4342) (0.0124::0.0124) (0.4928::0.4928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2097::0.2097) (0.1650::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2397::1.2397) (0.4230::0.4230)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2668::1.2668) (0.0130::0.0130) (0.4601::0.4601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2113::0.2119) (0.1687::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1774::0.1774) (0.1563::0.1563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7360::1.7360) (0.5592::0.5592)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7560::1.7560) (0.0133::0.0133) (0.5922::0.5922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7471::1.7471) (0.5564::0.5565)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7475::1.7475) (0.0135::0.0135) (0.5720::0.5720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2083) (0.1609::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7645::1.7645) (0.5483::0.5484)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7691::1.7691) (0.0141::0.0141) (0.5734::0.5734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2419::1.2419) (0.4123::0.4123)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2641::1.2641) (0.0134::0.0134) (0.4463::0.4463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2471::0.2471) (0.2142::0.2142)) (IOPATH D Q (0.2428::0.2430) (0.1800::0.1831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4748::1.4748) (0.4922::0.4922)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4971::1.4971) (0.0132::0.0132) (0.5258::0.5258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2455::1.2455) (0.4175::0.4176)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2656::1.2656) (0.0139::0.0139) (0.4495::0.4495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2065::1.2065) (0.4020::0.4021)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2258::1.2258) (0.0133::0.0133) (0.4337::0.4337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0670::0.0670) (0.0359::0.0359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2404::0.2404) (0.2104::0.2104)) (IOPATH D Q (0.2363::0.2364) (0.1777::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0721::0.0721) (0.0363::0.0363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1933::0.1933)) (IOPATH D Q (0.2090::0.2095) (0.1672::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5625::1.5625) (0.4830::0.4831)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5789::1.5789) (0.0122::0.0122) (0.5144::0.5144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2244::0.2244) (0.2013::0.2013)) (IOPATH D Q (0.2201::0.2201) (0.1652::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2173::0.2173) (0.1687::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2120::0.2121) (0.1636::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3937::1.3937) (0.4666::0.4667)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4087::1.4087) (0.0138::0.0138) (0.4955::0.4955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2083) (0.1589::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0914::0.0914) (0.1231::0.1232)) (IOPATH B X (0.0889::0.0889) (0.1222::0.1222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0504::0.0504) (0.0309::0.0309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5370::1.5370) (0.4974::0.4975)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5457::1.5457) (0.0127::0.0127) (0.5217::0.5217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2597::1.2597) (0.4256::0.4256)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2891::1.2891) (0.0118::0.0118) (0.4658::0.4658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0956::0.0956) (0.1406::0.1406)) (IOPATH B X (0.0879::0.0879) (0.1146::0.1146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2082) (0.1603::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5253::1.5253) (0.5049::0.5050)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5350::1.5350) (0.0137::0.0137) (0.5306::0.5306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5046::1.5046) (0.4863::0.4864)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5204::1.5204) (0.0132::0.0132) (0.5169::0.5169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2376::1.2376) (0.4216::0.4217)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2504::1.2504) (0.0136::0.0136) (0.4484::0.4484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2111::0.2119) (0.1695::0.1829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2095) (0.1614::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1996::0.1996)) (IOPATH D Q (0.2174::0.2175) (0.1662::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2127::0.2131) (0.1678::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2178::0.2182) (0.1775::0.1838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5578::1.5578) (0.5094::0.5030)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5752::1.5752) (0.0135::0.0135) (0.5354::0.5354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2345::0.2345) (0.2071::0.2071)) (IOPATH D Q (0.2303::0.2303) (0.1720::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1888::0.1888) (0.1707::0.1707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2298::0.2298) (0.1373::0.1373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4963::1.4963) (0.4854::0.4855)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5181::1.5181) (0.0126::0.0126) (0.5200::0.5200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0655::0.0655) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4252::1.4252) (0.4686::0.4687)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4456::1.4456) (0.0138::0.0138) (0.5018::0.5018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2245::0.2245) (0.2013::0.2013)) (IOPATH D Q (0.2206::0.2206) (0.1685::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2090::0.2090) (0.2123::0.2123)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4500::1.4500) (0.4760::0.4761)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4702::1.4702) (0.0137::0.0137) (0.5096::0.5096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1889::0.1889) (0.1640::0.1640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7244::1.7244) (0.5493::0.5494)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7266::1.7266) (0.0131::0.0131) (0.5658::0.5658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2248::0.2248) (0.2015::0.2015)) (IOPATH D Q (0.2208::0.2209) (0.1686::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2930::1.2930) (0.4371::0.4372)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3111::1.3111) (0.0132::0.0132) (0.4682::0.4682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4124::1.4124) (0.4707::0.4708)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4275::1.4275) (0.0135::0.0135) (0.5011::0.5011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4923::1.4923) (0.4869::0.4870)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4967::1.4967) (0.0140::0.0140) (0.5097::0.5097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2137::0.2137) (0.1643::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1336::0.1337)) (IOPATH B X (0.0862::0.0862) (0.1149::0.1149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3106::1.3106) (0.4273::0.4274)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3212::1.3212) (0.0130::0.0130) (0.4551::0.4551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2105::1.2105) (0.4036::0.4037)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2286::1.2286) (0.0139::0.0139) (0.4345::0.4345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2102::0.2102) (0.1692::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0860::0.0860) (0.1057::0.1057)) (IOPATH B X (0.0886::0.0886) (0.1222::0.1222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0851::0.0851) (0.1023::0.1023)) (IOPATH B X (0.0951::0.0951) (0.1453::0.1453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2101) (0.1610::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5286::1.5286) (0.5051::0.5051)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5265::1.5268) (0.0185::0.0185) (0.5078::0.5082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1605::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2140::0.2140) (0.1629::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3015::1.3015) (0.4280::0.4281)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3225::1.3225) (0.0132::0.0132) (0.4623::0.4623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6488::1.6488) (0.5353::0.5353)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6728::1.6728) (0.0123::0.0123) (0.5691::0.5691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2177::0.2178) (0.1710::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3486::1.3486) (0.4486::0.4487)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3675::1.3675) (0.0137::0.0137) (0.4784::0.4784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5919::1.5919) (0.5115::0.5116)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6010::1.6010) (0.0134::0.0134) (0.5381::0.5381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1670::0.1676) (0.1536::0.1551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4003::1.4003) (0.4558::0.4558)) (IOPATH TE_B Z () () (0.0579::0.0580) (1.4167::1.4167) (0.0133::0.0133) (0.4879::0.4879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2095::0.2097) (0.1677::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1910::0.1910) (0.2035::0.2035)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2493::1.2493) (0.4163::0.4164)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2705::1.2705) (0.0132::0.0132) (0.4500::0.4500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2134) (0.1637::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3307::1.3307) (0.4489::0.4490)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3549::1.3549) (0.0132::0.0132) (0.4844::0.4844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2249::1.2249) (0.4049::0.4050)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2447::1.2447) (0.0137::0.0137) (0.4389::0.4389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3795::1.3795) (0.4541::0.4542)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3982::1.3982) (0.0134::0.0134) (0.4837::0.4837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1910::0.1910) (0.2035::0.2035)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1019::0.1019) (0.0931::0.0946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8537::1.8537) (0.5794::0.5795)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8712::1.8712) (0.0128::0.0128) (0.6111::0.6111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2160::0.2162) (0.1671::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0596::0.0596) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2909::0.2910) (0.1818::0.1818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1311::0.1311) (0.1783::0.1793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0916::0.0916) (0.1265::0.1265)) (IOPATH B X (0.0860::0.0860) (0.1148::0.1148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2110::0.2111) (0.1638::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1530::0.1530) (0.1310::0.1311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1513::0.1513) (0.1406::0.1406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0958::0.0958) (0.1337::0.1338)) (IOPATH B X (0.0892::0.0892) (0.1196::0.1196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2092) (0.1606::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2106::0.2106) (0.1667::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1856::0.1857) (0.1503::0.1524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0950::0.0950) (0.1354::0.1354)) (IOPATH B X (0.0876::0.0876) (0.1158::0.1158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6224::1.6224) (0.5170::0.5170)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6305::1.6305) (0.0131::0.0131) (0.5434::0.5434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2103) (0.1609::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9558::1.9558) (0.6038::0.6039)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9719::1.9719) (0.0124::0.0124) (0.6376::0.6376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2552::0.2553) (0.1623::0.1623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2118::0.2120) (0.1648::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6125::1.6125) (0.5183::0.5183)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6231::1.6231) (0.0120::0.0120) (0.5492::0.5492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3312::1.3312) (0.4490::0.4491)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3464::1.3464) (0.0127::0.0127) (0.4790::0.4790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5413::1.5412) (0.4975::0.4975)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5475::1.5475) (0.0127::0.0127) (0.5175::0.5175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0854::0.0854) (0.1075::0.1075)) (IOPATH B X (0.0891::0.0891) (0.1286::0.1286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2140::0.2141) (0.1648::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0660::0.0660) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2095::0.2096) (0.1655::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3806::1.3806) (0.4455::0.4456)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4007::1.4007) (0.0127::0.0127) (0.4805::0.4805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0762::0.0762) (0.0424::0.0424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1992::0.1992) (0.2074::0.2074)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2089::0.2091) (0.1606::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2078::0.2079) (0.1589::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1901::0.1901) (0.1647::0.1647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4569::1.4569) (0.4792::0.4793)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4745::1.4745) (0.0137::0.0137) (0.5154::0.5154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2646::0.2647) (0.1672::0.1672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1935::0.1935)) (IOPATH D Q (0.2083::0.2083) (0.1581::0.1592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2096::0.2096) (0.2126::0.2126)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1601::0.1601) (0.2275::0.2275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2883::1.2883) (0.4365::0.4366)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3104::1.3104) (0.0133::0.0133) (0.4703::0.4703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0887::0.0887) (0.1151::0.1151)) (IOPATH B X (0.0878::0.0878) (0.1183::0.1183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2137::0.2137) (0.1643::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5141::1.5141) (0.5004::0.5005)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5207::1.5207) (0.0139::0.0139) (0.5254::0.5254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2757::1.2757) (0.4319::0.4320)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3006::1.3006) (0.0132::0.0132) (0.4676::0.4676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3646::1.3646) (0.4583::0.4584)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3774::1.3774) (0.0138::0.0138) (0.4850::0.4850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5566::1.5566) (0.4997::0.4998)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5631::1.5631) (0.0141::0.0141) (0.5244::0.5244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2082::0.2083) (0.1624::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3201::1.3201) (0.4339::0.4339)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3363::1.3363) (0.0130::0.0130) (0.4648::0.4648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2100::0.2100) (0.1599::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1609::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1988::0.1988) (0.2072::0.2072)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1750::1.1750) (0.3945::0.3946)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.1962::1.1962) (0.0137::0.0137) (0.4272::0.4272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2105::0.2107) (0.1652::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1393::0.1393)) (IOPATH B X (0.0863::0.0863) (0.1186::0.1186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2090::1.2090) (0.4025::0.4026)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2311::1.2311) (0.0131::0.0131) (0.4368::0.4368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0960::0.0960) (0.1348::0.1349)) (IOPATH B X (0.0874::0.0874) (0.1120::0.1120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7215::1.7215) (0.5605::0.5534)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7232::1.7232) (0.0136::0.0136) (0.5687::0.5687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0482::0.0482) (0.0298::0.0298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2114) (0.1639::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2151::0.2152) (0.1640::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1933::0.1933) (0.2046::0.2046)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2666::0.2667) (0.2047::0.2070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1261::0.1261) (0.1059::0.1059)) (IOPATH A Y (0.1790::0.1790) (0.0331::0.0331)) (IOPATH B Y (0.1646::0.1646) (0.0341::0.0341)) (IOPATH C Y (0.1433::0.1433) (0.0320::0.0320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1363::0.1363) (0.1481::0.1481)) (IOPATH D X (0.1353::0.1353) (0.1535::0.1535)) (IOPATH A_N X (0.1828::0.1828) (0.1449::0.1449)) (IOPATH B_N X (0.1840::0.1840) (0.1517::0.1517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2155::0.2156) (0.1672::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1509::0.1509) (0.1584::0.1584)) (IOPATH D X (0.1501::0.1501) (0.1647::0.1647)) (IOPATH A_N X (0.1976::0.1976) (0.1551::0.1551)) (IOPATH B_N X (0.1996::0.1996) (0.1626::0.1626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1311::0.1311) (0.1354::0.1354)) (IOPATH C X (0.1315::0.1315) (0.1449::0.1449)) (IOPATH D X (0.1317::0.1317) (0.1550::0.1550)) (IOPATH A_N X (0.1707::0.1707) (0.1425::0.1425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5221::1.5221) (0.4906::0.4907)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5348::1.5348) (0.0125::0.0125) (0.5198::0.5198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1329::0.1329) (0.1464::0.1464)) (IOPATH D X (0.1301::0.1301) (0.1495::0.1495)) (IOPATH A_N X (0.1755::0.1755) (0.1401::0.1401)) (IOPATH B_N X (0.1788::0.1788) (0.1479::0.1479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1374::0.1374) (0.1405::0.1405)) (IOPATH C X (0.1391::0.1391) (0.1516::0.1516)) (IOPATH D X (0.1376::0.1376) (0.1598::0.1598)) (IOPATH A_N X (0.1740::0.1740) (0.1453::0.1453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8852::1.8852) (0.5877::0.5878)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9078::1.9078) (0.0127::0.0127) (0.6236::0.6236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2114::0.2116) (0.1629::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5559::1.5559) (0.5136::0.5137)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5752::1.5752) (0.0132::0.0132) (0.5471::0.5471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2255::1.2255) (0.4080::0.4081)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2498::1.2498) (0.0132::0.0132) (0.4442::0.4442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1357::0.1357) (0.1388::0.1388)) (IOPATH C X (0.1379::0.1379) (0.1506::0.1506)) (IOPATH D X (0.1364::0.1364) (0.1588::0.1588)) (IOPATH A_N X (0.1733::0.1733) (0.1447::0.1447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1267::0.1267) (0.1199::0.1199)) (IOPATH B X (0.1308::0.1308) (0.1356::0.1356)) (IOPATH C X (0.1328::0.1328) (0.1488::0.1488)) (IOPATH D X (0.1300::0.1300) (0.1513::0.1513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2039::0.2039) (0.2098::0.2098)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1943::0.1943) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0700::0.0701)) (SETUP (negedge GATE) (posedge CLK) (0.0625::0.0628)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2297::0.2297) (0.2043::0.2043)) (IOPATH D Q (0.2257::0.2259) (0.1722::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2758::1.2758) (0.4209::0.4210)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3009::1.3009) (0.0122::0.0122) (0.4568::0.4568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1921::1.1921) (0.3983::0.3984)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2128::1.2128) (0.0136::0.0136) (0.4317::0.4317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1984::0.1984) (0.1586::0.1604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4895::1.4895) (0.4795::0.4795)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5081::1.5081) (0.0136::0.0136) (0.5124::0.5124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2943::1.2943) (0.4220::0.4221)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3119::1.3119) (0.0131::0.0131) (0.4537::0.4537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0472::0.0472) (0.0297::0.0297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2079) (0.1580::0.1589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9810::1.9810) (0.6076::0.6077)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9888::1.9888) (0.0125::0.0125) (0.6349::0.6349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1380::0.1380) (0.2002::0.2009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5175::1.5175) (0.4857::0.4858)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5274::1.5274) (0.0139::0.0139) (0.5139::0.5139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2146::0.2146) (0.1646::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2117::0.2123) (0.1698::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3997::1.3997) (0.4570::0.4571)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4205::1.4205) (0.0131::0.0131) (0.4913::0.4913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6125::1.6124) (0.5217::0.5218)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6189::1.6189) (0.0132::0.0132) (0.5453::0.5453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0897::0.0897) (0.1171::0.1171)) (IOPATH B X (0.0870::0.0870) (0.1134::0.1134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1294::0.1295)) (IOPATH B X (0.0868::0.0868) (0.1170::0.1170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2131::0.2131) (0.1629::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2109) (0.1619::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5766::1.5767) (0.5040::0.5040)) (IOPATH TE_B Z () () (0.0443::0.0443) (1.6731::1.6731) (-0.0076::-0.0076) (0.5860::0.5860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2124::0.2124) (0.1645::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2094::0.2095) (0.1595::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2407::0.2407) (0.1870::0.1888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1370::0.1370)) (IOPATH B X (0.0862::0.0862) (0.1167::0.1167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8104::1.8104) (0.5711::0.5712)) (IOPATH TE_B Z () () (0.0526::0.0526) (1.8715::1.8716) (0.0018::0.0018) (0.6339::0.6339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2088) (0.1601::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4536::1.4536) (0.4834::0.4835)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4755::1.4755) (0.0128::0.0128) (0.5180::0.5180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1992::0.1992) (0.2075::0.2075)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2252::0.2252) (0.2018::0.2018)) (IOPATH D Q (0.2219::0.2221) (0.1743::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2091::0.2096) (0.1691::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2103) (0.1655::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2258::0.2258) (0.2021::0.2021)) (IOPATH D Q (0.2215::0.2216) (0.1672::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2083::0.2083) (0.1582::0.1584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5278::1.5278) (0.4992::0.4993)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5523::1.5523) (0.0124::0.0124) (0.5412::0.5412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1859::0.1859) (0.2011::0.2011)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4931::1.4931) (0.4839::0.4863)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5166::1.5166) (0.0131::0.0131) (0.5201::0.5201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2099::0.2102) (0.1658::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2136::0.2136) (0.1630::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1978::0.1978)) (IOPATH D Q (0.2150::0.2150) (0.1648::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2154::0.2156) (0.1727::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4677::1.4677) (0.4744::0.4745)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4802::1.4802) (0.0123::0.0123) (0.5033::0.5033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2119::0.2122) (0.1675::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2833::1.2833) (0.4238::0.4239)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2997::1.2997) (0.0131::0.0131) (0.4544::0.4544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6690::1.6690) (0.5301::0.5302)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6724::1.6724) (0.0139::0.0139) (0.5540::0.5540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0842::0.0842) (0.1040::0.1040)) (IOPATH B X (0.0873::0.0873) (0.1213::0.1213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1909::1.1909) (0.3991::0.3992)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2144::1.2144) (0.0139::0.0139) (0.4325::0.4325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2122::0.2125) (0.1643::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3994::1.3994) (0.4620::0.4621)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4071::1.4071) (0.0141::0.0141) (0.4816::0.4816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2108) (0.1619::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4600::1.4600) (0.4850::0.4850)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.4265::1.4266) (0.0187::0.0187) (0.4669::0.4669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2106::0.2107) (0.1630::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2606::0.2607) (0.1619::0.1619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2888::1.2888) (0.4358::0.4358)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3050::1.3050) (0.0142::0.0142) (0.4658::0.4658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2696::1.2696) (0.4166::0.4167)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2867::1.2867) (0.0139::0.0139) (0.4487::0.4487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3792::1.3792) (0.4506::0.4507)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3915::1.3915) (0.0137::0.0137) (0.4787::0.4787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2140::1.2140) (0.4070::0.4071)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2363::1.2363) (0.0135::0.0135) (0.4409::0.4409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1675::0.1689) (0.1509::0.1541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1167::0.1167)) (IOPATH B X (0.0955::0.0955) (0.1327::0.1327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2356::0.2356) (0.2297::0.2297)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0093::0.0103)) (SETUP (negedge D) (posedge CLK) (0.2106::0.2163)) (HOLD (posedge D) (posedge CLK) (0.0161::0.0173)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2383::0.2384) (0.1443::0.1443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2102) (0.1612::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2345::0.2345) (0.2070::0.2070)) (IOPATH D Q (0.2318::0.2321) (0.1863::0.1912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1746::1.1746) (0.4027::0.4028)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.1933::1.1933) (0.0135::0.0135) (0.4333::0.4333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6688::1.6688) (0.5340::0.5341)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6935::1.6935) (0.0118::0.0118) (0.5717::0.5717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5890::1.5890) (0.5039::0.5040)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5976::1.5976) (0.0136::0.0136) (0.5312::0.5312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1831::0.1831) (0.1996::0.1996)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0660::0.0660) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2598::1.2598) (0.4278::0.4279)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2860::1.2860) (0.0123::0.0123) (0.4644::0.4644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4195::1.4194) (0.4660::0.4661)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4374::1.4374) (0.0135::0.0135) (0.4983::0.4983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1965::0.1965)) (IOPATH D Q (0.2145::0.2147) (0.1770::0.1814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2143::0.2145) (0.1687::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2811::1.2811) (0.4266::0.4267)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3012::1.3012) (0.0132::0.0132) (0.4600::0.4600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3342::1.3342) (0.4520::0.4521)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3539::1.3539) (0.0136::0.0136) (0.4825::0.4825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2115) (0.1603::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2276::0.2276) (0.1912::0.1912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0567::0.0567) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8964::1.8964) (0.5947::0.5948)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9063::1.9063) (0.0130::0.0130) (0.6226::0.6226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3509::1.3509) (0.4557::0.4558)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3725::1.3725) (0.0133::0.0133) (0.4879::0.4879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2100::0.2103) (0.1682::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4248::1.4248) (0.4659::0.4713)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4385::1.4385) (0.0131::0.0131) (0.4951::0.4951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8485::1.8484) (0.5878::0.5879)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8500::1.8500) (0.0139::0.0139) (0.6106::0.6106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4495::1.4494) (0.4627::0.4628)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4616::1.4616) (0.0132::0.0132) (0.4913::0.4913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5371::1.5371) (0.5001::0.5001)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5457::1.5457) (0.0133::0.0133) (0.5261::0.5261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2121::0.2121) (0.1691::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5001::1.5001) (0.4827::0.4828)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5141::1.5141) (0.0127::0.0127) (0.5129::0.5129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2108) (0.1609::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2107) (0.1619::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2101::0.2106) (0.1690::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2340::0.2340) (0.2288::0.2288)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0111::0.0122)) (SETUP (negedge D) (posedge CLK) (0.2059::0.2142)) (HOLD (posedge D) (posedge CLK) (0.0138::0.0152)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8182::1.8183) (0.6111::0.6113)) (IOPATH TE_B Z () () (0.0469::0.0469) (1.8717::1.8717) (-0.0057::-0.0057) (0.6341::0.6341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2111) (0.1615::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2106::0.2106) (0.1594::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1655::1.1655) (0.3903::0.3904)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1903::1.1903) (0.0128::0.0128) (0.4264::0.4264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0714::0.0714) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1315::0.1315) (0.1957::0.1957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2120::0.2121) (0.1696::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1859::1.1859) (0.3997::0.3998)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2050::1.2050) (0.0130::0.0130) (0.4309::0.4309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2105::0.2105) (0.1632::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4199::1.4199) (0.4618::0.4619)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4398::1.4398) (0.0129::0.0129) (0.4957::0.4957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1977::0.1977) (0.2067::0.2067)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0624)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6727::1.6727) (0.5350::0.5351)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6795::1.6795) (0.0139::0.0139) (0.5611::0.5611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2617::1.2617) (0.4285::0.4286)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2858::1.2858) (0.0128::0.0128) (0.4634::0.4634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2113::0.2117) (0.1690::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2118) (0.1616::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0514::0.0514) (0.0313::0.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2107::0.2107) (0.1621::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2098::0.2098) (0.1672::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2311::0.2311) (0.2051::0.2051)) (IOPATH D Q (0.2279::0.2286) (0.1788::0.1901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2717::0.2718) (0.1723::0.1723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2155::0.2156) (0.1638::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2134::0.2134) (0.1639::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5911::1.5911) (0.5120::0.5121)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6052::1.6052) (0.0138::0.0138) (0.5427::0.5427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2709::0.2709) (0.1702::0.1702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2093) (0.1615::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4431::1.4431) (0.4688::0.4689)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4532::1.4532) (0.0136::0.0136) (0.4961::0.4961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3142::1.3142) (0.4351::0.4352)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3293::1.3293) (0.0131::0.0131) (0.4637::0.4637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1868::0.1869) (0.1511::0.1532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2343::1.2343) (0.4117::0.4118)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2589::1.2589) (0.0128::0.0128) (0.4480::0.4480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3939::1.3939) (0.4667::0.4668)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4112::1.4112) (0.0138::0.0138) (0.4985::0.4985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2249::0.2249) (0.2016::0.2016)) (IOPATH D Q (0.2210::0.2211) (0.1707::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2264::1.2264) (0.4101::0.4102)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2478::1.2478) (0.0134::0.0134) (0.4438::0.4438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2147::0.2147) (0.1706::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6498::1.6498) (0.5225::0.5226)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6516::1.6516) (0.0142::0.0142) (0.5455::0.5455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2083) (0.1603::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2252::0.2252) (0.1371::0.1371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0625::0.0625) (0.0368::0.0368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2321::0.2321) (0.2277::0.2277)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0109::0.0119)) (SETUP (negedge D) (posedge CLK) (0.2067::0.2137)) (HOLD (posedge D) (posedge CLK) (0.0143::0.0154)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2108) (0.1617::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1951::0.1951) (0.2055::0.2055)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2114::0.2116) (0.1646::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1967::0.1967)) (IOPATH D Q (0.2130::0.2130) (0.1630::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2142::0.2153) (0.1740::0.1919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0045::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2221::0.2221) (0.2000::0.2000)) (IOPATH D Q (0.2185::0.2188) (0.1704::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2012::0.2012) (0.2084::0.2084)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2741::0.2742) (0.1700::0.1700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2471::0.2471) (0.2142::0.2142)) (IOPATH D Q (0.2429::0.2431) (0.1799::0.1835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4615::1.4616) (0.4799::0.4800)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.4728::1.4728) (0.0083::0.0083) (0.5146::0.5146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2101::0.2105) (0.1718::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0141::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2599::1.2599) (0.4209::0.4210)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2806::1.2806) (0.0136::0.0135) (0.4542::0.4542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2664::1.2664) (0.4233::0.4234)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2899::1.2899) (0.0128::0.0128) (0.4564::0.4564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6422::0.6422) (0.3978::0.3978)) (IOPATH D Q (0.6377::0.6378) (0.3647::0.3665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2136::0.2139) (0.1683::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3672::1.3672) (0.4477::0.4478)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3890::1.3890) (0.0137::0.0137) (0.4820::0.4820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2105::0.2106) (0.1685::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4214::1.4214) (0.4742::0.4742)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4362::1.4362) (0.0136::0.0136) (0.5039::0.5039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2864::1.2864) (0.4283::0.4283)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2957::1.2957) (0.0124::0.0124) (0.4528::0.4528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2644::0.2645) (0.1679::0.1679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9338::1.9338) (0.6068::0.6069)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.9372::1.9372) (0.0141::0.0141) (0.6300::0.6300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7455::1.7455) (0.5689::0.5617)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7558::1.7558) (0.0131::0.0131) (0.5894::0.5894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2094::0.2097) (0.1659::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3131::1.3131) (0.4431::0.4432)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3324::1.3324) (0.0135::0.0135) (0.4755::0.4755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3158::1.3158) (0.4357::0.4358)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3339::1.3339) (0.0139::0.0139) (0.4669::0.4669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5474::1.5474) (0.4987::0.5012)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5589::1.5589) (0.0132::0.0132) (0.5266::0.5266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2143::0.2145) (0.1664::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2150::0.2150) (0.1736::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2151::0.2151) (0.1631::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6622::1.6623) (0.5388::0.5388)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6767::1.6767) (0.0117::0.0117) (0.5693::0.5693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2576::0.2576) (0.1988::0.2010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2300::0.2300) (0.2261::0.2261)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0123::0.0134)) (SETUP (negedge D) (posedge CLK) (0.2032::0.2101)) (HOLD (posedge D) (posedge CLK) (0.0124::0.0138)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6462::1.6463) (0.5213::0.5213)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6632::1.6632) (0.0118::0.0118) (0.5550::0.5550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1965::0.1965) (0.2063::0.2063)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2205::1.2205) (0.4162::0.4163)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2417::1.2417) (0.0129::0.0129) (0.4487::0.4487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2113) (0.1629::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1488::0.1488) (0.1370::0.1370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4419::1.4419) (0.4617::0.4618)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4659::1.4659) (0.0126::0.0126) (0.5004::0.5004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6677::1.6677) (0.5260::0.5260)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6797::1.6797) (0.0126::0.0126) (0.5518::0.5518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0526::0.0526) (0.0323::0.0323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1946::1.1946) (0.3944::0.3945)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2190::1.2190) (0.0129::0.0129) (0.4315::0.4315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2159::0.2160) (0.1658::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1588::0.1589) (0.1316::0.1334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8304::1.8304) (0.5726::0.5727)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8391::1.8391) (0.0130::0.0130) (0.6003::0.6003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2004::0.2004)) (IOPATH D Q (0.2187::0.2187) (0.1665::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2117::0.2127) (0.1706::0.1861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0088::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1993::0.1993)) (IOPATH D Q (0.2172::0.2173) (0.1681::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2446::1.2446) (0.4219::0.4219)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.2402::1.2402) (0.0182::0.0182) (0.4203::0.4203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5507::1.5507) (0.5026::0.5027)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5562::1.5562) (0.0132::0.0132) (0.5265::0.5265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1838::0.1838) (0.1604::0.1604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4717::1.4717) (0.4773::0.4774)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4860::1.4860) (0.0133::0.0133) (0.5071::0.5071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2215::0.2216) (0.1315::0.1315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2081) (0.1585::0.1585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2135::1.2135) (0.4017::0.4018)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2339::1.2339) (0.0134::0.0134) (0.4359::0.4359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2101) (0.1609::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2140::0.2142) (0.1709::0.1760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2413::1.2413) (0.4121::0.4122)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2620::1.2620) (0.0138::0.0138) (0.4452::0.4452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2050::1.2050) (0.4130::0.4131)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2252::1.2252) (0.0136::0.0136) (0.4443::0.4443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2333::0.2333) (0.2284::0.2284)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0125::0.0139)) (SETUP (negedge D) (posedge CLK) (0.2021::0.2115)) (HOLD (posedge D) (posedge CLK) (0.0119::0.0135)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1960::0.1960) (0.2059::0.2059)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6758::1.6758) (0.5383::0.5384)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6740::1.6740) (0.0140::0.0140) (0.5521::0.5521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2500::0.2500) (0.2159::0.2159)) (IOPATH D Q (0.2458::0.2458) (0.1816::0.1836)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3052::1.3052) (0.4308::0.4309)) (IOPATH TE_B Z () () (0.0582::0.0581) (1.3314::1.3314) (0.0127::0.0127) (0.4677::0.4677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2161::0.2161) (0.1631::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5382::1.5381) (0.5083::0.5084)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5579::1.5579) (0.0130::0.0130) (0.5421::0.5421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2099) (0.1615::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2499::0.2500) (0.1519::0.1519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0944::0.0944) (0.1317::0.1317)) (IOPATH B X (0.0872::0.0872) (0.1157::0.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2114::0.2116) (0.1680::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1954::0.1954) (0.2056::0.2056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2090::0.2093) (0.1633::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2278::0.2278) (0.2032::0.2032)) (IOPATH D Q (0.2251::0.2258) (0.1800::0.1928)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7601::1.7601) (0.5588::0.5589)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7707::1.7707) (0.0134::0.0134) (0.5877::0.5877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0624::0.0624) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9652::1.9652) (0.6210::0.6211)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9876::1.9876) (0.0119::0.0119) (0.6546::0.6546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2584::0.2584) (0.1620::0.1620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2111) (0.1617::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2102::0.2112) (0.1658::0.1821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2482::1.2482) (0.4136::0.4137)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2713::1.2713) (0.0132::0.0132) (0.4489::0.4489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2413::0.2413) (0.2329::0.2329)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2292::0.2376)) (HOLD (posedge D) (posedge CLK) (0.0300::0.0318)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2094::0.2096) (0.1692::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2081) (0.1600::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4428::1.4429) (0.4734::0.4734)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.4717::1.4717) (0.0071::0.0071) (0.5149::0.5149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1889::0.1889) (0.2025::0.2025)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0683)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2135) (0.1636::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2124::0.2134) (0.1729::0.1886)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2112::0.2117) (0.1668::0.1773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4656::1.4656) (0.4783::0.4784)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4835::1.4835) (0.0134::0.0134) (0.5089::0.5089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4278::1.4278) (0.4671::0.4694)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4463::1.4463) (0.0133::0.0133) (0.4997::0.4997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3041::1.3041) (0.4260::0.4260)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3211::1.3211) (0.0120::0.0120) (0.4572::0.4572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2103) (0.1613::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2088) (0.1602::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8270::1.8270) (0.5855::0.5856)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8315::1.8315) (0.0136::0.0136) (0.6085::0.6085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2544::0.2545) (0.1601::0.1601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3932::1.3932) (0.4661::0.4662)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4033::1.4033) (0.0129::0.0129) (0.4915::0.4915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2984::1.2984) (0.4379::0.4380)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3154::1.3154) (0.0128::0.0128) (0.4686::0.4686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2582::1.2582) (0.4234::0.4234)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2758::1.2758) (0.0140::0.0140) (0.4520::0.4520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4667::1.4667) (0.4882::0.4883)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4812::1.4812) (0.0130::0.0130) (0.5184::0.5184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4342::1.4341) (0.4671::0.4672)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4354::1.4354) (0.0143::0.0143) (0.4865::0.4865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1845::0.1849) (0.1584::0.1594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6167::1.6167) (0.5312::0.5313)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6249::1.6249) (0.0134::0.0134) (0.5568::0.5568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2085::0.2087) (0.1649::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2592::1.2593) (0.4272::0.4273)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2767::1.2767) (0.0139::0.0139) (0.4571::0.4571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4606::1.4606) (0.4769::0.4769)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4859::1.4859) (0.0131::0.0131) (0.5144::0.5144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2024::0.2024) (0.2090::0.2090)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0647::0.0647) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2341::0.2341) (0.2288::0.2288)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0102::0.0112)) (SETUP (negedge D) (posedge CLK) (0.2080::0.2154)) (HOLD (posedge D) (posedge CLK) (0.0150::0.0163)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2114) (0.1618::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2136) (0.1628::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2799::0.2806) (0.1989::0.2035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2159::0.2159) (0.1642::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2107::0.2110) (0.1681::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1493::0.1493) (0.1374::0.1374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1918::0.1918) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2175::0.2180) (0.1753::0.1832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2106) (0.1625::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9123::1.9123) (0.6064::0.6064)) (IOPATH TE_B Z () () (0.0558::0.0558) (1.9314::1.9314) (0.0080::0.0080) (0.6435::0.6435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0753::0.0753) (0.0394::0.0394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2801::1.2801) (0.4323::0.4323)) (IOPATH TE_B Z () () (0.0557::0.0557) (1.2818::1.2818) (0.0172::0.0172) (0.4378::0.4378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4736::1.4736) (0.4897::0.4898)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4973::1.4973) (0.0129::0.0129) (0.5252::0.5252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2523::0.2523) (0.2171::0.2171)) (IOPATH D Q (0.2482::0.2483) (0.1844::0.1866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2113::0.2114) (0.1750::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0989::0.0989) (0.1356::0.1357)) (IOPATH B X (0.0902::0.0902) (0.1141::0.1141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7507::1.7507) (0.5611::0.5612)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7573::1.7573) (0.0129::0.0129) (0.5871::0.5871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2113::0.2113) (0.1623::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2061::1.2061) (0.4017::0.4018)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2331::1.2331) (0.0131::0.0131) (0.4386::0.4386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1848::0.1856) (0.1683::0.1721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2164::0.2164) (0.1689::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5000::1.5000) (0.4969::0.4969)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5215::1.5215) (0.0130::0.0130) (0.5316::0.5316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0552::0.0552) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2578::1.2578) (0.4176::0.4177)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2798::1.2798) (0.0135::0.0135) (0.4523::0.4523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2276::0.2276) (0.2244::0.2244)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0020)) (SETUP (negedge D) (posedge CLK) (0.2243::0.2314)) (HOLD (posedge D) (posedge CLK) (0.0259::0.0284)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7221::1.7220) (0.5463::0.5464)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7365::1.7365) (0.0123::0.0123) (0.5778::0.5778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5838::1.5837) (0.4951::0.4952)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5849::1.5849) (0.0141::0.0141) (0.5211::0.5211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2349::0.2349) (0.2073::0.2073)) (IOPATH D Q (0.2308::0.2309) (0.1740::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5225::1.5225) (0.4853::0.4854)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5377::1.5377) (0.0129::0.0129) (0.5131::0.5131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2459::0.2459) (0.2135::0.2135)) (IOPATH D Q (0.2419::0.2420) (0.1814::0.1837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1985::0.1985) (0.2072::0.2072)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0694::0.0697)) (SETUP (negedge GATE) (posedge CLK) (0.0623::0.0625)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5418::1.5418) (0.5085::0.5086)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5469::1.5469) (0.0129::0.0129) (0.5326::0.5326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2098::0.2100) (0.1683::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2092) (0.1616::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1896::0.1896) (0.1643::0.1643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2277::0.2277) (0.2245::0.2245)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0107::0.0116)) (SETUP (negedge D) (posedge CLK) (0.2070::0.2146)) (HOLD (posedge D) (posedge CLK) (0.0145::0.0157)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2097::0.2097) (0.1584::0.1584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2695::0.2695) (0.1700::0.1700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7260::1.7260) (0.5368::0.5369)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7297::1.7297) (0.0137::0.0137) (0.5606::0.5606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0974::0.0974) (0.1374::0.1375)) (IOPATH B X (0.0895::0.0895) (0.1160::0.1160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2280::1.2280) (0.4114::0.4115)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2506::1.2506) (0.0138::0.0138) (0.4455::0.4455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2051::0.2051) (0.2103::0.2103)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0694::0.0699)) (SETUP (negedge GATE) (posedge CLK) (0.0622::0.0628)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0663::0.0663) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2851::1.2851) (0.4288::0.4289)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3045::1.3045) (0.0140::0.0140) (0.4584::0.4584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1532::0.1532) (0.1442::0.1442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2602::0.2602) (0.1651::0.1651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2497::0.2497) (0.1592::0.1592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2158::0.2158) (0.1671::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2348::0.2348) (0.2292::0.2292)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0044::0.0059)) (SETUP (negedge D) (posedge CLK) (0.2184::0.2248)) (HOLD (posedge D) (posedge CLK) (0.0213::0.0232)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2123::0.2126) (0.1681::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4427::1.4427) (0.4643::0.4644)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4611::1.4611) (0.0133::0.0133) (0.4972::0.4972)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2189::1.2189) (0.4071::0.4072)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2441::1.2441) (0.0121::0.0121) (0.4426::0.4426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2732::0.2733) (0.1715::0.1715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2095) (0.1613::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3769::1.3769) (0.4610::0.4611)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3984::1.3984) (0.0134::0.0134) (0.4956::0.4956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4094::1.4094) (0.4619::0.4620)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4204::1.4204) (0.0138::0.0138) (0.4881::0.4881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4920::1.4920) (0.4860::0.4861)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4984::1.4984) (0.0140::0.0140) (0.5103::0.5103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3095::1.3095) (0.4246::0.4246)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3190::1.3190) (0.0132::0.0132) (0.4526::0.4526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2269::0.2269) (0.1377::0.1377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3992::1.3992) (0.4673::0.4674)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4177::1.4177) (0.0130::0.0130) (0.5000::0.5000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2694::0.2694) (0.1692::0.1692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2074::1.2074) (0.3981::0.3982)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2251::1.2251) (0.0136::0.0136) (0.4298::0.4298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1997::0.1997)) (IOPATH D Q (0.2177::0.2177) (0.1673::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2138::0.2138) (0.2146::0.2146)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2344::0.2344) (0.2290::0.2290)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0110::0.0122)) (SETUP (negedge D) (posedge CLK) (0.2055::0.2139)) (HOLD (posedge D) (posedge CLK) (0.0138::0.0153)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3479::1.3479) (0.4398::0.4399)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3699::1.3699) (0.0131::0.0131) (0.4751::0.4751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5522::1.5522) (0.5135::0.5136)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5665::1.5665) (0.0133::0.0133) (0.5440::0.5440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2098::0.2098) (0.1599::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4136::1.4136) (0.4722::0.4723)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4207::1.4207) (0.0133::0.0133) (0.4962::0.4962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5170::1.5170) (0.4868::0.4869)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5266::1.5266) (0.0138::0.0138) (0.5139::0.5139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4936::1.4936) (0.4816::0.4817)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4991::1.4991) (0.0140::0.0140) (0.5067::0.5067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2081) (0.1595::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0960::0.0960) (0.1415::0.1416)) (IOPATH B X (0.0888::0.0888) (0.1171::0.1171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2154::0.2154) (0.1638::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2123) (0.1667::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2129::0.2130) (0.1666::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1596::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2151::0.2153) (0.1676::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1988::0.1988)) (IOPATH D Q (0.2166::0.2168) (0.1699::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2263::0.2263) (0.1360::0.1360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2122) (0.1619::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0603::0.0603) (0.0348::0.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6882::1.6882) (0.5439::0.5368)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7090::1.7090) (0.0137::0.0137) (0.5730::0.5730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0866::0.0866) (0.1102::0.1103)) (IOPATH B X (0.0880::0.0880) (0.1218::0.1218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1393::0.1394)) (IOPATH B X (0.0904::0.0904) (0.1338::0.1338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2090::0.2090) (0.1582::0.1593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2145::0.2150) (0.1772::0.1847)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0670::0.0670) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2238::1.2238) (0.4028::0.4028)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2457::1.2457) (0.0132::0.0132) (0.4388::0.4388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5304::1.5304) (0.5072::0.5073)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5521::1.5521) (0.0128::0.0128) (0.5409::0.5409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0566::0.0566) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2327::0.2327) (0.2280::0.2280)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0032::0.0047)) (SETUP (negedge D) (posedge CLK) (0.2206::0.2262)) (HOLD (posedge D) (posedge CLK) (0.0228::0.0245)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3846::1.3846) (0.4641::0.4642)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4075::1.4075) (0.0124::0.0124) (0.4991::0.4991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7415::1.7415) (0.5507::0.5507)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7489::1.7489) (0.0134::0.0134) (0.5769::0.5769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2414::1.2414) (0.4093::0.4094)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2644::1.2644) (0.0127::0.0127) (0.4457::0.4457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2057::0.2057) (0.2107::0.2107)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7232::1.7232) (0.5488::0.5488)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7216::1.7216) (0.0144::0.0144) (0.5606::0.5606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2333::0.2333) (0.2064::0.2064)) (IOPATH D Q (0.2292::0.2292) (0.1735::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7182::1.7182) (0.5606::0.5606)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.7159::1.7162) (0.0185::0.0185) (0.5632::0.5636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2106::0.2109) (0.1659::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2102) (0.1600::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2118::0.2119) (0.1653::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5419::1.5419) (0.4908::0.4909)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5542::1.5542) (0.0139::0.0139) (0.5198::0.5198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2081) (0.1592::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1162::0.1168) (0.0932::0.0943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0677::0.0677) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1734::0.1734) (0.1623::0.1634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6183::1.6183) (0.5110::0.5111)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6216::1.6216) (0.0140::0.0140) (0.5339::0.5339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2098) (0.1597::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2124::0.2124) (0.1645::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9525::1.9526) (0.6036::0.6037)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.9836::1.9836) (0.0102::0.0102) (0.6461::0.6461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1925::1.1925) (0.4092::0.4093)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2164::1.2164) (0.0132::0.0132) (0.4436::0.4436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0947::0.0947) (0.1300::0.1300)) (IOPATH B X (0.0909::0.0909) (0.1262::0.1262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2568::1.2568) (0.4250::0.4250)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2793::1.2793) (0.0122::0.0122) (0.4614::0.4614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2098) (0.1614::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2441::0.2441) (0.2125::0.2125)) (IOPATH D Q (0.2399::0.2400) (0.1788::0.1815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6115::1.6115) (0.5071::0.5072)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6191::1.6191) (0.0133::0.0133) (0.5329::0.5329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2104::0.2104) (0.1646::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5583::1.5583) (0.5021::0.5021)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5737::1.5737) (0.0138::0.0138) (0.5329::0.5329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3202::1.3202) (0.4440::0.4440)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.3199::1.3199) (0.0182::0.0182) (0.4487::0.4487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4754::1.4754) (0.4895::0.4895)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4743::1.4746) (0.0184::0.0184) (0.4937::0.4941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1597::0.1597) (0.1486::0.1487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0657::0.0657) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0944::0.0944) (0.1335::0.1335)) (IOPATH B X (0.0880::0.0880) (0.1196::0.1196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2096::0.2098) (0.1602::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5018::1.5018) (0.4825::0.4863)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5102::1.5102) (0.0143::0.0143) (0.5083::0.5083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2151::0.2152) (0.1669::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2110::0.2110) (0.1658::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2866::0.2867) (0.1798::0.1798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2359::0.2359) (0.1838::0.1860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2267::0.2267) (0.2237::0.2237)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2274::0.2339)) (HOLD (posedge D) (posedge CLK) (0.0289::0.0311)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2847::1.2847) (0.4250::0.4250)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3077::1.3077) (0.0129::0.0129) (0.4606::0.4606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1946::0.1946) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2104::0.2105) (0.1624::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0490::0.0490) (0.0303::0.0303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2260::0.2260) (0.2022::0.2022)) (IOPATH D Q (0.2218::0.2219) (0.1681::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4219::1.4219) (0.4627::0.4628)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4432::1.4432) (0.0133::0.0133) (0.4976::0.4976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1920::0.1920) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3630::1.3630) (0.4494::0.4495)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3827::1.3827) (0.0132::0.0132) (0.4823::0.4823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3195::1.3195) (0.4320::0.4321)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3320::1.3320) (0.0134::0.0134) (0.4612::0.4612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1656::0.1660) (0.1544::0.1552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2036::0.2037) (0.1621::0.1640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2242::0.2242) (0.2012::0.2012)) (IOPATH D Q (0.2202::0.2203) (0.1686::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2113::0.2118) (0.1688::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2099::1.2099) (0.4040::0.4041)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2363::1.2363) (0.0128::0.0128) (0.4401::0.4401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1759::1.1760) (0.3967::0.3968)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.1971::1.1971) (0.0137::0.0137) (0.4290::0.4290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7226::1.7225) (0.5550::0.5551)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7293::1.7293) (0.0133::0.0133) (0.5805::0.5805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2325::0.2325) (0.2059::0.2059)) (IOPATH D Q (0.2285::0.2286) (0.1735::0.1760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2944::1.2944) (0.4388::0.4389)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3182::1.3182) (0.0127::0.0126) (0.4738::0.4738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4150::1.4150) (0.4716::0.4717)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4277::1.4277) (0.0136::0.0136) (0.5004::0.5004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2175::0.2175) (0.1638::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3380::1.3380) (0.4403::0.4404)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3493::1.3493) (0.0133::0.0133) (0.4676::0.4676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2484::0.2485) (0.1506::0.1506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4848::1.4848) (0.4739::0.4740)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5032::1.5032) (0.0121::0.0121) (0.5085::0.5085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3079::1.3079) (0.4416::0.4417)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3284::1.3284) (0.0136::0.0136) (0.4748::0.4748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3366::1.3366) (0.4440::0.4441)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3564::1.3564) (0.0136::0.0136) (0.4763::0.4763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2168::0.2170) (0.1678::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6167::1.6167) (0.5159::0.5160)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6170::1.6170) (0.0141::0.0141) (0.5371::0.5371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0496::0.0496) (0.0313::0.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2112::0.2112) (0.1594::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0906::0.0906) (0.1216::0.1216)) (IOPATH B X (0.0871::0.0871) (0.1159::0.1159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2164::0.2165) (0.1660::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2328::0.2328) (0.2280::0.2280)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0003)) (SETUP (negedge D) (posedge CLK) (0.2269::0.2354)) (HOLD (posedge D) (posedge CLK) (0.0280::0.0301)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2232::0.2232) (0.2006::0.2006)) (IOPATH D Q (0.2202::0.2207) (0.1755::0.1843)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6772::1.6772) (0.5300::0.5324)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6846::1.6846) (0.0138::0.0138) (0.5555::0.5555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5199::1.5199) (0.4871::0.4872)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5409::1.5409) (0.0130::0.0130) (0.5222::0.5222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2090) (0.1610::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4913::1.4913) (0.4813::0.4814)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5084::1.5084) (0.0130::0.0130) (0.5144::0.5144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2496::1.2496) (0.4182::0.4182)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.2677::1.2677) (0.0142::0.0142) (0.4480::0.4480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2111) (0.1627::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8169::1.8169) (0.5758::0.5759)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8239::1.8239) (0.0123::0.0123) (0.5948::0.5948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2111::0.2113) (0.1603::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1599::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4026::1.4026) (0.4627::0.4628)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4181::1.4181) (0.0135::0.0135) (0.4927::0.4927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6090::1.6090) (0.5149::0.5150)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.6123::1.6123) (0.0146::0.0146) (0.5381::0.5381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2145::0.2145) (0.1647::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2550::0.2550) (0.2186::0.2186)) (IOPATH D Q (0.2508::0.2509) (0.1856::0.1872)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2111) (0.1617::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2854::1.2854) (0.4261::0.4262)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3097::1.3097) (0.0124::0.0124) (0.4615::0.4615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2632::0.2632) (0.2020::0.2038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2397::0.2397) (0.2100::0.2100)) (IOPATH D Q (0.2357::0.2358) (0.1782::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2119) (0.1611::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2367::1.2367) (0.4243::0.4244)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2570::1.2570) (0.0134::0.0134) (0.4539::0.4539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0493::0.0493) (0.0312::0.0312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9747::1.9748) (0.6388::0.6388)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9900::1.9900) (0.0121::0.0121) (0.6687::0.6687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2083) (0.1611::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2104::0.2104) (0.1698::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4758::1.4758) (0.4790::0.4790)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4967::1.4967) (0.0114::0.0114) (0.5146::0.5146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4029::1.4029) (0.4559::0.4560)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4215::1.4215) (0.0133::0.0133) (0.4896::0.4896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2656::0.2656) (0.1674::0.1674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1005::0.1005) (0.1347::0.1348)) (IOPATH B X (0.0969::0.0969) (0.1316::0.1316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2131::0.2131) (0.1672::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2106) (0.1621::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2523::1.2523) (0.4106::0.4107)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2730::1.2730) (0.0129::0.0129) (0.4452::0.4452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2375::0.2375) (0.2308::0.2308)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0013::0.0029)) (SETUP (negedge D) (posedge CLK) (0.2229::0.2285)) (HOLD (posedge D) (posedge CLK) (0.0249::0.0268)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0857::0.0857) (0.1090::0.1091)) (IOPATH B X (0.0897::0.0897) (0.1311::0.1311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1845::0.1845) (0.2003::0.2003)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8379::1.8378) (0.5807::0.5808)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8465::1.8465) (0.0131::0.0131) (0.6097::0.6097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2369::0.2369) (0.2084::0.2084)) (IOPATH D Q (0.2328::0.2328) (0.1740::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2217::0.2217) (0.1998::0.1998)) (IOPATH D Q (0.2183::0.2184) (0.1713::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2101) (0.1607::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2624::0.2625) (0.1669::0.1669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2090::0.2095) (0.1673::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2504::0.2504) (0.2161::0.2161)) (IOPATH D Q (0.2462::0.2462) (0.1828::0.1834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2085::0.2086) (0.1594::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.0979::0.0979) (0.0923::0.0924)) (IOPATH A Y (0.1149::0.1149) (0.0276::0.0276)) (IOPATH B Y (0.1010::0.1010) (0.0271::0.0271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.1073::0.1073) (0.1237::0.1237)) (IOPATH C X (0.1064::0.1065) (0.1280::0.1280)) (IOPATH A_N X (0.1414::0.1414) (0.1278::0.1278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2483::0.2483) (0.1571::0.1571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.1035::0.1035) (0.1202::0.1203)) (IOPATH C X (0.1025::0.1025) (0.1246::0.1246)) (IOPATH A_N X (0.1376::0.1376) (0.1246::0.1246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.1005::0.1005) (0.1092::0.1093)) (IOPATH B X (0.1042::0.1042) (0.1224::0.1224)) (IOPATH C X (0.1026::0.1026) (0.1267::0.1267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2725::0.2726) (0.1711::0.1711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1966::1.1966) (0.4107::0.4108)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2206::1.2206) (0.0128::0.0128) (0.4452::0.4452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2716::1.2716) (0.4210::0.4211)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2939::1.2939) (0.0126::0.0126) (0.4549::0.4549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3810::1.3810) (0.4529::0.4530)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3897::1.3897) (0.0137::0.0137) (0.4785::0.4785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2343::0.2343) (0.2069::0.2069)) (IOPATH D Q (0.2304::0.2306) (0.1756::0.1796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5550::1.5550) (0.4956::0.4956)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5689::1.5689) (0.0128::0.0128) (0.5259::0.5259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2132::1.2132) (0.4047::0.4047)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2365::1.2365) (0.0132::0.0132) (0.4401::0.4401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7471::1.7471) (0.5682::0.5683)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7547::1.7547) (0.0126::0.0126) (0.5953::0.5953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5447::1.5447) (0.5088::0.5089)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5523::1.5523) (0.0136::0.0136) (0.5349::0.5349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2521::1.2521) (0.4240::0.4240)) (IOPATH TE_B Z () () (0.0556::0.0556) (1.2559::1.2559) (0.0174::0.0174) (0.4328::0.4328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4680::1.4680) (0.4748::0.4749)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4906::1.4906) (0.0138::0.0138) (0.5097::0.5097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6827::1.6827) (0.5376::0.5377)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6908::1.6908) (0.0134::0.0134) (0.5645::0.5645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4203::1.4203) (0.4698::0.4640)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4311::1.4311) (0.0140::0.0140) (0.4915::0.4915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2462::0.2462) (0.1557::0.1557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2370::1.2370) (0.4161::0.4162)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2601::1.2601) (0.0131::0.0131) (0.4542::0.4542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2771::0.2771) (0.1733::0.1733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2121) (0.1626::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2114::0.2114) (0.1671::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1996::0.1996) (0.2077::0.2077)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2109) (0.1613::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1359::0.1360)) (IOPATH B X (0.0849::0.0849) (0.1107::0.1107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1948::0.1948) (0.2376::0.2378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0882::0.0882) (0.1164::0.1164)) (IOPATH B X (0.0859::0.0859) (0.1147::0.1147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2111::0.2113) (0.1644::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2092) (0.1602::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1925::0.1925) (0.2042::0.2042)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2318::0.2318) (0.2274::0.2274)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0030::0.0042)) (SETUP (negedge D) (posedge CLK) (0.2209::0.2270)) (HOLD (posedge D) (posedge CLK) (0.0233::0.0247)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0695::0.0695) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2148::0.2149) (0.1654::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2087) (0.1649::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2140::0.2142) (0.1665::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0883::0.0883) (0.1176::0.1177)) (IOPATH B X (0.0883::0.0883) (0.1251::0.1251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5451::1.5451) (0.4926::0.4927)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5707::1.5707) (0.0120::0.0120) (0.5310::0.5310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2092::0.2096) (0.1648::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3440::1.3440) (0.4374::0.4374)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3631::1.3631) (0.0134::0.0134) (0.4714::0.4714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5003::1.5003) (0.4735::0.4736)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5124::1.5124) (0.0134::0.0134) (0.5017::0.5017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2129) (0.1631::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4971::1.4970) (0.4818::0.4819)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5109::1.5109) (0.0128::0.0128) (0.5084::0.5084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2239::0.2239) (0.2010::0.2010)) (IOPATH D Q (0.2197::0.2198) (0.1663::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2117) (0.1604::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2852::1.2852) (0.4348::0.4349)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2957::1.2957) (0.0140::0.0139) (0.4611::0.4611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2136::0.2139) (0.1688::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2126::0.2128) (0.1683::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5243::1.5243) (0.4963::0.4964)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5326::1.5326) (0.0134::0.0134) (0.5222::0.5222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2104::0.2104) (0.1625::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2138::0.2139) (0.1684::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2132::0.2135) (0.1658::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2142::0.2142) (0.1634::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.5576::0.5576) (0.3937::0.3937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3687::1.3687) (0.4487::0.4487)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.3796::1.3796) (0.0086::0.0086) (0.4838::0.4838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2105::0.2105) (0.1652::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1956::0.1956) (0.2057::0.2057)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0743::0.0743) (0.0362::0.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2087::0.2089) (0.1622::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5559::1.5559) (0.5019::0.5020)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5758::1.5758) (0.0135::0.0135) (0.5349::0.5349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3515::1.3515) (0.4428::0.4429)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3755::1.3755) (0.0125::0.0125) (0.4793::0.4793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2144::0.2145) (0.1635::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8570::1.8570) (0.6014::0.6015)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8614::1.8614) (0.0136::0.0136) (0.6253::0.6253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2096::0.2096) (0.1655::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2607::1.2607) (0.4272::0.4273)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2791::1.2791) (0.0131::0.0131) (0.4581::0.4581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2161::0.2163) (0.1676::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2145::0.2146) (0.1640::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2133::0.2134) (0.1646::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2086::0.2090) (0.1658::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2169::0.2169) (0.1642::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3062::1.3062) (0.4242::0.4243)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3229::1.3229) (0.0134::0.0134) (0.4540::0.4540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2286::1.2286) (0.4028::0.4029)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2486::1.2486) (0.0137::0.0137) (0.4368::0.4368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2129) (0.1633::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2185::0.2188) (0.1744::0.1805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3940::1.3940) (0.4675::0.4676)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4145::1.4145) (0.0136::0.0136) (0.5009::0.5009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6566::1.6566) (0.5328::0.5329)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6696::1.6696) (0.0140::0.0140) (0.5630::0.5630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2148::0.2148) (0.1630::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3781::1.3781) (0.4462::0.4463)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3964::1.3964) (0.0123::0.0123) (0.4804::0.4804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3665::1.3664) (0.4491::0.4492)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3765::1.3765) (0.0139::0.0139) (0.4759::0.4759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6771::1.6771) (0.5497::0.5498)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6856::1.6856) (0.0127::0.0127) (0.5756::0.5756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2145::0.2147) (0.1641::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4021::1.4021) (0.4627::0.4628)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.4120::1.4120) (0.0146::0.0146) (0.4879::0.4879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3611::1.3611) (0.4450::0.4451)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3757::1.3757) (0.0139::0.0139) (0.4719::0.4719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3032::1.3032) (0.4325::0.4292)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3246::1.3246) (0.0135::0.0135) (0.4639::0.4639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6483::1.6483) (0.5356::0.5287)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6639::1.6639) (0.0138::0.0138) (0.5601::0.5601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2146::0.2147) (0.1639::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0593::0.0593) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2094::0.2094) (0.2124::0.2124)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1509::0.1509) (0.1304::0.1304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2092) (0.1607::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2619::0.2620) (0.1651::0.1651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2421::0.2421) (0.2114::0.2114)) (IOPATH D Q (0.2384::0.2384) (0.1799::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2113::0.2113) (0.1661::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2089::0.2090) (0.1592::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1649::0.1649) (0.1495::0.1495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2114) (0.1618::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4743::1.4743) (0.4892::0.4893)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4939::1.4939) (0.0136::0.0136) (0.5231::0.5231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2093::0.2094) (0.1600::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2632::0.2632) (0.1671::0.1671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3648::1.3648) (0.4416::0.4417)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3876::1.3876) (0.0128::0.0128) (0.4790::0.4790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2116::0.2116) (0.1678::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2107::0.2113) (0.1702::0.1802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7481::1.7481) (0.5684::0.5685)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7541::1.7541) (0.0134::0.0134) (0.5949::0.5949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1979::0.1979) (0.1693::0.1693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2561::0.2561) (0.2191::0.2191)) (IOPATH D Q (0.2517::0.2518) (0.1841::0.1860)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2139::0.2139) (0.1620::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3131::1.3131) (0.4445::0.4446)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3291::1.3291) (0.0135::0.0135) (0.4732::0.4732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2153::0.2154) (0.1694::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5435::1.5435) (0.4959::0.4960)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5563::1.5563) (0.0143::0.0143) (0.5241::0.5241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4718::1.4718) (0.4771::0.4772)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4753::1.4753) (0.0134::0.0134) (0.4996::0.4996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6473::1.6473) (0.5292::0.5292)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6564::1.6564) (0.0135::0.0135) (0.5557::0.5557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8113::1.8112) (0.5613::0.5614)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8176::1.8176) (0.0136::0.0136) (0.5885::0.5885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4503::1.4503) (0.4639::0.4640)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4642::1.4642) (0.0123::0.0123) (0.4945::0.4945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2256::0.2256) (0.2020::0.2020)) (IOPATH D Q (0.2214::0.2215) (0.1679::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4077::1.4077) (0.4643::0.4644)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4283::1.4283) (0.0129::0.0129) (0.5030::0.5030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2136::0.2138) (0.1714::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1997::1.1997) (0.3992::0.3993)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2203::1.2203) (0.0134::0.0134) (0.4327::0.4327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3286::1.3286) (0.4461::0.4462)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3416::1.3416) (0.0133::0.0133) (0.4744::0.4744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2136::0.2139) (0.1687::0.1755)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2098) (0.1605::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0707::0.0707) (0.0378::0.0378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2038::0.2038) (0.2097::0.2097)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0621::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0603::0.0603) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2341::0.2341) (0.2068::0.2068)) (IOPATH D Q (0.2298::0.2299) (0.1717::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2111) (0.1621::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4929::1.4929) (0.4964::0.4965)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5118::1.5118) (0.0133::0.0133) (0.5277::0.5277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2082) (0.1613::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5248::1.5248) (0.4917::0.4918)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5445::1.5445) (0.0126::0.0126) (0.5262::0.5262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2015::1.2015) (0.4103::0.4104)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2215::1.2215) (0.0134::0.0134) (0.4424::0.4424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2081) (0.1602::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2099::0.2102) (0.1707::0.1773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2252::0.2252) (0.2017::0.2017)) (IOPATH D Q (0.2210::0.2211) (0.1681::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1318::0.1318) (0.1141::0.1141)) (IOPATH A Y (0.1783::0.1783) (0.0328::0.0328)) (IOPATH B Y (0.1632::0.1632) (0.0336::0.0336)) (IOPATH C Y (0.1401::0.1401) (0.0311::0.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1320::0.1320) (0.1446::0.1446)) (IOPATH D X (0.1353::0.1353) (0.1592::0.1592)) (IOPATH A_N X (0.1756::0.1756) (0.1406::0.1406)) (IOPATH B_N X (0.1789::0.1789) (0.1483::0.1483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1716::0.1741) (0.1549::0.1603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8173::1.8173) (0.5675::0.5676)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8227::1.8227) (0.0138::0.0138) (0.5942::0.5942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2131::0.2134) (0.1761::0.1811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1346::0.1346) (0.1457::0.1457)) (IOPATH D X (0.1388::0.1388) (0.1618::0.1618)) (IOPATH A_N X (0.1791::0.1791) (0.1430::0.1430)) (IOPATH B_N X (0.1838::0.1838) (0.1514::0.1514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2177::0.2180) (0.1710::0.1774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1323::0.1323) (0.1359::0.1359)) (IOPATH C X (0.1336::0.1336) (0.1463::0.1463)) (IOPATH D X (0.1382::0.1382) (0.1656::0.1656)) (IOPATH A_N X (0.1701::0.1701) (0.1427::0.1427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1477::0.1477) (0.1362::0.1362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1332::0.1332) (0.1451::0.1451)) (IOPATH D X (0.1367::0.1367) (0.1602::0.1602)) (IOPATH A_N X (0.1777::0.1777) (0.1417::0.1417)) (IOPATH B_N X (0.1803::0.1803) (0.1493::0.1493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1334::0.1334) (0.1373::0.1373)) (IOPATH C X (0.1332::0.1332) (0.1455::0.1455)) (IOPATH D X (0.1380::0.1380) (0.1654::0.1655)) (IOPATH A_N X (0.1691::0.1691) (0.1421::0.1421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2099::0.2099) (0.1593::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1307::0.1307) (0.1346::0.1346)) (IOPATH C X (0.1317::0.1317) (0.1443::0.1443)) (IOPATH D X (0.1365::0.1365) (0.1643::0.1643)) (IOPATH A_N X (0.1691::0.1691) (0.1416::0.1416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2099::0.2102) (0.1681::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1674::0.1674) (0.1422::0.1422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2012::0.2012) (0.2085::0.2085)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2148::1.2148) (0.4046::0.4047)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2340::1.2340) (0.0138::0.0138) (0.4365::0.4365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1286::0.1286) (0.1211::0.1211)) (IOPATH B X (0.1321::0.1321) (0.1362::0.1362)) (IOPATH C X (0.1328::0.1328) (0.1473::0.1473)) (IOPATH D X (0.1367::0.1367) (0.1620::0.1620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2438::1.2438) (0.4182::0.4183)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2663::1.2663) (0.0128::0.0128) (0.4504::0.4504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6774::1.6774) (0.5498::0.5499)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6797::1.6797) (0.0140::0.0140) (0.5713::0.5713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4213::1.4213) (0.4738::0.4739)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4338::1.4338) (0.0139::0.0139) (0.5020::0.5020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5864::1.5864) (0.5058::0.5059)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5957::1.5957) (0.0134::0.0134) (0.5334::0.5334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2087::0.2089) (0.1655::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2108::0.2108) (0.1683::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3037::1.3037) (0.4310::0.4311)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3250::1.3250) (0.0132::0.0132) (0.4634::0.4634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5383::1.5383) (0.5103::0.5104)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5545::1.5545) (0.0136::0.0136) (0.5401::0.5401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2368::1.2368) (0.4054::0.4055)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2567::1.2567) (0.0136::0.0136) (0.4401::0.4401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1981::0.1981) (0.2070::0.2070)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6645::1.6644) (0.5392::0.5392)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6909::1.6909) (0.0114::0.0114) (0.5822::0.5822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4139::1.4139) (0.4654::0.4654)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4388::1.4388) (0.0118::0.0118) (0.5016::0.5016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2347::1.2347) (0.4140::0.4140)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2580::1.2580) (0.0128::0.0128) (0.4479::0.4479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7279::1.7279) (0.5635::0.5635)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.6913::1.6914) (0.0184::0.0184) (0.5432::0.5432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5249::1.5249) (0.4932::0.4933)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5275::1.5275) (0.0132::0.0132) (0.5155::0.5155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2083) (0.1603::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2126::0.2131) (0.1707::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2602::0.2603) (0.1647::0.1647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0654::0.0654) (0.0362::0.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1590::0.1590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2128::0.2128) (0.1657::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2100::0.2105) (0.1683::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2083::0.2083) (0.1578::0.1585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2433::0.2434) (0.1438::0.1438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4590::1.4590) (0.4658::0.4659)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4782::1.4782) (0.0137::0.0137) (0.5009::0.5009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2081) (0.1616::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4626::1.4626) (0.4775::0.4799)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4803::1.4803) (0.0136::0.0136) (0.5096::0.5096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2114::0.2116) (0.1691::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1992::0.1992)) (IOPATH D Q (0.2176::0.2180) (0.1725::0.1817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6137::1.6136) (0.5217::0.5217)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6243::1.6243) (0.0125::0.0125) (0.5484::0.5484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1864::0.1864) (0.2012::0.2012)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5521::1.5521) (0.5044::0.5045)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5657::1.5657) (0.0125::0.0125) (0.5331::0.5331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2616::1.2616) (0.4298::0.4299)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2906::1.2906) (0.0125::0.0125) (0.4681::0.4681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4591::1.4591) (0.4751::0.4752)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4787::1.4787) (0.0133::0.0133) (0.5078::0.5078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5051::1.5051) (0.4747::0.4748)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5189::1.5189) (0.0131::0.0131) (0.5047::0.5047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2332::1.2332) (0.4198::0.4199)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2563::1.2563) (0.0123::0.0123) (0.4544::0.4544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2627::0.2628) (0.1667::0.1667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2109::0.2111) (0.1682::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3195::1.3195) (0.4455::0.4456)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3346::1.3346) (0.0133::0.0133) (0.4748::0.4748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2057::0.2057) (0.2107::0.2107)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3423::1.3423) (0.4454::0.4455)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3482::1.3482) (0.0132::0.0132) (0.4678::0.4678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4886::1.4886) (0.4848::0.4849)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4980::1.4980) (0.0132::0.0132) (0.5113::0.5113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2087::0.2087) (0.1608::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2093) (0.1595::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2523::0.2523) (0.1543::0.1543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2086::0.2088) (0.1612::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4489::1.4488) (0.4716::0.4717)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4723::1.4723) (0.0138::0.0138) (0.5068::0.5068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0579::0.0579) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4629::1.4629) (0.4881::0.4882)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4843::1.4843) (0.0128::0.0128) (0.5216::0.5216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2089::0.2090) (0.1628::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2116::0.2116) (0.1627::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1953::0.1953) (0.2056::0.2056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1996::0.1996)) (IOPATH D Q (0.2184::0.2184) (0.1731::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1356::0.1357)) (IOPATH B X (0.0853::0.0853) (0.1153::0.1153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2092) (0.1606::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2398::0.2398) (0.1424::0.1424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2144::0.2147) (0.1680::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1501::0.1501) (0.1401::0.1402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2088::0.2092) (0.1640::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1108::0.1108) (0.1102::0.1102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2107::0.2107) (0.1619::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2233::1.2233) (0.4171::0.4172)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2451::1.2451) (0.0137::0.0137) (0.4508::0.4508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2085::0.2086) (0.1636::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2119) (0.1615::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1969::0.1969) (0.2064::0.2064)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2321::0.2321) (0.2057::0.2057)) (IOPATH D Q (0.2281::0.2281) (0.1726::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7395::1.7395) (0.5669::0.5669)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.7236::1.7236) (0.0185::0.0185) (0.5441::0.5441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5275::1.5275) (0.4893::0.4918)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5372::1.5372) (0.0136::0.0136) (0.5160::0.5160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0647::0.0647) (0.0359::0.0359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1982::0.1982)) (IOPATH D Q (0.2160::0.2163) (0.1700::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1984::0.1984) (0.2071::0.2071)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2367::0.2367) (0.2083::0.2083)) (IOPATH D Q (0.2324::0.2325) (0.1740::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7275::1.7275) (0.5383::0.5384)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7328::1.7328) (0.0133::0.0133) (0.5636::0.5636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2835::1.2835) (0.4239::0.4240)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3043::1.3043) (0.0136::0.0136) (0.4573::0.4573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2101) (0.1612::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7121::1.7121) (0.5505::0.5506)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7118::1.7118) (0.0139::0.0139) (0.5657::0.5657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.1600::1.1600) (0.3971::0.3971)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.1645::1.1645) (0.0185::0.0185) (0.4127::0.4128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2567::1.2567) (0.4166::0.4167)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2801::1.2801) (0.0125::0.0125) (0.4517::0.4517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7238::1.7238) (0.5483::0.5484)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7289::1.7289) (0.0133::0.0133) (0.5732::0.5732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2156::0.2158) (0.1668::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2111::0.2111) (0.1642::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6921::1.6921) (0.5461::0.5499)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7063::1.7063) (0.0135::0.0135) (0.5733::0.5733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1732::1.1732) (0.3957::0.3958)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.1966::1.1966) (0.0137::0.0137) (0.4306::0.4306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2084) (0.1585::0.1592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6975::1.6976) (0.5426::0.5426)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.6992::1.6992) (0.0090::0.0090) (0.5735::0.5735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9067::1.9067) (0.6141::0.6142)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9161::1.9161) (0.0127::0.0127) (0.6434::0.6434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0554::0.0554) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2103) (0.1621::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2119::0.2120) (0.1630::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3719::1.3719) (0.4488::0.4516)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3910::1.3910) (0.0133::0.0133) (0.4818::0.4818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1972::0.1972) (0.2065::0.2065)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0698::0.0700)) (SETUP (negedge GATE) (posedge CLK) (0.0626::0.0627)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4897::1.4897) (0.4937::0.4937)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.4796::1.4797) (0.0180::0.0180) (0.4846::0.4846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2171::0.2171) (0.1655::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3523::1.3523) (0.4459::0.4460)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3760::1.3760) (0.0135::0.0135) (0.4823::0.4823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6270::1.6270) (0.5236::0.5237)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6361::1.6361) (0.0142::0.0142) (0.5502::0.5502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5522::1.5522) (0.5132::0.5133)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5631::1.5631) (0.0133::0.0133) (0.5416::0.5416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4147::1.4147) (0.4727::0.4728)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4212::1.4212) (0.0141::0.0141) (0.4970::0.4970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5141::1.5141) (0.4849::0.4850)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5345::1.5345) (0.0120::0.0120) (0.5186::0.5186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4926::1.4926) (0.4793::0.4794)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5025::1.5025) (0.0126::0.0126) (0.5079::0.5079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2910::1.2910) (0.4205::0.4206)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3078::1.3078) (0.0139::0.0139) (0.4530::0.4530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4655::1.4655) (0.4866::0.4866)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.4544::1.4544) (0.0183::0.0183) (0.4761::0.4762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0673::0.0673) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1972::0.1972) (0.2065::0.2065)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0688::0.0688) (0.0351::0.0351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2168::0.2172) (0.1713::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2601::0.2601) (0.1651::0.1651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1914::1.1914) (0.4079::0.4080)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2107::1.2107) (0.0136::0.0136) (0.4390::0.4390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3483::1.3483) (0.4539::0.4540)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3661::1.3661) (0.0131::0.0131) (0.4857::0.4857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2110::0.2116) (0.1698::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3923::1.3923) (0.4594::0.4595)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3981::1.3981) (0.0138::0.0138) (0.4830::0.4830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2096::0.2098) (0.1629::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1642::1.1642) (0.3903::0.3903)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1881::1.1881) (0.0127::0.0127) (0.4243::0.4243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2460::0.2460) (0.1516::0.1516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2181::0.2182) (0.1660::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2111) (0.1616::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4920::1.4920) (0.4864::0.4865)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5193::1.5193) (0.0123::0.0123) (0.5236::0.5236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1014::0.1014) (0.1499::0.1500)) (IOPATH B X (0.0932::0.0932) (0.1178::0.1178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2417::1.2417) (0.4100::0.4100)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2612::1.2612) (0.0139::0.0139) (0.4437::0.4437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2144::0.2145) (0.1647::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2097::0.2101) (0.1669::0.1760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0176::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2501::1.2501) (0.4247::0.4248)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2720::1.2720) (0.0132::0.0132) (0.4579::0.4579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2128::0.2135) (0.1723::0.1840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2118::0.2118) (0.1593::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2126::0.2126) (0.1670::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2117) (0.1620::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3588::1.3588) (0.4428::0.4429)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3765::1.3765) (0.0130::0.0130) (0.4751::0.4751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2125::0.2134) (0.1673::0.1832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1833::0.1834) (0.1705::0.1709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9900::1.9899) (0.6385::0.6386)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9868::1.9868) (0.0139::0.0139) (0.6604::0.6604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2138::0.2140) (0.1640::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2139::0.2145) (0.1686::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2148::0.2157) (0.1745::0.1883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0896)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0086::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4752::1.4752) (0.4748::0.4749)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4874::1.4874) (0.0142::0.0142) (0.5005::0.5005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2512::1.2512) (0.4165::0.4166)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2734::1.2734) (0.0135::0.0135) (0.4505::0.4505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2661::0.2661) (0.2241::0.2241)) (IOPATH D Q (0.2620::0.2621) (0.1911::0.1932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6299::1.6299) (0.5091::0.5092)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6175::1.6175) (0.0139::0.0139) (0.5323::0.5323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5552::1.5552) (0.4988::0.4989)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5725::1.5725) (0.0140::0.0140) (0.5320::0.5320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8669::1.8669) (0.6349::0.6352)) (IOPATH TE_B Z () () (0.0306::0.0306) (1.9702::1.9702) (-0.0180::-0.0180) (0.6696::0.6696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1948::0.1948)) (IOPATH D Q (0.2109::0.2111) (0.1665::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2396::1.2396) (0.4228::0.4229)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2630::1.2630) (0.0132::0.0132) (0.4563::0.4563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6474::1.6474) (0.5433::0.5434)) (IOPATH TE_B Z () () (0.0521::0.0521) (1.6775::1.6776) (0.0007::0.0007) (0.5840::0.5840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2111::0.2114) (0.1647::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2088::0.2091) (0.1603::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8390::1.8390) (0.5960::0.5960)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.8364::1.8367) (0.0186::0.0186) (0.6002::0.6006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5136::1.5136) (0.4835::0.4836)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5211::1.5211) (0.0136::0.0136) (0.5090::0.5090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0566::0.0566) (0.0332::0.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4351::1.4351) (0.4703::0.4703)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4514::1.4514) (0.0130::0.0130) (0.4986::0.4986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2140::0.2141) (0.1631::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2118) (0.1621::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2133::0.2136) (0.1698::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1869::0.1869) (0.2015::0.2015)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2123) (0.1636::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0885::0.0885) (0.1118::0.1118)) (IOPATH B X (0.0893::0.0893) (0.1215::0.1215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1403::0.1404)) (IOPATH B X (0.0866::0.0866) (0.1174::0.1174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2099::0.2099) (0.1688::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2334::0.2334) (0.2064::0.2064)) (IOPATH D Q (0.2294::0.2294) (0.1737::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2292::0.2292) (0.2041::0.2041)) (IOPATH D Q (0.2268::0.2272) (0.1847::0.1912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4196::1.4196) (0.4663::0.4664)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4321::1.4321) (0.0143::0.0143) (0.4947::0.4947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2764::0.2765) (0.1744::0.1744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4224::1.4224) (0.4640::0.4641)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4402::1.4402) (0.0143::0.0143) (0.4953::0.4953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2097::0.2097) (0.1644::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2943::1.2943) (0.4401::0.4401)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3162::1.3162) (0.0126::0.0126) (0.4724::0.4724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2106) (0.1613::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4148::1.4148) (0.4718::0.4719)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4346::1.4346) (0.0130::0.0130) (0.5052::0.5052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2719::0.2720) (0.1714::0.1714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2156::0.2157) (0.1651::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2141::0.2147) (0.1716::0.1816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0699::0.0699) (0.0372::0.0372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4864::1.4864) (0.4764::0.4765)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5006::1.5006) (0.0126::0.0126) (0.5079::0.5079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3046::1.3046) (0.4307::0.4308)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3264::1.3264) (0.0132::0.0132) (0.4657::0.4657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3348::1.3348) (0.4407::0.4408)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3623::1.3623) (0.0123::0.0123) (0.4783::0.4783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2066::1.2066) (0.4033::0.4034)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2273::1.2273) (0.0129::0.0129) (0.4364::0.4364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2119::0.2119) (0.1667::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6163::1.6163) (0.5149::0.5150)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6237::1.6237) (0.0133::0.0133) (0.5413::0.5413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2121::1.2121) (0.4055::0.4055)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2335::1.2335) (0.0137::0.0137) (0.4392::0.4392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3278::1.3278) (0.4293::0.4294)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3372::1.3372) (0.0139::0.0139) (0.4576::0.4576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3393::1.3393) (0.4444::0.4445)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3544::1.3544) (0.0132::0.0132) (0.4714::0.4714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2605::0.2605) (0.1644::0.1644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4025::1.4025) (0.4514::0.4514)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4175::1.4175) (0.0131::0.0131) (0.4805::0.4805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2212::1.2212) (0.4167::0.4168)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2460::1.2460) (0.0125::0.0125) (0.4522::0.4522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2133::0.2133) (0.1706::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2220::0.2220) (0.1317::0.1317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2615::0.2615) (0.1648::0.1648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1534::0.1534) (0.1322::0.1322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2095::0.2095) (0.1582::0.1582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1898::0.1898) (0.1632::0.1632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2499::1.2499) (0.4185::0.4186)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2706::1.2706) (0.0136::0.0136) (0.4508::0.4508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3292::1.3292) (0.4466::0.4467)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3530::1.3530) (0.0126::0.0126) (0.4824::0.4824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0901::0.0901) (0.1205::0.1206)) (IOPATH B X (0.0923::0.0923) (0.1363::0.1363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1595::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0891::0.0891) (0.1190::0.1191)) (IOPATH B X (0.0935::0.0935) (0.1425::0.1425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2095::0.2097) (0.1662::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2088::0.2088) (0.1624::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5523::1.5523) (0.5061::0.5062)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5611::1.5611) (0.0129::0.0129) (0.5376::0.5376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0627::0.0627) (0.0364::0.0364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8284::1.8284) (0.5666::0.5667)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8295::1.8295) (0.0136::0.0136) (0.5886::0.5886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0731::0.0731) (0.0393::0.0393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2226::0.2226) (0.2003::0.2003)) (IOPATH D Q (0.2185::0.2187) (0.1674::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2859::1.2859) (0.4267::0.4267)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3021::1.3021) (0.0136::0.0136) (0.4565::0.4565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4881::1.4881) (0.4815::0.4816)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4947::1.4947) (0.0140::0.0140) (0.5025::0.5025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0550::0.0550) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4677::1.4677) (0.4784::0.4785)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4863::1.4863) (0.0136::0.0136) (0.5117::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0584::0.0584) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2127::0.2135) (0.1674::0.1805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9632::1.9632) (0.6244::0.6244)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9899::1.9899) (0.0120::0.0120) (0.6586::0.6586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2132::0.2132) (0.1628::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2120::0.2120) (0.1634::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6064::1.6064) (0.5195::0.5195)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6238::1.6238) (0.0122::0.0122) (0.5501::0.5501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2144::0.2144) (0.1638::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2088) (0.1645::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2541::0.2541) (0.1577::0.1577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1657::0.1657) (0.1558::0.1570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2085) (0.1592::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2141::0.2143) (0.1674::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0000::2.0000) (0.6587::0.6588)) (IOPATH TE_B Z () () (0.0501::0.0501) (2.0469::2.0469) (-0.0031::-0.0031) (0.6904::0.6904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3988::1.3988) (0.4594::0.4594)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4223::1.4223) (0.0123::0.0123) (0.4921::0.4921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0938::0.0938) (0.1368::0.1369)) (IOPATH B X (0.0870::0.0870) (0.1171::0.1171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2934::1.2934) (0.4361::0.4361)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2947::1.2947) (0.0185::0.0185) (0.4439::0.4440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2507::1.2507) (0.4170::0.4171)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2771::1.2771) (0.0126::0.0126) (0.4544::0.4544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2116::0.2118) (0.1641::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2123) (0.1633::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2023::0.2023) (0.2089::0.2089)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1606::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4297::1.4297) (0.4758::0.4759)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4448::1.4448) (0.0136::0.0136) (0.5061::0.5061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3107::1.3107) (0.4364::0.4365)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3177::1.3177) (0.0135::0.0135) (0.4646::0.4646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2104::0.2104) (0.1601::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2241::0.2241) (0.2011::0.2011)) (IOPATH D Q (0.2199::0.2199) (0.1656::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2095::0.2100) (0.1738::0.1814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0904::0.0904) (0.1225::0.1225)) (IOPATH B X (0.0860::0.0860) (0.1139::0.1139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3070::0.3071) (0.1932::0.1932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1912::0.1912) (0.1654::0.1654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1989::0.1989) (0.2073::0.2073)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2385::0.2385) (0.2093::0.2093)) (IOPATH D Q (0.2345::0.2345) (0.1766::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1888::0.1888) (0.1724::0.1724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2114::0.2117) (0.1665::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2119::0.2119) (0.1612::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5539::1.5539) (0.4966::0.4967)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5746::1.5746) (0.0122::0.0122) (0.5314::0.5314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1844::0.1844) (0.1596::0.1596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2862::0.2863) (0.1798::0.1798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2106) (0.1618::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5434::1.5434) (0.5026::0.5027)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5527::1.5527) (0.0135::0.0135) (0.5291::0.5291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4722::1.4722) (0.4810::0.4810)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4949::1.4949) (0.0127::0.0127) (0.5149::0.5149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1764::1.1764) (0.3980::0.3980)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.1996::1.1996) (0.0127::0.0127) (0.4317::0.4317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6748::1.6748) (0.5277::0.5278)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6784::1.6784) (0.0133::0.0133) (0.5514::0.5514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2124::1.2124) (0.4078::0.4078)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2312::1.2312) (0.0139::0.0139) (0.4438::0.4438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4209::1.4208) (0.4658::0.4659)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4274::1.4274) (0.0142::0.0142) (0.4900::0.4900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2366::1.2366) (0.4155::0.4156)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2594::1.2594) (0.0132::0.0132) (0.4490::0.4490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3378::1.3378) (0.4426::0.4427)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3513::1.3513) (0.0139::0.0139) (0.4685::0.4685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2388::1.2388) (0.4068::0.4069)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2591::1.2591) (0.0132::0.0132) (0.4412::0.4412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7635::1.7635) (0.5464::0.5465)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7662::1.7662) (0.0138::0.0138) (0.5703::0.5703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2426::1.2426) (0.4137::0.4138)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2610::1.2610) (0.0140::0.0140) (0.4436::0.4436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2106) (0.1603::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4668::1.4668) (0.4729::0.4730)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4955::1.4955) (0.0119::0.0119) (0.5136::0.5136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7061::1.7061) (0.5296::0.5297)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7148::1.7148) (0.0134::0.0134) (0.5552::0.5552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1917::0.1917) (0.2038::0.2038)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2088::0.2088) (0.1665::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0895::0.0895) (0.1055::0.1056)) (IOPATH B X (0.0938::0.0938) (0.1273::0.1273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2080::0.2080) (0.1582::0.1590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8519::1.8519) (0.5853::0.5854)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8590::1.8590) (0.0136::0.0136) (0.6045::0.6045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2094) (0.1614::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2382::0.2382) (0.2092::0.2092)) (IOPATH D Q (0.2341::0.2342) (0.1755::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2091::0.2091) (0.1636::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1287::0.1287) (0.1041::0.1041)) (IOPATH A Y (0.1825::0.1825) (0.0333::0.0333)) (IOPATH B Y (0.1683::0.1683) (0.0344::0.0344)) (IOPATH C Y (0.1450::0.1450) (0.0321::0.0321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2113::0.2115) (0.1609::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1324::0.1324)) (IOPATH B X (0.0874::0.0874) (0.1204::0.1204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2696::0.2696) (0.1676::0.1676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1334::0.1334) (0.1446::0.1446)) (IOPATH D X (0.1324::0.1324) (0.1494::0.1494)) (IOPATH A_N X (0.1773::0.1773) (0.1419::0.1419)) (IOPATH B_N X (0.1806::0.1806) (0.1498::0.1498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2427::0.2427) (0.2117::0.2117)) (IOPATH D Q (0.2386::0.2388) (0.1789::0.1821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1318::0.1318) (0.1431::0.1431)) (IOPATH D X (0.1310::0.1310) (0.1484::0.1484)) (IOPATH A_N X (0.1760::0.1760) (0.1410::0.1410)) (IOPATH B_N X (0.1798::0.1798) (0.1490::0.1490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1323::0.1323) (0.1355::0.1355)) (IOPATH C X (0.1331::0.1331) (0.1448::0.1448)) (IOPATH D X (0.1334::0.1334) (0.1546::0.1546)) (IOPATH A_N X (0.1700::0.1700) (0.1428::0.1428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1326::0.1326) (0.1440::0.1440)) (IOPATH D X (0.1312::0.1312) (0.1485::0.1486)) (IOPATH A_N X (0.1759::0.1759) (0.1409::0.1409)) (IOPATH B_N X (0.1795::0.1795) (0.1490::0.1490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4027::1.4027) (0.4662::0.4662)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.4344::1.4344) (0.0102::0.0102) (0.5052::0.5052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2096::0.2098) (0.1632::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1325::0.1325) (0.1360::0.1360)) (IOPATH C X (0.1334::0.1334) (0.1450::0.1450)) (IOPATH D X (0.1333::0.1333) (0.1546::0.1546)) (IOPATH A_N X (0.1692::0.1692) (0.1423::0.1423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1283::0.1283) (0.1326::0.1326)) (IOPATH C X (0.1295::0.1295) (0.1421::0.1421)) (IOPATH D X (0.1295::0.1295) (0.1515::0.1515)) (IOPATH A_N X (0.1658::0.1658) (0.1397::0.1397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2114::0.2114) (0.1661::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1221::0.1221) (0.1162::0.1162)) (IOPATH B X (0.1267::0.1267) (0.1319::0.1319)) (IOPATH C X (0.1276::0.1276) (0.1428::0.1428)) (IOPATH D X (0.1264::0.1264) (0.1468::0.1468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4466::1.4466) (0.4640::0.4641)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4569::1.4569) (0.0135::0.0135) (0.4931::0.4931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2140::0.2142) (0.1649::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0769::0.0769) (0.0387::0.0387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1838::0.1838) (0.2000::0.2000)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2654::0.2654) (0.1682::0.1682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2821::1.2821) (0.4262::0.4263)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2960::1.2960) (0.0140::0.0140) (0.4545::0.4545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5223::1.5223) (0.4912::0.4913)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5355::1.5355) (0.0128::0.0128) (0.5209::0.5209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2148::0.2148) (0.1666::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1734::0.1734) (0.1539::0.1539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2092::0.2099) (0.1673::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2358::1.2358) (0.4151::0.4152)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2500::1.2500) (0.0134::0.0134) (0.4428::0.4428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5939::1.5939) (0.5123::0.5124)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6006::1.6006) (0.0141::0.0141) (0.5382::0.5382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2231::0.2231) (0.2006::0.2006)) (IOPATH D Q (0.2199::0.2205) (0.1745::0.1844)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1936::0.1936) (0.2048::0.2048)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2120::0.2126) (0.1731::0.1831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3684::1.3684) (0.4556::0.4556)) (IOPATH TE_B Z () () (0.0564::0.0564) (1.3805::1.3805) (0.0092::0.0092) (0.4882::0.4882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2093) (0.1616::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7845::1.7845) (0.5596::0.5596)) (IOPATH TE_B Z () () (0.0570::0.0570) (1.8071::1.8071) (0.0105::0.0105) (0.5936::0.5936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2079) (0.1572::0.1576)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8741::1.8741) (0.6342::0.6344)) (IOPATH TE_B Z () () (0.0472::0.0472) (1.9268::1.9268) (-0.0054::-0.0054) (0.6566::0.6566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2861::1.2861) (0.4245::0.4246)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3055::1.3055) (0.0137::0.0137) (0.4566::0.4566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1926::0.1926) (0.2043::0.2043)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0857::0.0857) (0.1016::0.1017)) (IOPATH B X (0.0906::0.0906) (0.1258::0.1258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2149::0.2151) (0.1665::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2086::0.2086) (0.1577::0.1577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0310::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9439::1.9439) (0.6266::0.6267)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9497::1.9497) (0.0130::0.0130) (0.6518::0.6518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2169::0.2172) (0.1689::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2146::0.2154) (0.1718::0.1853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2092) (0.1613::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2165::0.2165) (0.2160::0.2160)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2449::0.2449) (0.2130::0.2130)) (IOPATH D Q (0.2409::0.2410) (0.1804::0.1840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2105::0.2110) (0.1708::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0658::0.0658) (0.0364::0.0364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3792::1.3792) (0.4634::0.4635)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4010::1.4010) (0.0122::0.0122) (0.4959::0.4959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2149::0.2150) (0.1645::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6711::1.6710) (0.5327::0.5328)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6756::1.6756) (0.0132::0.0132) (0.5578::0.5578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2154::0.2154) (0.1650::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2112::0.2116) (0.1731::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3987::1.3987) (0.4560::0.4561)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4122::1.4122) (0.0142::0.0142) (0.4856::0.4856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3670::1.3670) (0.4518::0.4519)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3713::1.3713) (0.0138::0.0138) (0.4734::0.4734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3076::1.3076) (0.4433::0.4434)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3302::1.3302) (0.0127::0.0127) (0.4766::0.4766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6533::1.6533) (0.5456::0.5457)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6770::1.6770) (0.0124::0.0124) (0.5797::0.5797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2643::0.2643) (0.1669::0.1669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2147::0.2147) (0.1647::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5871::1.5871) (0.5046::0.5047)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6025::1.6025) (0.0134::0.0134) (0.5362::0.5362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2183::0.2184) (0.1672::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2125::1.2125) (0.4059::0.4060)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2360::1.2360) (0.0134::0.0134) (0.4398::0.4398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2279::1.2279) (0.4054::0.4055)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2530::1.2530) (0.0131::0.0131) (0.4431::0.4431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0520::0.0520) (0.0310::0.0310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4609::1.4609) (0.4763::0.4764)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4754::1.4754) (0.0141::0.0141) (0.5066::0.5066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4046::1.4046) (0.4640::0.4641)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4136::1.4136) (0.0142::0.0142) (0.4940::0.4940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7497::1.7496) (0.5703::0.5704)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7572::1.7572) (0.0126::0.0126) (0.5979::0.5979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2283::0.2283) (0.2035::0.2035)) (IOPATH D Q (0.2242::0.2243) (0.1699::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1941::0.1941) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2294::1.2294) (0.4143::0.4144)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2541::1.2541) (0.0127::0.0127) (0.4533::0.4533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2250::0.2250) (0.2016::0.2016)) (IOPATH D Q (0.2211::0.2212) (0.1699::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2114::0.2118) (0.1666::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1997::0.1997) (0.1778::0.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5283::1.5283) (0.5001::0.5002)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5490::1.5490) (0.0126::0.0126) (0.5326::0.5326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2554::0.2554) (0.1612::0.1612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2690::0.2691) (0.1696::0.1696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2101) (0.1599::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2116) (0.1612::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7141::1.7141) (0.5338::0.5339)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7222::1.7222) (0.0134::0.0134) (0.5616::0.5616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1910::0.1910) (0.2035::0.2035)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1718::0.1718) (0.1604::0.1604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2595::0.2595) (0.1971::0.1971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1977::0.1977) (0.2067::0.2067)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2101::0.2101) (0.1651::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0689::0.0689) (0.0361::0.0361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3338::1.3338) (0.4501::0.4502)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3547::1.3547) (0.0137::0.0137) (0.4830::0.4830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4059::0.4059) (0.2924::0.2924)) (IOPATH D Q (0.4015::0.4015) (0.2579::0.2587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2450::0.2451) (0.1536::0.1536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2177::0.2177) (0.1662::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2113) (0.1616::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0670::0.0670) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8369::1.8369) (0.5737::0.5738)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8436::1.8436) (0.0138::0.0138) (0.6010::0.6010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1971::0.1971)) (IOPATH D Q (0.2144::0.2144) (0.1687::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4595::1.4595) (0.4806::0.4807)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4669::1.4669) (0.0130::0.0130) (0.5037::0.5037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2381::0.2381) (0.1441::0.1441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2003::1.2003) (0.4012::0.4013)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2175::1.2175) (0.0134::0.0134) (0.4311::0.4311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2114) (0.1622::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2091::0.2091) (0.1610::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3260::1.3260) (0.4375::0.4375)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3408::1.3408) (0.0139::0.0139) (0.4663::0.4663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5452::1.5452) (0.4993::0.4994)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5573::1.5573) (0.0130::0.0130) (0.5272::0.5272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2154::0.2155) (0.1641::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0634::0.0634) (0.0384::0.0384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3954::1.3902) (0.4460::0.4461)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3929::1.3929) (0.0139::0.0139) (0.4664::0.4664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4127::1.4127) (0.4617::0.4618)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4322::1.4322) (0.0132::0.0132) (0.4952::0.4952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2531::0.2531) (0.1528::0.1528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2033::0.2033) (0.2095::0.2095)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2133::0.2135) (0.1654::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7957::1.7957) (0.5827::0.5828)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8096::1.8096) (0.0138::0.0138) (0.6135::0.6135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2160::0.2161) (0.1653::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1906::0.1906) (0.2033::0.2033)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2118::0.2119) (0.1640::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2155::0.2155) (0.2154::0.2154)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2874::1.2875) (0.4336::0.4336)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3054::1.3054) (0.0137::0.0137) (0.4659::0.4659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2583::0.2583) (0.2202::0.2202)) (IOPATH D Q (0.2541::0.2542) (0.1868::0.1897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4209::1.4209) (0.4640::0.4641)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4415::1.4415) (0.0124::0.0124) (0.4976::0.4976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2091::0.2091) (0.1656::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2099) (0.1612::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2120::0.2121) (0.1648::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2111::0.2111) (0.1668::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2107::0.2108) (0.1641::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3178::1.3178) (0.4298::0.4299)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3290::1.3290) (0.0124::0.0124) (0.4579::0.4579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2089::0.2090) (0.1600::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3631::1.3631) (0.4486::0.4487)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3811::1.3811) (0.0126::0.0126) (0.4809::0.4809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2112) (0.1629::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2113::0.2115) (0.1647::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2153::0.2157) (0.1689::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6034::1.6034) (0.5090::0.5090)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6140::1.6140) (0.0135::0.0135) (0.5339::0.5339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0629::0.0629) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2119) (0.1625::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2385::1.2385) (0.4092::0.4093)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2570::1.2570) (0.0140::0.0140) (0.4417::0.4417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2021::0.2021) (0.2089::0.2089)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6629::1.6629) (0.5393::0.5394)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6862::1.6862) (0.0123::0.0123) (0.5728::0.5728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2373::1.2373) (0.4229::0.4230)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2614::1.2614) (0.0135::0.0135) (0.4565::0.4565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5206::1.5206) (0.4889::0.4924)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5228::1.5228) (0.0142::0.0142) (0.5104::0.5104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4028::1.4028) (0.4619::0.4620)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4177::1.4177) (0.0133::0.0133) (0.4910::0.4910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2120::0.2121) (0.1676::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6547::1.6547) (0.5327::0.5328)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6669::1.6669) (0.0128::0.0128) (0.5603::0.5603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2122) (0.1678::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2101) (0.1620::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4624::1.4624) (0.4860::0.4861)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4804::1.4804) (0.0141::0.0141) (0.5185::0.5185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2832::1.2832) (0.4361::0.4362)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3008::1.3008) (0.0138::0.0138) (0.4661::0.4661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1897::1.1897) (0.3936::0.3937)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2116::1.2116) (0.0130::0.0130) (0.4291::0.4291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5307::1.5306) (0.5063::0.5064)) (IOPATH TE_B Z () () (0.0579::0.0580) (1.5503::1.5503) (0.0134::0.0134) (0.5399::0.5399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5137::1.5137) (0.4897::0.4898)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5329::1.5329) (0.0130::0.0130) (0.5232::0.5232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6420::1.6420) (0.5129::0.5130)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6440::1.6440) (0.0135::0.0135) (0.5319::0.5319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4921::1.4921) (0.4944::0.4944)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.4810::1.4810) (0.0184::0.0184) (0.4844::0.4844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2118::0.2120) (0.1678::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2174::0.2176) (0.1709::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8164::1.8164) (0.5734::0.5734)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8206::1.8206) (0.0130::0.0130) (0.5911::0.5911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2093) (0.1600::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2098::0.2100) (0.1647::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1370::0.1370) (0.1267::0.1267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1986::0.1986)) (IOPATH D Q (0.2161::0.2164) (0.1672::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1986::0.1986)) (IOPATH D Q (0.2166::0.2166) (0.1703::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2151::0.2151) (0.1630::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2767::0.2768) (0.1744::0.1744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0603::0.0603) (0.0361::0.0361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2163::0.2166) (0.1756::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2137::0.2137) (0.1659::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3169::1.3169) (0.4368::0.4369)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3357::1.3357) (0.0136::0.0136) (0.4695::0.4695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4882::1.4882) (0.4847::0.4848)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4951::1.4951) (0.0138::0.0138) (0.5095::0.5095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3185::1.3185) (0.4452::0.4453)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3306::1.3306) (0.0134::0.0134) (0.4713::0.4713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4463::1.4463) (0.4654::0.4654)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4652::1.4652) (0.0134::0.0134) (0.5003::0.5003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2115) (0.1628::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2091) (0.1588::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2587::1.2587) (0.4216::0.4217)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2812::1.2812) (0.0134::0.0134) (0.4553::0.4553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2105::0.2105) (0.1725::0.1725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5519::1.5519) (0.4972::0.4973)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5671::1.5671) (0.0140::0.0140) (0.5288::0.5288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4015::1.4015) (0.4529::0.4529)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4148::1.4148) (0.0136::0.0136) (0.4837::0.4837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2119::0.2120) (0.1628::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2094::0.2099) (0.1682::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1997::0.1997) (0.2077::0.2077)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2082::0.2082) (0.1588::0.1588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2246::0.2246) (0.2014::0.2014)) (IOPATH D Q (0.2205::0.2206) (0.1683::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2135) (0.1633::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0668::0.0668) (0.0354::0.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5018::1.5018) (0.4964::0.4965)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5193::1.5193) (0.0138::0.0138) (0.5290::0.5290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2086::0.2086) (0.1594::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2442::0.2442) (0.2283::0.2283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1991::0.1991)) (IOPATH D Q (0.2175::0.2179) (0.1721::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2122::0.2122) (0.1644::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1650::0.1650) (0.1396::0.1396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0975::0.0975) (0.1454::0.1454)) (IOPATH B X (0.0908::0.0908) (0.1209::0.1209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2145::0.2146) (0.1630::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2132::0.2132) (0.1674::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2731::0.2732) (0.1722::0.1722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4555::1.4555) (0.4787::0.4788)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4770::1.4770) (0.0132::0.0132) (0.5175::0.5175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2859::1.2859) (0.4264::0.4265)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3011::1.3011) (0.0133::0.0132) (0.4565::0.4565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2342::0.2342) (0.2289::0.2289)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0055::0.0069)) (SETUP (negedge D) (posedge CLK) (0.2176::0.2230)) (HOLD (posedge D) (posedge CLK) (0.0201::0.0218)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1993::0.1993)) (IOPATH D Q (0.2168::0.2169) (0.1651::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4946::1.4946) (0.4735::0.4736)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4974::1.4974) (0.0138::0.0138) (0.4949::0.4949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2151::0.2153) (0.1701::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2141::0.2142) (0.1626::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2080) (0.1579::0.1583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2148::0.2152) (0.1718::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2142::0.2145) (0.1687::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1915::0.1915) (0.2037::0.2037)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5519::1.5519) (0.5119::0.5119)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.5108::1.5108) (0.0184::0.0184) (0.4872::0.4872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7265::1.7265) (0.5494::0.5495)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7337::1.7337) (0.0128::0.0128) (0.5763::0.5763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0552::0.0552) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6944::1.6944) (0.5470::0.5471)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7116::1.7116) (0.0136::0.0136) (0.5852::0.5852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2597::0.2597) (0.2210::0.2210)) (IOPATH D Q (0.2554::0.2556) (0.1867::0.1899)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6717::1.6717) (0.5360::0.5360)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6915::1.6915) (0.0116::0.0116) (0.5699::0.5699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2102::0.2104) (0.1691::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3078::1.3078) (0.4356::0.4357)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3337::1.3337) (0.0121::0.0121) (0.4773::0.4773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2108::1.2108) (0.4068::0.4068)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2302::1.2302) (0.0139::0.0139) (0.4379::0.4379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5363::1.5362) (0.5029::0.5030)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5593::1.5593) (0.0128::0.0128) (0.5424::0.5424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2086) (0.1652::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2148::0.2148) (0.1639::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2102::0.2104) (0.1642::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7976::1.7976) (0.5553::0.5554)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8028::1.8028) (0.0130::0.0130) (0.5814::0.5814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4937::1.4937) (0.4891::0.4892)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5136::1.5136) (0.0123::0.0123) (0.5216::0.5216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5464::1.5464) (0.4953::0.4954)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5659::1.5659) (0.0135::0.0135) (0.5286::0.5286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2003::0.2003)) (IOPATH D Q (0.2184::0.2185) (0.1652::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2113) (0.1634::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7590::1.7590) (0.5565::0.5566)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7626::1.7626) (0.0134::0.0134) (0.5736::0.5736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2123::0.2123) (0.1602::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2095::0.2101) (0.1698::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2284::0.2284) (0.2250::0.2250)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2283::0.2356)) (HOLD (posedge D) (posedge CLK) (0.0294::0.0314)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0497::0.0497) (0.0311::0.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4333::1.4333) (0.4792::0.4793)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4495::1.4495) (0.0138::0.0138) (0.5084::0.5084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1058::0.1058) (0.1500::0.1501)) (IOPATH B X (0.0973::0.0973) (0.1199::0.1199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2119::0.2120) (0.1721::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2095) (0.1612::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2435::0.2435) (0.1460::0.1460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2003::0.2003)) (IOPATH D Q (0.2186::0.2186) (0.1675::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2977::1.2977) (0.4319::0.4320)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3160::1.3160) (0.0133::0.0133) (0.4641::0.4641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2407::0.2407) (0.2327::0.2327)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2759::0.2945)) (HOLD (posedge D) (posedge CLK) (0.0675::0.0742)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4319::1.4319) (0.4648::0.4649)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4463::1.4463) (0.0131::0.0131) (0.4937::0.4937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1858::1.1858) (0.3943::0.3944)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2091::1.2091) (0.0142::0.0142) (0.4298::0.4298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1666::1.1666) (0.3925::0.3926)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1938::1.1938) (0.0129::0.0129) (0.4303::0.4303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6439::1.6438) (0.5286::0.5287)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6576::1.6576) (0.0126::0.0126) (0.5592::0.5592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2142::0.2142) (0.1622::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3925::1.3925) (0.4595::0.4596)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3985::1.3985) (0.0143::0.0143) (0.4834::0.4834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4587::1.4587) (0.4744::0.4745)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4766::1.4766) (0.0136::0.0136) (0.5058::0.5058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3452::1.3452) (0.4470::0.4471)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3529::1.3529) (0.0136::0.0136) (0.4689::0.4689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2100::0.2101) (0.1682::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5173::1.5173) (0.4916::0.4917)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5344::1.5344) (0.0132::0.0132) (0.5237::0.5237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4241::1.4241) (0.4690::0.4690)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4390::1.4390) (0.0139::0.0139) (0.5038::0.5038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2357::0.2358) (0.1442::0.1442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2380::1.2380) (0.4155::0.4156)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2581::1.2581) (0.0132::0.0132) (0.4475::0.4475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3541::1.3541) (0.4474::0.4475)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3786::1.3786) (0.0123::0.0123) (0.4838::0.4838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2441::0.2442) (0.1502::0.1502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2241::0.2241) (0.2011::0.2011)) (IOPATH D Q (0.2200::0.2200) (0.1663::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2079) (0.1600::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4008::1.4008) (0.4712::0.4712)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4273::1.4273) (0.0126::0.0126) (0.5063::0.5063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2108::0.2113) (0.1694::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2324::0.2324) (0.2279::0.2279)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2307::0.2394)) (HOLD (posedge D) (posedge CLK) (0.0312::0.0335)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2102) (0.1639::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2306::0.2306) (0.2048::0.2048)) (IOPATH D Q (0.2265::0.2266) (0.1719::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2376::0.2376) (0.1419::0.1419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0824::0.0824) (0.0971::0.0971)) (IOPATH B X (0.0878::0.0878) (0.1229::0.1229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2079) (0.1575::0.1580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2347::1.2347) (0.4190::0.4190)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.2405::1.2405) (0.0180::0.0180) (0.4361::0.4361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0950::0.0950) (0.1360::0.1361)) (IOPATH B X (0.0898::0.0898) (0.1241::0.1241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2080) (0.1593::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4830::1.4830) (0.4829::0.4853)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4943::1.4943) (0.0140::0.0140) (0.5105::0.5105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2448::0.2448) (0.2350::0.2350)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2485::0.2550)) (HOLD (posedge D) (posedge CLK) (0.0451::0.0479)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4131::1.4131) (0.4652::0.4653)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4289::1.4289) (0.0135::0.0135) (0.4950::0.4950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0583::0.0583) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6387::1.6387) (0.5227::0.5228)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6443::1.6443) (0.0127::0.0127) (0.5472::0.5472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1849::0.1849) (0.2006::0.2006)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2113::0.2118) (0.1690::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2138::0.2139) (0.1630::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2155::0.2160) (0.1711::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6155::1.6156) (0.5204::0.5205)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6387::1.6387) (0.0110::0.0110) (0.5563::0.5563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2975::1.2975) (0.4331::0.4331)) (IOPATH TE_B Z () () (0.0562::0.0562) (1.3225::1.3225) (0.0089::0.0089) (0.4699::0.4699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2109::0.2115) (0.1682::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5185::1.5185) (0.4963::0.4901)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5231::1.5231) (0.0140::0.0140) (0.5136::0.5136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1846::0.1846) (0.1609::0.1609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2487::0.2488) (0.1923::0.1941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2389::0.2389) (0.2095::0.2095)) (IOPATH D Q (0.2351::0.2354) (0.1798::0.1864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2092) (0.1595::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4381::1.4381) (0.4813::0.4814)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4590::1.4590) (0.0131::0.0131) (0.5136::0.5136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2094::0.2095) (0.1690::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4891::1.4890) (0.4787::0.4788)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5123::1.5123) (0.0128::0.0128) (0.5155::0.5155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2127::0.2127) (0.1641::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6667::1.6667) (0.5455::0.5455)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.6601::1.6601) (0.0187::0.0187) (0.5415::0.5415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2233::1.2233) (0.4174::0.4175)) (IOPATH TE_B Z () () (0.0580::0.0581) (1.2472::1.2472) (0.0132::0.0132) (0.4526::0.4526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0950::0.0950) (0.1371::0.1372)) (IOPATH B X (0.0893::0.0893) (0.1225::0.1225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7473::1.7473) (0.5699::0.5699)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7571::1.7571) (0.0134::0.0134) (0.5970::0.5970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4679::1.4679) (0.4771::0.4772)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4880::1.4880) (0.0138::0.0138) (0.5099::0.5099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2121::0.2121) (0.1688::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2143::0.2144) (0.1641::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2296::0.2296) (0.2259::0.2259)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2275::0.2355)) (HOLD (posedge D) (posedge CLK) (0.0287::0.0304)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2095::0.2099) (0.1646::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0961::0.0961) (0.1323::0.1323)) (IOPATH B X (0.0888::0.0888) (0.1160::0.1160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0841::0.0841) (0.1044::0.1044)) (IOPATH B X (0.0846::0.0846) (0.1123::0.1123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2093::0.2096) (0.1643::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1896::0.1896) (0.2028::0.2028)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0511::0.0511) (0.0310::0.0310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2002::0.2002)) (IOPATH D Q (0.2183::0.2183) (0.1663::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2118::0.2120) (0.1659::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2294::0.2294) (0.2257::0.2257)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2654::0.2743)) (HOLD (posedge D) (posedge CLK) (0.0585::0.0620)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2127::0.2128) (0.1654::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0846::0.0846) (0.1045::0.1045)) (IOPATH B X (0.0878::0.0878) (0.1230::0.1230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2652::0.2653) (0.1665::0.1665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2283::0.2283) (0.2035::0.2035)) (IOPATH D Q (0.2241::0.2242) (0.1692::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2131::1.2131) (0.4072::0.4073)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2321::1.2321) (0.0138::0.0138) (0.4394::0.4394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2113::0.2115) (0.1636::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6879::1.6879) (0.5402::0.5403)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6936::1.6936) (0.0143::0.0143) (0.5649::0.5649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3319::1.3319) (0.4365::0.4366)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3416::1.3416) (0.0136::0.0136) (0.4629::0.4629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3428::1.3428) (0.4519::0.4520)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3607::1.3607) (0.0139::0.0139) (0.4834::0.4834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4028::1.4028) (0.4477::0.4478)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4127::1.4127) (0.0140::0.0140) (0.4773::0.4773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2205::1.2205) (0.4164::0.4165)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2428::1.2428) (0.0132::0.0132) (0.4496::0.4496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4447::1.4447) (0.4670::0.4671)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4690::1.4690) (0.0129::0.0129) (0.5048::0.5048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2308::1.2308) (0.4090::0.4091)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2495::1.2495) (0.0136::0.0136) (0.4407::0.4407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6739::1.6738) (0.5298::0.5299)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6814::1.6814) (0.0131::0.0131) (0.5563::0.5563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3445::1.3445) (0.4444::0.4445)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3656::1.3656) (0.0134::0.0134) (0.4783::0.4783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5256::1.5256) (0.4905::0.4906)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5378::1.5378) (0.0135::0.0135) (0.5191::0.5191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3845::1.3845) (0.4460::0.4461)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3997::1.3997) (0.0131::0.0131) (0.4780::0.4780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3461::0.3462) (0.2173::0.2173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2099::0.2101) (0.1681::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2128) (0.1631::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2012::1.2012) (0.4100::0.4101)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2226::1.2226) (0.0136::0.0136) (0.4432::0.4432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0644::0.0644) (0.0368::0.0368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2107::0.2108) (0.1635::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2110::0.2112) (0.1642::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0990::0.0990) (0.1461::0.1462)) (IOPATH B X (0.0919::0.0919) (0.1198::0.1198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2080) (0.1604::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0523::0.0523) (0.0315::0.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1017::0.1017) (0.1533::0.1534)) (IOPATH B X (0.0933::0.0933) (0.1170::0.1170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2333::0.2333) (0.2284::0.2284)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0014::0.0031)) (SETUP (negedge D) (posedge CLK) (0.2227::0.2292)) (HOLD (posedge D) (posedge CLK) (0.0247::0.0267)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2944::1.2944) (0.4372::0.4373)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3015::1.3015) (0.0132::0.0132) (0.4604::0.4604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0632::0.0632) (0.0354::0.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2163::0.2163) (0.1688::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2082::0.2083) (0.1608::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2468::1.2468) (0.4256::0.4256)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2734::1.2734) (0.0118::0.0118) (0.4617::0.4617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2371::0.2371) (0.2306::0.2306)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2611::0.2692)) (HOLD (posedge D) (posedge CLK) (0.0550::0.0589)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0949::0.0949) (0.1427::0.1428)) (IOPATH B X (0.0874::0.0874) (0.1146::0.1146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0866::0.0866) (0.1130::0.1131)) (IOPATH B X (0.0871::0.0871) (0.1215::0.1215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1932::0.1932) (0.2046::0.2046)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5470::1.5470) (0.4988::0.4989)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5540::1.5540) (0.0128::0.0128) (0.5235::0.5235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1981::0.1981) (0.2070::0.2070)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4674::1.4674) (0.4792::0.4793)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4819::1.4819) (0.0137::0.0137) (0.5086::0.5086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2110::0.2112) (0.1641::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6046::1.6046) (0.5222::0.5222)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6257::1.6257) (0.0122::0.0122) (0.5537::0.5537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1269::0.1269) (0.1213::0.1213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4184::1.4184) (0.4728::0.4728)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4202::1.4202) (0.0185::0.0185) (0.4869::0.4869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (2.0017::2.0017) (0.6622::0.6624)) (IOPATH TE_B Z () () (0.0507::0.0507) (2.0421::2.0421) (-0.0020::-0.0020) (0.6874::0.6874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2120::0.2120) (0.1620::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4083::1.4084) (0.4686::0.4687)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4278::1.4278) (0.0123::0.0123) (0.5047::0.5047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5614::1.5614) (0.5083::0.5084)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5843::1.5843) (0.0125::0.0125) (0.5500::0.5500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2087::0.2089) (0.1659::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4383::1.4383) (0.4738::0.4738)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4593::1.4593) (0.0130::0.0130) (0.5051::0.5051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1994::0.1994) (0.2076::0.2076)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2105::0.2105) (0.1603::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2157::0.2166) (0.1733::0.1882)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0094::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4628::1.4628) (0.4743::0.4744)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4841::1.4841) (0.0127::0.0127) (0.5083::0.5083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3112::1.3112) (0.4427::0.4428)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3216::1.3216) (0.0127::0.0127) (0.4674::0.4674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2099) (0.1608::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2053::0.2053) (0.2105::0.2105)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8184::1.8184) (0.5780::0.5780)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8210::1.8210) (0.0134::0.0134) (0.5992::0.5992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2125::0.2126) (0.1623::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2576::1.2576) (0.4206::0.4207)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2785::1.2785) (0.0128::0.0128) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2338::0.2338) (0.2287::0.2287)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2282::0.2346)) (HOLD (posedge D) (posedge CLK) (0.0291::0.0308)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1288::0.1288)) (IOPATH B X (0.0876::0.0876) (0.1192::0.1192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2083) (0.1604::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1253::0.1253) (0.1102::0.1102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4615::1.4615) (0.4763::0.4764)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4786::1.4786) (0.0129::0.0129) (0.5074::0.5074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5557::1.5556) (0.5131::0.5132)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5587::1.5587) (0.0138::0.0138) (0.5361::0.5361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0588::0.0588) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2100) (0.1609::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1887::0.1887) (0.2023::0.2023)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2467::0.2467) (0.2361::0.2361)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2522::0.2612)) (HOLD (posedge D) (posedge CLK) (0.0479::0.0519)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0948::0.0948) (0.1399::0.1400)) (IOPATH B X (0.0890::0.0890) (0.1215::0.1215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1813::0.1813) (0.1658::0.1658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2112) (0.1620::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2075::0.2075) (0.1564::0.1567)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0312::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2111::0.2111) (0.1659::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2079) (0.1594::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2144::0.2154) (0.1687::0.1849)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3363::1.3363) (0.4390::0.4391)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.3501::1.3501) (0.0144::0.0144) (0.4673::0.4673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1681::0.1682) (0.1387::0.1409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2084) (0.1602::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2406::1.2406) (0.4098::0.4099)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2607::1.2607) (0.0134::0.0134) (0.4437::0.4437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3481::1.3481) (0.4522::0.4523)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3742::1.3742) (0.0121::0.0121) (0.4898::0.4898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7698::1.7697) (0.5549::0.5550)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7744::1.7744) (0.0142::0.0142) (0.5807::0.5807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2473::1.2473) (0.4246::0.4247)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2709::1.2709) (0.0125::0.0125) (0.4595::0.4595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4707::1.4707) (0.4803::0.4804)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4894::1.4894) (0.0139::0.0139) (0.5119::0.5119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3058::1.3058) (0.4358::0.4359)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3277::1.3277) (0.0128::0.0128) (0.4684::0.4684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1678::0.1678) (0.1497::0.1497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2090) (0.1650::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7124::1.7124) (0.5327::0.5328)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7142::1.7142) (0.0136::0.0136) (0.5559::0.5559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1887::0.1887) (0.1717::0.1717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2132::0.2137) (0.1734::0.1814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3334::1.3334) (0.4395::0.4396)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3542::1.3542) (0.0129::0.0129) (0.4717::0.4717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3286::1.3286) (0.4353::0.4354)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3437::1.3437) (0.0134::0.0134) (0.4627::0.4627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2117::1.2117) (0.4138::0.4139)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2378::1.2378) (0.0123::0.0123) (0.4502::0.4502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2562::1.2562) (0.4160::0.4161)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2755::1.2755) (0.0135::0.0135) (0.4483::0.4483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2090::0.2091) (0.1587::0.1589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2107) (0.1621::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2925::1.2925) (0.4385::0.4386)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3137::1.3137) (0.0137::0.0137) (0.4712::0.4712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2334::0.2334) (0.1398::0.1398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8411::1.8411) (0.5734::0.5734)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8601::1.8601) (0.0117::0.0117) (0.6056::0.6056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2144::0.2148) (0.1688::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2120::0.2120) (0.1622::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2709::0.2709) (0.2265::0.2265)) (IOPATH D Q (0.2665::0.2665) (0.1902::0.1914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2113::0.2116) (0.1649::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2139::0.2141) (0.1638::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2306::0.2306) (0.2266::0.2266)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0001)) (SETUP (negedge D) (posedge CLK) (0.2267::0.2353)) (HOLD (posedge D) (posedge CLK) (0.0282::0.0299)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9299::1.9299) (0.5986::0.5987)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9399::1.9399) (0.0133::0.0133) (0.6283::0.6283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0673::0.0673) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2094) (0.1605::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1841::0.1841) (0.2001::0.2001)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2087::0.2088) (0.1667::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1292::0.1292) (0.1125::0.1125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2720::0.2721) (0.1692::0.1692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3837::1.3837) (0.4625::0.4626)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4072::1.4072) (0.0135::0.0135) (0.4983::0.4983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2086::0.2088) (0.1612::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2294::0.2294) (0.2041::0.2041)) (IOPATH D Q (0.2264::0.2264) (0.1791::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0899::0.0899) (0.1148::0.1148)) (IOPATH B X (0.0908::0.0908) (0.1246::0.1246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1736::0.1741) (0.1551::0.1564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7321::1.7321) (0.5445::0.5446)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7404::1.7404) (0.0133::0.0133) (0.5721::0.5721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2364::0.2364) (0.2301::0.2301)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2629::0.2750)) (HOLD (posedge D) (posedge CLK) (0.0573::0.0616)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0506::0.0506) (0.0312::0.0312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6154::1.6154) (0.5297::0.5298)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6201::1.6201) (0.0128::0.0128) (0.5540::0.5540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2096::0.2098) (0.1619::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3739::1.3739) (0.4482::0.4483)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3901::1.3901) (0.0139::0.0139) (0.4792::0.4792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2247::0.2247) (0.1358::0.1358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5890::1.5890) (0.5059::0.5060)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6008::1.6008) (0.0136::0.0136) (0.5350::0.5350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2166::0.2166) (0.1725::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3665::1.3665) (0.4500::0.4500)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3727::1.3727) (0.0142::0.0142) (0.4735::0.4735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2244::0.2244) (0.2013::0.2013)) (IOPATH D Q (0.2217::0.2220) (0.1806::0.1855)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4586::1.4586) (0.4740::0.4763)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4729::1.4729) (0.0142::0.0142) (0.5036::0.5036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2091) (0.1603::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2511::0.2512) (0.1582::0.1582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2158::0.2165) (0.1728::0.1843)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2019::0.2019) (0.2088::0.2088)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8378::1.8378) (0.5855::0.5855)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.8471::1.8471) (0.0090::0.0090) (0.6194::0.6194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2499::0.2499) (0.1934::0.1956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8441::1.8441) (0.5881::0.5882)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8615::1.8615) (0.0123::0.0123) (0.6188::0.6188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2492::0.2492) (0.2154::0.2154)) (IOPATH D Q (0.2450::0.2451) (0.1820::0.1839)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2113::0.2116) (0.1690::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5076::1.5076) (0.5009::0.5009)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5299::1.5299) (0.0127::0.0127) (0.5344::0.5344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2110::0.2112) (0.1691::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0524::0.0524) (0.0315::0.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4040::1.4040) (0.4698::0.4699)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4199::1.4199) (0.0140::0.0140) (0.4999::0.4999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2326::0.2326) (0.2280::0.2280)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2306::0.2381)) (HOLD (posedge D) (posedge CLK) (0.0309::0.0332)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2775::0.2776) (0.2121::0.2143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1862::0.1862) (0.2011::0.2011)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0698::0.0698)) (SETUP (negedge GATE) (posedge CLK) (0.0623::0.0626)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2114::0.2114) (0.1687::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1286::0.1286) (0.1123::0.1123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3177::1.3177) (0.4442::0.4442)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3323::1.3323) (0.0122::0.0122) (0.4728::0.4728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1999::0.1999) (0.1594::0.1612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3993::1.3993) (0.4684::0.4685)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4141::1.4141) (0.0140::0.0140) (0.4977::0.4977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5069::1.5069) (0.4892::0.4893)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5161::1.5161) (0.0129::0.0129) (0.5162::0.5162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0871::0.0871) (0.1119::0.1120)) (IOPATH B X (0.0881::0.0881) (0.1228::0.1228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2322::0.2322) (0.2277::0.2277)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2707::0.2855)) (HOLD (posedge D) (posedge CLK) (0.0625::0.0684)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3497::1.3496) (0.4421::0.4422)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3700::1.3700) (0.0132::0.0132) (0.4758::0.4758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2243::0.2243) (0.2012::0.2012)) (IOPATH D Q (0.2202::0.2205) (0.1682::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1736::0.1736) (0.1450::0.1450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0636::0.0636) (0.0348::0.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2119::0.2120) (0.1660::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2083) (0.1597::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0858::0.0858) (0.1078::0.1078)) (IOPATH B X (0.0856::0.0856) (0.1136::0.1136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2145::0.2145) (0.1662::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2078::0.2078) (0.1575::0.1578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2345::1.2345) (0.4224::0.4225)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2547::1.2547) (0.0129::0.0129) (0.4530::0.4530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1990::0.1990) (0.2074::0.2074)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4577::1.4577) (0.4724::0.4725)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4795::1.4795) (0.0137::0.0137) (0.5077::0.5077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7493::1.7493) (0.5707::0.5707)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7496::1.7496) (0.0142::0.0142) (0.5928::0.5928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2306::1.2306) (0.4197::0.4198)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2527::1.2527) (0.0130::0.0130) (0.4528::0.4528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5298::1.5298) (0.5055::0.5055)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5499::1.5499) (0.0134::0.0134) (0.5390::0.5390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2382::1.2382) (0.4208::0.4209)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2626::1.2626) (0.0131::0.0131) (0.4566::0.4566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7372::1.7372) (0.5426::0.5427)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7555::1.7555) (0.0121::0.0121) (0.5773::0.5773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7779::1.7779) (0.5697::0.5765)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7832::1.7832) (0.0134::0.0134) (0.5868::0.5868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2111::0.2116) (0.1665::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2088::0.2090) (0.1647::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2371::1.2371) (0.4050::0.4050)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2604::1.2604) (0.0131::0.0131) (0.4396::0.4396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1876::0.1876) (0.2018::0.2018)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2090::0.2090) (0.1599::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2442::1.2442) (0.4092::0.4093)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2627::1.2627) (0.0138::0.0138) (0.4426::0.4426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7159::1.7159) (0.5389::0.5389)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7286::1.7286) (0.0133::0.0133) (0.5681::0.5681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2096::0.2096) (0.1617::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2077::0.2078) (0.1593::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2151::0.2152) (0.1680::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2148::0.2151) (0.1663::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2121) (0.1632::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.2000::0.2000)) (IOPATH D Q (0.2179::0.2179) (0.1658::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2409::0.2409) (0.2328::0.2328)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2769::0.2933)) (HOLD (posedge D) (posedge CLK) (0.0675::0.0735)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2684::0.2685) (0.1696::0.1696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3512::1.3512) (0.4546::0.4547)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3691::1.3691) (0.0141::0.0141) (0.4856::0.4856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2157::0.2159) (0.1693::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2136::0.2136) (0.1623::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2076::0.2076) (0.1575::0.1581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2653::1.2654) (0.4341::0.4341)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2841::1.2841) (0.0120::0.0120) (0.4657::0.4657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0900::0.0900) (0.1218::0.1218)) (IOPATH B X (0.0883::0.0883) (0.1241::0.1241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5030::1.5030) (0.4867::0.4868)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5200::1.5200) (0.0138::0.0138) (0.5187::0.5187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5440::1.5440) (0.4968::0.4969)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5571::1.5571) (0.0128::0.0128) (0.5264::0.5264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2634::0.2635) (0.1660::0.1660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2145::0.2149) (0.1772::0.1827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4167::1.4167) (0.4745::0.4746)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4324::1.4324) (0.0133::0.0133) (0.5039::0.5039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5097::1.5097) (0.4998::0.4999)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5235::1.5235) (0.0138::0.0138) (0.5289::0.5289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4059::1.4059) (0.4709::0.4710)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4103::1.4103) (0.0134::0.0134) (0.4928::0.4928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2164::0.2164) (0.1662::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2081::0.2081) (0.1587::0.1593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2461::0.2461) (0.2136::0.2136)) (IOPATH D Q (0.2419::0.2420) (0.1793::0.1827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2013::0.2013) (0.2085::0.2085)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5158::1.5158) (0.4955::0.4956)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5338::1.5338) (0.0134::0.0134) (0.5276::0.5276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2123) (0.1630::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5615::1.5615) (0.5153::0.5154)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5807::1.5807) (0.0127::0.0127) (0.5484::0.5484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2117) (0.1618::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2128) (0.1634::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2222::0.2222) (0.2001::0.2001)) (IOPATH D Q (0.2183::0.2184) (0.1684::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1863::0.1863) (0.2012::0.2012)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1827::0.1827) (0.1597::0.1597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2128::0.2128) (0.1692::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4152::1.4152) (0.4532::0.4533)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4353::1.4353) (0.0129::0.0129) (0.4866::0.4866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2147::0.2148) (0.1628::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3218::1.3218) (0.4379::0.4379)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3333::1.3333) (0.0132::0.0132) (0.4630::0.4630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2246::0.2246) (0.2014::0.2014)) (IOPATH D Q (0.2210::0.2210) (0.1700::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2272::0.2272) (0.2029::0.2029)) (IOPATH D Q (0.2231::0.2232) (0.1693::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2951::1.2951) (0.4391::0.4392)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3175::1.3175) (0.0133::0.0133) (0.4736::0.4736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2007::0.2007)) (IOPATH D Q (0.2191::0.2192) (0.1660::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5334::1.5334) (0.4829::0.4830)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.5347::1.5347) (0.0145::0.0145) (0.5045::0.5045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4904::1.4904) (0.4826::0.4827)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4961::1.4961) (0.0133::0.0133) (0.5069::0.5069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1788::0.1788) (0.1674::0.1684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2400::0.2400) (0.2102::0.2102)) (IOPATH D Q (0.2359::0.2361) (0.1774::0.1805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4775::1.4775) (0.4710::0.4711)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4859::1.4859) (0.0142::0.0142) (0.4955::0.4955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2104) (0.1607::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2146::0.2147) (0.1643::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6456::1.6456) (0.5163::0.5164)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6461::1.6461) (0.0143::0.0143) (0.5384::0.5384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2110) (0.1627::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1926::1.1926) (0.3983::0.3984)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2141::1.2141) (0.0131::0.0131) (0.4320::0.4320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2133::0.2134) (0.1656::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2180::0.2187) (0.1733::0.1850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5310::1.5310) (0.5089::0.5090)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5534::1.5534) (0.0124::0.0124) (0.5425::0.5425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3034::1.3034) (0.4313::0.4314)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3278::1.3278) (0.0132::0.0132) (0.4666::0.4666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6828::1.6828) (0.5362::0.5363)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6869::1.6869) (0.0130::0.0130) (0.5611::0.5611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5603::1.5603) (0.4962::0.4963)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5746::1.5746) (0.0119::0.0119) (0.5218::0.5218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2079) (0.1591::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4985::1.4985) (0.4882::0.4882)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5232::1.5232) (0.0122::0.0122) (0.5235::0.5235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2493::1.2493) (0.4160::0.4161)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2684::1.2684) (0.0137::0.0137) (0.4483::0.4483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2142::0.2149) (0.1700::0.1821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3253::1.3253) (0.4357::0.4358)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3485::1.3485) (0.0127::0.0127) (0.4714::0.4714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2092) (0.1615::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0639::0.0639) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8210::1.8210) (0.5806::0.5807)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8243::1.8243) (0.0136::0.0136) (0.6044::0.6044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2149::0.2149) (0.1620::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4455::1.4455) (0.4589::0.4589)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4566::1.4566) (0.0138::0.0138) (0.4900::0.4900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8714::1.8714) (0.6045::0.6046)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8752::1.8752) (0.0130::0.0130) (0.6303::0.6303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2162::0.2171) (0.1736::0.1891)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0088::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2164::0.2166) (0.1675::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2079::0.2079) (0.1572::0.1572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2114::0.2114) (0.1631::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0596::0.0596) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0942::0.0942) (0.1425::0.1426)) (IOPATH B X (0.0887::0.0887) (0.1221::0.1221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2079) (0.1586::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2323::1.2323) (0.4110::0.4110)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2596::1.2596) (0.0120::0.0120) (0.4475::0.4475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2145::0.2152) (0.1718::0.1836)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2138::0.2140) (0.1643::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3431::0.3431) (0.2620::0.2620)) (IOPATH D Q (0.3390::0.3390) (0.2293::0.2304)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5555::1.5555) (0.5023::0.5024)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5727::1.5727) (0.0136::0.0136) (0.5344::0.5344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7286::1.7286) (0.5544::0.5545)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7345::1.7345) (0.0140::0.0140) (0.5804::0.5804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3982::1.3982) (0.4490::0.4491)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4233::1.4233) (0.0117::0.0117) (0.4873::0.4873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1321::0.1321) (0.1158::0.1158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4318::1.4318) (0.4622::0.4623)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4416::1.4416) (0.0136::0.0136) (0.4891::0.4891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1991::0.1991) (0.1711::0.1711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2259::0.2259) (0.1358::0.1358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2161::0.2161) (0.1653::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2105::0.2112) (0.1707::0.1835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2139::1.2139) (0.4152::0.4153)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2377::1.2377) (0.0131::0.0131) (0.4498::0.4498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3904::1.3904) (0.4671::0.4672)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4063::1.4063) (0.0142::0.0142) (0.4965::0.4965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2243::0.2243) (0.2013::0.2013)) (IOPATH D Q (0.2217::0.2219) (0.1799::0.1833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2604::0.2604) (0.2213::0.2213)) (IOPATH D Q (0.2562::0.2562) (0.1879::0.1879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0620::0.0620) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1990::0.1990)) (IOPATH D Q (0.2171::0.2175) (0.1707::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2495::0.2495) (0.2156::0.2156)) (IOPATH D Q (0.2453::0.2453) (0.1804::0.1814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2452::0.2452) (0.1524::0.1524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2155::0.2156) (0.1647::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2872::1.2872) (0.4378::0.4379)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3010::1.3010) (0.0130::0.0130) (0.4628::0.4628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4579::1.4579) (0.4838::0.4839)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4772::1.4772) (0.0133::0.0133) (0.5176::0.5176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2144::0.2146) (0.1686::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1922::0.1922) (0.1659::0.1659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1713::0.1714) (0.1399::0.1422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2758::1.2758) (0.4329::0.4330)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2999::1.2999) (0.0125::0.0125) (0.4671::0.4671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1604::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5082::1.5082) (0.4918::0.4919)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5115::1.5115) (0.0143::0.0143) (0.5095::0.5095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4267::1.4267) (0.4710::0.4742)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4482::1.4482) (0.0132::0.0132) (0.5033::0.5033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5535::1.5536) (0.4965::0.4965)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5707::1.5707) (0.0114::0.0114) (0.5250::0.5250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1447::0.1448)) (IOPATH B X (0.0859::0.0859) (0.1151::0.1151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2247::0.2247) (0.2015::0.2015)) (IOPATH D Q (0.2216::0.2216) (0.1767::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1338::0.1338) (0.1068::0.1068)) (IOPATH A Y (0.1855::0.1855) (0.0338::0.0338)) (IOPATH B Y (0.1737::0.1737) (0.0361::0.0361)) (IOPATH C Y (0.1500::0.1500) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2134) (0.1625::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2088::0.2088) (0.1601::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2145::0.2156) (0.1742::0.1917)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1318::0.1318) (0.1433::0.1433)) (IOPATH D X (0.1321::0.1321) (0.1505::0.1505)) (IOPATH A_N X (0.1780::0.1780) (0.1420::0.1420)) (IOPATH B_N X (0.1818::0.1818) (0.1500::0.1500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3667::1.3667) (0.4576::0.4576)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.3622::1.3622) (0.0183::0.0183) (0.4569::0.4569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2116::0.2116) (0.1617::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5387::1.5387) (0.4906::0.4906)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5391::1.5391) (0.0143::0.0143) (0.5108::0.5108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1985::0.1985) (0.2071::0.2071)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1329::0.1329) (0.1453::0.1453)) (IOPATH D X (0.1313::0.1313) (0.1499::0.1499)) (IOPATH A_N X (0.1773::0.1773) (0.1415::0.1415)) (IOPATH B_N X (0.1786::0.1786) (0.1483::0.1483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1292::0.1292) (0.1341::0.1341)) (IOPATH C X (0.1273::0.1273) (0.1402::0.1402)) (IOPATH D X (0.1289::0.1289) (0.1523::0.1523)) (IOPATH A_N X (0.1664::0.1664) (0.1398::0.1398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1315::0.1315) (0.1443::0.1443)) (IOPATH D X (0.1297::0.1297) (0.1486::0.1486)) (IOPATH A_N X (0.1729::0.1729) (0.1389::0.1389)) (IOPATH B_N X (0.1794::0.1794) (0.1482::0.1482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2108::0.2108) (0.1663::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2505::0.2510) (0.1581::0.1581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2133::0.2138) (0.1704::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1039::0.1039) (0.1463::0.1464)) (IOPATH B X (0.0966::0.0966) (0.1231::0.1231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1323::0.1323) (0.1159::0.1160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1367::0.1367) (0.1390::0.1390)) (IOPATH C X (0.1394::0.1394) (0.1507::0.1507)) (IOPATH D X (0.1389::0.1389) (0.1603::0.1604)) (IOPATH A_N X (0.1762::0.1762) (0.1469::0.1469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1403::0.1403) (0.1426::0.1426)) (IOPATH C X (0.1406::0.1406) (0.1517::0.1517)) (IOPATH D X (0.1400::0.1400) (0.1614::0.1614)) (IOPATH A_N X (0.1749::0.1749) (0.1466::0.1466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1652::0.1667) (0.1535::0.1567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1622::0.1622) (0.1475::0.1475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1247::0.1247) (0.1179::0.1179)) (IOPATH B X (0.1322::0.1322) (0.1368::0.1368)) (IOPATH C X (0.1321::0.1321) (0.1473::0.1473)) (IOPATH D X (0.1304::0.1304) (0.1512::0.1512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3093::1.3093) (0.4429::0.4430)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3321::1.3321) (0.0131::0.0131) (0.4768::0.4768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2099::0.2099) (0.1616::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2085::1.2085) (0.4023::0.4024)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2307::1.2307) (0.0132::0.0132) (0.4367::0.4367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2102) (0.1605::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5269::1.5269) (0.4888::0.4888)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5529::1.5529) (0.0120::0.0120) (0.5259::0.5259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8014::1.8014) (0.5619::0.5619)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8081::1.8081) (0.0133::0.0133) (0.5900::0.5900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2099) (0.1605::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4887::1.4887) (0.4793::0.4794)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5092::1.5092) (0.0131::0.0131) (0.5144::0.5144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1623::0.1623) (0.1505::0.1508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2119::0.2124) (0.1693::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0570::0.0570) (0.0362::0.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5516::1.5516) (0.5004::0.5005)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5714::1.5714) (0.0131::0.0131) (0.5346::0.5346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2282::1.2282) (0.4181::0.4182)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2495::1.2495) (0.0132::0.0132) (0.4511::0.4511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2087::0.2087) (0.1607::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2798::1.2798) (0.4259::0.4260)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3024::1.3024) (0.0133::0.0133) (0.4606::0.4606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7645::1.7645) (0.5738::0.5739)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7759::1.7759) (0.0126::0.0126) (0.6023::0.6023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2337::0.2337) (0.2066::0.2066)) (IOPATH D Q (0.2296::0.2297) (0.1733::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0744::0.0744) (0.0397::0.0397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3938::1.3938) (0.4546::0.4547)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4122::1.4122) (0.0130::0.0130) (0.4859::0.4859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2098::0.2098) (0.1693::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2230::0.2230) (0.2005::0.2005)) (IOPATH D Q (0.2189::0.2191) (0.1672::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3040::1.3040) (0.4409::0.4410)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3164::1.3164) (0.0136::0.0136) (0.4683::0.4683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2125::0.2125) (0.1645::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9933::1.9933) (0.6246::0.6246)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9990::1.9990) (0.0125::0.0125) (0.6481::0.6481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2394::0.2394) (0.1859::0.1877)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2408::0.2408) (0.2106::0.2106)) (IOPATH D Q (0.2376::0.2376) (0.1840::0.1857)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4504::1.4504) (0.4709::0.4710)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4664::1.4664) (0.0131::0.0131) (0.5020::0.5020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2384::0.2384) (0.2093::0.2093)) (IOPATH D Q (0.2343::0.2344) (0.1759::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2781::1.2781) (0.4317::0.4317)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.2729::1.2729) (0.0184::0.0184) (0.4295::0.4295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2829::1.2829) (0.4276::0.4277)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3050::1.3050) (0.0119::0.0119) (0.4619::0.4619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0679::0.0679) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2119) (0.1625::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3349::0.3350) (0.2102::0.2102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2162::0.2163) (0.1676::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2109::0.2109) (0.1667::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2500::0.2507) (0.1788::0.1842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2122::0.2124) (0.1651::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2146::0.2146) (0.1638::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2106::0.2108) (0.1650::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2149::0.2150) (0.1671::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0922::0.0922) (0.1357::0.1357)) (IOPATH B X (0.0847::0.0847) (0.1127::0.1127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1706::0.1719) (0.1577::0.1607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2085::0.2088) (0.1643::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5157::1.5157) (0.4890::0.4891)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5311::1.5311) (0.0135::0.0135) (0.5204::0.5204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0917::0.0917) (0.1253::0.1253)) (IOPATH B X (0.0877::0.0877) (0.1192::0.1192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3397::1.3397) (0.4427::0.4428)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3519::1.3519) (0.0138::0.0138) (0.4677::0.4677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1259::0.1259) (0.1105::0.1106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2118) (0.1624::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2391::1.2392) (0.4208::0.4209)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2619::1.2619) (0.0142::0.0142) (0.4553::0.4553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2118::0.2121) (0.1672::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3544::1.3544) (0.4483::0.4484)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3825::1.3825) (0.0122::0.0122) (0.4870::0.4870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1948::0.1948) (0.2053::0.2053)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1477::0.1477) (0.1593::0.1593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5177::1.5177) (0.4904::0.4905)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5296::1.5296) (0.0136::0.0136) (0.5183::0.5183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2546::0.2547) (0.1616::0.1616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4430::1.4430) (0.4625::0.4626)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4601::1.4601) (0.0138::0.0138) (0.4939::0.4939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1533::0.1533) (0.1434::0.1434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2218::1.2218) (0.4163::0.4164)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2425::1.2425) (0.0131::0.0131) (0.4486::0.4486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1958::0.1958) (0.2058::0.2058)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2090) (0.1655::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2138::0.2141) (0.1691::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2772::0.2772) (0.1712::0.1712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0660::0.0664) (0.0371::0.0371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2615::0.2615) (0.1653::0.1653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2099::0.2099) (0.1622::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0705::0.0705) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2100::0.2102) (0.1666::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3138::1.3138) (0.4361::0.4361)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3304::1.3304) (0.0128::0.0128) (0.4639::0.4639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2090::0.2092) (0.1651::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1967::0.1967)) (IOPATH D Q (0.2132::0.2132) (0.1626::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4690::1.4690) (0.4771::0.4772)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4836::1.4836) (0.0131::0.0131) (0.5057::0.5057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1895::0.1895) (0.2028::0.2028)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1404::0.1404)) (IOPATH B X (0.0848::0.0848) (0.1117::0.1117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2127) (0.1627::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6634::1.6634) (0.5214::0.5215)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6636::1.6636) (0.0142::0.0142) (0.5434::0.5434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3791::1.3791) (0.4623::0.4624)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3990::1.3990) (0.0137::0.0137) (0.4943::0.4943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2551::0.2551) (0.1588::0.1588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5301::1.5301) (0.4914::0.4915)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5446::1.5446) (0.0138::0.0138) (0.5235::0.5235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2123::0.2123) (0.1674::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1885::0.1885) (0.2022::0.2022)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3396::1.3396) (0.4417::0.4418)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3542::1.3542) (0.0140::0.0140) (0.4715::0.4715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2102) (0.1605::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0947::0.0947) (0.1285::0.1286)) (IOPATH B X (0.0941::0.0941) (0.1366::0.1366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1739::0.1739) (0.1799::0.1799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1403::0.1403) (0.1304::0.1304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1910::0.1910) (0.1919::0.1919)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2101::0.2102) (0.1713::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2831::0.2838) (0.2009::0.2051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0983::0.0983) (0.1323::0.1323)) (IOPATH B X (0.0919::0.0919) (0.1187::0.1187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1909::0.1909) (0.2035::0.2035)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2098) (0.1617::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4975::1.4975) (0.4972::0.4973)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5148::1.5148) (0.0142::0.0142) (0.5285::0.5285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1582::0.1582) (0.1428::0.1428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4664::1.4664) (0.4737::0.4738)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4948::1.4948) (0.0115::0.0115) (0.5132::0.5132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6791::1.6791) (0.5398::0.5398)) (IOPATH TE_B Z () () (0.0528::0.0528) (1.7291::1.7292) (0.0021::0.0021) (0.5951::0.5951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1943::0.1943)) (IOPATH D Q (0.2098::0.2099) (0.1623::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5937::1.5937) (0.5114::0.5115)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5998::1.5998) (0.0132::0.0132) (0.5366::0.5366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3730::1.3730) (0.4601::0.4602)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3922::1.3922) (0.0137::0.0137) (0.4929::0.4929)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4253::1.4253) (0.4657::0.4657)) (IOPATH TE_B Z () () (0.0568::0.0568) (1.4482::1.4482) (0.0100::0.0100) (0.5030::0.5030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.1785::1.1785) (0.4025::0.4025)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.1804::1.1804) (0.0185::0.0185) (0.4107::0.4107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2080::0.2080) (0.1585::0.1585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2834::1.2834) (0.4361::0.4362)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3095::1.3095) (0.0123::0.0123) (0.4718::0.4718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2119::0.2120) (0.1613::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3321::1.3321) (0.4456::0.4424)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3548::1.3548) (0.0131::0.0131) (0.4822::0.4822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2117) (0.1626::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0657::0.0657) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7426::1.7426) (0.5540::0.5541)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7515::1.7515) (0.0140::0.0140) (0.5813::0.5813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9031::1.9030) (0.6017::0.6017)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9072::1.9072) (0.0136::0.0136) (0.6255::0.6255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.0971::0.0971) (0.1014::0.1014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4246::1.4246) (0.4671::0.4672)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4381::1.4381) (0.0138::0.0138) (0.4954::0.4954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1952::0.1952) (0.2055::0.2055)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2135) (0.1631::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8485::1.8485) (0.5882::0.5883)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8577::1.8577) (0.0130::0.0130) (0.6172::0.6099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2946::1.2946) (0.4376::0.4377)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3047::1.3047) (0.0133::0.0133) (0.4629::0.4630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0596::0.0596) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4574::1.4574) (0.4738::0.4739)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4736::1.4736) (0.0126::0.0126) (0.5043::0.5043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2144::0.2150) (0.1700::0.1805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0566::0.0566) (0.0331::0.0331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2094::0.2094) (0.1625::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2022::0.2022) (0.2089::0.2089)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1921::0.1921) (0.2040::0.2040)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2128) (0.1632::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1607::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1383::0.1384)) (IOPATH B X (0.0850::0.0850) (0.1124::0.1124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0956::0.0956) (0.1414::0.1415)) (IOPATH B X (0.0889::0.0889) (0.1187::0.1187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5513::1.5513) (0.5117::0.5117)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5452::1.5452) (0.0185::0.0185) (0.5022::0.5022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2094::0.2094) (0.1609::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1364::0.1364) (0.2058::0.2073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1359::0.1359) (0.1424::0.1424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2092) (0.1599::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2119::0.2119) (0.1680::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3462::1.3462) (0.4519::0.4520)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3647::1.3647) (0.0135::0.0135) (0.4839::0.4839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2347::0.2347) (0.1404::0.1404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2111::0.2120) (0.1664::0.1826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5512::1.5512) (0.4930::0.4931)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5578::1.5578) (0.0141::0.0141) (0.5185::0.5185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5226::1.5226) (0.4835::0.4835)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5434::1.5434) (0.0126::0.0126) (0.5209::0.5209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0889::0.0889) (0.1185::0.1186)) (IOPATH B X (0.0880::0.0880) (0.1227::0.1227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1409::0.1409) (0.1291::0.1291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0902::0.0902) (0.1229::0.1229)) (IOPATH B X (0.0867::0.0867) (0.1181::0.1181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3861::1.3861) (0.4494::0.4495)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3998::1.3998) (0.0130::0.0130) (0.4794::0.4794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1982::1.1982) (0.4004::0.4005)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2187::1.2187) (0.0139::0.0139) (0.4328::0.4328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1816::1.1816) (0.3921::0.3922)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2012::1.2012) (0.0133::0.0133) (0.4253::0.4253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1506::0.1506) (0.1382::0.1382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2112::0.2118) (0.1705::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0612::0.0612) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4185::1.4185) (0.4644::0.4645)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4416::1.4416) (0.0126::0.0126) (0.4960::0.4960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2092::0.2100) (0.1681::0.1818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2295::0.2295) (0.1361::0.1361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2137::0.2139) (0.1715::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2135) (0.1629::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2131::0.2132) (0.1643::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2079) (0.1591::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2117::0.2119) (0.1674::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2137::0.2139) (0.1666::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2417::0.2417) (0.2112::0.2112)) (IOPATH D Q (0.2374::0.2374) (0.1760::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2680::0.2681) (0.1692::0.1692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2088::0.2090) (0.1602::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2880::1.2880) (0.4216::0.4217)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3038::1.3038) (0.0138::0.0138) (0.4530::0.4530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2158::0.2161) (0.1716::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2181::0.2181) (0.1640::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2092::0.2098) (0.1696::0.1796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2888::1.2888) (0.4297::0.4297)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3154::1.3154) (0.0118::0.0118) (0.4649::0.4649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5928::1.5928) (0.5146::0.5147)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6001::1.6001) (0.0127::0.0127) (0.5409::0.5409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0958::0.0958) (0.1382::0.1383)) (IOPATH B X (0.0877::0.0877) (0.1135::0.1135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4470::1.4470) (0.4755::0.4755)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4513::1.4513) (0.0136::0.0136) (0.4982::0.4982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6661::1.6661) (0.5477::0.5478)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6831::1.6831) (0.0140::0.0140) (0.5778::0.5778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1875::0.1875) (0.2018::0.2018)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3624::1.3624) (0.4589::0.4590)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3742::1.3742) (0.0136::0.0136) (0.4849::0.4849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2561::0.2562) (0.1629::0.1629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4735::1.4735) (0.4702::0.4702)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4789::1.4789) (0.0133::0.0133) (0.4933::0.4933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1399::0.1399)) (IOPATH B X (0.0864::0.0864) (0.1161::0.1161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2129::0.2132) (0.1727::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2081) (0.1602::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0960::0.0960) (0.1466::0.1467)) (IOPATH B X (0.0888::0.0888) (0.1166::0.1166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2461::0.2461) (0.2137::0.2137)) (IOPATH D Q (0.2420::0.2420) (0.1806::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4399::1.4399) (0.4732::0.4733)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4620::1.4620) (0.0126::0.0126) (0.5080::0.5080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2356::0.2356) (0.2250::0.2250)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2572::0.2573) (0.1633::0.1633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0586::0.0586) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4661::1.4661) (0.4795::0.4827)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4860::1.4860) (0.0138::0.0138) (0.5107::0.5107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2385::0.2385) (0.2093::0.2093)) (IOPATH D Q (0.2344::0.2346) (0.1768::0.1805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2129::0.2132) (0.1760::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4356::1.4356) (0.4704::0.4705)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4558::1.4558) (0.0137::0.0137) (0.5043::0.5043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2674::1.2674) (0.4239::0.4240)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2871::1.2871) (0.0136::0.0136) (0.4558::0.4558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8173::1.8173) (0.5757::0.5758)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8189::1.8189) (0.0131::0.0131) (0.5971::0.5971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1696::0.1696) (0.1490::0.1490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2559::1.2559) (0.4171::0.4172)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2742::1.2742) (0.0132::0.0132) (0.4479::0.4479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5493::1.5493) (0.4997::0.4997)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5532::1.5532) (0.0140::0.0140) (0.5224::0.5224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4113::0.4113) (0.2941::0.2941)) (IOPATH D Q (0.4069::0.4069) (0.2592::0.2600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4217::1.4217) (0.4740::0.4741)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4366::1.4366) (0.0135::0.0135) (0.5043::0.5043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2100::0.2100) (0.1607::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9324::1.9323) (0.6084::0.6084)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9358::1.9358) (0.0129::0.0129) (0.6295::0.6295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0504::0.0504) (0.0311::0.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2826::1.2826) (0.4224::0.4225)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2935::1.2935) (0.0130::0.0130) (0.4488::0.4488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2301::1.2301) (0.4095::0.4096)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2481::1.2481) (0.0139::0.0139) (0.4412::0.4412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3199::1.3199) (0.4465::0.4466)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3361::1.3361) (0.0136::0.0136) (0.4760::0.4760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2139::0.2139) (0.1630::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3197::1.3197) (0.4439::0.4439)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.3210::1.3211) (0.0185::0.0185) (0.4521::0.4521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1758::0.1767) (0.1631::0.1671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3188::1.3188) (0.4456::0.4457)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3239::1.3239) (0.0140::0.0140) (0.4667::0.4667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0852::0.0852) (0.1086::0.1087)) (IOPATH B X (0.0867::0.0867) (0.1206::0.1206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1325::0.1325) (0.1158::0.1158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2123::0.2123) (0.1651::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2154::0.2154) (0.1644::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2128::0.2129) (0.1626::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0922::0.0922) (0.1376::0.1377)) (IOPATH B X (0.0846::0.0846) (0.1120::0.1120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0924::0.0924) (0.1336::0.1336)) (IOPATH B X (0.0851::0.0851) (0.1142::0.1142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3332::1.3332) (0.4374::0.4375)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3524::1.3524) (0.0137::0.0137) (0.4703::0.4703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6183::1.6183) (0.5186::0.5187)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6266::1.6266) (0.0134::0.0134) (0.5450::0.5450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2140::0.2140) (0.1678::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0694::0.0694) (0.0362::0.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3258::1.3258) (0.4304::0.4305)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3428::1.3428) (0.0133::0.0133) (0.4600::0.4600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2238::0.2238) (0.2010::0.2010)) (IOPATH D Q (0.2198::0.2198) (0.1682::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8488::1.8488) (0.6023::0.6024)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8699::1.8699) (0.0127::0.0127) (0.6368::0.6368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2139::0.2140) (0.1656::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2095::0.2097) (0.1638::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2613::1.2613) (0.4293::0.4294)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2824::1.2824) (0.0132::0.0132) (0.4617::0.4617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1058::0.1058) (0.1399::0.1399)) (IOPATH B X (0.0998::0.0998) (0.1287::0.1287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2907::1.2907) (0.4357::0.4358)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3152::1.3152) (0.0132::0.0132) (0.4714::0.4714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2165::1.2165) (0.4051::0.4052)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2364::1.2364) (0.0137::0.0137) (0.4375::0.4375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4432::1.4432) (0.4638::0.4639)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4614::1.4614) (0.0134::0.0134) (0.4982::0.4982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1997::0.1997)) (IOPATH D Q (0.2174::0.2174) (0.1654::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2088::0.2091) (0.1666::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1570::0.1570) (0.1435::0.1435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9386::1.9386) (0.6101::0.6102)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9524::1.9524) (0.0128::0.0128) (0.6338::0.6338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2077::0.2078) (0.1589::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1978::0.1978)) (IOPATH D Q (0.2151::0.2154) (0.1681::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2567::0.2567) (0.1620::0.1620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2126::0.2127) (0.1619::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0494::0.0494) (0.0304::0.0304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0676::0.0676) (0.0358::0.0358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2514::0.2514) (0.1944::0.1966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5017::1.5017) (0.4870::0.4871)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5137::1.5137) (0.0131::0.0131) (0.5118::0.5118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1963::0.1963) (0.2061::0.2061)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2463::0.2463) (0.2137::0.2137)) (IOPATH D Q (0.2423::0.2425) (0.1824::0.1866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3264::0.3265) (0.2046::0.2046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5485::1.5485) (0.4990::0.4990)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5573::1.5573) (0.0131::0.0131) (0.5256::0.5256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2123::0.2123) (0.1690::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2150::0.2151) (0.1670::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2126) (0.1616::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2461::1.2461) (0.4236::0.4237)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2693::1.2693) (0.0131::0.0131) (0.4585::0.4585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2083::0.2086) (0.1639::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2106) (0.1609::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7286::1.7286) (0.5574::0.5574)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7385::1.7385) (0.0132::0.0132) (0.5902::0.5902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1410::0.1411) (0.1194::0.1212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4953::1.4952) (0.4974::0.4974)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5029::1.5029) (0.0127::0.0127) (0.5199::0.5199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1991::0.1991)) (IOPATH D Q (0.2171::0.2174) (0.1696::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0879::0.0879) (0.1174::0.1174)) (IOPATH B X (0.0870::0.0870) (0.1210::0.1210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0900::0.0900) (0.1219::0.1219)) (IOPATH B X (0.0878::0.0878) (0.1218::0.1218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2178::0.2178) (0.1666::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0862::0.0862) (0.1097::0.1097)) (IOPATH B X (0.0939::0.0939) (0.1443::0.1443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2328::1.2328) (0.4184::0.4184)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2530::1.2530) (0.0129::0.0129) (0.4512::0.4512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2448::0.2448) (0.1900::0.1922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4649::1.4649) (0.4876::0.4877)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4840::1.4840) (0.0127::0.0127) (0.5209::0.5209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2085::0.2087) (0.1626::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0965::0.0965) (0.1317::0.1318)) (IOPATH B X (0.0918::0.0918) (0.1253::0.1253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2607::0.2608) (0.1658::0.1658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5056::1.5056) (0.4906::0.4930)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5257::1.5257) (0.0134::0.0134) (0.5243::0.5243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9674::1.9673) (0.6231::0.6231)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9837::1.9837) (0.0132::0.0132) (0.6459::0.6459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0625::0.0625) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4036::1.4036) (0.4688::0.4689)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4247::1.4247) (0.0133::0.0133) (0.5031::0.5031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2113::0.2115) (0.1691::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2117::0.2118) (0.1651::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2122::0.2122) (0.1627::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2378::0.2379) (0.1467::0.1467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4280::1.4280) (0.4651::0.4652)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4460::1.4460) (0.0142::0.0142) (0.4966::0.4966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1882::0.1882) (0.2021::0.2021)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4290::1.4290) (0.4712::0.4713)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4413::1.4413) (0.0138::0.0138) (0.5034::0.5034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3070::1.3070) (0.4290::0.4291)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3232::1.3232) (0.0130::0.0130) (0.4609::0.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2115::0.2117) (0.1640::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4982::1.4982) (0.4895::0.4896)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5063::1.5063) (0.0135::0.0135) (0.5150::0.5150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2107::0.2109) (0.1668::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2114::0.2115) (0.1620::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2962::1.2962) (0.4302::0.4303)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3122::1.3122) (0.0139::0.0139) (0.4594::0.4594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2588::1.2588) (0.4270::0.4271)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2819::1.2819) (0.0131::0.0131) (0.4610::0.4610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2105::0.2105) (0.1626::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3839::1.3839) (0.4429::0.4430)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4002::1.4002) (0.0120::0.0120) (0.4771::0.4771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4344::1.4344) (0.4668::0.4669)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4402::1.4402) (0.0142::0.0142) (0.4904::0.4904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2394::1.2394) (0.4233::0.4234)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2687::1.2687) (0.0131::0.0131) (0.4614::0.4614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1961::0.1961)) (IOPATH D Q (0.2128::0.2128) (0.1664::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0919::0.0919) (0.1277::0.1277)) (IOPATH B X (0.0861::0.0861) (0.1162::0.1162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2116::0.2116) (0.1669::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7370::1.7370) (0.5586::0.5586)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7524::1.7524) (0.0131::0.0131) (0.5897::0.5897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2108) (0.1625::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0903::0.0903) (0.1201::0.1201)) (IOPATH B X (0.0907::0.0907) (0.1298::0.1298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7355::1.7355) (0.5419::0.5420)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7413::1.7413) (0.0134::0.0134) (0.5669::0.5669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2404::1.2404) (0.4089::0.4090)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2607::1.2607) (0.0136::0.0136) (0.4431::0.4431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1802::0.1823) (0.1676::0.1761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7764::1.7764) (0.5640::0.5641)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7816::1.7816) (0.0128::0.0128) (0.5828::0.5828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0569::0.0569) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2467::1.2467) (0.4229::0.4230)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2685::1.2685) (0.0131::0.0131) (0.4569::0.4569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2443::1.2443) (0.4105::0.4106)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2691::1.2691) (0.0126::0.0126) (0.4474::0.4474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2075::1.2075) (0.4031::0.4031)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2324::1.2324) (0.0130::0.0130) (0.4388::0.4388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1939::0.1939) (0.1667::0.1667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2118::0.2119) (0.1630::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9711::1.9711) (0.6091::0.6092)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9825::1.9825) (0.0134::0.0134) (0.6372::0.6372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2123::0.2127) (0.1683::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1967::0.1967) (0.2063::0.2063)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7176::1.7176) (0.5387::0.5388)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7213::1.7214) (0.0127::0.0127) (0.5637::0.5637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2696::0.2697) (0.1711::0.1711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6113::1.6113) (0.5185::0.5186)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6179::1.6179) (0.0132::0.0132) (0.5420::0.5420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2365::0.2365) (0.2082::0.2082)) (IOPATH D Q (0.2322::0.2322) (0.1734::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2114::0.2123) (0.1704::0.1857)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0089::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2151::0.2158) (0.1717::0.1833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2090) (0.1650::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5350::1.5349) (0.4927::0.4928)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5393::1.5393) (0.0141::0.0141) (0.5166::0.5166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2798::0.2799) (0.1768::0.1768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1989::0.1989)) (IOPATH D Q (0.2164::0.2166) (0.1660::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8619::1.8619) (0.5940::0.5941)) (IOPATH TE_B Z () () (0.0526::0.0526) (1.8881::1.8882) (0.0018::0.0018) (0.6285::0.6286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6293::1.6293) (0.5304::0.5304)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6353::1.6353) (0.0122::0.0122) (0.5535::0.5535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2096::0.2098) (0.1646::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2353::1.2353) (0.4129::0.4130)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2558::1.2558) (0.0135::0.0135) (0.4464::0.4464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2141::0.2141) (0.1640::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2098::0.2098) (0.1651::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2149::0.2149) (0.1614::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5171::1.5170) (0.5017::0.5018)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5293::1.5293) (0.0140::0.0140) (0.5302::0.5302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2098) (0.1607::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5596::1.5596) (0.5073::0.5074)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5840::1.5840) (0.0124::0.0124) (0.5441::0.5441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2106::0.2114) (0.1708::0.1836)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2086::0.2086) (0.1605::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1586::0.1586) (0.1436::0.1436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2116::0.2122) (0.1671::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2181::0.2191) (0.1768::0.1918)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0072::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2646::0.2647) (0.1665::0.1665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1622::0.1622) (0.1372::0.1372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2369::0.2369) (0.2084::0.2084)) (IOPATH D Q (0.2328::0.2328) (0.1755::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4513::1.4513) (0.4826::0.4826)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4708::1.4708) (0.0128::0.0128) (0.5157::0.5157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1898::0.1898) (0.2030::0.2030)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0553::0.0553) (0.0329::0.0329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2156::0.2156) (0.1647::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2105::0.2106) (0.1662::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1967::0.1967)) (IOPATH D Q (0.2129::0.2129) (0.1605::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5354::1.5354) (0.4898::0.4899)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5413::1.5413) (0.0139::0.0139) (0.5114::0.5114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4842::1.4842) (0.4712::0.4713)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4911::1.4911) (0.0141::0.0141) (0.4994::0.4994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2408::0.2408) (0.1475::0.1475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4069::1.4069) (0.4568::0.4569)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4220::1.4220) (0.0141::0.0141) (0.4885::0.4885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3125::1.3125) (0.4303::0.4304)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3266::1.3266) (0.0133::0.0133) (0.4603::0.4603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2031::1.2031) (0.3989::0.3990)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2252::1.2252) (0.0135::0.0135) (0.4328::0.4328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2155::0.2156) (0.1647::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2148::1.2148) (0.4156::0.4157)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2375::1.2375) (0.0134::0.0134) (0.4484::0.4484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6839::1.6839) (0.5335::0.5336)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6837::1.6837) (0.0144::0.0144) (0.5552::0.5552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2095) (0.1617::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2091::0.2091) (0.1682::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0638::0.0638) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2107::0.2109) (0.1627::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1290::0.1290)) (IOPATH B X (0.0859::0.0859) (0.1125::0.1125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2147::0.2148) (0.1651::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5828::1.5828) (0.4989::0.4990)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5892::1.5892) (0.0134::0.0134) (0.5255::0.5255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2206::1.2206) (0.4148::0.4148)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2172::1.2172) (0.0184::0.0184) (0.4153::0.4153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1991::0.1991) (0.2074::0.2074)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5004::1.5004) (0.4904::0.4905)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5181::1.5181) (0.0135::0.0135) (0.5219::0.5219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2125::0.2125) (0.1663::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2509::1.2509) (0.4190::0.4191)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2713::1.2713) (0.0132::0.0132) (0.4566::0.4566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3298::1.3298) (0.4476::0.4477)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3492::1.3492) (0.0136::0.0136) (0.4800::0.4800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1974::0.1974) (0.2066::0.2066)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2144::0.2145) (0.1639::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2303::1.2303) (0.4185::0.4186)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2558::1.2558) (0.0131::0.0131) (0.4549::0.4549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7473::1.7473) (0.5568::0.5569)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7543::1.7543) (0.0136::0.0136) (0.5837::0.5837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1933::0.1933)) (IOPATH D Q (0.2091::0.2095) (0.1683::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0672::0.0672) (0.0349::0.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4458::1.4458) (0.4615::0.4616)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4662::1.4662) (0.0133::0.0133) (0.4955::0.4955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2137::0.2138) (0.1638::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4437::1.4437) (0.4597::0.4598)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4570::1.4570) (0.0131::0.0131) (0.4888::0.4888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8666::1.8666) (0.5900::0.5901)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8679::1.8679) (0.0139::0.0139) (0.6126::0.6126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7214::1.7214) (0.5453::0.5454)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7340::1.7340) (0.0137::0.0137) (0.5758::0.5758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1062::0.1062) (0.0961::0.0977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4237::1.4237) (0.4637::0.4638)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4387::1.4387) (0.0127::0.0127) (0.4940::0.4940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2141::0.2144) (0.1709::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4483::0.4483) (0.3121::0.3121)) (IOPATH D Q (0.4440::0.4442) (0.2799::0.2829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5491::1.5491) (0.5023::0.5024)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5542::1.5542) (0.0138::0.0138) (0.5254::0.5254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9966::1.9966) (0.6628::0.6630)) (IOPATH TE_B Z () () (0.0469::0.0469) (2.0511::2.0511) (-0.0056::-0.0056) (0.6917::0.6917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2056::0.2056) (0.1628::0.1651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2137::0.2137) (0.1703::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2115::0.2115) (0.1657::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6053::1.6053) (0.5178::0.5178)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6287::1.6287) (0.0110::0.0110) (0.5538::0.5538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2108::0.2108) (0.1591::0.1690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3285::1.3285) (0.4414::0.4415)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3487::1.3487) (0.0134::0.0134) (0.4794::0.4794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2103) (0.1611::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3869::1.3869) (0.4562::0.4563)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4074::1.4074) (0.0129::0.0129) (0.4898::0.4898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8137::1.8137) (0.5813::0.5813)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8196::1.8196) (0.0139::0.0139) (0.5998::0.5998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1954::0.1954) (0.2057::0.2057)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1736::0.1736) (0.1598::0.1598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2293::1.2293) (0.4202::0.4202)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2537::1.2537) (0.0128::0.0128) (0.4545::0.4545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0942::0.0942) (0.1394::0.1394)) (IOPATH B X (0.0875::0.0875) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2094::0.2094) (0.1633::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0500::0.0500) (0.0312::0.0312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1945::0.1945) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2159::0.2161) (0.1657::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2086::0.2091) (0.1646::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4997::1.4996) (0.4764::0.4765)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5152::1.5152) (0.0138::0.0138) (0.5055::0.5055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2118::0.2118) (0.1618::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2135::0.2135) (0.1644::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5517::1.5517) (0.4923::0.4924)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5609::1.5609) (0.0136::0.0136) (0.5189::0.5189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3231::1.3231) (0.4393::0.4394)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3381::1.3381) (0.0131::0.0131) (0.4678::0.4678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5394::1.5394) (0.5023::0.4959)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5406::1.5406) (0.0140::0.0140) (0.5171::0.5171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1750::1.1750) (0.3937::0.3938)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2002::1.2002) (0.0128::0.0128) (0.4303::0.4303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2143::1.2143) (0.4150::0.4150)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2358::1.2358) (0.0134::0.0134) (0.4480::0.4480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6699::1.6699) (0.5132::0.5133)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6717::1.6717) (0.0142::0.0142) (0.5355::0.5355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3617::1.3617) (0.4567::0.4568)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3833::1.3833) (0.0134::0.0134) (0.4909::0.4909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2946::1.2946) (0.4402::0.4402)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3175::1.3175) (0.0134::0.0134) (0.4734::0.4734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2109) (0.1623::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3371::1.3371) (0.4403::0.4404)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3519::1.3519) (0.0133::0.0133) (0.4682::0.4682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2109) (0.1615::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2110) (0.1611::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2451::1.2451) (0.4239::0.4240)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2657::1.2657) (0.0137::0.0137) (0.4551::0.4551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1971::0.1971)) (IOPATH D Q (0.2141::0.2144) (0.1669::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2096) (0.1611::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0721::0.0721) (0.0373::0.0373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2104) (0.1655::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2713::0.2713) (0.2074::0.2098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2135::0.2135) (0.1618::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2169::0.2169) (0.1638::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0962::0.0962) (0.1328::0.1329)) (IOPATH B X (0.0883::0.0883) (0.1139::0.1139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1899::0.1899) (0.2029::0.2029)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0820::0.0820) (0.0537::0.0537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2257::1.2257) (0.4084::0.4085)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2468::1.2468) (0.0135::0.0135) (0.4423::0.4423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2778::1.2778) (0.4231::0.4232)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3013::1.3013) (0.0128::0.0128) (0.4584::0.4584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3959::1.3959) (0.4566::0.4567)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4185::1.4185) (0.0127::0.0127) (0.4913::0.4913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1950::0.1950)) (IOPATH D Q (0.2104::0.2105) (0.1602::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4899::1.4899) (0.4806::0.4807)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5110::1.5110) (0.0137::0.0137) (0.5154::0.5154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1574::0.1574) (0.1311::0.1334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2242::0.2242) (0.2012::0.2012)) (IOPATH D Q (0.2200::0.2202) (0.1669::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9951::1.9951) (0.6273::0.6273)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.9995::1.9995) (0.0141::0.0141) (0.6503::0.6503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8191::1.8191) (0.5801::0.5802)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8286::1.8287) (0.0131::0.0131) (0.6075::0.6075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3731::1.3731) (0.4426::0.4427)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3911::1.3911) (0.0130::0.0130) (0.4739::0.4739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2095::0.2098) (0.1652::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4446::1.4446) (0.4608::0.4609)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4581::1.4581) (0.0141::0.0141) (0.4924::0.4924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2808::1.2808) (0.4235::0.4236)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2992::1.2992) (0.0139::0.0139) (0.4551::0.4551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3994::1.3994) (0.4563::0.4564)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4121::1.4121) (0.0132::0.0132) (0.4849::0.4849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2173::0.2174) (0.1656::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6109::1.6109) (0.5177::0.5177)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6163::1.6163) (0.0135::0.0135) (0.5420::0.5420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2093::0.2093) (0.1609::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1986::0.1986)) (IOPATH D Q (0.2160::0.2162) (0.1669::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5959::1.5958) (0.5157::0.5158)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6105::1.6105) (0.0132::0.0132) (0.5465::0.5465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2124::0.2124) (0.1646::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1974::0.1974) (0.2066::0.2066)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2153::0.2153) (0.1636::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5807::1.5807) (0.5069::0.5069)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5959::1.5959) (0.0119::0.0119) (0.5387::0.5387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2173::0.2174) (0.1668::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8104::1.8105) (0.5696::0.5696)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8323::1.8323) (0.0120::0.0120) (0.6064::0.6064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2102) (0.1644::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1855::0.1855) (0.1629::0.1629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4493::1.4493) (0.4726::0.4727)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4736::1.4736) (0.0126::0.0126) (0.5071::0.5071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6886::1.6886) (0.5390::0.5391)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6990::1.6990) (0.0126::0.0126) (0.5670::0.5670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0530::0.0530) (0.0319::0.0319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2167::0.2169) (0.1651::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0636::0.0636) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2155::1.2155) (0.4008::0.4008)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2429::1.2429) (0.0127::0.0127) (0.4399::0.4399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0873::0.0873) (0.1040::0.1040)) (IOPATH B X (0.0911::0.0911) (0.1239::0.1239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2018::0.2018) (0.2088::0.2088)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5978::1.5978) (0.5188::0.5249)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6095::1.6095) (0.0134::0.0134) (0.5469::0.5469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2518::1.2519) (0.4090::0.4091)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2758::1.2758) (0.0129::0.0129) (0.4469::0.4469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2169::0.2169) (0.1698::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1986::0.1986)) (IOPATH D Q (0.2161::0.2162) (0.1675::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2096::0.2102) (0.1675::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2783::1.2783) (0.4241::0.4242)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2988::1.2988) (0.0129::0.0129) (0.4561::0.4561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2527::0.2534) (0.1806::0.1848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4676::1.4676) (0.4725::0.4726)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4819::1.4819) (0.0132::0.0132) (0.5046::0.5046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2114) (0.1614::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2130::0.2137) (0.1691::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2285::0.2285) (0.1340::0.1340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2146::0.2147) (0.1650::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2085::0.2086) (0.1594::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2107::0.2111) (0.1684::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6425::1.6425) (0.5180::0.5181)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6486::1.6486) (0.0134::0.0134) (0.5416::0.5416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1969::1.1969) (0.4110::0.4110)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2172::1.2172) (0.0136::0.0136) (0.4429::0.4429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4006::1.4006) (0.4574::0.4574)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4144::1.4144) (0.0133::0.0133) (0.4870::0.4870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3816::1.3816) (0.4540::0.4541)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3976::1.3976) (0.0134::0.0134) (0.4849::0.4849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2156::1.2156) (0.4149::0.4149)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2378::1.2378) (0.0130::0.0130) (0.4478::0.4478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2128::0.2130) (0.1651::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2714::0.2715) (0.1704::0.1704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2764::1.2764) (0.4243::0.4244)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3027::1.3027) (0.0127::0.0127) (0.4609::0.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2335::1.2335) (0.4211::0.4211)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2573::1.2573) (0.0128::0.0128) (0.4544::0.4544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7412::1.7412) (0.5546::0.5547)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7411::1.7411) (0.0143::0.0143) (0.5683::0.5683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1474::0.1474) (0.2180::0.2180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2135::0.2136) (0.1646::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2104) (0.1603::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5250::1.5250) (0.4889::0.4890)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5386::1.5386) (0.0139::0.0139) (0.5194::0.5194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1910::0.1910) (0.2035::0.2035)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2121) (0.1630::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0949::0.0949) (0.1505::0.1506)) (IOPATH B X (0.0880::0.0880) (0.1164::0.1164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2095) (0.1596::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6663::1.6663) (0.5549::0.5551)) (IOPATH TE_B Z () () (0.0516::0.0516) (1.6976::1.6981) (-0.0002::-0.0002) (0.5737::0.5740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0561::0.0561) (0.0326::0.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2354::0.2354) (0.2075::0.2075)) (IOPATH D Q (0.2313::0.2314) (0.1750::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4233::1.4233) (0.4669::0.4669)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.4589::1.4589) (0.0071::0.0071) (0.5105::0.5105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3269::1.3269) (0.4335::0.4335)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3514::1.3514) (0.0126::0.0126) (0.4710::0.4710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2108) (0.1616::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0868::0.0868) (0.1125::0.1125)) (IOPATH B X (0.0873::0.0873) (0.1212::0.1212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5506::1.5506) (0.5007::0.5008)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5715::1.5715) (0.0133::0.0133) (0.5350::0.5350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0614::0.0614) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0851::0.0851) (0.1060::0.1060)) (IOPATH B X (0.0937::0.0937) (0.1442::0.1442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2175::0.2179) (0.1773::0.1833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2086) (0.1649::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9013::1.9013) (0.5992::0.5993)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9049::1.9049) (0.0136::0.0136) (0.6237::0.6237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2482::0.2484) (0.1568::0.1568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3478::1.3478) (0.4441::0.4441)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3690::1.3690) (0.0137::0.0137) (0.4778::0.4778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2152::0.2152) (0.1631::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4279::1.4279) (0.4759::0.4760)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4423::1.4423) (0.0137::0.0137) (0.5057::0.5057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8366::1.8366) (0.5738::0.5739)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8482::1.8482) (0.0137::0.0137) (0.6041::0.6041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2943::1.2943) (0.4384::0.4385)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3053::1.3053) (0.0128::0.0128) (0.4632::0.4632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5366::1.5366) (0.4993::0.4994)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5454::1.5454) (0.0134::0.0134) (0.5254::0.5254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2893::1.2893) (0.4350::0.4351)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3063::1.3063) (0.0139::0.0139) (0.4660::0.4660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2109) (0.1616::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5068::1.5067) (0.4982::0.4983)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5237::1.5237) (0.0124::0.0124) (0.5301::0.5301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4427::1.4427) (0.4680::0.4681)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4484::1.4484) (0.0141::0.0141) (0.4925::0.4925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2271::0.2271) (0.2028::0.2028)) (IOPATH D Q (0.2231::0.2232) (0.1699::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2135) (0.1625::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2124::0.2124) (0.1638::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2103) (0.1611::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8135::1.8135) (0.5845::0.5845)) (IOPATH TE_B Z () () (0.0558::0.0558) (1.8305::1.8305) (0.0080::0.0080) (0.6209::0.6209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1406::0.1406) (0.1087::0.1087)) (IOPATH A Y (0.1961::0.1961) (0.0374::0.0374)) (IOPATH B Y (0.1814::0.1814) (0.0382::0.0382)) (IOPATH C Y (0.1566::0.1566) (0.0348::0.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1333::0.1333) (0.1471::0.1471)) (IOPATH D X (0.1302::0.1302) (0.1494::0.1495)) (IOPATH A_N X (0.1761::0.1761) (0.1406::0.1406)) (IOPATH B_N X (0.1815::0.1815) (0.1492::0.1492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1327::0.1327) (0.1462::0.1462)) (IOPATH D X (0.1302::0.1302) (0.1494::0.1494)) (IOPATH A_N X (0.1760::0.1760) (0.1406::0.1406)) (IOPATH B_N X (0.1823::0.1823) (0.1495::0.1495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2137::0.2137) (0.1720::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0984::0.0984) (0.1435::0.1436)) (IOPATH B X (0.0922::0.0922) (0.1233::0.1233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2079) (0.1596::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1392::0.1392) (0.1422::0.1422)) (IOPATH C X (0.1393::0.1393) (0.1521::0.1521)) (IOPATH D X (0.1375::0.1375) (0.1596::0.1596)) (IOPATH A_N X (0.1749::0.1749) (0.1459::0.1459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0942::0.0942) (0.1502::0.1502)) (IOPATH B X (0.0873::0.0873) (0.1158::0.1158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1377::0.1377) (0.1415::0.1415)) (IOPATH C X (0.1357::0.1357) (0.1480::0.1480)) (IOPATH D X (0.1354::0.1354) (0.1579::0.1579)) (IOPATH A_N X (0.1741::0.1741) (0.1449::0.1449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1314::0.1314) (0.1443::0.1443)) (IOPATH D X (0.1298::0.1298) (0.1491::0.1491)) (IOPATH A_N X (0.1779::0.1779) (0.1412::0.1412)) (IOPATH B_N X (0.1810::0.1810) (0.1488::0.1488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1839::1.1839) (0.3960::0.3961)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2113::1.2113) (0.0131::0.0131) (0.4342::0.4342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4406::1.4406) (0.4789::0.4790)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4625::1.4625) (0.0130::0.0130) (0.5138::0.5138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1366::0.1366) (0.1403::0.1403)) (IOPATH C X (0.1353::0.1353) (0.1477::0.1477)) (IOPATH D X (0.1350::0.1350) (0.1576::0.1576)) (IOPATH A_N X (0.1746::0.1746) (0.1451::0.1451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4260::1.4260) (0.4761::0.4762)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4424::1.4424) (0.0140::0.0140) (0.5068::0.5068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1296::0.1296) (0.1226::0.1226)) (IOPATH B X (0.1331::0.1331) (0.1382::0.1382)) (IOPATH C X (0.1315::0.1315) (0.1469::0.1469)) (IOPATH D X (0.1300::0.1300) (0.1512::0.1512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2131::0.2133) (0.1703::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1841::0.1841) (0.1665::0.1665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6702::1.6702) (0.5324::0.5325)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6818::1.6818) (0.0123::0.0123) (0.5620::0.5620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0947::0.0947) (0.1318::0.1319)) (IOPATH B X (0.0884::0.0884) (0.1190::0.1190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0921::0.0921) (0.1395::0.1395)) (IOPATH B X (0.0849::0.0849) (0.1139::0.1139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0505::0.0505) (0.0309::0.0309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2591::1.2591) (0.4199::0.4200)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2780::1.2780) (0.0134::0.0134) (0.4513::0.4513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8066::1.8066) (0.5609::0.5610)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8208::1.8208) (0.0123::0.0123) (0.5917::0.5917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2123) (0.1622::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2138::0.2143) (0.1706::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2494::0.2494) (0.2155::0.2155)) (IOPATH D Q (0.2453::0.2454) (0.1822::0.1845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2095::0.2095) (0.1612::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1873::0.1885) (0.1655::0.1684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2129::0.2129) (0.1714::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5944::1.5944) (0.5236::0.5236)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5989::1.5989) (0.0129::0.0129) (0.5477::0.5477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2324::0.2324) (0.1406::0.1406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2106::0.2106) (0.2130::0.2130)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2895::0.2896) (0.1785::0.1785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4451::1.4451) (0.4709::0.4732)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4591::1.4591) (0.0139::0.0139) (0.5004::0.5004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2299::1.2299) (0.4044::0.4045)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2525::1.2525) (0.0138::0.0138) (0.4406::0.4406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2127::0.2127) (0.1692::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3881::1.3881) (0.4545::0.4545)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4045::1.4045) (0.0140::0.0140) (0.4835::0.4835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2284::1.2284) (0.4182::0.4183)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2546::1.2546) (0.0130::0.0130) (0.4548::0.4548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0656::0.0656) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6553::1.6553) (0.5310::0.5311)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6612::1.6612) (0.0131::0.0131) (0.5558::0.5558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2124::0.2125) (0.1629::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5318::1.5318) (0.5066::0.5067)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5509::1.5509) (0.0132::0.0132) (0.5407::0.5407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1991::0.1991)) (IOPATH D Q (0.2176::0.2176) (0.1714::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4673::1.4673) (0.4754::0.4755)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4772::1.4772) (0.0139::0.0139) (0.4992::0.4992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2119) (0.1623::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2498::0.2499) (0.1547::0.1547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2552::0.2554) (0.1607::0.1607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0875::0.0875) (0.1159::0.1159)) (IOPATH B X (0.0862::0.0862) (0.1171::0.1171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2110::0.2112) (0.1645::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2125) (0.1624::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2084::0.2087) (0.1642::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0922::0.0922) (0.1399::0.1400)) (IOPATH B X (0.0863::0.0863) (0.1187::0.1187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2546::0.2546) (0.1569::0.1569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0936::0.0936) (0.1356::0.1356)) (IOPATH B X (0.0852::0.0852) (0.1104::0.1104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0981::0.0981) (0.1372::0.1373)) (IOPATH B X (0.0917::0.0917) (0.1225::0.1225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4353::1.4352) (0.4699::0.4700)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4540::1.4540) (0.0133::0.0133) (0.5027::0.5027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2177::0.2179) (0.1711::0.1774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2102::0.2103) (0.1622::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2647::1.2647) (0.4185::0.4186)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2895::1.2895) (0.0121::0.0121) (0.4551::0.4551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1282::0.1282) (0.1127::0.1127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1616::0.1628) (0.1508::0.1535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3684::1.3684) (0.4503::0.4504)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3905::1.3905) (0.0134::0.0134) (0.4829::0.4829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4215::1.4215) (0.4740::0.4741)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4320::1.4320) (0.0138::0.0138) (0.5010::0.5010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9371::1.9371) (0.6100::0.6101)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9333::1.9333) (0.0140::0.0140) (0.6298::0.6298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2846::1.2846) (0.4241::0.4241)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2943::1.2943) (0.0132::0.0132) (0.4503::0.4503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2148::0.2151) (0.1692::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1901::0.1901) (0.1658::0.1658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2322::0.2322) (0.1392::0.1392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1892::0.1892) (0.1907::0.1907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2304::1.2304) (0.4107::0.4107)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2479::1.2479) (0.0136::0.0136) (0.4414::0.4414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3115::1.3115) (0.4378::0.4379)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3336::1.3336) (0.0131::0.0131) (0.4757::0.4757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5495::1.5495) (0.5017::0.5018)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5636::1.5636) (0.0133::0.0133) (0.5323::0.5323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2095) (0.1589::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3174::1.3174) (0.4372::0.4373)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3253::1.3253) (0.0133::0.0133) (0.4623::0.4623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6487::1.6487) (0.5311::0.5312)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6548::1.6548) (0.0126::0.0126) (0.5566::0.5566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4689::1.4689) (0.4726::0.4727)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4747::1.4747) (0.0139::0.0139) (0.4981::0.4981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2137::0.2139) (0.1690::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2085::0.2087) (0.1648::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5606::1.5606) (0.5169::0.5170)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5765::1.5765) (0.0138::0.0138) (0.5470::0.5470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2084::0.2086) (0.1625::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2105::0.2105) (0.1612::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6576::1.6576) (0.5441::0.5442)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6783::1.6783) (0.0137::0.0137) (0.5792::0.5792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0865::0.0865) (0.1088::0.1088)) (IOPATH B X (0.0868::0.0868) (0.1161::0.1161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0800::0.0800) (0.0521::0.0521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2159::0.2162) (0.1671::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2222::0.2222) (0.2001::0.2001)) (IOPATH D Q (0.2180::0.2181) (0.1659::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3592::1.3592) (0.4554::0.4554)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.3501::1.3502) (0.0180::0.0180) (0.4475::0.4475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2113::0.2113) (0.1721::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4515::1.4515) (0.4838::0.4839)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4740::1.4740) (0.0124::0.0124) (0.5185::0.5185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6391::1.6391) (0.5088::0.5089)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6467::1.6467) (0.0134::0.0134) (0.5357::0.5357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0853::0.0853) (0.1072::0.1072)) (IOPATH B X (0.0850::0.0850) (0.1119::0.1119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0854::0.0854) (0.1040::0.1040)) (IOPATH B X (0.0875::0.0875) (0.1175::0.1175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1993::1.1993) (0.4025::0.4026)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2228::1.2228) (0.0127::0.0127) (0.4376::0.4376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2534::0.2535) (0.1928::0.1950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1313::0.1313)) (IOPATH B X (0.0859::0.0859) (0.1164::0.1164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2115::0.2116) (0.1629::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1702::0.1702) (0.1393::0.1411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2279::0.2279) (0.2033::0.2033)) (IOPATH D Q (0.2238::0.2238) (0.1699::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2005::0.2005) (0.2082::0.2082)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1356::0.1356) (0.1994::0.1994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4970::1.4970) (0.4762::0.4763)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5097::1.5097) (0.0139::0.0139) (0.5052::0.5052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2145::0.2146) (0.1655::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1518::0.1518) (0.1389::0.1389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1936::0.1936) (0.2048::0.2048)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0626)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1866::0.1866) (0.2013::0.2013)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0705::0.0706)) (SETUP (negedge GATE) (posedge CLK) (0.0634::0.0635)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2110) (0.1606::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5507::1.5507) (0.5027::0.5027)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5548::1.5548) (0.0140::0.0140) (0.5256::0.5256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5402::1.5402) (0.4917::0.4917)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5498::1.5498) (0.0136::0.0136) (0.5192::0.5192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2140::0.2141) (0.1627::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2167::1.2167) (0.4076::0.4077)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2405::1.2405) (0.0132::0.0132) (0.4427::0.4427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2542::0.2543) (0.1621::0.1621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2109) (0.1620::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2411::1.2411) (0.4138::0.4138)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2665::1.2665) (0.0122::0.0122) (0.4479::0.4479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6381::1.6381) (0.5121::0.5121)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6451::1.6451) (0.0134::0.0134) (0.5381::0.5381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2148::0.2148) (0.1636::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2122) (0.1622::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2087::0.2089) (0.1661::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3073::1.3073) (0.4372::0.4373)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3295::1.3295) (0.0128::0.0128) (0.4695::0.4695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5377::1.5377) (0.5091::0.5092)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5583::1.5583) (0.0131::0.0131) (0.5424::0.5424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2100::0.2101) (0.1609::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2443::0.2443) (0.2126::0.2126)) (IOPATH D Q (0.2401::0.2402) (0.1793::0.1815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2804::0.2805) (0.1755::0.1755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2179::0.2179) (0.1655::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7644::1.7644) (0.5644::0.5645)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7754::1.7754) (0.0126::0.0126) (0.5945::0.5945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0826::0.0826) (0.0989::0.0989)) (IOPATH B X (0.0870::0.0870) (0.1211::0.1211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2124::0.2128) (0.1673::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6845::1.6845) (0.5508::0.5508)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.6273::1.6273) (0.0186::0.0186) (0.5126::0.5127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4324::1.4324) (0.4804::0.4805)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4547::1.4547) (0.0132::0.0132) (0.5120::0.5120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2099::0.2100) (0.1617::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0884::0.0884) (0.1101::0.1101)) (IOPATH B X (0.0921::0.0921) (0.1302::0.1302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2644::0.2645) (0.1668::0.1668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2105::0.2111) (0.1701::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4704::1.4704) (0.4896::0.4896)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4913::1.4913) (0.0133::0.0133) (0.5234::0.5234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2260::0.2260) (0.2205::0.2205)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2152::0.2153) (0.1690::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1967::0.1967)) (IOPATH D Q (0.2130::0.2131) (0.1619::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2091::0.2093) (0.1680::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2147::0.2147) (0.1625::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1623::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2089::0.2092) (0.1651::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2567::1.2567) (0.4173::0.4174)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2809::1.2809) (0.0126::0.0126) (0.4537::0.4537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3847::1.3847) (0.4454::0.4455)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3945::1.3945) (0.0132::0.0132) (0.4739::0.4739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4663::1.4663) (0.4878::0.4878)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4786::1.4786) (0.0136::0.0136) (0.5163::0.5163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1987::0.1987)) (IOPATH D Q (0.2162::0.2163) (0.1664::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2581::0.2582) (0.1641::0.1641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1615::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4391::1.4391) (0.4785::0.4786)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4493::1.4493) (0.0133::0.0133) (0.5055::0.5055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5468::1.5468) (0.4940::0.4940)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5590::1.5590) (0.0121::0.0121) (0.5202::0.5202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2568::1.2568) (0.4171::0.4172)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2750::1.2750) (0.0140::0.0140) (0.4490::0.4490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5420::1.5420) (0.5088::0.5089)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5509::1.5509) (0.0136::0.0136) (0.5355::0.5355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4633::1.4633) (0.4877::0.4878)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4822::1.4822) (0.0136::0.0136) (0.5194::0.5194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2136::0.2137) (0.1634::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5118::1.5118) (0.4888::0.4888)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5250::1.5250) (0.0142::0.0142) (0.5143::0.5143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3448::1.3448) (0.4435::0.4436)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3514::1.3514) (0.0144::0.0144) (0.4676::0.4676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2294::1.2294) (0.4084::0.4085)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2535::1.2535) (0.0129::0.0129) (0.4441::0.4441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0612::0.0612) (0.0371::0.0371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3331::1.3331) (0.4326::0.4326)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3411::1.3411) (0.0138::0.0138) (0.4557::0.4557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0656::0.0656) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2088::0.2092) (0.1668::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2646::0.2646) (0.1678::0.1678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2253::0.2254) (0.1765::0.1783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2094::0.2094) (0.1582::0.1587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2083) (0.1613::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2158::0.2158) (0.1635::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2095::0.2099) (0.1705::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1771::0.1771) (0.1641::0.1641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0625::0.0625) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2120::1.2120) (0.4153::0.4154)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2451::1.2451) (0.0120::0.0120) (0.4556::0.4556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2116::0.2117) (0.1626::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4985::1.4985) (0.4895::0.4896)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5161::1.5161) (0.0130::0.0130) (0.5215::0.5215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2663::0.2663) (0.2242::0.2242)) (IOPATH D Q (0.2621::0.2621) (0.1911::0.1911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2574::1.2574) (0.4173::0.4174)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.2755::1.2755) (0.0142::0.0142) (0.4487::0.4487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2112::0.2114) (0.1737::0.1769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2024::0.2024) (0.2090::0.2090)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7286::1.7285) (0.5558::0.5559)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7346::1.7346) (0.0127::0.0127) (0.5820::0.5820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6060::1.6060) (0.5092::0.5092)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.6090::1.6090) (0.0146::0.0146) (0.5326::0.5326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2559::0.2559) (0.2190::0.2190)) (IOPATH D Q (0.2518::0.2519) (0.1864::0.1901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6370::1.6370) (0.5244::0.5245)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6514::1.6514) (0.0130::0.0130) (0.5507::0.5507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2138::0.2140) (0.1766::0.1796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1856::0.1856) (0.1590::0.1590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5311::1.5311) (0.4942::0.4943)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5361::1.5361) (0.0137::0.0137) (0.5173::0.5173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5101::1.5101) (0.4997::0.4997)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.4794::1.4795) (0.0187::0.0187) (0.4840::0.4840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1956::0.1956)) (IOPATH D Q (0.2122::0.2124) (0.1668::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5390::1.5389) (0.5048::0.5048)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5482::1.5482) (0.0131::0.0131) (0.5252::0.5252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2623::0.2623) (0.2222::0.2222)) (IOPATH D Q (0.2581::0.2581) (0.1873::0.1875)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0625::0.0625) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1956::0.1956)) (IOPATH D Q (0.2126::0.2126) (0.1695::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2283::1.2283) (0.4114::0.4115)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2501::1.2501) (0.0133::0.0133) (0.4458::0.4458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2874::1.2874) (0.4353::0.4354)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3115::1.3115) (0.0126::0.0126) (0.4703::0.4703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2069::1.2069) (0.4108::0.4108)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2114::1.2114) (0.0184::0.0184) (0.4266::0.4266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6779::1.6778) (0.5266::0.5267)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6840::1.6840) (0.0133::0.0133) (0.5516::0.5516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1655::0.1655) (0.1490::0.1490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2095) (0.1600::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2688::0.2689) (0.1679::0.1679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6939::1.6939) (0.5470::0.5471)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7010::1.7010) (0.0132::0.0132) (0.5785::0.5785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4926::1.4926) (0.4828::0.4829)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5140::1.5140) (0.0132::0.0132) (0.5182::0.5182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3472::1.3472) (0.4456::0.4456)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3718::1.3718) (0.0123::0.0123) (0.4799::0.4799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0590::0.0590) (0.0360::0.0360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2110::0.2114) (0.1696::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2091) (0.1600::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2195::0.2195) (0.1291::0.1291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2109) (0.1613::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2084::0.2086) (0.1640::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1946::0.1946) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2090::0.2091) (0.1622::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2092::0.2095) (0.1636::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4511::1.4511) (0.4842::0.4842)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4729::1.4729) (0.0134::0.0134) (0.5173::0.5173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2111) (0.1611::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2137::0.2143) (0.1699::0.1799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2330::0.2330) (0.1383::0.1383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2118::0.2122) (0.1694::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0173::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3771::1.3771) (0.4621::0.4622)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3951::1.3951) (0.0135::0.0135) (0.4935::0.4935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6660::1.6660) (0.5453::0.5453)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.6634::1.6634) (0.0186::0.0186) (0.5474::0.5474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4098::1.4098) (0.4609::0.4610)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4278::1.4278) (0.0132::0.0132) (0.4934::0.4934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3149::1.3149) (0.4334::0.4334)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3291::1.3291) (0.0133::0.0133) (0.4627::0.4627)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2123::0.2123) (0.1632::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2081::1.2081) (0.4065::0.4066)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2312::1.2312) (0.0132::0.0132) (0.4411::0.4411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2080::0.2081) (0.1591::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6829::1.6829) (0.5339::0.5340)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6916::1.6916) (0.0126::0.0126) (0.5603::0.5603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3535::1.3535) (0.4561::0.4562)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3808::1.3808) (0.0120::0.0120) (0.4920::0.4920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6237::1.6237) (0.5186::0.5186)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6314::1.6314) (0.0136::0.0136) (0.5457::0.5457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5430::1.5430) (0.5010::0.5011)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5605::1.5605) (0.0129::0.0129) (0.5282::0.5282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4057::1.4057) (0.4589::0.4530)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.4116::1.4116) (0.0146::0.0146) (0.4788::0.4788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4938::1.4938) (0.4842::0.4843)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5077::1.5077) (0.0131::0.0131) (0.5132::0.5132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5227::1.5227) (0.4942::0.4943)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5386::1.5386) (0.0135::0.0135) (0.5259::0.5259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2329::1.2329) (0.4122::0.4123)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2562::1.2562) (0.0131::0.0131) (0.4473::0.4473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3465::1.3465) (0.4535::0.4536)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3665::1.3665) (0.0140::0.0140) (0.4854::0.4854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2127::0.2127) (0.1642::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2146::0.2148) (0.1663::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5473::1.5473) (0.4876::0.4877)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5512::1.5512) (0.0136::0.0136) (0.5110::0.5110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2082) (0.1608::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2101::0.2104) (0.1656::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2770::0.2771) (0.1734::0.1734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2131::0.2132) (0.1656::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0672::0.0672) (0.0349::0.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2110::0.2110) (0.1634::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2085) (0.1588::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2085::0.2089) (0.1640::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1938::0.1938) (0.2048::0.2048)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2116::0.2118) (0.1658::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2122) (0.1627::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2267::1.2267) (0.4086::0.4087)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2453::1.2453) (0.0133::0.0133) (0.4392::0.4392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7475::1.7475) (0.5567::0.5568)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7480::1.7480) (0.0140::0.0140) (0.5724::0.5724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1963::0.1963)) (IOPATH D Q (0.2128::0.2129) (0.1655::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2098::0.2100) (0.1633::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1929::0.1929) (0.2044::0.2044)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4499::1.4499) (0.4679::0.4680)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4686::1.4686) (0.0134::0.0134) (0.5009::0.5009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1945::0.1945) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2466::1.2466) (0.4236::0.4237)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2721::1.2721) (0.0130::0.0130) (0.4594::0.4594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2118::0.2121) (0.1659::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2151::0.2162) (0.1746::0.1911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0013)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0059::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7228::1.7227) (0.5468::0.5469)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7265::1.7265) (0.0140::0.0140) (0.5717::0.5717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4186::1.4186) (0.4599::0.4600)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4333::1.4333) (0.0128::0.0128) (0.4864::0.4864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5481::1.5481) (0.4992::0.4992)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5534::1.5534) (0.0138::0.0138) (0.5236::0.5236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2439::0.2439) (0.2124::0.2124)) (IOPATH D Q (0.2398::0.2398) (0.1792::0.1804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2126::0.2132) (0.1735::0.1841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9745::1.9745) (0.6116::0.6117)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9860::1.9860) (0.0135::0.0135) (0.6414::0.6414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2142::0.2144) (0.1711::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2149::0.2150) (0.1673::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3547::1.3547) (0.4451::0.4452)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3688::1.3688) (0.0131::0.0131) (0.4706::0.4706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1705::0.1705) (0.1402::0.1424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2103) (0.1613::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2180::0.2181) (0.1718::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2748::1.2748) (0.4263::0.4264)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.2892::1.2892) (0.0086::0.0086) (0.4608::0.4608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1822::0.1823) (0.1424::0.1437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2109) (0.1628::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1877::0.1878) (0.1494::0.1508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0494::0.0494) (0.0308::0.0308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5564::1.5564) (0.5014::0.5015)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5763::1.5763) (0.0135::0.0135) (0.5343::0.5343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1962::0.1962) (0.2060::0.2060)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8322::1.8322) (0.5831::0.5831)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8567::1.8567) (0.0119::0.0119) (0.6155::0.6155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2133::0.2134) (0.1650::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0694::0.0694) (0.0385::0.0385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2876::0.2877) (0.1806::0.1806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4421::1.4421) (0.4705::0.4705)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4604::1.4604) (0.0122::0.0122) (0.5032::0.5032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5049::1.5049) (0.4857::0.4858)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5232::1.5232) (0.0135::0.0135) (0.5198::0.5198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2281::1.2281) (0.4182::0.4183)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2466::1.2466) (0.0131::0.0131) (0.4489::0.4489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2109::0.2109) (0.1651::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2131::0.2132) (0.1642::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1878::0.1878) (0.2019::0.2019)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2259::0.2259) (0.2204::0.2204)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0671::0.0671) (0.0360::0.0360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2358::0.2358) (0.2298::0.2298)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0011)) (SETUP (negedge D) (posedge CLK) (0.2256::0.2316)) (HOLD (posedge D) (posedge CLK) (0.0270::0.0283)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2091) (0.1614::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0837::0.0837) (0.1028::0.1028)) (IOPATH B X (0.0879::0.0879) (0.1250::0.1250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1914::0.1914) (0.2037::0.2037)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4461::0.4462) (0.2795::0.2795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0950::0.0950) (0.1357::0.1358)) (IOPATH B X (0.0877::0.0877) (0.1161::0.1161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2090) (0.1610::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2690::0.2691) (0.1702::0.1702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3222::1.3222) (0.4364::0.4365)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3388::1.3388) (0.0134::0.0134) (0.4670::0.4670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7144::1.7144) (0.5410::0.5411)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7266::1.7266) (0.0140::0.0140) (0.5712::0.5712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2879::1.2879) (0.4252::0.4253)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3151::1.3151) (0.0123::0.0123) (0.4629::0.4629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3331::1.3331) (0.4339::0.4340)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3436::1.3436) (0.0139::0.0139) (0.4609::0.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5475::1.5475) (0.5107::0.5108)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5571::1.5571) (0.0127::0.0127) (0.5368::0.5368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2093::0.2094) (0.1623::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4926::1.4926) (0.4866::0.4890)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.5013::1.5013) (0.0146::0.0146) (0.5124::0.5124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2461::0.2461) (0.2136::0.2136)) (IOPATH D Q (0.2418::0.2419) (0.1788::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3000::1.3000) (0.4228::0.4229)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3214::1.3214) (0.0135::0.0135) (0.4596::0.4596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5798::1.5798) (0.5156::0.5156)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5969::1.5969) (0.0138::0.0138) (0.5453::0.5453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2110::0.2118) (0.1701::0.1831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3337::1.3337) (0.4395::0.4396)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3548::1.3548) (0.0132::0.0132) (0.4726::0.4726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2087::0.2089) (0.1623::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2064::1.2064) (0.4028::0.4029)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.2260::1.2260) (0.0144::0.0144) (0.4352::0.4352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6173::1.6173) (0.5158::0.5159)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6233::1.6233) (0.0133::0.0133) (0.5425::0.5425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2684::0.2684) (0.1699::0.1699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0663::0.0663) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2092::0.2099) (0.1677::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2356::0.2356) (0.2076::0.2076)) (IOPATH D Q (0.2313::0.2314) (0.1735::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1932::0.1932) (0.2046::0.2046)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2130::0.2130) (0.1611::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0560::0.0560) (0.0331::0.0331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2302::0.2302) (0.2262::0.2262)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0007)) (SETUP (negedge D) (posedge CLK) (0.2260::0.2327)) (HOLD (posedge D) (posedge CLK) (0.0275::0.0296)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2122::0.2122) (0.1667::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2136::0.2136) (0.1637::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1933::0.1933)) (IOPATH D Q (0.2079::0.2079) (0.1566::0.1580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5185::1.5185) (0.4828::0.4829)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5414::1.5414) (0.0130::0.0130) (0.5210::0.5210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4931::1.4931) (0.4892::0.4830)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5150::1.5150) (0.0127::0.0127) (0.5185::0.5185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1968::0.1968) (0.2063::0.2063)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2111::0.2117) (0.1712::0.1807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2065::0.2065) (0.2111::0.2111)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2400::0.2400) (0.2322::0.2322)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2312::0.2387)) (HOLD (posedge D) (posedge CLK) (0.0315::0.0336)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3798::1.3798) (0.4528::0.4528)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4023::1.4023) (0.0127::0.0127) (0.4867::0.4867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3975::1.3975) (0.4583::0.4583)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4104::1.4104) (0.0143::0.0143) (0.4830::0.4830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2099::0.2108) (0.1656::0.1818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2130::0.2130) (0.1636::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6143::1.6143) (0.5221::0.5222)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6232::1.6232) (0.0135::0.0135) (0.5494::0.5494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4704::1.4704) (0.4772::0.4773)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4740::1.4740) (0.0134::0.0134) (0.4997::0.4997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8687::1.8686) (0.5945::0.5946)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8747::1.8747) (0.0136::0.0136) (0.6204::0.6204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5966::1.5966) (0.5195::0.5196)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6161::1.6161) (0.0129::0.0129) (0.5579::0.5579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2194::0.2201) (0.1760::0.1870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2109) (0.1622::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1914::1.1914) (0.3985::0.3986)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2120::1.2120) (0.0134::0.0134) (0.4305::0.4305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2888::1.2888) (0.4371::0.4371)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3023::1.3023) (0.0133::0.0133) (0.4638::0.4638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4951::1.4951) (0.4878::0.4879)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5041::1.5041) (0.0127::0.0127) (0.5144::0.5144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2105::0.2108) (0.1662::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0681::0.0681) (0.0380::0.0380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2139::0.2139) (0.1637::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9657::1.9657) (0.6196::0.6196)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9791::1.9791) (0.0133::0.0133) (0.6420::0.6420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2376::0.2376) (0.2088::0.2088)) (IOPATH D Q (0.2332::0.2332) (0.1726::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2119::0.2119) (0.1614::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4697::1.4697) (0.4780::0.4781)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4897::1.4897) (0.0126::0.0126) (0.5100::0.5100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5016::1.5016) (0.4857::0.4858)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5246::1.5246) (0.0130::0.0130) (0.5211::0.5211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2103::0.2109) (0.1681::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2123) (0.1636::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2548::0.2548) (0.2185::0.2185)) (IOPATH D Q (0.2506::0.2506) (0.1840::0.1848)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2092::0.2092) (0.1683::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1978::0.1978) (0.2068::0.2068)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0959::0.0959) (0.1399::0.1400)) (IOPATH B X (0.0885::0.0885) (0.1164::0.1164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2329::0.2329) (0.2281::0.2281)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2316::0.2361)) (HOLD (posedge D) (posedge CLK) (0.0317::0.0335)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2108::0.2112) (0.1682::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2815::1.2815) (0.4275::0.4276)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3052::1.3052) (0.0138::0.0138) (0.4679::0.4679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2120::0.2122) (0.1636::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2297::0.2297) (0.2043::0.2043)) (IOPATH D Q (0.2257::0.2258) (0.1716::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2132::0.2132) (0.1635::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2293::0.2293) (0.2257::0.2257)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2402::0.2484)) (HOLD (posedge D) (posedge CLK) (0.0391::0.0410)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2137::0.2137) (0.1671::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2782::0.2782) (0.2301::0.2301)) (IOPATH D Q (0.2740::0.2740) (0.1967::0.1975)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2126::0.2133) (0.1706::0.1821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0886::0.0886) (0.1149::0.1149)) (IOPATH B X (0.0864::0.0864) (0.1129::0.1129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1698::0.1706) (0.1491::0.1508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3797::1.3797) (0.4541::0.4542)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3925::1.3925) (0.0139::0.0139) (0.4798::0.4798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.0956::0.0956) (0.0916::0.0917)) (IOPATH A Y (0.1125::0.1125) (0.0270::0.0270)) (IOPATH B Y (0.0975::0.0976) (0.0262::0.0262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5075::1.5075) (0.4875::0.4907)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5180::1.5180) (0.0134::0.0134) (0.5134::0.5134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1411::0.1411) (0.1255::0.1255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1802::0.1802) (0.1576::0.1576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.1082::0.1082) (0.1246::0.1246)) (IOPATH C X (0.1074::0.1074) (0.1288::0.1289)) (IOPATH A_N X (0.1412::0.1413) (0.1280::0.1280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2829::1.2829) (0.4309::0.4309)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2985::1.2985) (0.0132::0.0132) (0.4590::0.4590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.1058::0.1058) (0.1220::0.1220)) (IOPATH C X (0.1059::0.1059) (0.1275::0.1275)) (IOPATH A_N X (0.1411::0.1411) (0.1272::0.1272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7308::1.7308) (0.5419::0.5420)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7339::1.7339) (0.0142::0.0142) (0.5630::0.5630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.1005::0.1005) (0.1092::0.1092)) (IOPATH B X (0.1055::0.1055) (0.1235::0.1235)) (IOPATH C X (0.1039::0.1039) (0.1278::0.1278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4740::1.4740) (0.4844::0.4845)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4987::1.4987) (0.0119::0.0119) (0.5199::0.5199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1746::1.1746) (0.3930::0.3931)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1985::1.1985) (0.0128::0.0128) (0.4284::0.4284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2316::0.2316) (0.2054::0.2054)) (IOPATH D Q (0.2276::0.2277) (0.1733::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5388::1.5388) (0.4950::0.4950)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5500::1.5500) (0.0127::0.0127) (0.5236::0.5236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6853::1.6853) (0.5429::0.5429)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6862::1.6862) (0.0132::0.0132) (0.5586::0.5586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4118::1.4118) (0.4529::0.4530)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4278::1.4278) (0.0133::0.0133) (0.4836::0.4836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2369::1.2369) (0.4164::0.4165)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2576::1.2576) (0.0134::0.0134) (0.4481::0.4481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0637::0.0637) (0.0359::0.0359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7315::1.7315) (0.5539::0.5539)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7584::1.7584) (0.0124::0.0123) (0.5891::0.5891)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1997::0.1997) (0.1739::0.1739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2173::0.2175) (0.1697::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2345::0.2345) (0.2290::0.2290)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2281::0.2366)) (HOLD (posedge D) (posedge CLK) (0.0290::0.0310)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2117) (0.1621::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1813::0.1813) (0.1512::0.1512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2559::0.2559) (0.1555::0.1555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5440::1.5440) (0.4899::0.4900)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5646::1.5646) (0.0132::0.0132) (0.5258::0.5258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2081) (0.1599::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0958::0.0958) (0.1399::0.1400)) (IOPATH B X (0.0891::0.0891) (0.1192::0.1192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0943::0.0943) (0.1307::0.1307)) (IOPATH B X (0.0876::0.0876) (0.1161::0.1161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2404::0.2404) (0.2325::0.2325)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2341::0.2410)) (HOLD (posedge D) (posedge CLK) (0.0336::0.0361)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3520::1.3520) (0.4549::0.4550)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3705::1.3705) (0.0142::0.0142) (0.4869::0.4869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2112::0.2112) (0.1639::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2114::0.2117) (0.1675::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2132::0.2135) (0.1639::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5368::1.5368) (0.5016::0.5017)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5480::1.5480) (0.0125::0.0125) (0.5282::0.5282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0961::0.0961) (0.1380::0.1380)) (IOPATH B X (0.0938::0.0938) (0.1364::0.1364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0627::0.0627) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0843::0.0843) (0.0999::0.0999)) (IOPATH B X (0.0888::0.0888) (0.1224::0.1224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2903::1.2903) (0.4370::0.4371)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3190::1.3190) (0.0125::0.0125) (0.4756::0.4756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5051::1.5051) (0.4949::0.4949)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5234::1.5234) (0.0127::0.0127) (0.5297::0.5297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1615::0.1615) (0.1378::0.1378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4515::1.4515) (0.4726::0.4727)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4632::1.4632) (0.0135::0.0135) (0.5006::0.5006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4187::1.4187) (0.4551::0.4552)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4258::1.4258) (0.0135::0.0135) (0.4790::0.4790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2844::1.2844) (0.4339::0.4340)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2999::1.2999) (0.0132::0.0132) (0.4637::0.4637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5260::1.5260) (0.5038::0.5039)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5349::1.5349) (0.0132::0.0132) (0.5305::0.5305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2264::1.2264) (0.4114::0.4115)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2466::1.2466) (0.0130::0.0130) (0.4428::0.4428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2289::0.2289) (0.2039::0.2039)) (IOPATH D Q (0.2248::0.2250) (0.1702::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2095) (0.1602::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2382::1.2382) (0.4218::0.4219)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2524::1.2524) (0.0140::0.0140) (0.4500::0.4500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3650::1.3650) (0.4484::0.4485)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3718::1.3718) (0.0141::0.0141) (0.4708::0.4708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2333::0.2333) (0.2064::0.2064)) (IOPATH D Q (0.2289::0.2290) (0.1712::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2128::0.2129) (0.1677::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5594::1.5594) (0.5049::0.5050)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5781::1.5781) (0.0129::0.0129) (0.5387::0.5387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2034::0.2034) (0.2096::0.2096)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2112::0.2114) (0.1654::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2097) (0.1605::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2325::0.2325) (0.2279::0.2279)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2393::0.2452)) (HOLD (posedge D) (posedge CLK) (0.0379::0.0402)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1991::0.1991)) (IOPATH D Q (0.2172::0.2174) (0.1703::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2120::0.2121) (0.1655::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2007::0.2007)) (IOPATH D Q (0.2191::0.2191) (0.1655::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2581::1.2581) (0.4167::0.4168)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2842::1.2842) (0.0133::0.0133) (0.4545::0.4545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0543::0.0543) (0.0323::0.0323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2702::1.2702) (0.4314::0.4315)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2916::1.2916) (0.0137::0.0137) (0.4649::0.4649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2104) (0.1594::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0537::0.0537) (0.0320::0.0320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1376::0.1377)) (IOPATH B X (0.0884::0.0884) (0.1245::0.1245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8849::1.8849) (0.5803::0.5803)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8980::1.8980) (0.0134::0.0134) (0.6059::0.6059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2417::0.2417) (0.2332::0.2332)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2345::0.2412)) (HOLD (posedge D) (posedge CLK) (0.0340::0.0365)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1379::0.1380)) (IOPATH B X (0.0866::0.0866) (0.1185::0.1185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4018::0.4018) (0.2908::0.2908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2849::0.2849) (0.1789::0.1789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2093) (0.1589::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1906::0.1906) (0.2033::0.2033)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3872::1.3872) (0.4521::0.4521)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4071::1.4071) (0.0136::0.0136) (0.4864::0.4864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2087) (0.1646::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6560::1.6560) (0.5345::0.5345)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6575::1.6575) (0.0139::0.0139) (0.5554::0.5554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3704::1.3704) (0.4613::0.4614)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3855::1.3855) (0.0139::0.0139) (0.4901::0.4901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2152::0.2152) (0.1641::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6651::1.6651) (0.5254::0.5255)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6724::1.6724) (0.0141::0.0141) (0.5519::0.5519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2592::0.2592) (0.1647::0.1647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0668::0.0668) (0.0364::0.0364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6560::1.6560) (0.5447::0.5448)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6711::1.6711) (0.0135::0.0135) (0.5740::0.5740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2163::0.2163) (0.1657::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3037::1.3037) (0.4310::0.4311)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3261::1.3261) (0.0137::0.0137) (0.4660::0.4660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6535::1.6535) (0.5347::0.5347)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.6829::1.6829) (0.0090::0.0090) (0.5735::0.5735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3443::1.3443) (0.4407::0.4408)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3700::1.3700) (0.0129::0.0129) (0.4772::0.4772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1963::0.1963) (0.2061::0.2061)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2147::1.2147) (0.4080::0.4081)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2379::1.2379) (0.0127::0.0127) (0.4429::0.4429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5890::1.5890) (0.5081::0.5082)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5944::1.5944) (0.0133::0.0133) (0.5326::0.5326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2141::0.2141) (0.1657::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2159::0.2160) (0.1640::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2825::0.2826) (0.1765::0.1765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2317::0.2317) (0.2273::0.2273)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2270::0.2354)) (HOLD (posedge D) (posedge CLK) (0.0284::0.0305)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2007::0.2007)) (IOPATH D Q (0.2194::0.2195) (0.1680::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2385::0.2385) (0.2093::0.2093)) (IOPATH D Q (0.2349::0.2349) (0.1793::0.1800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2487::0.2487) (0.2151::0.2151)) (IOPATH D Q (0.2445::0.2446) (0.1814::0.1839)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2545::0.2546) (0.1617::0.1617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1558::0.1558) (0.1481::0.1481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2107) (0.1609::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2288::0.2288) (0.2253::0.2253)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2403::0.2482)) (HOLD (posedge D) (posedge CLK) (0.0388::0.0408)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3720::1.3720) (0.4599::0.4600)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3914::1.3914) (0.0133::0.0133) (0.4920::0.4920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2143::0.2143) (0.1633::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0977::0.0977) (0.1317::0.1320)) (IOPATH B X (0.0918::0.0918) (0.1194::0.1194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2088) (0.1644::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5516::1.5516) (0.5111::0.5111)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5625::1.5625) (0.0133::0.0133) (0.5392::0.5392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1671::0.1671) (0.1555::0.1555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2007::0.2007)) (IOPATH D Q (0.2203::0.2209) (0.1746::0.1861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4747::1.4747) (0.4829::0.4830)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4848::1.4848) (0.0127::0.0127) (0.5095::0.5095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2643::0.2643) (0.2232::0.2232)) (IOPATH D Q (0.2600::0.2601) (0.1890::0.1921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6508::1.6508) (0.5397::0.5398)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6512::1.6512) (0.0138::0.0138) (0.5617::0.5617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0944::0.0944) (0.1420::0.1421)) (IOPATH B X (0.0883::0.0883) (0.1199::0.1199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4248::1.4248) (0.4655::0.4656)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4429::1.4429) (0.0133::0.0133) (0.4980::0.4980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5583::1.5583) (0.5138::0.5139)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5746::1.5746) (0.0131::0.0131) (0.5447::0.5447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0589::0.0589) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2187::1.2187) (0.4155::0.4156)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2378::1.2378) (0.0136::0.0136) (0.4467::0.4467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1984::1.1984) (0.3980::0.3981)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2223::1.2223) (0.0127::0.0127) (0.4335::0.4335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3300::1.3300) (0.4478::0.4478)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.3426::1.3426) (0.0146::0.0146) (0.4757::0.4757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4391::1.4391) (0.4783::0.4784)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4443::1.4443) (0.0138::0.0138) (0.5017::0.5017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4135::1.4135) (0.4571::0.4572)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4200::1.4200) (0.0138::0.0138) (0.4814::0.4814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3867::1.3867) (0.4564::0.4564)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4045::1.4045) (0.0136::0.0136) (0.4876::0.4876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2149::0.2150) (0.1652::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2100::0.2105) (0.1679::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2158::0.2158) (0.1626::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1916::0.1916) (0.2037::0.2037)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2362::0.2362) (0.2300::0.2300)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2352::0.2442)) (HOLD (posedge D) (posedge CLK) (0.0348::0.0374)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4925::1.4925) (0.4984::0.4984)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5205::1.5205) (0.0123::0.0123) (0.5338::0.5338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2111::0.2113) (0.1630::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2177::0.2177) (0.1652::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2396::0.2396) (0.2320::0.2320)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2342::0.2412)) (HOLD (posedge D) (posedge CLK) (0.0341::0.0362)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5042::1.5042) (0.4802::0.4803)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5125::1.5125) (0.0142::0.0142) (0.5072::0.5072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1366::0.1367)) (IOPATH B X (0.0858::0.0858) (0.1149::0.1149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2092) (0.1610::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0860::0.0860) (0.1090::0.1090)) (IOPATH B X (0.0880::0.0880) (0.1231::0.1231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8223::1.8223) (0.5783::0.5851)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8222::1.8222) (0.0139::0.0139) (0.5973::0.5973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2134::0.2142) (0.1710::0.1845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2148::0.2150) (0.1651::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2082::0.2083) (0.1599::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1970::0.1970) (0.2064::0.2064)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5328::1.5328) (0.4856::0.4857)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5455::1.5455) (0.0142::0.0142) (0.5116::0.5116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2134::0.2138) (0.1746::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0952::0.0952) (0.1211::0.1211)) (IOPATH B X (0.0977::0.0977) (0.1371::0.1371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2091::0.2094) (0.1653::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6637::1.6637) (0.5214::0.5215)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6665::1.6665) (0.0139::0.0139) (0.5450::0.5450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2173::0.2173) (0.1646::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1993::0.1993) (0.2075::0.2075)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0625)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3015::1.3015) (0.4277::0.4277)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.3337::1.3337) (0.0103::0.0103) (0.4678::0.4678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2457::1.2457) (0.4242::0.4243)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2691::1.2691) (0.0132::0.0132) (0.4594::0.4594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1612::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6602::1.6602) (0.5329::0.5329)) (IOPATH TE_B Z () () (0.0521::0.0521) (1.7246::1.7246) (0.0007::0.0007) (0.5948::0.5948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0617::0.0617) (0.0383::0.0383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2176::0.2177) (0.1668::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5235::1.5235) (0.4910::0.4911)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5308::1.5308) (0.0136::0.0136) (0.5168::0.5168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8921::1.8920) (0.5975::0.5976)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9116::1.9116) (0.0128::0.0128) (0.6297::0.6297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2130::0.2133) (0.1688::0.1755)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4621::1.4620) (0.4853::0.4854)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4872::1.4872) (0.0128::0.0128) (0.5231::0.5231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2319::0.2319) (0.2275::0.2275)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2391::0.2484)) (HOLD (posedge D) (posedge CLK) (0.0376::0.0401)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0576::0.0576) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2825::1.2825) (0.4347::0.4348)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3017::1.3017) (0.0141::0.0141) (0.4665::0.4665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3018::1.3018) (0.4331::0.4332)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3154::1.3154) (0.0143::0.0143) (0.4666::0.4666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2088) (0.1610::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2112::0.2112) (0.1700::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2341::0.2341) (0.2288::0.2288)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2355::0.2428)) (HOLD (posedge D) (posedge CLK) (0.0348::0.0370)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9597::1.9597) (0.6061::0.6062)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9695::1.9695) (0.0128::0.0128) (0.6339::0.6339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1614::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0649::0.0649) (0.0332::0.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0675::0.0675) (0.0364::0.0364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2088::0.2093) (0.1673::0.1761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2198::0.2200) (0.1722::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0970::0.0970) (0.1481::0.1481)) (IOPATH B X (0.0888::0.0888) (0.1136::0.1136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0871::0.0871) (0.1090::0.1090)) (IOPATH B X (0.0871::0.0871) (0.1155::0.1155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4636::1.4636) (0.4792::0.4793)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4829::1.4829) (0.0130::0.0130) (0.5126::0.5126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2552::1.2552) (0.4147::0.4148)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2761::1.2761) (0.0134::0.0134) (0.4493::0.4493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5409::1.5408) (0.5025::0.5026)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5444::1.5444) (0.0134::0.0134) (0.5253::0.5253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2238::0.2238) (0.2009::0.2009)) (IOPATH D Q (0.2197::0.2198) (0.1678::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2100::0.2102) (0.1680::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4568::1.4568) (0.4724::0.4725)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4837::1.4837) (0.0123::0.0123) (0.5107::0.5107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2528::0.2528) (0.1557::0.1557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2304::1.2304) (0.4110::0.4111)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2515::1.2515) (0.0137::0.0137) (0.4439::0.4439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0608::0.0608) (0.0378::0.0378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3125::1.3125) (0.4326::0.4292)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3278::1.3278) (0.0132::0.0132) (0.4605::0.4605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3336::1.3336) (0.4281::0.4282)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3430::1.3430) (0.0139::0.0139) (0.4574::0.4574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3083::1.3083) (0.4245::0.4246)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3241::1.3241) (0.0131::0.0131) (0.4543::0.4543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0831::0.0831) (0.1002::0.1003)) (IOPATH B X (0.0880::0.0880) (0.1249::0.1249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2293::1.2293) (0.4184::0.4184)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2456::1.2456) (0.0139::0.0139) (0.4475::0.4475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1865::0.1865) (0.2013::0.2013)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6698::1.6698) (0.5200::0.5201)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6781::1.6781) (0.0136::0.0136) (0.5456::0.5456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4547::1.4547) (0.4836::0.4837)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4740::1.4740) (0.0133::0.0133) (0.5174::0.5174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1149::0.1149) (0.1125::0.1125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6905::1.6905) (0.5388::0.5389)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6928::1.6928) (0.0132::0.0132) (0.5632::0.5632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2614::0.2615) (0.1656::0.1656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2116::0.2116) (0.1685::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2109) (0.1618::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2131) (0.1633::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2099) (0.1610::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2090::0.2090) (0.1656::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2303::0.2303) (0.2263::0.2263)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2373::0.2445)) (HOLD (posedge D) (posedge CLK) (0.0365::0.0387)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0503::0.0503) (0.0307::0.0307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4405::1.4405) (0.4627::0.4628)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4671::1.4671) (0.0117::0.0117) (0.5007::0.5007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2121) (0.1621::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2150::0.2152) (0.1670::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2202::1.2202) (0.4085::0.4085)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2410::1.2410) (0.0127::0.0127) (0.4409::0.4409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2003::0.2003) (0.2080::0.2080)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2129) (0.1640::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2094) (0.1622::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6407::1.6407) (0.5252::0.5253)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6477::1.6477) (0.0142::0.0142) (0.5510::0.5510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4055::1.4055) (0.4547::0.4547)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4247::1.4247) (0.0137::0.0137) (0.4892::0.4892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2113::0.2114) (0.1668::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5294::1.5294) (0.4911::0.4912)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5354::1.5354) (0.0140::0.0140) (0.5161::0.5161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2103) (0.1614::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2095::0.2098) (0.1656::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2025::0.2025) (0.2091::0.2091)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2843::1.2843) (0.4264::0.4264)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3107::1.3107) (0.0125::0.0125) (0.4615::0.4615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2341::0.2341) (0.2068::0.2068)) (IOPATH D Q (0.2299::0.2300) (0.1731::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5212::1.5212) (0.4928::0.4929)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5398::1.5398) (0.0136::0.0136) (0.5257::0.5257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0510::0.0510) (0.0314::0.0314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6765::1.6765) (0.5248::0.5249)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6841::1.6841) (0.0131::0.0131) (0.5514::0.5514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1946::0.1946)) (IOPATH D Q (0.2099::0.2099) (0.1592::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7214::1.7214) (0.5767::0.5769)) (IOPATH TE_B Z () () (0.0501::0.0501) (1.7686::1.7686) (-0.0031::-0.0031) (0.6095::0.6095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2134::0.2134) (0.1643::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1759::1.1759) (0.4039::0.4040)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.1966::1.1966) (0.0138::0.0138) (0.4362::0.4362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2099::0.2099) (0.2530::0.2530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6702::1.6702) (0.5373::0.5374)) (IOPATH TE_B Z () () (0.0540::0.0540) (1.7191::1.7191) (0.0045::0.0045) (0.5885::0.5885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1979::0.1979) (0.1694::0.1694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4208::1.4208) (0.4743::0.4744)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4426::1.4426) (0.0135::0.0135) (0.5083::0.5083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2150) (0.1643::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3804::1.3804) (0.4513::0.4542)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4024::1.4024) (0.0128::0.0128) (0.4863::0.4863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2090::0.2090) (0.1629::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8964::1.8964) (0.5910::0.5911)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9030::1.9030) (0.0135::0.0135) (0.6191::0.6191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2789::0.2790) (0.1753::0.1753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1831::0.1831) (0.1996::0.1996)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.1999::0.1999)) (IOPATH D Q (0.2182::0.2184) (0.1686::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1606::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2124::0.2127) (0.1729::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2095::0.2097) (0.1631::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3764::1.3764) (0.4628::0.4629)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3977::1.3977) (0.0137::0.0137) (0.4951::0.4951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2015::0.2015) (0.2086::0.2086)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2751::0.2753) (0.1730::0.1730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1955::0.1955) (0.2057::0.2057)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3523::1.3523) (0.4507::0.4507)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3830::1.3830) (0.0115::0.0115) (0.4875::0.4875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2557::0.2559) (0.1620::0.1620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2090) (0.1611::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6198::1.6198) (0.5110::0.5110)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6287::1.6287) (0.0135::0.0135) (0.5405::0.5405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5497::1.5497) (0.5101::0.5102)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5667::1.5667) (0.0130::0.0130) (0.5430::0.5430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4955::1.4955) (0.4840::0.4841)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5085::1.5085) (0.0131::0.0131) (0.5132::0.5132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4341::1.4341) (0.4671::0.4672)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4471::1.4471) (0.0139::0.0139) (0.4950::0.4950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2153::0.2154) (0.1660::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2335::1.2335) (0.4145::0.4145)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2563::1.2563) (0.0132::0.0132) (0.4480::0.4480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1872::1.1872) (0.3964::0.3965)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2081::1.2081) (0.0132::0.0132) (0.4298::0.4298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5541::1.5540) (0.4984::0.4985)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5592::1.5592) (0.0138::0.0138) (0.5221::0.5221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2390::0.2391) (0.1457::0.1457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1676::1.1676) (0.3945::0.3946)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1925::1.1925) (0.0129::0.0129) (0.4306::0.4306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2107::0.2107) (0.1604::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6382::1.6382) (0.5217::0.5218)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6472::1.6472) (0.0130::0.0130) (0.5484::0.5484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2143::0.2143) (0.1623::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3815::1.3815) (0.4434::0.4435)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3906::1.3906) (0.0137::0.0137) (0.4691::0.4691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4576::1.4576) (0.4729::0.4729)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4771::1.4771) (0.0125::0.0125) (0.5063::0.5063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3427::1.3427) (0.4402::0.4402)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3572::1.3572) (0.0131::0.0131) (0.4700::0.4700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2091) (0.1608::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2164::0.2169) (0.1730::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1868::1.1868) (0.4051::0.4052)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2098::1.2098) (0.0134::0.0134) (0.4396::0.4396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2106::0.2113) (0.1659::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2113) (0.1616::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1954::0.1954) (0.2056::0.2056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2684::0.2684) (0.1706::0.1706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2437::1.2437) (0.4123::0.4124)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2621::1.2621) (0.0134::0.0134) (0.4445::0.4445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2147::0.2148) (0.1646::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7021::1.7021) (0.5559::0.5559)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.6913::1.6913) (0.0187::0.0187) (0.5437::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2078::0.2078) (0.2117::0.2117)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2483::1.2483) (0.4175::0.4176)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2711::1.2711) (0.0132::0.0132) (0.4511::0.4511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9755::1.9755) (0.6122::0.6123)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9789::1.9789) (0.0136::0.0136) (0.6315::0.6315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2015::0.2015) (0.2087::0.2087)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2363::0.2363) (0.2081::0.2081)) (IOPATH D Q (0.2323::0.2324) (0.1753::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0649::0.0649) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0626::0.0626) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2450::0.2450) (0.2130::0.2130)) (IOPATH D Q (0.2415::0.2417) (0.1855::0.1898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2106::0.2112) (0.1701::0.1802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3565::1.3565) (0.4465::0.4430)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3696::1.3696) (0.0134::0.0134) (0.4727::0.4727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4767::1.4767) (0.4777::0.4714)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4830::1.4830) (0.0138::0.0138) (0.4987::0.4987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6369::1.6369) (0.5241::0.5242)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6531::1.6531) (0.0130::0.0130) (0.5519::0.5519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2114::0.2115) (0.1664::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2110) (0.1604::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4712::1.4712) (0.4774::0.4775)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4819::1.4819) (0.0139::0.0139) (0.5048::0.5048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2123::0.2123) (0.1609::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0560::0.0560) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2089) (0.1649::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1685::0.1685) (0.1425::0.1425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1928::0.1928) (0.1651::0.1651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8608::1.8608) (0.5940::0.5940)) (IOPATH TE_B Z () () (0.0570::0.0570) (1.8675::1.8675) (0.0105::0.0105) (0.6249::0.6249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6417::1.6417) (0.5592::0.5594)) (IOPATH TE_B Z () () (0.0472::0.0472) (1.6955::1.6955) (-0.0054::-0.0054) (0.5880::0.5880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2122::0.2122) (0.1629::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2089::0.2092) (0.1655::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2157::0.2161) (0.1715::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2107::0.2107) (0.1591::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1789::0.1789) (0.1570::0.1570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4475::1.4475) (0.4668::0.4668)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.4652::1.4652) (0.0087::0.0087) (0.5052::0.5052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2246::0.2246) (0.2014::0.2014)) (IOPATH D Q (0.2207::0.2210) (0.1698::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2114) (0.1623::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2129::0.2130) (0.1645::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4220::1.4220) (0.4751::0.4752)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4352::1.4352) (0.0137::0.0137) (0.5035::0.5035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2096::0.2097) (0.1593::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1951::0.1951) (0.1684::0.1684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2088) (0.1612::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2449::0.2449) (0.1500::0.1500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2875::1.2875) (0.4302::0.4303)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2941::1.2941) (0.0131::0.0131) (0.4575::0.4575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2278::0.2278) (0.2033::0.2033)) (IOPATH D Q (0.2237::0.2237) (0.1698::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2358::0.2358) (0.2078::0.2078)) (IOPATH D Q (0.2332::0.2335) (0.1871::0.1920)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2484::0.2484) (0.2149::0.2149)) (IOPATH D Q (0.2443::0.2444) (0.1824::0.1855)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4919::1.4919) (0.4844::0.4845)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5042::1.5042) (0.0142::0.0142) (0.5133::0.5133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2133::0.2133) (0.1240::0.1240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0574::0.0574) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3069::1.3069) (0.4401::0.4402)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3294::1.3294) (0.0127::0.0127) (0.4751::0.4751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2100::0.2103) (0.1740::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5821::1.5821) (0.5205::0.5206)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6049::1.6049) (0.0124::0.0124) (0.5567::0.5567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2039::1.2039) (0.3993::0.3994)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2274::1.2274) (0.0134::0.0134) (0.4353::0.4353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2217::0.2217) (0.1998::0.1998)) (IOPATH D Q (0.2179::0.2180) (0.1687::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6081::1.6081) (0.5025::0.5026)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6229::1.6229) (0.0135::0.0135) (0.5342::0.5342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2126::1.2126) (0.4062::0.4063)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2379::1.2379) (0.0131::0.0131) (0.4428::0.4428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2148::0.2148) (0.1626::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3337::1.3337) (0.4399::0.4400)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3433::1.3433) (0.0142::0.0142) (0.4657::0.4657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2118::0.2120) (0.1694::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6877::1.6876) (0.5386::0.5387)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6960::1.6960) (0.0126::0.0126) (0.5659::0.5659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4069::1.4069) (0.4564::0.4565)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4209::1.4209) (0.0132::0.0132) (0.4864::0.4864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2147::1.2147) (0.4022::0.4023)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2396::1.2396) (0.0127::0.0127) (0.4388::0.4388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4747::1.4747) (0.4908::0.4909)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4952::1.4952) (0.0127::0.0127) (0.5242::0.5242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4489::1.4489) (0.4736::0.4736)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4674::1.4674) (0.0137::0.0137) (0.5064::0.5064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2318::1.2318) (0.4096::0.4096)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2579::1.2579) (0.0123::0.0123) (0.4471::0.4471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6471::1.6471) (0.5161::0.5162)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6512::1.6512) (0.0135::0.0135) (0.5406::0.5406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1422::0.1422) (0.1311::0.1311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2140::0.2140) (0.1705::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2080) (0.1589::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2463::0.2464) (0.1516::0.1516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8249::1.8249) (0.5653::0.5654)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8330::1.8330) (0.0133::0.0133) (0.5920::0.5920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1863::0.1863) (0.1619::0.1619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2118::0.2119) (0.1702::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0642::0.0642) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2097) (0.1605::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2148::0.2149) (0.1640::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2108) (0.1595::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2362::1.2362) (0.4194::0.4194)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.2314::1.2314) (0.0182::0.0182) (0.4172::0.4172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2584::0.2585) (0.1632::0.1632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2137::0.2138) (0.1708::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2083::0.2085) (0.1630::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2900::1.2900) (0.4386::0.4387)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3051::1.3051) (0.0139::0.0139) (0.4664::0.4664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2106) (0.1633::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3760::1.3760) (0.4453::0.4454)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3789::1.3789) (0.0139::0.0139) (0.4680::0.4680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2109) (0.1610::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4868::1.4868) (0.4762::0.4789)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4989::1.4989) (0.0130::0.0130) (0.5044::0.5044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5512::1.5512) (0.5066::0.5067)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5628::1.5628) (0.0131::0.0131) (0.5392::0.5392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4621::1.4621) (0.4667::0.4668)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4816::1.4816) (0.0132::0.0132) (0.4984::0.4984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2113::0.2117) (0.1690::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4577::1.4577) (0.4663::0.4664)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4699::1.4699) (0.0133::0.0133) (0.4935::0.4935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2118::0.2118) (0.1629::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0918::0.0918) (0.1278::0.1279)) (IOPATH B X (0.0858::0.0858) (0.1150::0.1150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9681::1.9680) (0.6338::0.6257)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9818::1.9818) (0.0138::0.0138) (0.6484::0.6484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2124::0.2125) (0.1621::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1324::0.1324) (0.1444::0.1444)) (IOPATH D X (0.1318::0.1318) (0.1501::0.1501)) (IOPATH A_N X (0.1752::0.1752) (0.1406::0.1406)) (IOPATH B_N X (0.1801::0.1801) (0.1491::0.1491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1390::0.1390) (0.1076::0.1076)) (IOPATH A Y (0.1920::0.1920) (0.0354::0.0354)) (IOPATH B Y (0.1779::0.1779) (0.0365::0.0365)) (IOPATH C Y (0.1533::0.1533) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2091::0.2098) (0.1670::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9732::1.9733) (0.6279::0.6279)) (IOPATH TE_B Z () () (0.0563::0.0563) (2.0004::2.0004) (0.0091::0.0091) (0.6649::0.6649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1351::0.1351) (0.1461::0.1461)) (IOPATH D X (0.1346::0.1346) (0.1522::0.1522)) (IOPATH A_N X (0.1780::0.1780) (0.1425::0.1425)) (IOPATH B_N X (0.1832::0.1832) (0.1513::0.1513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2092) (0.1595::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1310::0.1310) (0.1349::0.1349)) (IOPATH C X (0.1314::0.1314) (0.1440::0.1440)) (IOPATH D X (0.1321::0.1321) (0.1546::0.1546)) (IOPATH A_N X (0.1671::0.1671) (0.1408::0.1408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4003::1.4003) (0.4573::0.4573)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4144::1.4144) (0.0137::0.0137) (0.4855::0.4855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1604::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1318::0.1318) (0.1432::0.1432)) (IOPATH D X (0.1318::0.1318) (0.1500::0.1500)) (IOPATH A_N X (0.1763::0.1763) (0.1410::0.1410)) (IOPATH B_N X (0.1801::0.1801) (0.1491::0.1491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5545::1.5545) (0.4998::0.4999)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5723::1.5723) (0.0131::0.0131) (0.5317::0.5317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2020::0.2020) (0.2089::0.2089)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0699::0.0703)) (SETUP (negedge GATE) (posedge CLK) (0.0628::0.0633)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2521::1.2521) (0.4251::0.4252)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2715::1.2715) (0.0133::0.0133) (0.4563::0.4563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1297::0.1297) (0.1341::0.1341)) (IOPATH C X (0.1294::0.1294) (0.1417::0.1417)) (IOPATH D X (0.1307::0.1307) (0.1535::0.1535)) (IOPATH A_N X (0.1666::0.1666) (0.1402::0.1402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2086::0.2087) (0.1612::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2150::0.2152) (0.1690::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1284::0.1284) (0.1330::0.1330)) (IOPATH C X (0.1282::0.1282) (0.1408::0.1408)) (IOPATH D X (0.1295::0.1295) (0.1525::0.1526)) (IOPATH A_N X (0.1657::0.1657) (0.1394::0.1394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1242::0.1242) (0.1179::0.1179)) (IOPATH B X (0.1290::0.1290) (0.1339::0.1339)) (IOPATH C X (0.1284::0.1284) (0.1432::0.1432)) (IOPATH D X (0.1287::0.1287) (0.1496::0.1496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2101::0.2102) (0.1636::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2100::0.2100) (0.1674::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4258::1.4258) (0.4666::0.4667)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4440::1.4440) (0.0126::0.0126) (0.4964::0.4964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3036::1.3036) (0.4251::0.4252)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3150::1.3150) (0.0124::0.0124) (0.4525::0.4525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2222::0.2222) (0.2000::0.2000)) (IOPATH D Q (0.2181::0.2184) (0.1671::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2105) (0.1615::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2146::0.2147) (0.1666::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5265::1.5265) (0.4839::0.4839)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5361::1.5361) (0.0135::0.0135) (0.5113::0.5113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2114) (0.1645::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2091) (0.1608::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2160::0.2172) (0.1753::0.1929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1471::0.1471) (0.1351::0.1351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2140::0.2143) (0.1674::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0531::0.0531) (0.0322::0.0322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2368::0.2368) (0.2083::0.2083)) (IOPATH D Q (0.2326::0.2327) (0.1740::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1967::0.1967)) (IOPATH D Q (0.2146::0.2152) (0.1749::0.1839)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1774::1.1774) (0.4036::0.4037)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2020::1.2020) (0.0135::0.0135) (0.4383::0.4383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5443::1.5443) (0.5099::0.5099)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5469::1.5469) (0.0133::0.0133) (0.5315::0.5315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6780::1.6780) (0.5323::0.5324)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6784::1.6784) (0.0142::0.0142) (0.5540::0.5540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2642::0.2643) (0.1678::0.1678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2375::0.2375) (0.2087::0.2087)) (IOPATH D Q (0.2334::0.2334) (0.1756::0.1773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7134::1.7134) (0.5406::0.5407)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7239::1.7239) (0.0128::0.0128) (0.5689::0.5689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2142::0.2144) (0.1710::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4143::1.4143) (0.4538::0.4539)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4290::1.4290) (0.0133::0.0133) (0.4866::0.4866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7354::1.7354) (0.5690::0.5691)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7588::1.7588) (0.0125::0.0125) (0.6010::0.6010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2408::1.2408) (0.4114::0.4114)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2612::1.2612) (0.0136::0.0136) (0.4442::0.4442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3463::1.3463) (0.4444::0.4444)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3681::1.3681) (0.0131::0.0131) (0.4793::0.4793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7395::1.7395) (0.5426::0.5427)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.7406::1.7406) (0.0146::0.0146) (0.5634::0.5634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4701::1.4701) (0.4790::0.4791)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4903::1.4903) (0.0130::0.0130) (0.5117::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2412::1.2412) (0.4111::0.4112)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2625::1.2625) (0.0130::0.0130) (0.4450::0.4450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2946::1.2946) (0.4177::0.4178)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3163::1.3163) (0.0130::0.0130) (0.4518::0.4518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7407::1.7407) (0.5451::0.5452)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7395::1.7395) (0.0135::0.0135) (0.5668::0.5668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1946::0.1946) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2118::1.2118) (0.4138::0.4139)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2356::1.2356) (0.0125::0.0125) (0.4488::0.4488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2148::0.2150) (0.1695::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4992::1.4992) (0.4977::0.4978)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5237::1.5237) (0.0129::0.0129) (0.5329::0.5329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2591::0.2591) (0.1632::0.1632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2802::0.2803) (0.1754::0.1754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8503::1.8503) (0.5825::0.5826)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8545::1.8545) (0.0130::0.0130) (0.5994::0.5994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2154::0.2154) (0.1659::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2097::0.2097) (0.1699::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2097) (0.1594::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2094::0.2094) (0.1623::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7248::1.7248) (0.5489::0.5490)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7428::1.7428) (0.0117::0.0117) (0.5834::0.5834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6027::1.6026) (0.5051::0.5052)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6114::1.6114) (0.0144::0.0144) (0.5319::0.5319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2743::0.2744) (0.1728::0.1728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2140::0.2140) (0.1672::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4554::1.4554) (0.4838::0.4839)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4681::1.4681) (0.0135::0.0135) (0.5125::0.5125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2111) (0.1628::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2263::0.2263) (0.1322::0.1322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5247::1.5247) (0.4985::0.4986)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5316::1.5316) (0.0138::0.0138) (0.5280::0.5280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2267::1.2267) (0.4108::0.4109)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2523::1.2523) (0.0136::0.0136) (0.4477::0.4477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2098) (0.1616::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1405::0.1406)) (IOPATH B X (0.0850::0.0850) (0.1116::0.1116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2364::1.2364) (0.4194::0.4195)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2544::1.2544) (0.0132::0.0132) (0.4508::0.4508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0954::0.0954) (0.1491::0.1493)) (IOPATH B X (0.0874::0.0874) (0.1128::0.1128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3690::1.3690) (0.4609::0.4610)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3758::1.3758) (0.0139::0.0139) (0.4828::0.4828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2785::1.2785) (0.4318::0.4318)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.2742::1.2743) (0.0180::0.0180) (0.4304::0.4304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5635::1.5635) (0.4950::0.4951)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5757::1.5757) (0.0136::0.0136) (0.5225::0.5225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2151::0.2151) (0.1642::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0558::0.0558) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3516::1.3516) (0.4557::0.4558)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3684::1.3684) (0.0138::0.0138) (0.4856::0.4856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2260::0.2260) (0.1364::0.1364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2087::0.2094) (0.1662::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2034::0.2034) (0.2095::0.2095)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8137::1.8137) (0.5818::0.5818)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.8409::1.8409) (0.0114::0.0114) (0.6182::0.6182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1614::0.1620) (0.1502::0.1516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2254::0.2254) (0.2019::0.2019)) (IOPATH D Q (0.2225::0.2235) (0.1775::0.1930)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0088::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2149::0.2150) (0.1665::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4408::1.4408) (0.4629::0.4629)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4641::1.4641) (0.0122::0.0122) (0.4986::0.4986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2094::0.2098) (0.1678::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0186::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2154::0.2154) (0.1642::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2156::0.2157) (0.1629::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0728::0.0728) (0.0420::0.0420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3081::1.3081) (0.4249::0.4210)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3190::1.3190) (0.0135::0.0135) (0.4515::0.4515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2130::0.2130) (0.1633::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2087::0.2090) (0.1662::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2091::0.2094) (0.1634::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2511::0.2511) (0.1938::0.1956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2113::0.2121) (0.1713::0.1841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1753::0.1760) (0.1660::0.1693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6465::1.6464) (0.5264::0.5265)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6623::1.6623) (0.0122::0.0122) (0.5579::0.5579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1403::0.1404)) (IOPATH B X (0.0865::0.0865) (0.1171::0.1171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2090::0.2100) (0.1650::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1870::0.1870) (0.2015::0.2015)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0697::0.0699)) (SETUP (negedge GATE) (posedge CLK) (0.0625::0.0626)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2110::0.2112) (0.1703::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6509::1.6510) (0.5350::0.5350)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6740::1.6740) (0.0117::0.0117) (0.5682::0.5682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2137::0.2139) (0.1639::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2145::1.2145) (0.4085::0.4086)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2368::1.2368) (0.0132::0.0132) (0.4417::0.4417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2797::1.2797) (0.4347::0.4348)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3059::1.3059) (0.0121::0.0121) (0.4705::0.4705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5913::1.5913) (0.5107::0.5108)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5930::1.5930) (0.0137::0.0137) (0.5333::0.5333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2115) (0.1622::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2076::0.2087) (0.1508::0.1560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7331::1.7331) (0.5433::0.5434)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7399::1.7399) (0.0138::0.0138) (0.5683::0.5683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2122::0.2132) (0.1727::0.1883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0005)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4019::1.4019) (0.4578::0.4579)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4162::1.4162) (0.0140::0.0140) (0.4870::0.4870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1388::0.1389)) (IOPATH B X (0.0866::0.0866) (0.1200::0.1200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2081) (0.1598::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2117) (0.1622::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2278::1.2278) (0.4106::0.4107)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2540::1.2540) (0.0127::0.0127) (0.4470::0.4470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4921::1.4921) (0.4955::0.4956)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5121::1.5121) (0.0123::0.0123) (0.5275::0.5275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5276::1.5276) (0.4956::0.4957)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5464::1.5464) (0.0135::0.0135) (0.5286::0.5286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2146::0.2146) (0.1617::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7425::1.7425) (0.5512::0.5513)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7476::1.7476) (0.0130::0.0130) (0.5765::0.5765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2086::0.2086) (0.1592::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2099::0.2101) (0.1658::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2793::0.2793) (0.1758::0.1758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7239::1.7239) (0.5472::0.5473)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7342::1.7342) (0.0122::0.0122) (0.5765::0.5765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2156::0.2157) (0.1648::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2118) (0.1616::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0604::0.0604) (0.0353::0.0353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2335::0.2335) (0.2065::0.2065)) (IOPATH D Q (0.2294::0.2294) (0.1721::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8309::1.8309) (0.5937::0.5937)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.8218::1.8222) (0.0185::0.0185) (0.5848::0.5852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2109::0.2109) (0.1682::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2157::0.2160) (0.1661::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3837::0.3837) (0.2818::0.2818)) (IOPATH D Q (0.3795::0.3796) (0.2489::0.2494)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2130::0.2130) (0.1634::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2099::0.2099) (0.1645::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2004::1.2004) (0.4011::0.4012)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2272::1.2272) (0.0129::0.0129) (0.4386::0.4386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6695::1.6695) (0.5293::0.5294)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6826::1.6826) (0.0126::0.0126) (0.5603::0.5603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2419::0.2420) (0.1528::0.1528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3269::1.3269) (0.4403::0.4404)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3404::1.3404) (0.0133::0.0133) (0.4676::0.4676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0936::0.0936) (0.1216::0.1217)) (IOPATH B X (0.0927::0.0927) (0.1249::0.1249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2088) (0.1598::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4179::1.4179) (0.4672::0.4673)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4248::1.4248) (0.0136::0.0136) (0.4864::0.4864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5438::1.5438) (0.4967::0.4968)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5463::1.5463) (0.0136::0.0136) (0.5187::0.5187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5037::1.5037) (0.4899::0.4932)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5243::1.5243) (0.0124::0.0124) (0.5216::0.5216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3799::1.3799) (0.4464::0.4465)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3956::1.3956) (0.0139::0.0139) (0.4766::0.4766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2443::1.2443) (0.4237::0.4237)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2644::1.2644) (0.0132::0.0132) (0.4554::0.4554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2170::0.2171) (0.1661::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4148::1.4148) (0.4731::0.4732)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4391::1.4391) (0.0123::0.0123) (0.5077::0.5077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5051::1.5051) (0.4864::0.4865)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5204::1.5204) (0.0131::0.0131) (0.5172::0.5172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1980::0.1980) (0.2069::0.2069)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0903::0.0903) (0.1183::0.1183)) (IOPATH B X (0.0954::0.0954) (0.1439::0.1439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4010::1.4010) (0.4571::0.4571)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4093::1.4093) (0.0133::0.0133) (0.4823::0.4823)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1923::0.1923) (0.2042::0.2042)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2878::1.2878) (0.4373::0.4373)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3147::1.3147) (0.0126::0.0126) (0.4732::0.4732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2486::0.2486) (0.2151::0.2151)) (IOPATH D Q (0.2446::0.2447) (0.1829::0.1857)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2243::0.2243) (0.2013::0.2013)) (IOPATH D Q (0.2204::0.2205) (0.1690::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1935::0.1935)) (IOPATH D Q (0.2089::0.2089) (0.1639::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3201::1.3201) (0.4328::0.4329)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3297::1.3297) (0.0135::0.0135) (0.4601::0.4601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2118::0.2118) (0.1599::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1956::0.1956) (0.2058::0.2058)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2098::0.2099) (0.1637::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2111) (0.1619::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1850::0.1850) (0.1557::0.1557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7166::1.7166) (0.5438::0.5438)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7277::1.7277) (0.0125::0.0125) (0.5736::0.5736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1355::0.1356)) (IOPATH B X (0.0863::0.0863) (0.1166::0.1166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6093::1.6093) (0.5133::0.5134)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6156::1.6156) (0.0127::0.0127) (0.5391::0.5391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1983::0.1983) (0.2070::0.2070)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0578::0.0578) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2116::0.2116) (0.1642::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2092::0.2095) (0.1660::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2086) (0.1607::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2606::0.2607) (0.1649::0.1649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3978::1.3979) (0.4539::0.4539)) (IOPATH TE_B Z () () (0.0562::0.0562) (1.4190::1.4190) (0.0089::0.0089) (0.4901::0.4901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4931::1.4931) (0.4729::0.4730)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4984::1.4984) (0.0140::0.0140) (0.4965::0.4965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2003::0.2003) (0.2080::0.2080)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0889::0.0889) (0.1190::0.1190)) (IOPATH B X (0.0857::0.0857) (0.1137::0.1137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8854::1.8854) (0.5895::0.5896)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9068::1.9068) (0.0124::0.0124) (0.6234::0.6234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2108::0.2110) (0.1647::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4538::1.4538) (0.4681::0.4682)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4772::1.4772) (0.0128::0.0128) (0.5051::0.5051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1965::1.1966) (0.4093::0.4094)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2206::1.2206) (0.0132::0.0132) (0.4445::0.4445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1784::0.1784) (0.1693::0.1693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5281::1.5281) (0.5002::0.5003)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5479::1.5479) (0.0138::0.0138) (0.5321::0.5321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6783::1.6783) (0.5299::0.5299)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6882::1.6882) (0.0128::0.0128) (0.5596::0.5596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2641::0.2642) (0.1660::0.1660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5251::1.5251) (0.4950::0.4950)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5427::1.5427) (0.0136::0.0136) (0.5262::0.5262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2119::0.2121) (0.1671::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4895::1.4895) (0.4795::0.4796)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5053::1.5053) (0.0138::0.0138) (0.5105::0.5105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8226::1.8226) (0.5928::0.5929)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8324::1.8324) (0.0134::0.0134) (0.6195::0.6195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2131::0.2131) (0.1641::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2105) (0.1655::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2098::0.2099) (0.1644::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2169::0.2171) (0.1688::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3993::1.3993) (0.4596::0.4561)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4146::1.4146) (0.0134::0.0134) (0.4867::0.4867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2101) (0.1608::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0755::0.0756) (0.0467::0.0467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0883::0.0883) (0.1175::0.1175)) (IOPATH B X (0.0878::0.0878) (0.1229::0.1229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2198::0.2198) (0.1295::0.1295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2231::0.2231) (0.2006::0.2006)) (IOPATH D Q (0.2195::0.2198) (0.1717::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2581::0.2582) (0.1640::0.1640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2095) (0.1585::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2028::0.2028) (0.2092::0.2092)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3151::1.3151) (0.4332::0.4333)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3333::1.3333) (0.0139::0.0139) (0.4654::0.4654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2142::0.2147) (0.1769::0.1845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3096::1.3096) (0.4232::0.4233)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3204::1.3204) (0.0140::0.0140) (0.4527::0.4527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2308::1.2308) (0.4195::0.4196)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2517::1.2517) (0.0137::0.0137) (0.4526::0.4526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7015::1.7015) (0.5352::0.5353)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7025::1.7025) (0.0136::0.0136) (0.5575::0.5575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4529::1.4529) (0.4772::0.4772)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4771::1.4771) (0.0129::0.0129) (0.5187::0.5187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2577::1.2577) (0.4184::0.4185)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2762::1.2762) (0.0135::0.0135) (0.4504::0.4504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0514::0.0514) (0.0315::0.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6881::1.6881) (0.5389::0.5403)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6961::1.6961) (0.0131::0.0131) (0.5648::0.5648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5553::1.5553) (0.5028::0.5029)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5752::1.5752) (0.0134::0.0134) (0.5363::0.5363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1830::0.1830) (0.1596::0.1596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4039::1.4039) (0.4576::0.4577)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4174::1.4174) (0.0135::0.0135) (0.4867::0.4867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1921::0.1921) (0.2040::0.2040)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4267::1.4267) (0.4576::0.4577)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4418::1.4418) (0.0131::0.0131) (0.4857::0.4857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2502::0.2502) (0.1555::0.1555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2112::0.2115) (0.1664::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2082::0.2083) (0.1587::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2696::0.2697) (0.1704::0.1704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1741::1.1741) (0.4019::0.4020)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.1949::1.1949) (0.0126::0.0126) (0.4342::0.4342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2593::1.2593) (0.4269::0.4270)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2803::1.2803) (0.0136::0.0136) (0.4600::0.4600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2104::0.2106) (0.1643::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2092) (0.1599::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2150::0.2150) (0.1648::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2295::0.2295) (0.2042::0.2042)) (IOPATH D Q (0.2254::0.2254) (0.1694::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2122::0.2122) (0.1644::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1989::0.1989) (0.2073::0.2073)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2786::1.2786) (0.4147::0.4148)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2858::1.2858) (0.0132::0.0132) (0.4408::0.4408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2091) (0.1608::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3716::1.3716) (0.4489::0.4490)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3914::1.3914) (0.0136::0.0136) (0.4817::0.4817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0520::0.0520) (0.0322::0.0322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2106::0.2106) (0.1646::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1992::0.1992)) (IOPATH D Q (0.2167::0.2168) (0.1656::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2143::0.2145) (0.1634::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2145::0.2145) (0.1658::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5388::1.5388) (0.4886::0.4886)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5583::1.5583) (0.0131::0.0131) (0.5229::0.5229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2111) (0.1612::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5218::1.5218) (0.4937::0.4938)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5355::1.5355) (0.0137::0.0137) (0.5233::0.5233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2092::0.2092) (0.1645::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0908::0.0908) (0.1140::0.1140)) (IOPATH B X (0.0926::0.0926) (0.1273::0.1273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2013::0.2013) (0.2085::0.2085)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0625)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7123::1.7123) (0.5531::0.5532)) (IOPATH TE_B Z () () (0.0506::0.0506) (1.7528::1.7528) (-0.0021::-0.0021) (0.5923::0.5923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2192::1.2192) (0.4144::0.4144)) (IOPATH TE_B Z () () (0.0556::0.0556) (1.2228::1.2228) (0.0174::0.0174) (0.4228::0.4228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2136::0.2138) (0.1630::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2331::0.2331) (0.1821::0.1843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6938::1.6938) (0.5540::0.5541)) (IOPATH TE_B Z () () (0.0443::0.0443) (1.7593::1.7593) (-0.0076::-0.0076) (0.6048::0.6048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3107::1.3108) (0.4382::0.4382)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.3465::1.3465) (0.0082::0.0082) (0.4802::0.4802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5335::1.5335) (0.4980::0.4980)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5536::1.5536) (0.0130::0.0130) (0.5303::0.5303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4920::1.4920) (0.4840::0.4841)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5140::1.5140) (0.0128::0.0128) (0.5190::0.5190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2594::0.2594) (0.2208::0.2208)) (IOPATH D Q (0.2553::0.2554) (0.1880::0.1897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2089::0.2092) (0.1671::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5472::1.5472) (0.4966::0.4967)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5723::1.5723) (0.0120::0.0120) (0.5339::0.5339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7650::1.7650) (0.5751::0.5752)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7685::1.7685) (0.0133::0.0133) (0.5977::0.5977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2114::0.2114) (0.1596::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0499::0.0499) (0.0309::0.0309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2095::0.2096) (0.1636::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.0972::0.0972) (0.1008::0.1008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5071::1.5070) (0.4793::0.4794)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5156::1.5156) (0.0143::0.0143) (0.5049::0.5049)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3004::1.3004) (0.4324::0.4325)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3222::1.3222) (0.0129::0.0129) (0.4652::0.4652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0686::0.0686) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2093) (0.1596::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2089::0.2089) (0.1578::0.1578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0553::0.0553) (0.0326::0.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2106) (0.1620::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2094::0.2096) (0.1683::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1404::0.1404) (0.1332::0.1332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2084) (0.1607::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1659::1.1659) (0.3916::0.3917)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.1898::1.1898) (0.0139::0.0139) (0.4263::0.4263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2256::0.2256) (0.2020::0.2020)) (IOPATH D Q (0.2216::0.2218) (0.1695::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6373::1.6373) (0.5183::0.5184)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6448::1.6448) (0.0139::0.0139) (0.5465::0.5465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2581::1.2581) (0.4196::0.4197)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2752::1.2752) (0.0139::0.0139) (0.4507::0.4507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4560::1.4559) (0.4702::0.4703)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4753::1.4753) (0.0129::0.0129) (0.5037::0.5037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3461::1.3461) (0.4459::0.4489)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3586::1.3586) (0.0137::0.0137) (0.4741::0.4741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3380::1.3380) (0.4395::0.4396)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3531::1.3531) (0.0134::0.0134) (0.4680::0.4680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1870::1.1870) (0.4058::0.4059)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2135::1.2135) (0.0123::0.0123) (0.4424::0.4424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2084) (0.1584::0.1592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2375::1.2375) (0.4147::0.4148)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2586::1.2586) (0.0130::0.0130) (0.4471::0.4471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1978::0.1978)) (IOPATH D Q (0.2147::0.2147) (0.1628::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6683::1.6683) (0.5309::0.5310)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6716::1.6716) (0.0140::0.0140) (0.5540::0.5540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2835::0.2836) (0.1786::0.1786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3509::1.3509) (0.4424::0.4425)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3747::1.3747) (0.0128::0.0128) (0.4790::0.4790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5087::1.5087) (0.4760::0.4761)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5182::1.5183) (0.0132::0.0132) (0.5031::0.5031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2570::1.2570) (0.4163::0.4164)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2775::1.2775) (0.0140::0.0140) (0.4493::0.4493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2535::0.2536) (0.1960::0.1982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2110) (0.1623::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2089::0.2090) (0.1603::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2351::0.2351) (0.2074::0.2074)) (IOPATH D Q (0.2311::0.2313) (0.1757::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2085) (0.1608::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2118::0.2118) (0.1704::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3129::1.3129) (0.4350::0.4350)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3273::1.3273) (0.0137::0.0137) (0.4617::0.4617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1496::0.1497) (0.1253::0.1271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1093::0.1093) (0.0981::0.0995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3887::1.3887) (0.4565::0.4566)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4071::1.4071) (0.0133::0.0133) (0.4870::0.4870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3742::1.3742) (0.4598::0.4598)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.3672::1.3672) (0.0184::0.0184) (0.4557::0.4557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0606::0.0606) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2136::0.2137) (0.1642::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4051::1.4051) (0.4526::0.4545)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4164::1.4164) (0.0133::0.0133) (0.4801::0.4801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6456::1.6456) (0.5325::0.5326)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6530::1.6530) (0.0133::0.0133) (0.5642::0.5642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4688::1.4688) (0.4783::0.4784)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4799::1.4799) (0.0137::0.0137) (0.5024::0.5024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2110::0.2110) (0.1613::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2147::0.2149) (0.1689::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1555::0.1555) (0.1422::0.1422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2114::0.2119) (0.1689::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6150::1.6150) (0.5228::0.5229)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6329::1.6329) (0.0123::0.0123) (0.5518::0.5518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2258::0.2258) (0.2021::0.2021)) (IOPATH D Q (0.2218::0.2218) (0.1689::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4947::1.4947) (0.4860::0.4861)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5161::1.5161) (0.0127::0.0127) (0.5214::0.5214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4693::1.4693) (0.4781::0.4782)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4929::1.4929) (0.0120::0.0120) (0.5122::0.5122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2105::0.2106) (0.1608::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1339::0.1339) (0.1286::0.1286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2448::0.2448) (0.2129::0.2129)) (IOPATH D Q (0.2408::0.2410) (0.1815::0.1853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2125::0.2126) (0.1702::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3630::1.3630) (0.4413::0.4413)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3864::1.3864) (0.0128::0.0128) (0.4770::0.4770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2103::0.2103) (0.1676::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2873::1.2873) (0.4316::0.4316)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3024::1.3024) (0.0122::0.0122) (0.4633::0.4633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7484::1.7483) (0.5705::0.5706)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7540::1.7540) (0.0135::0.0135) (0.5953::0.5953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3130::1.3130) (0.4437::0.4437)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3335::1.3335) (0.0132::0.0132) (0.4763::0.4763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2131) (0.1633::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5463::1.5463) (0.4980::0.4981)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5597::1.5597) (0.0132::0.0132) (0.5278::0.5278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2132::0.2132) (0.1684::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0673::0.0673) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4711::1.4711) (0.4772::0.4773)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4741::1.4741) (0.0136::0.0136) (0.4992::0.4992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2115::0.2115) (0.1617::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2104::0.2107) (0.1639::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2237::0.2237) (0.2009::0.2009)) (IOPATH D Q (0.2198::0.2200) (0.1692::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2095) (0.1617::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2097::0.2100) (0.1657::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2170::0.2174) (0.1701::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2097::0.2099) (0.1636::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4040::1.4040) (0.4507::0.4508)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4180::1.4180) (0.0140::0.0140) (0.4821::0.4821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2139::0.2141) (0.1639::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2199::1.2199) (0.4156::0.4157)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2421::1.2421) (0.0130::0.0130) (0.4489::0.4489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4749::1.4749) (0.4920::0.4920)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4957::1.4957) (0.0134::0.0134) (0.5247::0.5247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2320::1.2320) (0.4105::0.4106)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2562::1.2562) (0.0131::0.0131) (0.4460::0.4460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6705::1.6705) (0.5277::0.5278)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6926::1.6926) (0.0121::0.0121) (0.5636::0.5636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3445::1.3445) (0.4448::0.4449)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3705::1.3705) (0.0126::0.0126) (0.4817::0.4817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5603::1.5603) (0.5144::0.5080)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5672::1.5672) (0.0134::0.0134) (0.5330::0.5330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3886::1.3886) (0.4554::0.4555)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4058::1.4058) (0.0124::0.0124) (0.4849::0.4849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6417::1.6417) (0.5382::0.5382)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.6100::1.6100) (0.0184::0.0184) (0.5218::0.5218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2301::0.2301) (0.1402::0.1402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1997::1.1997) (0.4032::0.4033)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2234::1.2234) (0.0131::0.0131) (0.4386::0.4386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2525::1.2525) (0.4248::0.4249)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2710::1.2710) (0.0138::0.0138) (0.4562::0.4562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8359::1.8359) (0.5789::0.5790)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8466::1.8466) (0.0133::0.0133) (0.6093::0.6093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2771::0.2772) (0.1744::0.1744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0644::0.0644) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2127::0.2127) (0.1611::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1985::0.1985) (0.2071::0.2071)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1616::0.1616) (0.1480::0.1480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1995::0.1995)) (IOPATH D Q (0.2178::0.2180) (0.1716::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2117::0.2117) (0.1634::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2335::0.2335) (0.1398::0.1398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8165::1.8165) (0.5690::0.5691)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8249::1.8249) (0.0133::0.0133) (0.5959::0.5959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2166::0.2168) (0.1681::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0521::0.0521) (0.0315::0.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2117::0.2118) (0.1670::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2097) (0.1603::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2531::1.2531) (0.4306::0.4306)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2760::1.2760) (0.0120::0.0120) (0.4636::0.4636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2085::0.2086) (0.1639::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2147::0.2147) (0.1663::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1610::0.1610) (0.1450::0.1450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1679::0.1679) (0.1573::0.1573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2080) (0.1591::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5523::1.5523) (0.5122::0.5123)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5599::1.5599) (0.0136::0.0136) (0.5376::0.5376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1903::0.1903) (0.2031::0.2031)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4726::1.4726) (0.4806::0.4807)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4879::1.4879) (0.0133::0.0133) (0.5103::0.5103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2173::0.2173) (0.1708::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2096::0.2098) (0.1632::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0514::0.0514) (0.0316::0.0316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4684::1.4684) (0.4820::0.4820)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4828::1.4828) (0.0138::0.0138) (0.5109::0.5109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4192::1.4192) (0.4619::0.4620)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4232::1.4232) (0.0134::0.0134) (0.4850::0.4850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0944::0.0944) (0.1387::0.1387)) (IOPATH B X (0.0878::0.0878) (0.1186::0.1186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4821::1.4821) (0.4806::0.4807)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4915::1.4915) (0.0137::0.0137) (0.5075::0.5075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2491::0.2491) (0.1504::0.1504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4676::1.4676) (0.4762::0.4763)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4864::1.4864) (0.0134::0.0134) (0.5082::0.5082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2110) (0.1622::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2127) (0.1641::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2118::0.2118) (0.2136::0.2136)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9836::1.9836) (0.6337::0.6337)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9931::1.9931) (0.0117::0.0117) (0.6629::0.6629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5580::1.5580) (0.5017::0.5018)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5769::1.5769) (0.0127::0.0127) (0.5363::0.5363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2108) (0.1600::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2348::0.2348) (0.2072::0.2072)) (IOPATH D Q (0.2307::0.2308) (0.1741::0.1761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2099::0.2101) (0.1686::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4688::1.4688) (0.4883::0.4884)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4887::1.4887) (0.0130::0.0130) (0.5210::0.5210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2088::0.2088) (0.1591::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1991::0.1991) (0.2074::0.2074)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2335::0.2336) (0.1366::0.1366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0661::0.0661) (0.0331::0.0331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3100::1.3100) (0.4353::0.4354)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3215::1.3215) (0.0132::0.0132) (0.4617::0.4617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2172::0.2174) (0.1660::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2113::0.2119) (0.1691::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2131::0.2131) (0.1629::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2612::1.2612) (0.4299::0.4300)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2840::1.2840) (0.0133::0.0133) (0.4635::0.4635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0676::0.0676) (0.0384::0.0384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3812::1.3812) (0.4430::0.4431)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3945::1.3945) (0.0123::0.0123) (0.4708::0.4708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4653::1.4653) (0.4874::0.4875)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4803::1.4803) (0.0132::0.0132) (0.5173::0.5173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2083) (0.1601::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1919::0.1919) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5509::1.5509) (0.4998::0.4999)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5561::1.5561) (0.0133::0.0133) (0.5238::0.5238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2600::1.2600) (0.4274::0.4274)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2783::1.2783) (0.0132::0.0132) (0.4587::0.4587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5166::1.5166) (0.4845::0.4846)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5249::1.5249) (0.0142::0.0142) (0.5116::0.5116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2110) (0.1616::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2109) (0.1610::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2127::0.2128) (0.1685::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2398::1.2398) (0.4078::0.4079)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2600::1.2600) (0.0134::0.0134) (0.4426::0.4426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1983::0.1983) (0.2070::0.2070)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3072::1.3072) (0.4407::0.4408)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3316::1.3316) (0.0132::0.0132) (0.4767::0.4767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7503::1.7503) (0.5581::0.5582)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7538::1.7538) (0.0130::0.0130) (0.5760::0.5760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2126::0.2132) (0.1715::0.1816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2092::0.2092) (0.1625::0.1649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6095::1.6095) (0.5065::0.5066)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6246::1.6246) (0.0120::0.0120) (0.5370::0.5370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2513::0.2513) (0.2166::0.2166)) (IOPATH D Q (0.2470::0.2470) (0.1816::0.1835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5008::1.5008) (0.4979::0.4980)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5209::1.5209) (0.0130::0.0130) (0.5314::0.5314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2081) (0.1580::0.1589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8481::1.8482) (0.6048::0.6048)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8693::1.8693) (0.0123::0.0123) (0.6360::0.6360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0986::0.0986) (0.1495::0.1496)) (IOPATH B X (0.0904::0.0904) (0.1153::0.1153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2562::1.2562) (0.4158::0.4158)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2752::1.2752) (0.0137::0.0137) (0.4482::0.4482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1989::0.1989) (0.2074::0.2074)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2122::0.2124) (0.1673::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2917::1.2917) (0.4374::0.4374)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3153::1.3153) (0.0127::0.0127) (0.4719::0.4719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0941::0.0941) (0.1417::0.1418)) (IOPATH B X (0.0870::0.0870) (0.1157::0.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2197::1.2197) (0.4102::0.4103)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2396::1.2396) (0.0139::0.0139) (0.4469::0.4469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8559::1.8559) (0.5900::0.5901)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8587::1.8587) (0.0136::0.0136) (0.6137::0.6137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1872::0.1872) (0.2016::0.2016)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2084::0.2084) (0.1604::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7213::1.7213) (0.5458::0.5459)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7322::1.7322) (0.0134::0.0134) (0.5745::0.5745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2113::0.2116) (0.1699::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2129::0.2132) (0.1682::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9452::1.9452) (0.6272::0.6273)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9493::1.9493) (0.0130::0.0130) (0.6520::0.6520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2113) (0.1615::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1506::0.1506) (0.1290::0.1291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2389::0.2389) (0.2095::0.2095)) (IOPATH D Q (0.2345::0.2346) (0.1743::0.1761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1986::0.1986) (0.2072::0.2072)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2268::0.2268) (0.2026::0.2026)) (IOPATH D Q (0.2228::0.2231) (0.1710::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2452::0.2453) (0.1558::0.1558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3834::1.3834) (0.4577::0.4578)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4014::1.4014) (0.0134::0.0134) (0.4940::0.4940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2129) (0.1634::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2120::0.2120) (0.1639::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0666::0.0666) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5841::1.5841) (0.5014::0.5015)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6077::1.6077) (0.0117::0.0117) (0.5366::0.5366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2108) (0.1626::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3635::1.3635) (0.4446::0.4447)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3741::1.3741) (0.0136::0.0136) (0.4728::0.4728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2111) (0.1622::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2508::0.2508) (0.1563::0.1563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3511::1.3511) (0.4548::0.4549)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3772::1.3772) (0.0131::0.0131) (0.4916::0.4916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4643::1.4643) (0.4879::0.4879)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4795::1.4795) (0.0142::0.0142) (0.5177::0.5177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2105::0.2109) (0.1711::0.1776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4007::1.4007) (0.4568::0.4569)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4088::1.4088) (0.0134::0.0134) (0.4819::0.4819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1965::0.1965) (0.2062::0.2062)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0875::0.0875) (0.1084::0.1085)) (IOPATH B X (0.0902::0.0902) (0.1247::0.1247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2251::0.2251) (0.2017::0.2017)) (IOPATH D Q (0.2227::0.2230) (0.1822::0.1873)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3845::1.3845) (0.4638::0.4639)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4045::1.4045) (0.0127::0.0127) (0.4969::0.4969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2079) (0.1579::0.1584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2123::0.2127) (0.1697::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5035::1.5035) (0.4862::0.4863)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5228::1.5228) (0.0135::0.0135) (0.5209::0.5209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2496::0.2496) (0.2156::0.2156)) (IOPATH D Q (0.2455::0.2456) (0.1834::0.1861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1867::0.1867) (0.2014::0.2014)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0694::0.0698)) (SETUP (negedge GATE) (posedge CLK) (0.0622::0.0626)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2118::0.2121) (0.1676::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2098::0.2098) (0.1676::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3747::1.3747) (0.4534::0.4535)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3928::1.3928) (0.0137::0.0137) (0.4855::0.4855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3127::1.3127) (0.4305::0.4306)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3201::1.3201) (0.0143::0.0143) (0.4560::0.4560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3957::1.3956) (0.4565::0.4566)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4175::1.4175) (0.0132::0.0132) (0.4917::0.4917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0557::0.0557) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3534::1.3534) (0.4549::0.4550)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3778::1.3778) (0.0132::0.0132) (0.4897::0.4897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2409::0.2409) (0.1848::0.1870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6233::1.6233) (0.5186::0.5186)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6288::1.6288) (0.0139::0.0139) (0.5430::0.5430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1275::0.1276) (0.1103::0.1124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2120::0.2123) (0.1703::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2119::0.2120) (0.1628::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0640::0.0640) (0.0406::0.0406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1598::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1396::0.1397)) (IOPATH B X (0.0873::0.0873) (0.1211::0.1211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2087::0.2087) (0.1629::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5124::1.5124) (0.4823::0.4823)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5289::1.5289) (0.0128::0.0128) (0.5088::0.5088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2100::0.2100) (0.1589::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2113::0.2117) (0.1691::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2117::0.2118) (0.1641::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7370::1.7370) (0.5469::0.5470)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7402::1.7402) (0.0138::0.0138) (0.5711::0.5711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0989::0.0989) (0.1402::0.1403)) (IOPATH B X (0.0912::0.0912) (0.1179::0.1179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2080) (0.1596::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2151::0.2154) (0.1716::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0872::0.0872) (0.1145::0.1145)) (IOPATH B X (0.0851::0.0851) (0.1127::0.1127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4918::1.4918) (0.4934::0.4874)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5121::1.5121) (0.0131::0.0131) (0.5215::0.5215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5250::1.5250) (0.4914::0.4915)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5448::1.5448) (0.0131::0.0131) (0.5259::0.5259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2398::1.2398) (0.4230::0.4231)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2612::1.2612) (0.0135::0.0135) (0.4562::0.4562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7386::1.7386) (0.5650::0.5651)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7565::1.7565) (0.0133::0.0133) (0.5992::0.5992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2641::0.2642) (0.1659::0.1659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7448::1.7448) (0.5559::0.5560)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7451::1.7451) (0.0140::0.0140) (0.5700::0.5757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0660::0.0660) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7649::1.7649) (0.5532::0.5532)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7790::1.7790) (0.0125::0.0125) (0.5833::0.5833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2236::0.2236) (0.2008::0.2008)) (IOPATH D Q (0.2197::0.2197) (0.1680::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2835::1.2835) (0.4254::0.4254)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3023::1.3023) (0.0130::0.0130) (0.4563::0.4563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2430::1.2430) (0.4133::0.4134)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2671::1.2671) (0.0132::0.0132) (0.4485::0.4485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2168::0.2171) (0.1720::0.1799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2488::1.2488) (0.4176::0.4177)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2741::1.2741) (0.0122::0.0122) (0.4542::0.4542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7272::1.7272) (0.5544::0.5545)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7352::1.7352) (0.0136::0.0136) (0.5812::0.5812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1978::0.1978)) (IOPATH D Q (0.2154::0.2158) (0.1696::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2096::0.2097) (0.1673::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2143::0.2144) (0.1630::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2146::0.2146) (0.1648::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2619::0.2619) (0.1658::0.1658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3530::1.3530) (0.4360::0.4361)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3701::1.3701) (0.0131::0.0131) (0.4659::0.4659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0585::0.0585) (0.0348::0.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9896::1.9895) (0.6388::0.6389)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9968::1.9968) (0.0125::0.0125) (0.6667::0.6667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2057::0.2057) (0.1745::0.1745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2091::0.2092) (0.1615::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2132::0.2133) (0.1657::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1713::0.1723) (0.1634::0.1676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2408::0.2408) (0.1448::0.1448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2129::0.2129) (0.1694::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0948::0.0948) (0.1328::0.1329)) (IOPATH B X (0.0875::0.0875) (0.1162::0.1162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2096) (0.1613::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0539::0.0539) (0.0333::0.0333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2084::0.2084) (0.1601::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2101::0.2104) (0.1648::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2232::0.2232) (0.2006::0.2006)) (IOPATH D Q (0.2191::0.2191) (0.1674::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2112::0.2115) (0.1719::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2115::0.2116) (0.1657::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4139::1.4139) (0.4664::0.4665)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4418::1.4418) (0.0122::0.0122) (0.5040::0.5040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5232::1.5232) (0.4925::0.4925)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5348::1.5348) (0.0136::0.0136) (0.5208::0.5208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5008::1.5008) (0.4794::0.4795)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5110::1.5110) (0.0138::0.0138) (0.5083::0.5083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2307::1.2307) (0.4051::0.4051)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2493::1.2493) (0.0137::0.0137) (0.4385::0.4385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4048::1.4048) (0.4693::0.4694)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4134::1.4134) (0.0132::0.0132) (0.4944::0.4944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0955::0.0955) (0.1388::0.1388)) (IOPATH B X (0.0872::0.0872) (0.1125::0.1125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2315::0.2315) (0.2053::0.2053)) (IOPATH D Q (0.2273::0.2275) (0.1710::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2639::0.2640) (0.1664::0.1664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8587::1.8587) (0.6018::0.6018)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.8558::1.8562) (0.0186::0.0186) (0.6055::0.6059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1960::1.1960) (0.4093::0.4094)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2168::1.2168) (0.0130::0.0130) (0.4414::0.4414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1923::0.1923) (0.2041::0.2041)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5129::1.5129) (0.4890::0.4914)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5341::1.5341) (0.0128::0.0128) (0.5235::0.5235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2148::0.2149) (0.1647::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2373::0.2373) (0.1847::0.1865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2111::0.2113) (0.1666::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1376::0.1377)) (IOPATH B X (0.0855::0.0855) (0.1132::0.1132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1396::0.1396) (0.1306::0.1306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0867::0.0867) (0.1126::0.1126)) (IOPATH B X (0.0873::0.0873) (0.1217::0.1217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2244::0.2244) (0.1309::0.1309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2669::0.2669) (0.2245::0.2245)) (IOPATH D Q (0.2626::0.2627) (0.1902::0.1919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0639::0.0639) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2748::0.2750) (0.1727::0.1727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5069::1.5069) (0.4987::0.4987)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.5087::1.5088) (0.0182::0.0182) (0.5078::0.5078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4228::1.4228) (0.4645::0.4646)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4472::1.4472) (0.0131::0.0131) (0.5006::0.5006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2130::0.2130) (0.1683::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2092) (0.1607::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3212::1.3212) (0.4368::0.4369)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3378::1.3378) (0.0128::0.0128) (0.4653::0.4653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2108::0.2110) (0.1635::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2153::0.2154) (0.1671::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1984::0.1984)) (IOPATH D Q (0.2166::0.2166) (0.1739::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2933::1.2933) (0.4393::0.4394)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3139::1.3139) (0.0137::0.0137) (0.4703::0.4703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2145::0.2145) (0.1804::0.1804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2079) (0.1582::0.1588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5455::1.5455) (0.4987::0.4988)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5471::1.5471) (0.0142::0.0142) (0.5209::0.5209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4898::1.4898) (0.4812::0.4813)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5020::1.5020) (0.0123::0.0123) (0.5113::0.5113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4795::1.4795) (0.4687::0.4688)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4812::1.4812) (0.0142::0.0142) (0.4935::0.4935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1230::0.1230) (0.1086::0.1086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0916::0.0916) (0.1245::0.1246)) (IOPATH B X (0.0879::0.0879) (0.1193::0.1193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2129) (0.1639::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5289::1.5289) (0.4982::0.4982)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5531::1.5531) (0.0115::0.0115) (0.5326::0.5326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6523::1.6523) (0.5240::0.5240)) (IOPATH TE_B Z () () (0.0528::0.0528) (1.7023::1.7024) (0.0021::0.0021) (0.5821::0.5822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2097) (0.1615::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6816::1.6815) (0.5352::0.5353)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6868::1.6868) (0.0132::0.0132) (0.5602::0.5602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5217::1.5217) (0.4893::0.4894)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5377::1.5377) (0.0138::0.0138) (0.5213::0.5213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2178::0.2178) (0.1660::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4951::1.4951) (0.4875::0.4876)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5134::1.5134) (0.0137::0.0137) (0.5203::0.5203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2143::0.2150) (0.1700::0.1822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5228::1.5228) (0.4964::0.4964)) (IOPATH TE_B Z () () (0.0568::0.0568) (1.5314::1.5314) (0.0101::0.0101) (0.5285::0.5285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2520::1.2520) (0.4251::0.4252)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2782::1.2782) (0.0123::0.0123) (0.4621::0.4621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3319::1.3319) (0.4501::0.4502)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3547::1.3547) (0.0131::0.0131) (0.4847::0.4847)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8212::1.8212) (0.5817::0.5817)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8292::1.8292) (0.0140::0.0140) (0.6021::0.6092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4529::1.4529) (0.4722::0.4723)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4660::1.4660) (0.0138::0.0138) (0.5011::0.5011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2111::0.2116) (0.1698::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2179::0.2180) (0.1685::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2877::1.2877) (0.4355::0.4356)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2979::1.2979) (0.0133::0.0133) (0.4607::0.4607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8598::1.8598) (0.5841::0.5842)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8700::1.8700) (0.0130::0.0130) (0.6120::0.6120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1341::0.1341) (0.1061::0.1061)) (IOPATH A Y (0.1877::0.1877) (0.0346::0.0346)) (IOPATH B Y (0.1721::0.1721) (0.0349::0.0349)) (IOPATH C Y (0.1480::0.1480) (0.0325::0.0325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1310::0.1310) (0.1433::0.1433)) (IOPATH D X (0.1299::0.1299) (0.1481::0.1481)) (IOPATH A_N X (0.1727::0.1727) (0.1390::0.1390)) (IOPATH B_N X (0.1767::0.1767) (0.1472::0.1472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3041::0.3042) (0.1908::0.1908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1284::0.1284) (0.1401::0.1401)) (IOPATH D X (0.1288::0.1288) (0.1473::0.1473)) (IOPATH A_N X (0.1716::0.1716) (0.1383::0.1383)) (IOPATH B_N X (0.1778::0.1778) (0.1473::0.1473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1353::0.1353) (0.1376::0.1376)) (IOPATH C X (0.1376::0.1376) (0.1488::0.1488)) (IOPATH D X (0.1378::0.1378) (0.1588::0.1589)) (IOPATH A_N X (0.1723::0.1723) (0.1448::0.1448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2109::0.2117) (0.1689::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2250::0.2250) (0.2017::0.2017)) (IOPATH D Q (0.2209::0.2210) (0.1680::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2813::1.2813) (0.4182::0.4183)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2979::1.2979) (0.0134::0.0134) (0.4506::0.4506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2759::1.2759) (0.4313::0.4314)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2929::1.2929) (0.0139::0.0139) (0.4621::0.4621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1344::0.1344) (0.1446::0.1446)) (IOPATH D X (0.1347::0.1347) (0.1520::0.1520)) (IOPATH A_N X (0.1798::0.1798) (0.1434::0.1434)) (IOPATH B_N X (0.1816::0.1816) (0.1508::0.1508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0502::0.0502) (0.0308::0.0308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1321::0.1321) (0.1360::0.1360)) (IOPATH C X (0.1309::0.1309) (0.1424::0.1424)) (IOPATH D X (0.1326::0.1326) (0.1547::0.1547)) (IOPATH A_N X (0.1671::0.1671) (0.1410::0.1410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2112) (0.1613::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1314::0.1314) (0.1346::0.1346)) (IOPATH C X (0.1322::0.1322) (0.1433::0.1433)) (IOPATH D X (0.1339::0.1339) (0.1557::0.1557)) (IOPATH A_N X (0.1706::0.1706) (0.1429::0.1429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1255::0.1255) (0.1188::0.1188)) (IOPATH B X (0.1283::0.1283) (0.1329::0.1329)) (IOPATH C X (0.1288::0.1288) (0.1429::0.1429)) (IOPATH D X (0.1294::0.1294) (0.1498::0.1498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2110) (0.1597::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2145::0.2147) (0.1648::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2001::0.2001) (0.2079::0.2079)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0694::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2127) (0.1617::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2720::0.2721) (0.1712::0.1712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1764::0.1764) (0.1635::0.1635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2096::0.2101) (0.1668::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1935::0.1935) (0.2046::0.2046)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2110::0.2117) (0.1711::0.1824)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0119::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4012::1.4012) (0.4552::0.4552)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4233::1.4233) (0.0126::0.0126) (0.4898::0.4898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4268::1.4268) (0.4598::0.4598)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4407::1.4407) (0.0130::0.0130) (0.4854::0.4854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1755::1.1755) (0.4034::0.4035)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.1973::1.1973) (0.0136::0.0136) (0.4366::0.4366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1209::0.1209) (0.1067::0.1067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2133::0.2133) (0.1603::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2552::1.2552) (0.4166::0.4167)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2752::1.2752) (0.0139::0.0139) (0.4487::0.4487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2068::1.2068) (0.3988::0.3989)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2263::1.2263) (0.0134::0.0134) (0.4328::0.4328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2775::0.2776) (0.1749::0.1749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2103::0.2106) (0.1658::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0863::0.0863) (0.1103::0.1103)) (IOPATH B X (0.0878::0.0878) (0.1224::0.1224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3803::1.3803) (0.4449::0.4450)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4038::1.4038) (0.0126::0.0126) (0.4825::0.4825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2115::0.2121) (0.1706::0.1817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2094::0.2095) (0.1610::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2529::0.2529) (0.2175::0.2175)) (IOPATH D Q (0.2487::0.2487) (0.1840::0.1853)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0648::0.0648) (0.0381::0.0381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2124::0.2131) (0.1729::0.1846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0894)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0106::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2154::0.2159) (0.1696::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1725::0.1725) (0.1504::0.1504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2584::0.2584) (0.2203::0.2203)) (IOPATH D Q (0.2543::0.2544) (0.1873::0.1898)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2764::0.2765) (0.1737::0.1737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2792::1.2792) (0.4153::0.4154)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2951::1.2951) (0.0138::0.0138) (0.4479::0.4479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2083) (0.1590::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2728::1.2728) (0.4228::0.4229)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3028::1.3028) (0.0118::0.0118) (0.4615::0.4615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2098::0.2099) (0.1657::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5109::1.5109) (0.4895::0.4896)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5192::1.5192) (0.0127::0.0127) (0.5156::0.5156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5626::1.5626) (0.5159::0.5160)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5664::1.5664) (0.0136::0.0136) (0.5373::0.5373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2119::0.2122) (0.1653::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5363::1.5363) (0.4908::0.4909)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5515::1.5515) (0.0138::0.0138) (0.5230::0.5230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2102) (0.1605::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2100) (0.1609::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1753::0.1753) (0.1634::0.1634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1789::1.1789) (0.4057::0.4058)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2072::1.2072) (0.0135::0.0135) (0.4426::0.4426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6858::1.6858) (0.5441::0.5442)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6902::1.6902) (0.0138::0.0138) (0.5743::0.5743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1741::0.1746) (0.1641::0.1664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2120::0.2124) (0.1690::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5366::1.5366) (0.4870::0.4871)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5412::1.5412) (0.0133::0.0133) (0.5106::0.5106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2113::0.2113) (0.1697::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2114::0.2115) (0.1628::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1223::0.1223) (0.1079::0.1079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2140::0.2144) (0.1768::0.1833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1707::0.1707) (0.1404::0.1426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2141::0.2141) (0.1642::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2120) (0.1660::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0915::0.0915) (0.1195::0.1196)) (IOPATH B X (0.0909::0.0909) (0.1249::0.1249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0696::0.0696) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2093) (0.1602::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4895::1.4895) (0.4833::0.4834)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5098::1.5098) (0.0131::0.0131) (0.5161::0.5161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8996::1.8997) (0.6181::0.6182)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9219::1.9219) (0.0122::0.0122) (0.6496::0.6496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5501::1.5501) (0.5022::0.5022)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5797::1.5797) (0.0114::0.0114) (0.5394::0.5394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2832::1.2832) (0.4356::0.4357)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3028::1.3028) (0.0136::0.0136) (0.4675::0.4675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2102) (0.1614::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0883::0.0883) (0.1132::0.1133)) (IOPATH B X (0.0869::0.0869) (0.1145::0.1145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2113::0.2119) (0.1697::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4139::1.4139) (0.4603::0.4603)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.4321::1.4321) (0.0083::0.0083) (0.4990::0.4990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0593::0.0593) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0558::0.0558) (0.0331::0.0331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4965::1.4965) (0.4899::0.4900)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5129::1.5129) (0.0141::0.0141) (0.5265::0.5265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2107::0.2108) (0.1659::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3005::1.3005) (0.4315::0.4316)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3167::1.3167) (0.0135::0.0135) (0.4615::0.4615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9882::1.9882) (0.6203::0.6203)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9935::1.9935) (0.0129::0.0129) (0.6417::0.6417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2287::0.2287) (0.2038::0.2038)) (IOPATH D Q (0.2248::0.2249) (0.1717::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1710::0.1710) (0.1564::0.1564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4551::1.4551) (0.4834::0.4835)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4696::1.4696) (0.0136::0.0136) (0.5134::0.5134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2123::0.2124) (0.1700::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2262::0.2262) (0.2024::0.2024)) (IOPATH D Q (0.2223::0.2224) (0.1701::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3141::1.3141) (0.4353::0.4354)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3233::1.3233) (0.0124::0.0124) (0.4594::0.4594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2841::1.2841) (0.4356::0.4357)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3006::1.3006) (0.0136::0.0136) (0.4641::0.4641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2494::0.2495) (0.1932::0.1954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1735::0.1743) (0.1549::0.1568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5166::1.5166) (0.4839::0.4840)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5306::1.5306) (0.0127::0.0127) (0.5155::0.5155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2120::0.2120) (0.1599::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1950::0.1950) (0.2054::0.2054)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2002::0.2002)) (IOPATH D Q (0.2186::0.2187) (0.1696::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1909::0.1910) (0.1535::0.1553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2091) (0.1603::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2666::0.2666) (0.1687::0.1687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3370::1.3370) (0.4343::0.4344)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3539::1.3539) (0.0133::0.0133) (0.4677::0.4677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3546::1.3546) (0.4497::0.4498)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3774::1.3774) (0.0138::0.0138) (0.4886::0.4886)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5162::1.5161) (0.4873::0.4874)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5257::1.5257) (0.0134::0.0134) (0.5143::0.5143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2156::0.2156) (0.1670::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2106::0.2108) (0.1670::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4506::1.4506) (0.4735::0.4736)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4691::1.4691) (0.0134::0.0134) (0.5055::0.5055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2220::1.2220) (0.4162::0.4163)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2433::1.2433) (0.0129::0.0129) (0.4493::0.4493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2114::0.2115) (0.1626::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2624::1.2624) (0.4294::0.4295)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2859::1.2859) (0.0129::0.0129) (0.4637::0.4637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2567::0.2568) (0.1625::0.1625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2619::0.2619) (0.1658::0.1658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5839::1.5839) (0.4968::0.4969)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5947::1.5947) (0.0126::0.0126) (0.5253::0.5253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7395::1.7395) (0.5521::0.5522)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7494::1.7494) (0.0130::0.0130) (0.5795::0.5795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2226::0.2226) (0.1303::0.1303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2142::0.2144) (0.1687::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2096::0.2096) (0.1618::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2112) (0.1616::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2098::0.2100) (0.1653::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2031::0.2031) (0.2094::0.2094)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2137::0.2137) (0.1627::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2086::0.2088) (0.1636::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6751::1.6751) (0.5491::0.5491)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6808::1.6808) (0.0132::0.0132) (0.5717::0.5717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2080) (0.1594::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3997::1.3997) (0.4573::0.4574)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4146::1.4146) (0.0133::0.0133) (0.4873::0.4873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2111) (0.1630::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2167::0.2167) (0.1277::0.1277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2099) (0.1604::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1902::0.1902) (0.2032::0.2032)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3379::1.3379) (0.4398::0.4399)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3479::1.3479) (0.0140::0.0140) (0.4664::0.4664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6514::1.6514) (0.5455::0.5456)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6682::1.6682) (0.0134::0.0134) (0.5728::0.5728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2095) (0.1588::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2393::0.2394) (0.1472::0.1472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2660::0.2660) (0.2036::0.2055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2156::0.2160) (0.1779::0.1845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0670::0.0670) (0.0333::0.0333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6858::1.6858) (0.5334::0.5335)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7026::1.7026) (0.0132::0.0132) (0.5670::0.5670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4706::1.4706) (0.4808::0.4809)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4916::1.4916) (0.0128::0.0128) (0.5137::0.5137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2912::0.2912) (0.2365::0.2365)) (IOPATH D Q (0.2871::0.2871) (0.2038::0.2038)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2138::0.2141) (0.1681::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1933::0.1933)) (IOPATH D Q (0.2079::0.2080) (0.1585::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4220::1.4220) (0.4758::0.4759)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4399::1.4399) (0.0142::0.0142) (0.5070::0.5070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3308::1.3308) (0.4404::0.4405)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3532::1.3532) (0.0132::0.0132) (0.4751::0.4751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2118) (0.1626::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7478::1.7478) (0.5702::0.5703)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7530::1.7530) (0.0136::0.0136) (0.5945::0.5945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1644::0.1649) (0.1530::0.1540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1898::0.1898) (0.2029::0.2029)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0700::0.0703)) (SETUP (negedge GATE) (posedge CLK) (0.0628::0.0630)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2059::0.2059) (0.2108::0.2108)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4254::1.4254) (0.4696::0.4697)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4446::1.4446) (0.0133::0.0133) (0.5010::0.5010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2307::0.2307) (0.2049::0.2049)) (IOPATH D Q (0.2266::0.2266) (0.1701::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4755::1.4755) (0.4904::0.4904)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4840::1.4840) (0.0135::0.0135) (0.5149::0.5149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2870::1.2870) (0.4186::0.4187)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3041::1.3041) (0.0120::0.0120) (0.4524::0.4524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8351::1.8351) (0.5684::0.5684)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8405::1.8405) (0.0136::0.0136) (0.5967::0.5967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4555::1.4555) (0.4718::0.4719)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4619::1.4619) (0.0140::0.0140) (0.4966::0.4966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2036::1.2036) (0.4083::0.4084)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2256::1.2256) (0.0130::0.0130) (0.4439::0.4439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2122::0.2122) (0.1688::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2139::0.2139) (0.1645::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1900::0.1900) (0.2030::0.2030)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0720::0.0721)) (SETUP (negedge GATE) (posedge CLK) (0.0645::0.0648)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2406::0.2406) (0.2105::0.2105)) (IOPATH D Q (0.2364::0.2365) (0.1769::0.1776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0665::0.0665) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2127::0.2127) (0.1661::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2138::0.2139) (0.1644::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1969::0.1969)) (IOPATH D Q (0.2138::0.2138) (0.1653::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2082::0.2084) (0.1623::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3836::1.3836) (0.4626::0.4626)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.3773::1.3773) (0.0180::0.0180) (0.4587::0.4587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2095) (0.1601::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3404::1.3404) (0.4379::0.4380)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3586::1.3586) (0.0133::0.0133) (0.4705::0.4705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2863::0.2864) (0.1805::0.1805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5590::1.5590) (0.5113::0.5049)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5666::1.5666) (0.0128::0.0128) (0.5304::0.5304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3794::1.3794) (0.4411::0.4412)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3939::1.3939) (0.0139::0.0139) (0.4700::0.4700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2131::0.2131) (0.1672::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1989::1.1989) (0.4015::0.4016)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2212::1.2212) (0.0131::0.0131) (0.4360::0.4360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2511::1.2511) (0.4178::0.4179)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2759::1.2759) (0.0126::0.0126) (0.4544::0.4545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1787::1.1787) (0.3860::0.3861)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2039::1.2039) (0.0130::0.0130) (0.4251::0.4251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2373::0.2373) (0.2307::0.2307)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0009)) (SETUP (negedge D) (posedge CLK) (0.2261::0.2327)) (HOLD (posedge D) (posedge CLK) (0.0273::0.0291)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4175::1.4175) (0.4576::0.4577)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4416::1.4416) (0.0129::0.0129) (0.4952::0.4952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6633::1.6633) (0.5209::0.5209)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6715::1.6715) (0.0129::0.0129) (0.5501::0.5501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0687::0.0687) (0.0391::0.0391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1394::0.1394)) (IOPATH B X (0.0879::0.0879) (0.1216::0.1216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2041::0.2041) (0.2098::0.2098)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2035::0.2035) (0.2096::0.2096)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2122::0.2129) (0.1693::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8164::1.8164) (0.5660::0.5661)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8268::1.8268) (0.0134::0.0134) (0.5961::0.5961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8175::1.8175) (0.5747::0.5748)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8205::1.8205) (0.0127::0.0127) (0.5920::0.5920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2141::0.2148) (0.1745::0.1851)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0112::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2225::0.2225) (0.2002::0.2002)) (IOPATH D Q (0.2185::0.2186) (0.1676::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1259::0.1259) (0.1115::0.1115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1225::0.1225) (0.1409::0.1409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0528::0.0528) (0.0327::0.0327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2106::0.2111) (0.1683::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0524::0.0524) (0.0315::0.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2126) (0.1638::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2166::0.2166) (0.1632::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6083::1.6083) (0.5102::0.5103)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6159::1.6159) (0.0141::0.0141) (0.5385::0.5385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2109::0.2110) (0.1646::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4638::1.4638) (0.4861::0.4861)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4568::1.4568) (0.0184::0.0184) (0.4820::0.4821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2684::0.2685) (0.1695::0.1695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2265::0.2265) (0.2208::0.2208)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5813::1.5813) (0.4988::0.4989)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5853::1.5853) (0.0141::0.0141) (0.5223::0.5223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6663::1.6663) (0.5366::0.5367)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6864::1.6864) (0.0122::0.0122) (0.5697::0.5697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2254::0.2254) (0.2019::0.2019)) (IOPATH D Q (0.2211::0.2211) (0.1658::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0310::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4769::1.4769) (0.4763::0.4764)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4909::1.4909) (0.0123::0.0123) (0.5053::0.5053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4700::1.4700) (0.4828::0.4829)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4828::1.4828) (0.0140::0.0140) (0.5059::0.5059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2100::0.2108) (0.1687::0.1822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2139::0.2139) (0.1645::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2649::0.2649) (0.2235::0.2235)) (IOPATH D Q (0.2608::0.2610) (0.1909::0.1946)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2567::0.2567) (0.2418::0.2418)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2348::0.2412)) (HOLD (posedge D) (posedge CLK) (0.0345::0.0365)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0631::0.0631) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0996::0.0996) (0.1451::0.1452)) (IOPATH B X (0.0923::0.0923) (0.1198::0.1198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4389::1.4389) (0.4796::0.4797)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4584::1.4584) (0.0128::0.0128) (0.5133::0.5133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2141::0.2142) (0.1640::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2893::1.2893) (0.4350::0.4350)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2889::1.2889) (0.0185::0.0185) (0.4390::0.4390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2410::0.2410) (0.2107::0.2107)) (IOPATH D Q (0.2368::0.2369) (0.1771::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2112::0.2116) (0.1730::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1760::0.1760) (0.1814::0.1814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1270::0.1270) (0.1124::0.1124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1249::0.1249) (0.1168::0.1168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1873::0.1873) (0.2017::0.2017)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4178::1.4178) (0.4627::0.4628)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4329::1.4329) (0.0141::0.0141) (0.4928::0.4928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2193::0.2194) (0.1678::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5459::1.5459) (0.4923::0.4924)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5523::1.5523) (0.0141::0.0141) (0.5192::0.5192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2855::1.2855) (0.4254::0.4255)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2999::1.2999) (0.0133::0.0133) (0.4542::0.4542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2133) (0.1632::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3354::0.3354) (0.2582::0.2582)) (IOPATH D Q (0.3314::0.3316) (0.2263::0.2292)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2292::1.2292) (0.4087::0.4088)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2519::1.2519) (0.0134::0.0134) (0.4438::0.4438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7012::1.7012) (0.5282::0.5283)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.7005::1.7005) (0.0144::0.0144) (0.5500::0.5500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3134::1.3134) (0.4438::0.4439)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3336::1.3336) (0.0132::0.0132) (0.4765::0.4765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3160::1.3160) (0.4360::0.4360)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3334::1.3334) (0.0129::0.0129) (0.4668::0.4668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3136::1.3136) (0.4316::0.4317)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3187::1.3187) (0.0141::0.0141) (0.4547::0.4547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2138::0.2138) (0.1624::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2080) (0.1588::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1934::0.1934) (0.1697::0.1697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1739::0.1740) (0.1423::0.1445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2096) (0.1602::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2606::0.2606) (0.1983::0.1983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2094::0.2096) (0.1647::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2129::0.2129) (0.1628::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2099) (0.1606::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8416::1.8416) (0.5909::0.5909)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.8688::1.8688) (0.0114::0.0114) (0.6272::0.6272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2457::0.2457) (0.2355::0.2355)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2298::0.2353)) (HOLD (posedge D) (posedge CLK) (0.0299::0.0316)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2590::1.2590) (0.4214::0.4215)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2793::1.2793) (0.0132::0.0132) (0.4536::0.4536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2855::1.2855) (0.4230::0.4231)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3053::1.3053) (0.0136::0.0136) (0.4560::0.4560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2097::0.2097) (0.1655::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2220::1.2220) (0.4180::0.4180)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2473::1.2473) (0.0131::0.0131) (0.4534::0.4534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6802::1.6802) (0.5379::0.5380)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6879::1.6879) (0.0136::0.0136) (0.5647::0.5647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2215::1.2215) (0.4113::0.4114)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2427::1.2427) (0.0134::0.0134) (0.4482::0.4482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2128::0.2128) (0.1635::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0720::0.0720) (0.0396::0.0396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2086::0.2086) (0.1604::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2273::0.2273) (0.2030::0.2030)) (IOPATH D Q (0.2233::0.2234) (0.1698::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1944::1.1944) (0.3936::0.3937)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2194::1.2194) (0.0124::0.0124) (0.4318::0.4318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2128::0.2129) (0.1623::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9399::1.9399) (0.6107::0.6108)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9413::1.9413) (0.0139::0.0139) (0.6324::0.6324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8390::1.8390) (0.5847::0.5848)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8511::1.8511) (0.0137::0.0137) (0.6145::0.6145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3407::1.3407) (0.4500::0.4500)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.3399::1.3399) (0.0182::0.0182) (0.4538::0.4538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0993::0.0993) (0.1419::0.1419)) (IOPATH B X (0.0915::0.0915) (0.1178::0.1178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2001::0.2001) (0.2079::0.2079)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0936::0.0936) (0.1288::0.1288)) (IOPATH B X (0.0887::0.0887) (0.1200::0.1200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1232::0.1232) (0.1086::0.1086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2395::0.2395) (0.1451::0.1451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3957::1.3957) (0.4584::0.4585)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4113::1.4113) (0.0127::0.0127) (0.4879::0.4879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5052::1.5052) (0.4862::0.4863)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5100::1.5100) (0.0138::0.0138) (0.5106::0.5106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2630::0.2630) (0.2018::0.2042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.1999::0.1999)) (IOPATH D Q (0.2181::0.2183) (0.1686::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1997::0.1997)) (IOPATH D Q (0.2174::0.2176) (0.1663::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2580::0.2580) (0.2201::0.2201)) (IOPATH D Q (0.2538::0.2540) (0.1866::0.1896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2353::0.2353) (0.1413::0.1413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3411::1.3411) (0.4501::0.4501)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.3387::1.3387) (0.0183::0.0183) (0.4524::0.4524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2482::1.2483) (0.4166::0.4166)) (IOPATH TE_B Z () () (0.0565::0.0565) (1.2759::1.2759) (0.0095::0.0095) (0.4549::0.4549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2058::0.2058) (0.1738::0.1738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2129::0.2129) (0.1682::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6953::1.6954) (0.5575::0.5575)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.7234::1.7234) (0.0103::0.0103) (0.5934::0.5934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2142::0.2143) (0.1663::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2173::0.2174) (0.1696::0.1736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2132::0.2134) (0.1658::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3592::1.3592) (0.4555::0.4555)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.3480::1.3480) (0.0184::0.0184) (0.4449::0.4449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2097) (0.1605::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2096::0.2097) (0.1618::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1656::0.1661) (0.1520::0.1533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3831::1.3831) (0.4583::0.4584)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4069::1.4069) (0.0138::0.0138) (0.4980::0.4980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2394::0.2394) (0.2319::0.2319)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0064::0.0079)) (SETUP (negedge D) (posedge CLK) (0.2156::0.2218)) (HOLD (posedge D) (posedge CLK) (0.0190::0.0207)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0562::0.0562) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2115::0.2116) (0.1648::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1984::0.1984)) (IOPATH D Q (0.2161::0.2164) (0.1694::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0948::0.0948) (0.1399::0.1399)) (IOPATH B X (0.0869::0.0869) (0.1132::0.1132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5088::1.5088) (0.5000::0.5001)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5295::1.5295) (0.0128::0.0128) (0.5344::0.5344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2080) (0.1599::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2288::0.2288) (0.1378::0.1378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2042::0.2042) (0.2099::0.2099)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0911::0.0911) (0.1253::0.1254)) (IOPATH B X (0.0907::0.0907) (0.1341::0.1341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4325::1.4325) (0.4716::0.4717)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4542::1.4542) (0.0129::0.0129) (0.5111::0.5111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0662::0.0662) (0.0367::0.0367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1436::0.1436) (0.2799::0.2799)) (IOPATH A1 X (0.1522::0.1522) (0.2894::0.2894)) (IOPATH A2 X (0.1476::0.1476) (0.2814::0.2814)) (IOPATH A3 X (0.1429::0.1429) (0.2709::0.2709)) (IOPATH (posedge S0) X (0.1619::0.1619) (0.3000::0.3000)) (IOPATH (negedge S0) X (0.2357::0.2357) (0.2427::0.2427)) (IOPATH (posedge S1) X (0.1215::0.1215) (0.1687::0.1687)) (IOPATH (negedge S1) X (0.1579::0.1579) (0.1510::0.1510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3104::1.3104) (0.4356::0.4357)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3254::1.3254) (0.0131::0.0131) (0.4647::0.4647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2086) (0.1653::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6293::1.6293) (0.5285::0.5347)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6297::1.6297) (0.0140::0.0140) (0.5488::0.5488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2144::0.2147) (0.1695::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2196::0.2196) (0.1294::0.1294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2099::0.2099) (0.1620::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1800::0.1800) (0.1515::0.1515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4963::1.4962) (0.4835::0.4836)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5044::1.5044) (0.0135::0.0135) (0.5098::0.5098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2993::1.2993) (0.4388::0.4389)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3213::1.3213) (0.0134::0.0134) (0.4731::0.4731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2591::1.2591) (0.4270::0.4271)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2820::1.2820) (0.0134::0.0134) (0.4613::0.4613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3850::1.3850) (0.4461::0.4462)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3970::1.3970) (0.0134::0.0134) (0.4756::0.4756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4338::1.4338) (0.4658::0.4659)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4475::1.4475) (0.0133::0.0133) (0.4954::0.4954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1899::1.1899) (0.4020::0.4021)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2110::1.2110) (0.0137::0.0137) (0.4342::0.4342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1668::1.1668) (0.3937::0.3938)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1934::1.1934) (0.0128::0.0128) (0.4301::0.4301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2108::0.2111) (0.1671::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6451::1.6451) (0.5412::0.5412)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6538::1.6538) (0.0133::0.0133) (0.5651::0.5651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2146::0.2147) (0.1689::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0635::0.0635) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1607::0.1607) (0.1494::0.1494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2083) (0.1593::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2101::0.2103) (0.1650::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2163::0.2165) (0.1673::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1537::0.1537) (0.1315::0.1316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2087::0.2087) (0.1649::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2416::0.2416) (0.2332::0.2332)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2276::0.2325)) (HOLD (posedge D) (posedge CLK) (0.0284::0.0302)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2160::0.2162) (0.1675::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7715::1.7715) (0.5647::0.5648)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7768::1.7768) (0.0133::0.0133) (0.5849::0.5849)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2110::0.2113) (0.1719::0.1772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1581::0.1581) (0.1497::0.1497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0773::0.0773) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2874::1.2874) (0.4358::0.4359)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3107::1.3107) (0.0127::0.0127) (0.4701::0.4701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2501::1.2501) (0.4244::0.4245)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2705::1.2705) (0.0138::0.0138) (0.4569::0.4569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1022::0.1022) (0.1413::0.1413)) (IOPATH B X (0.0940::0.0940) (0.1191::0.1191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2118::1.2118) (0.4139::0.4139)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2340::1.2340) (0.0132::0.0132) (0.4476::0.4476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1935::0.1935)) (IOPATH D Q (0.2090::0.2090) (0.1628::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4976::1.4976) (0.4913::0.4913)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5197::1.5197) (0.0131::0.0131) (0.5240::0.5240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8555::1.8555) (0.5948::0.5949)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8657::1.8657) (0.0131::0.0131) (0.6277::0.6277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1992::0.1992) (0.2075::0.2075)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1349::0.1349) (0.2700::0.2700)) (IOPATH A1 X (0.1413::0.1413) (0.2782::0.2782)) (IOPATH A2 X (0.1395::0.1395) (0.2722::0.2722)) (IOPATH A3 X (0.1347::0.1347) (0.2618::0.2618)) (IOPATH (posedge S0) X (0.1534::0.1534) (0.2908::0.2908)) (IOPATH (negedge S0) X (0.2271::0.2271) (0.2331::0.2331)) (IOPATH (posedge S1) X (0.1130::0.1130) (0.1602::0.1602)) (IOPATH (negedge S1) X (0.1496::0.1496) (0.1433::0.1433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4231::1.4231) (0.4648::0.4649)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4409::1.4409) (0.0130::0.0130) (0.4955::0.4955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3657::1.3657) (0.4577::0.4578)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3797::1.3797) (0.0141::0.0141) (0.4869::0.4869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2172::0.2174) (0.1668::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9880::1.9879) (0.6284::0.6285)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9964::1.9964) (0.0127::0.0127) (0.6567::0.6567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0507::0.0507) (0.0310::0.0310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7216::1.7216) (0.5467::0.5468)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7284::1.7284) (0.0123::0.0123) (0.5724::0.5724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2377::0.2378) (0.1850::0.1868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2109) (0.1600::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6124::1.6124) (0.5197::0.5198)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6185::1.6185) (0.0135::0.0135) (0.5438::0.5438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2124) (0.1630::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2118::0.2123) (0.1699::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0888::0.0888) (0.1189::0.1189)) (IOPATH B X (0.0867::0.0867) (0.1181::0.1181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2118::0.2118) (0.1612::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4137::1.4137) (0.4658::0.4659)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4293::1.4293) (0.0135::0.0135) (0.4960::0.4960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2341::0.2341) (0.2068::0.2068)) (IOPATH D Q (0.2299::0.2300) (0.1731::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2140::0.2147) (0.1709::0.1833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6358::1.6358) (0.5365::0.5365)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.6339::1.6343) (0.0185::0.0185) (0.5399::0.5402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2736::0.2736) (0.1729::0.1729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8422::1.8422) (0.5883::0.5883)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8631::1.8631) (0.0120::0.0120) (0.6215::0.6215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2112) (0.1612::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2183::0.2188) (0.1726::0.1819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0176::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2103::0.2103) (0.1632::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1924::0.1924) (0.1920::0.1920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1882::0.1882) (0.2021::0.2021)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0698::0.0699)) (SETUP (negedge GATE) (posedge CLK) (0.0625::0.0626)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2306::1.2306) (0.4051::0.4052)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2480::1.2480) (0.0139::0.0139) (0.4375::0.4375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2086::0.2086) (0.1642::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5134::1.5134) (0.4908::0.4909)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5375::1.5375) (0.0131::0.0131) (0.5271::0.5271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2408::0.2408) (0.2327::0.2327)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2303::0.2372)) (HOLD (posedge D) (posedge CLK) (0.0309::0.0330)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2133::0.2135) (0.1663::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0550::0.0550) (0.0328::0.0328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6858::1.6858) (0.5403::0.5404)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6962::1.6962) (0.0134::0.0134) (0.5691::0.5691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2123) (0.1620::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2482::1.2482) (0.4151::0.4152)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2688::1.2688) (0.0129::0.0129) (0.4472::0.4472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1382::0.1383)) (IOPATH B X (0.0848::0.0848) (0.1113::0.1113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2115::0.2117) (0.1677::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2090::0.2097) (0.1690::0.1799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2140::0.2140) (0.1631::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1310::0.1310) (0.2654::0.2654)) (IOPATH A1 X (0.1375::0.1375) (0.2737::0.2737)) (IOPATH A2 X (0.1355::0.1355) (0.2675::0.2675)) (IOPATH A3 X (0.1308::0.1308) (0.2572::0.2572)) (IOPATH (posedge S0) X (0.1504::0.1504) (0.2868::0.2868)) (IOPATH (negedge S0) X (0.2243::0.2243) (0.2292::0.2292)) (IOPATH (posedge S1) X (0.1101::0.1101) (0.1567::0.1567)) (IOPATH (negedge S1) X (0.1468::0.1468) (0.1403::0.1403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2118) (0.1609::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2114::0.2114) (0.1603::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2112::0.2115) (0.1666::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0955::0.0955) (0.1366::0.1367)) (IOPATH B X (0.0884::0.0884) (0.1176::0.1176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1367::0.1368)) (IOPATH B X (0.0856::0.0856) (0.1142::0.1142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5469::1.5469) (0.5021::0.5022)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5530::1.5530) (0.0134::0.0134) (0.5272::0.5272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2296::0.2296) (0.2043::0.2043)) (IOPATH D Q (0.2254::0.2256) (0.1702::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2118::0.2120) (0.1702::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4888::1.4888) (0.4835::0.4836)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5028::1.5028) (0.0132::0.0132) (0.5109::0.5109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3097::1.3097) (0.4253::0.4254)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3274::1.3274) (0.0133::0.0133) (0.4587::0.4587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1965::0.1965)) (IOPATH D Q (0.2134::0.2135) (0.1685::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2085) (0.1596::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2072::1.2072) (0.4043::0.4044)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2296::1.2296) (0.0130::0.0130) (0.4390::0.4390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2315::1.2315) (0.4094::0.4095)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2582::1.2582) (0.0127::0.0127) (0.4469::0.4469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2100::0.2102) (0.1641::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2148::1.2148) (0.4144::0.4144)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2388::1.2388) (0.0128::0.0128) (0.4494::0.4494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6897::1.6897) (0.5428::0.5429)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6898::1.6898) (0.0143::0.0143) (0.5573::0.5573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1984::0.1984)) (IOPATH D Q (0.2155::0.2156) (0.1633::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4095::1.4095) (0.4627::0.4635)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4177::1.4177) (0.0137::0.0137) (0.4858::0.4858)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4085::1.4085) (0.4717::0.4717)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4232::1.4232) (0.0139::0.0139) (0.4999::0.4999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2106::0.2107) (0.1630::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2113) (0.1630::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2643::0.2643) (0.2463::0.2463)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0012)) (SETUP (negedge D) (posedge CLK) (0.2257::0.2329)) (HOLD (posedge D) (posedge CLK) (0.0269::0.0289)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2112) (0.1623::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2095::0.2096) (0.1704::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3256::1.3256) (0.4366::0.4367)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3501::1.3501) (0.0127::0.0127) (0.4728::0.4728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0831::0.0831) (0.0999::0.0999)) (IOPATH B X (0.0871::0.0871) (0.1208::0.1208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2123) (0.1634::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0498::0.0498) (0.0305::0.0305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5252::1.5252) (0.4927::0.4928)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5463::1.5463) (0.0133::0.0133) (0.5270::0.5270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4465::1.4465) (0.4636::0.4636)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4668::1.4668) (0.0137::0.0137) (0.4966::0.4966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1359::0.1359) (0.2689::0.2689)) (IOPATH A1 X (0.1387::0.1387) (0.2749::0.2749)) (IOPATH A2 X (0.1360::0.1360) (0.2682::0.2682)) (IOPATH A3 X (0.1322::0.1322) (0.2585::0.2585)) (IOPATH (posedge S0) X (0.1510::0.1510) (0.2877::0.2877)) (IOPATH (negedge S0) X (0.2250::0.2250) (0.2300::0.2300)) (IOPATH (posedge S1) X (0.1108::0.1108) (0.1574::0.1574)) (IOPATH (negedge S1) X (0.1474::0.1475) (0.1410::0.1410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1449::0.1450)) (IOPATH B X (0.0858::0.0858) (0.1130::0.1130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2105::0.2105) (0.1597::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8600::1.8600) (0.5847::0.5848)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8693::1.8693) (0.0137::0.0137) (0.6119::0.6119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1227::0.1227)) (IOPATH B X (0.0904::0.0904) (0.1181::0.1181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2108::0.2109) (0.1687::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7266::1.7266) (0.5547::0.5575)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7304::1.7304) (0.0129::0.0129) (0.5777::0.5709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2769::1.2769) (0.4332::0.4333)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2941::1.2941) (0.0139::0.0139) (0.4635::0.4635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4304::1.4304) (0.4800::0.4801)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4485::1.4485) (0.0124::0.0124) (0.5106::0.5106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2174::0.2175) (0.1675::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5612::1.5612) (0.5048::0.5049)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5654::1.5654) (0.0141::0.0141) (0.5285::0.5285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5459::1.5459) (0.4970::0.4971)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5569::1.5569) (0.0134::0.0134) (0.5251::0.5251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1153::0.1159) (0.0933::0.0948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0941::0.0941) (0.1364::0.1364)) (IOPATH B X (0.0881::0.0881) (0.1206::0.1206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2089) (0.1654::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1776::0.1783) (0.1663::0.1699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4222::0.4222) (0.3002::0.3002)) (IOPATH D Q (0.4178::0.4178) (0.2652::0.2661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1935::0.1935) (0.2048::0.2048)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2081) (0.1601::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1931::0.1931) (0.2045::0.2045)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9873::1.9873) (0.6326::0.6326)) (IOPATH TE_B Z () () (0.0558::0.0558) (2.0035::2.0035) (0.0080::0.0080) (0.6693::0.6693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0687::0.0687) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3890::1.3890) (0.4642::0.4642)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.3911::1.3911) (0.0185::0.0185) (0.4783::0.4784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2135::0.2140) (0.1713::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2434::0.2434) (0.2342::0.2342)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2286::0.2360)) (HOLD (posedge D) (posedge CLK) (0.0293::0.0313)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2095::0.2095) (0.1634::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1230::0.1230) (0.1187::0.1187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8095::1.8096) (0.5692::0.5693)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8159::1.8159) (0.0123::0.0123) (0.5968::0.5968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3856::1.3856) (0.4551::0.4552)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4027::1.4027) (0.0140::0.0140) (0.4851::0.4851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0510::0.0510) (0.0317::0.0317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2119::0.2119) (0.1603::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2085::0.2085) (0.1597::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2263::1.2263) (0.4111::0.4112)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2456::1.2456) (0.0133::0.0133) (0.4422::0.4422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1339::0.1339) (0.2694::0.2694)) (IOPATH A1 X (0.1404::0.1404) (0.2777::0.2777)) (IOPATH A2 X (0.1389::0.1389) (0.2718::0.2718)) (IOPATH A3 X (0.1339::0.1339) (0.2613::0.2613)) (IOPATH (posedge S0) X (0.1533::0.1533) (0.2908::0.2908)) (IOPATH (negedge S0) X (0.2272::0.2272) (0.2331::0.2331)) (IOPATH (posedge S1) X (0.1130::0.1130) (0.1602::0.1602)) (IOPATH (negedge S1) X (0.1496::0.1496) (0.1433::0.1433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2183::0.2183) (0.1299::0.1299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0711::0.0711) (0.0361::0.0361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2119::0.2121) (0.1672::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2992::1.2992) (0.4379::0.4379)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.2983::1.2983) (0.0182::0.0182) (0.4418::0.4418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2136::0.2140) (0.1706::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2138::0.2139) (0.1693::0.1715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1100::0.1100) (0.1406::0.1406)) (IOPATH B X (0.1054::0.1054) (0.1336::0.1336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0905::0.0905) (0.1193::0.1194)) (IOPATH B X (0.0958::0.0958) (0.1458::0.1458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2145::0.2145) (0.1880::0.1889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1955::0.1957) (0.1655::0.1672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2091) (0.1598::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2148::0.2153) (0.1707::0.1805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5612::1.5611) (0.5051::0.5052)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5740::1.5740) (0.0139::0.0139) (0.5345::0.5345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2672::0.2672) (0.1699::0.1699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0912::0.0912) (0.1259::0.1260)) (IOPATH B X (0.0877::0.0877) (0.1222::0.1222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2117::0.2122) (0.1688::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5392::1.5392) (0.4960::0.4961)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5486::1.5486) (0.0129::0.0129) (0.5227::0.5227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2113::0.2114) (0.1610::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2179::0.2182) (0.1748::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1735::1.1735) (0.3920::0.3921)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.1967::1.1967) (0.0138::0.0138) (0.4272::0.4272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2114::1.2114) (0.4069::0.4069)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2376::1.2376) (0.0130::0.0130) (0.4428::0.4428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2089) (0.1613::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1937::0.1937) (0.2048::0.2048)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7240::1.7240) (0.5622::0.5622)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7294::1.7294) (0.0131::0.0131) (0.5871::0.5871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2611::0.2612) (0.1644::0.1644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3422::1.3422) (0.4525::0.4526)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3453::1.3453) (0.0142::0.0142) (0.4730::0.4730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2471::1.2471) (0.4259::0.4260)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2670::1.2670) (0.0137::0.0137) (0.4569::0.4569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3501::1.3501) (0.4543::0.4544)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3709::1.3709) (0.0136::0.0136) (0.4883::0.4883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7081::1.7081) (0.5287::0.5288)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7135::1.7135) (0.0134::0.0134) (0.5542::0.5542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2146::0.2146) (0.1705::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2086::0.2088) (0.1607::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2123::0.2123) (0.1613::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0638::0.0638) (0.0385::0.0385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8495::1.8495) (0.5815::0.5816)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8553::1.8553) (0.0139::0.0139) (0.6080::0.6080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2119) (0.1624::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2096::0.2100) (0.1647::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2415::0.2415) (0.1489::0.1489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0631::0.0631) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2089::0.2092) (0.1640::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2077::0.2077) (0.1592::0.1592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2091::0.2093) (0.1640::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2817::1.2817) (0.4354::0.4355)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3065::1.3065) (0.0121::0.0121) (0.4695::0.4695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1309::0.1309) (0.2638::0.2638)) (IOPATH A1 X (0.1371::0.1371) (0.2720::0.2720)) (IOPATH A2 X (0.1331::0.1331) (0.2645::0.2645)) (IOPATH A3 X (0.1285::0.1285) (0.2543::0.2543)) (IOPATH (posedge S0) X (0.1482::0.1482) (0.2841::0.2841)) (IOPATH (negedge S0) X (0.2221::0.2221) (0.2264::0.2264)) (IOPATH (posedge S1) X (0.1080::0.1080) (0.1543::0.1543)) (IOPATH (negedge S1) X (0.1448::0.1448) (0.1382::0.1383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2099::0.2101) (0.1636::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1950::0.1950) (0.2054::0.2054)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0695::0.0699)) (SETUP (negedge GATE) (posedge CLK) (0.0624::0.0627)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3920::1.3920) (0.4525::0.4525)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4158::1.4158) (0.0123::0.0123) (0.4872::0.4872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2137::0.2137) (0.1629::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5258::1.5258) (0.4940::0.4940)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5451::1.5451) (0.0130::0.0130) (0.5280::0.5280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2240::0.2240) (0.2011::0.2011)) (IOPATH D Q (0.2201::0.2203) (0.1694::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4966::1.4966) (0.4963::0.4964)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5174::1.5174) (0.0134::0.0134) (0.5299::0.5299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9916::1.9916) (0.6211::0.6212)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9876::1.9876) (0.0140::0.0140) (0.6373::0.6373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3746::1.3746) (0.4421::0.4422)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3975::1.3975) (0.0127::0.0127) (0.4798::0.4798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2105::0.2107) (0.1663::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2178::0.2179) (0.1657::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4526::1.4526) (0.4768::0.4800)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4675::1.4675) (0.0136::0.0136) (0.5046::0.5046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3126::1.3126) (0.4323::0.4324)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3194::1.3194) (0.0135::0.0135) (0.4564::0.4564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2494::0.2495) (0.1931::0.1953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1277::0.1277)) (IOPATH B X (0.0866::0.0866) (0.1165::0.1165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4033::1.4033) (0.4631::0.4632)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4189::1.4189) (0.0133::0.0133) (0.4983::0.4983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1959::0.1959) (0.2058::0.2058)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6161::1.6161) (0.5304::0.5305)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6226::1.6226) (0.0126::0.0126) (0.5560::0.5560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4714::1.4714) (0.4812::0.4813)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4774::1.4774) (0.0139::0.0139) (0.5038::0.5038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2118::0.2120) (0.1694::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3745::1.3745) (0.4498::0.4499)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3901::1.3901) (0.0135::0.0135) (0.4798::0.4798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2135) (0.1635::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5973::1.5972) (0.5181::0.5182)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6189::1.6189) (0.0113::0.0113) (0.5597::0.5597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1926::1.1926) (0.4007::0.4008)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2129::1.2129) (0.0139::0.0139) (0.4327::0.4327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4008::1.4008) (0.4593::0.4594)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4054::1.4054) (0.0134::0.0134) (0.4815::0.4815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3686::1.3686) (0.4581::0.4581)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3733::1.3733) (0.0139::0.0139) (0.4807::0.4807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2097::0.2098) (0.1628::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2123::0.2124) (0.1650::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2054::0.2054) (0.2105::0.2105)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1962::0.1962) (0.2061::0.2061)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1347::0.1348) (0.1151::0.1169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2171::0.2171) (0.1671::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0536::0.0536) (0.0320::0.0320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2194::1.2194) (0.4067::0.4068)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2380::1.2380) (0.0140::0.0140) (0.4388::0.4388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4752::1.4752) (0.4917::0.4918)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4987::1.4987) (0.0126::0.0126) (0.5270::0.5270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2096::0.2096) (0.1642::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5649::1.5649) (0.4939::0.4940)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5740::1.5740) (0.0134::0.0134) (0.5207::0.5207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2138::0.2139) (0.1646::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1366::0.1366) (0.2720::0.2720)) (IOPATH A1 X (0.1420::0.1420) (0.2796::0.2796)) (IOPATH A2 X (0.1397::0.1397) (0.2731::0.2731)) (IOPATH A3 X (0.1358::0.1358) (0.2633::0.2633)) (IOPATH (posedge S0) X (0.1550::0.1550) (0.2925::0.2925)) (IOPATH (negedge S0) X (0.2288::0.2288) (0.2349::0.2349)) (IOPATH (posedge S1) X (0.1147::0.1147) (0.1618::0.1618)) (IOPATH (negedge S1) X (0.1512::0.1512) (0.1447::0.1447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2834::1.2834) (0.4345::0.4346)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3026::1.3026) (0.0135::0.0135) (0.4668::0.4668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7453::1.7453) (0.5626::0.5627)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7546::1.7546) (0.0136::0.0136) (0.5946::0.5946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2590::1.2590) (0.4269::0.4270)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2818::1.2818) (0.0127::0.0127) (0.4610::0.4610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2127::0.2127) (0.1625::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2090::0.2097) (0.1664::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8122::1.8122) (0.5623::0.5624)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8176::1.8176) (0.0138::0.0138) (0.5889::0.5889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4539::1.4538) (0.4688::0.4689)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4649::1.4649) (0.0136::0.0136) (0.4975::0.4975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1953::0.1953) (0.2056::0.2056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1934::0.1934) (0.2046::0.2046)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6736::1.6736) (0.5445::0.5376)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6808::1.6808) (0.0140::0.0140) (0.5632::0.5632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2600::0.2601) (0.1653::0.1653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1221::0.1221) (0.1022::0.1022)) (IOPATH A Y (0.1769::0.1769) (0.0323::0.0323)) (IOPATH B Y (0.1632::0.1632) (0.0337::0.0337)) (IOPATH C Y (0.1378::0.1378) (0.0304::0.0304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2101::0.2107) (0.1692::0.1789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4639::1.4639) (0.4861::0.4861)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4575::1.4575) (0.0184::0.0184) (0.4830::0.4830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1296::0.1296) (0.1422::0.1422)) (IOPATH D X (0.1277::0.1277) (0.1455::0.1455)) (IOPATH A_N X (0.1719::0.1719) (0.1384::0.1384)) (IOPATH B_N X (0.1779::0.1779) (0.1473::0.1473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1558::0.1558) (0.1615::0.1615)) (IOPATH D X (0.1536::0.1536) (0.1649::0.1649)) (IOPATH A_N X (0.1978::0.1978) (0.1561::0.1561)) (IOPATH B_N X (0.2034::0.2034) (0.1656::0.1656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2086::0.2087) (0.1590::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1310::0.1310) (0.1352::0.1352)) (IOPATH C X (0.1309::0.1309) (0.1435::0.1435)) (IOPATH D X (0.1304::0.1304) (0.1519::0.1519)) (IOPATH A_N X (0.1662::0.1662) (0.1403::0.1403)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2133::0.2133) (0.1615::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2119::1.2119) (0.4034::0.4035)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2312::1.2312) (0.0138::0.0138) (0.4358::0.4358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1327::0.1327) (0.1436::0.1436)) (IOPATH D X (0.1318::0.1318) (0.1487::0.1487)) (IOPATH A_N X (0.1775::0.1775) (0.1419::0.1419)) (IOPATH B_N X (0.1820::0.1820) (0.1503::0.1503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2154::0.2162) (0.1731::0.1862)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0111::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2758::1.2758) (0.4243::0.4244)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2981::1.2981) (0.0128::0.0128) (0.4568::0.4568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1316::0.1316) (0.1355::0.1355)) (IOPATH C X (0.1310::0.1310) (0.1427::0.1427)) (IOPATH D X (0.1314::0.1314) (0.1528::0.1528)) (IOPATH A_N X (0.1691::0.1691) (0.1419::0.1419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7499::1.7499) (0.5727::0.5728)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7513::1.7513) (0.0140::0.0140) (0.5944::0.5944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2122::0.2122) (0.1624::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1287::0.1287) (0.1334::0.1334)) (IOPATH C X (0.1275::0.1275) (0.1401::0.1401)) (IOPATH D X (0.1280::0.1280) (0.1500::0.1500)) (IOPATH A_N X (0.1653::0.1653) (0.1392::0.1392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1259::0.1259) (0.1190::0.1190)) (IOPATH B X (0.1312::0.1312) (0.1359::0.1359)) (IOPATH C X (0.1298::0.1298) (0.1440::0.1440)) (IOPATH D X (0.1290::0.1291) (0.1486::0.1486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0644::0.0644) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1983::0.1983) (0.2072::0.2072)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2746::0.2748) (0.1728::0.1728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2111) (0.1612::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5190::1.5190) (0.4810::0.4811)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5267::1.5267) (0.0141::0.0141) (0.5063::0.5063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1906::0.1906) (0.1656::0.1656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1647::0.1655) (0.1537::0.1555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2112) (0.1624::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2151::0.2151) (0.1633::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0621::0.0621) (0.0360::0.0360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2140::0.2140) (0.1640::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[0\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1397::0.1397) (0.2734::0.2734)) (IOPATH A1 X (0.1417::0.1417) (0.2788::0.2788)) (IOPATH A2 X (0.1388::0.1388) (0.2720::0.2720)) (IOPATH A3 X (0.1345::0.1345) (0.2620::0.2620)) (IOPATH (posedge S0) X (0.1540::0.1540) (0.2915::0.2915)) (IOPATH (negedge S0) X (0.2278::0.2278) (0.2338::0.2338)) (IOPATH (posedge S1) X (0.1137::0.1137) (0.1608::0.1608)) (IOPATH (negedge S1) X (0.1502::0.1502) (0.1439::0.1439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2119::0.2119) (0.1594::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0309::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4209::1.4209) (0.4756::0.4757)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4427::1.4427) (0.0132::0.0132) (0.5086::0.5086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4953::1.4953) (0.4970::0.4971)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5113::1.5113) (0.0139::0.0139) (0.5264::0.5264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2241::0.2241) (0.2012::0.2012)) (IOPATH D Q (0.2200::0.2201) (0.1674::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3339::1.3339) (0.4491::0.4492)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3528::1.3528) (0.0137::0.0137) (0.4815::0.4815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3493::1.3493) (0.4467::0.4468)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3691::1.3691) (0.0137::0.0137) (0.4799::0.4799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2090::0.2096) (0.1649::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0947::0.0947) (0.1328::0.1329)) (IOPATH B X (0.0877::0.0877) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2115) (0.1623::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4255::1.4255) (0.4674::0.4728)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4403::1.4403) (0.0138::0.0138) (0.4973::0.4973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8082::1.8082) (0.5585::0.5586)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8134::1.8134) (0.0130::0.0130) (0.5851::0.5851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2890::1.2890) (0.4242::0.4242)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2995::1.2995) (0.0132::0.0132) (0.4507::0.4507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2095::0.2105) (0.1709::0.1867)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0065::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1470::0.1471)) (IOPATH B X (0.0850::0.0850) (0.1118::0.1118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2128::0.2131) (0.1679::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2906::1.2906) (0.4365::0.4366)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3084::1.3084) (0.0140::0.0140) (0.4681::0.4681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5912::1.5912) (0.5140::0.5165)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6000::1.6000) (0.0136::0.0136) (0.5401::0.5401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2111) (0.1623::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5026::1.5026) (0.4860::0.4861)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5198::1.5198) (0.0136::0.0136) (0.5181::0.5181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4469::1.4469) (0.4770::0.4771)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4612::1.4612) (0.0125::0.0125) (0.5101::0.5101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4091::1.4091) (0.4508::0.4509)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4150::1.4150) (0.0144::0.0144) (0.4745::0.4745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2816::1.2816) (0.4240::0.4241)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3022::1.3022) (0.0134::0.0134) (0.4581::0.4581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2135) (0.1625::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1857::0.1857) (0.2009::0.2009)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4109::1.4109) (0.4608::0.4609)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4306::1.4306) (0.0133::0.0133) (0.4935::0.4935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2303::1.2303) (0.4049::0.4050)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2525::1.2525) (0.0136::0.0136) (0.4410::0.4410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2289::0.2289) (0.2038::0.2038)) (IOPATH D Q (0.2246::0.2246) (0.1677::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2175::0.2177) (0.1691::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2124::0.2125) (0.1626::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2102) (0.1605::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2096::0.2099) (0.1673::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2114) (0.1630::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2020::0.2020) (0.1718::0.1718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0535::0.0535) (0.0324::0.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6419::1.6419) (0.5168::0.5169)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6462::1.6462) (0.0134::0.0134) (0.5405::0.5405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4222::1.4222) (0.4668::0.4699)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4371::1.4371) (0.0141::0.0141) (0.4945::0.4945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0641::0.0641) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2122::0.2122) (0.1703::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2604::1.2604) (0.4226::0.4227)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2844::1.2844) (0.0131::0.0131) (0.4618::0.4618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2092) (0.1615::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2125::0.2126) (0.1624::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6077::1.6077) (0.5110::0.5111)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6218::1.6218) (0.0130::0.0130) (0.5416::0.5416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2094::0.2094) (0.1676::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2124) (0.1629::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9288::1.9288) (0.6012::0.6013)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9275::1.9275) (0.0137::0.0137) (0.6188::0.6188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2125::0.2132) (0.1706::0.1815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5919::1.5918) (0.5128::0.5128)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6001::1.6001) (0.0131::0.0131) (0.5397::0.5397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2497::0.2497) (0.2157::0.2157)) (IOPATH D Q (0.2455::0.2456) (0.1823::0.1843)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2131::0.2132) (0.1675::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1934::0.1934) (0.2047::0.2047)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2152::0.2155) (0.1717::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2104::0.2106) (0.1687::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2352::1.2352) (0.4139::0.4140)) (IOPATH TE_B Z () () (0.0579::0.0580) (1.2569::1.2569) (0.0133::0.0133) (0.4480::0.4480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3921::1.3921) (0.4674::0.4674)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4157::1.4157) (0.0126::0.0126) (0.5011::0.5011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6471::1.6471) (0.5193::0.5194)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6533::1.6533) (0.0133::0.0133) (0.5447::0.5447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4592::1.4592) (0.4758::0.4759)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4810::1.4810) (0.0132::0.0132) (0.5108::0.5108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6503::1.6504) (0.5292::0.5292)) (IOPATH TE_B Z () () (0.0535::0.0535) (1.7042::1.7042) (0.0036::0.0036) (0.5848::0.5848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5288::1.5288) (0.5064::0.5064)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5551::1.5551) (0.0123::0.0123) (0.5427::0.5427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4662::1.4662) (0.4693::0.4694)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4880::1.4880) (0.0126::0.0126) (0.5060::0.5060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2424::0.2424) (0.1434::0.1434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2111) (0.1621::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2104::0.2105) (0.1649::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2133) (0.1632::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2094::0.2094) (0.1628::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2134::0.2137) (0.1689::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3154::0.3154) (0.4183::0.4183)) (IOPATH A1 X (0.3278::0.3278) (0.4300::0.4300)) (IOPATH A2 X (0.3233::0.3233) (0.4195::0.4195)) (IOPATH A3 X (0.3190::0.3190) (0.4069::0.4069)) (IOPATH (posedge S0) X (0.3377::0.3377) (0.4347::0.4347)) (IOPATH (negedge S0) X (0.4113::0.4113) (0.3827::0.3827)) (IOPATH (posedge S1) X (0.2970::0.2970) (0.3001::0.3001)) (IOPATH (negedge S1) X (0.3333::0.3333) (0.2778::0.2778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3725::1.3725) (0.4598::0.4599)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3905::1.3905) (0.0135::0.0135) (0.4916::0.4916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2108) (0.1595::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1966::0.1966) (0.2062::0.2062)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7327::1.7327) (0.5519::0.5520)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7412::1.7412) (0.0126::0.0126) (0.5741::0.5741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3111::1.3111) (0.4377::0.4377)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3385::1.3385) (0.0120::0.0120) (0.4744::0.4744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5491::1.5491) (0.4987::0.4987)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5567::1.5567) (0.0136::0.0136) (0.5245::0.5245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3145::1.3145) (0.4335::0.4336)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.3215::1.3215) (0.0146::0.0146) (0.4569::0.4569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2123::0.2128) (0.1673::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5516::1.5516) (0.5111::0.5112)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5688::1.5688) (0.0129::0.0129) (0.5437::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4671::1.4671) (0.4745::0.4683)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4804::1.4804) (0.0131::0.0131) (0.5005::0.5005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2102::0.2106) (0.1656::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1420::0.1420) (0.1325::0.1325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2579::1.2579) (0.4193::0.4194)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2810::1.2810) (0.0131::0.0131) (0.4543::0.4543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5592::1.5592) (0.5159::0.5160)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5780::1.5780) (0.0140::0.0140) (0.5474::0.5474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2121) (0.1620::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7173::1.7173) (0.5359::0.5360)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7205::1.7205) (0.0136::0.0136) (0.5625::0.5625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2088::0.2088) (0.1612::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2197::1.2197) (0.4166::0.4167)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2439::1.2439) (0.0129::0.0129) (0.4515::0.4515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3973::1.3973) (0.4481::0.4481)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4177::1.4177) (0.0120::0.0120) (0.4828::0.4828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4312::1.4312) (0.4591::0.4591)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4347::1.4347) (0.0142::0.0142) (0.4840::0.4840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2626::0.2626) (0.1658::0.1658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2162::0.2163) (0.1651::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2118::0.2121) (0.1666::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0635::0.0635) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2097::0.2098) (0.1644::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0652::0.0652) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2122::0.2125) (0.1646::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2153::0.2153) (0.1652::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2094::0.2094) (0.1601::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2108::0.2110) (0.1659::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3119::0.3119) (0.4162::0.4162)) (IOPATH A1 X (0.3211::0.3211) (0.4259::0.4259)) (IOPATH A2 X (0.3176::0.3176) (0.4160::0.4160)) (IOPATH A3 X (0.3176::0.3176) (0.4061::0.4061)) (IOPATH (posedge S0) X (0.3349::0.3349) (0.4331::0.4331)) (IOPATH (negedge S0) X (0.4086::0.4086) (0.3812::0.3812)) (IOPATH (posedge S1) X (0.2942::0.2942) (0.2985::0.2985)) (IOPATH (negedge S1) X (0.3305::0.3305) (0.2762::0.2762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1982::0.1982)) (IOPATH D Q (0.2152::0.2152) (0.1634::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2422::0.2422) (0.2114::0.2114)) (IOPATH D Q (0.2379::0.2379) (0.1758::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2009::1.2009) (0.4095::0.4096)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2268::1.2268) (0.0130::0.0130) (0.4461::0.4461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2686::0.2686) (0.1701::0.1701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2107::0.2111) (0.1746::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4973::1.4973) (0.4767::0.4767)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5033::1.5033) (0.0138::0.0138) (0.5010::0.5010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1927::0.1927) (0.2043::0.2043)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8209::1.8209) (0.5743::0.5744)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8332::1.8332) (0.0135::0.0135) (0.6046::0.6046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2330::0.2330) (0.2062::0.2062)) (IOPATH D Q (0.2290::0.2290) (0.1735::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2138::0.2139) (0.1625::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2004::0.2004) (0.2080::0.2080)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3104::0.3105) (0.1951::0.1951)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2416::0.2416) (0.2111::0.2111)) (IOPATH D Q (0.2373::0.2375) (0.1767::0.1804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2946::1.2946) (0.4267::0.4268)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3094::1.3094) (0.0131::0.0131) (0.4567::0.4567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0855::0.0855) (0.1054::0.1054)) (IOPATH B X (0.0881::0.0881) (0.1216::0.1216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2113) (0.1623::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5397::1.5397) (0.4918::0.4918)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5470::1.5470) (0.0131::0.0131) (0.5169::0.5169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1505::0.1505) (0.1403::0.1404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2431::1.2431) (0.4125::0.4125)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.2776::1.2776) (0.0086::0.0086) (0.4548::0.4548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3020::1.3020) (0.4254::0.4255)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3238::1.3238) (0.0135::0.0135) (0.4611::0.4611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2092) (0.1609::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2094::0.2094) (0.1669::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1625::0.1639) (0.1473::0.1503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5319::1.5319) (0.4942::0.4942)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5547::1.5547) (0.0122::0.0122) (0.5288::0.5288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2111::0.2111) (0.1603::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6867::1.6867) (0.5604::0.5606)) (IOPATH TE_B Z () () (0.0516::0.0516) (1.7187::1.7192) (-0.0002::-0.0002) (0.5837::0.5840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2128) (0.1634::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4947::1.4947) (0.4889::0.4889)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5118::1.5118) (0.0140::0.0140) (0.5208::0.5208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2102) (0.1611::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0580::0.0580) (0.0353::0.0353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2125::0.2126) (0.1617::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2356::0.2356) (0.1450::0.1450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2601::0.2602) (0.1650::0.1650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2426::0.2426) (0.2116::0.2116)) (IOPATH D Q (0.2385::0.2386) (0.1789::0.1820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2088) (0.1596::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2825::0.2825) (0.3984::0.3984)) (IOPATH A1 X (0.2925::0.2925) (0.4087::0.4087)) (IOPATH A2 X (0.2923::0.2923) (0.4011::0.4011)) (IOPATH A3 X (0.2827::0.2827) (0.3855::0.3855)) (IOPATH (posedge S0) X (0.3052::0.3052) (0.4157::0.4157)) (IOPATH (negedge S0) X (0.3790::0.3790) (0.3633::0.3633)) (IOPATH (posedge S1) X (0.2644::0.2644) (0.2813::0.2813)) (IOPATH (negedge S1) X (0.3009::0.3009) (0.2589::0.2589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2242::0.2242) (0.2012::0.2012)) (IOPATH D Q (0.2201::0.2202) (0.1678::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4303::1.4303) (0.4670::0.4671)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4487::1.4487) (0.0138::0.0138) (0.4996::0.4996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2550::0.2550) (0.1562::0.1562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2739::0.2740) (0.1731::0.1731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1899::0.1899) (0.2030::0.2030)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2097) (0.1618::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2097::0.2097) (0.1631::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0938::0.0938) (0.1322::0.1323)) (IOPATH B X (0.0876::0.0876) (0.1200::0.1200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2121::0.2127) (0.1692::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0957::0.0957) (0.1359::0.1359)) (IOPATH B X (0.0883::0.0883) (0.1166::0.1166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2587::1.2587) (0.4273::0.4274)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2863::1.2863) (0.0123::0.0123) (0.4642::0.4642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3835::1.3835) (0.4421::0.4422)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3978::1.3978) (0.0132::0.0132) (0.4749::0.4749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4318::1.4318) (0.4630::0.4631)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4414::1.4414) (0.0140::0.0140) (0.4898::0.4898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2112::0.2113) (0.1614::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2136::0.2138) (0.1742::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5511::1.5510) (0.5033::0.5034)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.5600::1.5600) (0.0146::0.0146) (0.5282::0.5282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6425::1.6424) (0.5250::0.5251)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6477::1.6477) (0.0126::0.0126) (0.5499::0.5499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1988::0.1988)) (IOPATH D Q (0.2164::0.2164) (0.1658::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2597::1.2597) (0.4281::0.4282)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2817::1.2817) (0.0126::0.0126) (0.4609::0.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5350::1.5350) (0.4938::0.4939)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5416::1.5416) (0.0143::0.0143) (0.5185::0.5185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3455::1.3455) (0.4457::0.4458)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3564::1.3564) (0.0132::0.0132) (0.4721::0.4721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2138::0.2141) (0.1688::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0808::0.0808) (0.0380::0.0380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4567::1.4567) (0.4709::0.4710)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4768::1.4768) (0.0132::0.0132) (0.5056::0.5056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2090::0.2097) (0.1664::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2131::0.2132) (0.1642::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5136::1.5136) (0.4877::0.4878)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5325::1.5325) (0.0138::0.0138) (0.5208::0.5208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2153::0.2153) (0.1622::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2334::1.2334) (0.4200::0.4201)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2582::1.2582) (0.0129::0.0129) (0.4557::0.4557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0900::0.0900) (0.1121::0.1121)) (IOPATH B X (0.0915::0.0915) (0.1243::0.1243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3400::1.3400) (0.4412::0.4413)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3546::1.3546) (0.0133::0.0133) (0.4700::0.4700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1287::0.1287) (0.1873::0.1873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5146::1.5145) (0.4850::0.4850)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5231::1.5231) (0.0133::0.0133) (0.5112::0.5112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2340::1.2340) (0.4075::0.4076)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2564::1.2564) (0.0132::0.0132) (0.4433::0.4433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2107::0.2108) (0.1636::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2085::0.2085) (0.1575::0.1575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2096) (0.1598::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2143::0.2143) (0.1625::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1362::0.1362) (0.2718::0.2718)) (IOPATH A1 X (0.1429::0.1429) (0.2802::0.2802)) (IOPATH A2 X (0.1393::0.1393) (0.2728::0.2728)) (IOPATH A3 X (0.1373::0.1373) (0.2642::0.2642)) (IOPATH (posedge S0) X (0.1565::0.1565) (0.2933::0.2933)) (IOPATH (negedge S0) X (0.2308::0.2308) (0.2368::0.2368)) (IOPATH (posedge S1) X (0.1158::0.1158) (0.1639::0.1639)) (IOPATH (negedge S1) X (0.1533::0.1533) (0.1468::0.1468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2119::1.2119) (0.4142::0.4143)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2313::1.2313) (0.0139::0.0139) (0.4456::0.4456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4984::1.4984) (0.4924::0.4925)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5220::1.5220) (0.0128::0.0128) (0.5314::0.5314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3012::0.3012) (0.4098::0.4098)) (IOPATH A1 X (0.3133::0.3133) (0.4213::0.4213)) (IOPATH A2 X (0.3106::0.3106) (0.4120::0.4120)) (IOPATH A3 X (0.3040::0.3040) (0.3981::0.3981)) (IOPATH (posedge S0) X (0.3240::0.3240) (0.4267::0.4267)) (IOPATH (negedge S0) X (0.3977::0.3977) (0.3746::0.3746)) (IOPATH (posedge S1) X (0.2832::0.2832) (0.2921::0.2921)) (IOPATH (negedge S1) X (0.3196::0.3196) (0.2698::0.2698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2124::0.2131) (0.1704::0.1826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1972::0.1972) (0.2065::0.2065)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2117::0.2117) (0.1930::0.1930)) (IOPATH D Q (0.2077::0.2079) (0.1603::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4205::1.4205) (0.4616::0.4617)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4430::1.4430) (0.0127::0.0127) (0.4967::0.4967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2232::1.2232) (0.4173::0.4174)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2479::1.2479) (0.0127::0.0127) (0.4527::0.4527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2563::0.2563) (0.2192::0.2192)) (IOPATH D Q (0.2522::0.2524) (0.1867::0.1903)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2108::0.2111) (0.1746::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7249::1.7248) (0.5513::0.5514)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7302::1.7302) (0.0134::0.0134) (0.5756::0.5756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6110::1.6110) (0.5186::0.5187)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6212::1.6212) (0.0135::0.0135) (0.5445::0.5445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9299::1.9298) (0.5960::0.5961)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9355::1.9355) (0.0136::0.0136) (0.6229::0.6229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0968::0.0968) (0.1427::0.1428)) (IOPATH B X (0.0907::0.0907) (0.1223::0.1223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1885::0.1885) (0.2023::0.2023)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4137::1.4137) (0.4650::0.4650)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4318::1.4318) (0.0126::0.0126) (0.4973::0.4973)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2093) (0.1606::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0950::0.0950) (0.1342::0.1342)) (IOPATH B X (0.0876::0.0876) (0.1160::0.1160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6391::1.6391) (0.5221::0.5222)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6526::1.6526) (0.0121::0.0121) (0.5528::0.5528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4112::1.4112) (0.4639::0.4640)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4205::1.4205) (0.0142::0.0142) (0.4902::0.4902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1269::0.1269) (0.1032::0.1032)) (IOPATH A Y (0.1811::0.1811) (0.0330::0.0330)) (IOPATH B Y (0.1676::0.1676) (0.0344::0.0344)) (IOPATH C Y (0.1425::0.1425) (0.0314::0.0314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1360::0.1360) (0.1465::0.1465)) (IOPATH D X (0.1348::0.1348) (0.1509::0.1509)) (IOPATH A_N X (0.1787::0.1787) (0.1432::0.1432)) (IOPATH B_N X (0.1841::0.1841) (0.1522::0.1522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2559::0.2559) (0.2190::0.2190)) (IOPATH D Q (0.2517::0.2517) (0.1857::0.1857)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1950::0.1950)) (IOPATH D Q (0.2120::0.2122) (0.1736::0.1769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5339::1.5339) (0.4979::0.5003)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5427::1.5427) (0.0128::0.0128) (0.5239::0.5239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1332::0.1332) (0.1446::0.1446)) (IOPATH D X (0.1316::0.1316) (0.1484::0.1484)) (IOPATH A_N X (0.1755::0.1755) (0.1410::0.1410)) (IOPATH B_N X (0.1805::0.1805) (0.1496::0.1496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1323::0.1323) (0.1357::0.1357)) (IOPATH C X (0.1323::0.1323) (0.1441::0.1441)) (IOPATH D X (0.1324::0.1324) (0.1534::0.1534)) (IOPATH A_N X (0.1679::0.1679) (0.1416::0.1416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0952::0.0952) (0.1415::0.1416)) (IOPATH B X (0.0888::0.0888) (0.1194::0.1194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1282::0.1282) (0.1399::0.1399)) (IOPATH D X (0.1275::0.1275) (0.1452::0.1452)) (IOPATH A_N X (0.1724::0.1724) (0.1385::0.1385)) (IOPATH B_N X (0.1768::0.1768) (0.1468::0.1468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3397::1.3397) (0.4423::0.4423)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3554::1.3554) (0.0136::0.0136) (0.4726::0.4726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1356::0.1357)) (IOPATH B X (0.0853::0.0853) (0.1141::0.1141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1350::0.1350) (0.1377::0.1377)) (IOPATH C X (0.1349::0.1349) (0.1454::0.1454)) (IOPATH D X (0.1356::0.1356) (0.1560::0.1560)) (IOPATH A_N X (0.1724::0.1724) (0.1445::0.1445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1344::0.1344) (0.1374::0.1374)) (IOPATH C X (0.1339::0.1339) (0.1446::0.1446)) (IOPATH D X (0.1345::0.1345) (0.1551::0.1551)) (IOPATH A_N X (0.1710::0.1710) (0.1435::0.1435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1252::0.1252) (0.1183::0.1183)) (IOPATH B X (0.1307::0.1307) (0.1350::0.1350)) (IOPATH C X (0.1298::0.1298) (0.1437::0.1437)) (IOPATH D X (0.1293::0.1293) (0.1487::0.1487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0634::0.0634) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2083) (0.1598::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.8255::0.8264) (0.5627::0.5761)) (IOPATH A1 X (0.8554::0.8554) (0.6351::0.6401)) (IOPATH (posedge S) X (0.8547::0.8547) (0.6070::0.6070)) (IOPATH (negedge S) X (0.9150::0.9150) (0.6357::0.6357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2899::1.2899) (0.4285::0.4285)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.3116::1.3116) (0.0109::0.0109) (0.4625::0.4625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1545::0.1545) (0.2190::0.2205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2105) (0.1657::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2469::0.2469) (0.2141::0.2141)) (IOPATH D Q (0.2429::0.2430) (0.1823::0.1841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1770::0.1770) (0.1709::0.1709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4977::1.4977) (0.4959::0.4960)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5197::1.5197) (0.0130::0.0130) (0.5318::0.5318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2440::0.2441) (0.1473::0.1473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2130) (0.1621::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0668::0.0668) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2104::0.2110) (0.1692::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1592::0.1592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2518::1.2518) (0.4247::0.4248)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2757::1.2757) (0.0138::0.0138) (0.4602::0.4602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1322::0.1322) (0.2660::0.2660)) (IOPATH A1 X (0.1403::0.1403) (0.2753::0.2753)) (IOPATH A2 X (0.1368::0.1368) (0.2682::0.2682)) (IOPATH A3 X (0.1319::0.1319) (0.2577::0.2577)) (IOPATH (posedge S0) X (0.1515::0.1515) (0.2873::0.2873)) (IOPATH (negedge S0) X (0.2259::0.2259) (0.2306::0.2306)) (IOPATH (posedge S1) X (0.1109::0.1109) (0.1584::0.1584)) (IOPATH (negedge S1) X (0.1486::0.1486) (0.1420::0.1420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3061::0.3061) (0.4127::0.4127)) (IOPATH A1 X (0.3157::0.3157) (0.4227::0.4227)) (IOPATH A2 X (0.3118::0.3118) (0.4126::0.4126)) (IOPATH A3 X (0.3115::0.3115) (0.4025::0.4025)) (IOPATH (posedge S0) X (0.3282::0.3282) (0.4292::0.4292)) (IOPATH (negedge S0) X (0.4018::0.4018) (0.3771::0.3771)) (IOPATH (posedge S1) X (0.2874::0.2874) (0.2946::0.2946)) (IOPATH (negedge S1) X (0.3237::0.3237) (0.2723::0.2723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1949::0.1949) (0.2055::0.2055)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2118::0.2118) (0.1703::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1530::0.1530) (0.1307::0.1308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2120) (0.1615::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2128::0.2128) (0.1629::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2624::0.2625) (0.1600::0.1600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2163::0.2163) (0.1649::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0896::0.0896) (0.1170::0.1170)) (IOPATH B X (0.0882::0.0882) (0.1187::0.1187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2096::0.2097) (0.1654::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2090::0.2090) (0.1609::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3150::1.3150) (0.4364::0.4364)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3319::1.3319) (0.0134::0.0134) (0.4651::0.4651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2164::0.2165) (0.1648::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2118) (0.1619::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0922::0.0922) (0.1401::0.1401)) (IOPATH B X (0.0863::0.0863) (0.1187::0.1187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.2000::0.2000)) (IOPATH D Q (0.2189::0.2193) (0.1740::0.1824)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6918::1.6918) (0.5452::0.5453)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6936::1.6936) (0.0142::0.0142) (0.5686::0.5686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3553::1.3553) (0.4553::0.4553)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3764::1.3764) (0.0130::0.0130) (0.4894::0.4894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4082::1.4082) (0.4585::0.4586)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4194::1.4194) (0.0141::0.0141) (0.4864::0.4864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0952::0.0952) (0.1389::0.1389)) (IOPATH B X (0.0890::0.0890) (0.1205::0.1205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2092) (0.1611::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6197::1.6197) (0.5165::0.5166)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6308::1.6308) (0.0127::0.0127) (0.5417::0.5417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0976::0.0976) (0.1329::0.1330)) (IOPATH B X (0.0897::0.0897) (0.1137::0.1137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4926::1.4926) (0.4805::0.4806)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5128::1.5128) (0.0122::0.0122) (0.5155::0.5155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2329::1.2329) (0.4124::0.4125)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2538::1.2538) (0.0134::0.0134) (0.4456::0.4456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.8272::0.8280) (0.5639::0.5774)) (IOPATH A1 X (0.8559::0.8559) (0.6351::0.6401)) (IOPATH (posedge S) X (0.8552::0.8552) (0.6118::0.6118)) (IOPATH (negedge S) X (0.9155::0.9155) (0.6312::0.6312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2620::0.2620) (0.1663::0.1663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6035::1.6035) (0.5236::0.5237)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6305::1.6305) (0.0124::0.0124) (0.5646::0.5646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3453::1.3453) (0.4476::0.4477)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3688::1.3688) (0.0127::0.0127) (0.4864::0.4864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1907::1.1907) (0.4072::0.4073)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2138::1.2138) (0.0127::0.0127) (0.4410::0.4410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5530::1.5530) (0.4968::0.4969)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5579::1.5579) (0.0134::0.0134) (0.5204::0.5204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2225::0.2225) (0.2002::0.2002)) (IOPATH D Q (0.2184::0.2185) (0.1669::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0483::0.0483) (0.0305::0.0305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0658::0.0658) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0612::0.0612) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2113::0.2113) (0.1637::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1290::0.1290) (0.1217::0.1217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2116) (0.1622::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2082) (0.1599::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1351::0.1351) (0.2700::0.2700)) (IOPATH A1 X (0.1406::0.1406) (0.2776::0.2776)) (IOPATH A2 X (0.1392::0.1392) (0.2717::0.2717)) (IOPATH A3 X (0.1339::0.1339) (0.2611::0.2611)) (IOPATH (posedge S0) X (0.1543::0.1543) (0.2910::0.2910)) (IOPATH (negedge S0) X (0.2286::0.2286) (0.2343::0.2343)) (IOPATH (posedge S1) X (0.1136::0.1136) (0.1617::0.1617)) (IOPATH (negedge S1) X (0.1512::0.1512) (0.1448::0.1448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2102::0.2103) (0.1636::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3045::0.3045) (0.4117::0.4117)) (IOPATH A1 X (0.3117::0.3117) (0.4202::0.4202)) (IOPATH A2 X (0.3162::0.3162) (0.4156::0.4156)) (IOPATH A3 X (0.3065::0.3065) (0.3996::0.3996)) (IOPATH (posedge S0) X (0.3267::0.3267) (0.4283::0.4283)) (IOPATH (negedge S0) X (0.4002::0.4002) (0.3761::0.3761)) (IOPATH (posedge S1) X (0.2859::0.2859) (0.2937::0.2937)) (IOPATH (negedge S1) X (0.3223::0.3223) (0.2715::0.2715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2132::0.2132) (0.1679::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2136::0.2139) (0.1661::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2113) (0.1616::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2060::0.2060) (0.2108::0.2108)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4560::1.4560) (0.4763::0.4764)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4735::1.4735) (0.0142::0.0142) (0.5083::0.5083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2143::0.2146) (0.1676::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2092::0.2094) (0.1633::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2096::0.2099) (0.1650::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2498::1.2498) (0.4242::0.4243)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2725::1.2725) (0.0134::0.0134) (0.4582::0.4582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0880::0.0880) (0.1068::0.1068)) (IOPATH B X (0.0895::0.0895) (0.1181::0.1181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2151) (0.1647::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2088) (0.1649::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4241::1.4241) (0.4651::0.4652)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4421::1.4421) (0.0127::0.0127) (0.4957::0.4957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5360::1.5360) (0.4848::0.4849)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5505::1.5505) (0.0130::0.0130) (0.5133::0.5133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3651::1.3651) (0.4571::0.4572)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3774::1.3774) (0.0135::0.0135) (0.4851::0.4851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5605::1.5605) (0.5066::0.5100)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5665::1.5665) (0.0135::0.0135) (0.5282::0.5282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9792::1.9792) (0.6186::0.6187)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.9760::1.9760) (0.0142::0.0142) (0.6343::0.6343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0871::0.0871) (0.1060::0.1060)) (IOPATH B X (0.0876::0.0876) (0.1138::0.1138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2076::1.2076) (0.4003::0.4004)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2278::1.2278) (0.0130::0.0130) (0.4332::0.4332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0962::0.0962) (0.1190::0.1190)) (IOPATH B X (0.0956::0.0956) (0.1235::0.1235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3631::1.3631) (0.4587::0.4588)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3762::1.3762) (0.0140::0.0140) (0.4865::0.4865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4782::1.4782) (0.4809::0.4747)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4919::1.4919) (0.0128::0.0128) (0.5062::0.5062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3411::1.3411) (0.4505::0.4506)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3480::1.3480) (0.0141::0.0141) (0.4744::0.4745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2085::0.2087) (0.1652::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.8415::0.8421) (0.5732::0.5866)) (IOPATH A1 X (0.8657::0.8657) (0.6420::0.6468)) (IOPATH (posedge S) X (0.8650::0.8650) (0.6118::0.6118)) (IOPATH (negedge S) X (0.9253::0.9253) (0.6313::0.6313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2177::0.2180) (0.1718::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0716::0.0716) (0.0365::0.0365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2114::0.2114) (0.1631::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2025::0.2025) (0.2091::0.2091)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0940::0.0940) (0.1258::0.1258)) (IOPATH B X (0.0901::0.0901) (0.1195::0.1195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5535::1.5535) (0.4960::0.4961)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5722::1.5722) (0.0129::0.0129) (0.5296::0.5296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2007::0.2007)) (IOPATH D Q (0.2199::0.2201) (0.1731::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8364::1.8364) (0.5870::0.5871)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.8698::1.8698) (0.0101::0.0101) (0.6268::0.6268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2100::0.2102) (0.1658::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2230::0.2230) (0.2005::0.2005)) (IOPATH D Q (0.2190::0.2190) (0.1665::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0579::0.0579) (0.0349::0.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1327::0.1327) (0.2683::0.2683)) (IOPATH A1 X (0.1411::0.1411) (0.2778::0.2778)) (IOPATH A2 X (0.1375::0.1375) (0.2705::0.2705)) (IOPATH A3 X (0.1332::0.1332) (0.2606::0.2606)) (IOPATH (posedge S0) X (0.1542::0.1542) (0.2908::0.2908)) (IOPATH (negedge S0) X (0.2285::0.2285) (0.2342::0.2342)) (IOPATH (posedge S1) X (0.1135::0.1135) (0.1616::0.1616)) (IOPATH (negedge S1) X (0.1511::0.1511) (0.1447::0.1447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2564::0.2564) (0.3823::0.3823)) (IOPATH A1 X (0.2634::0.2634) (0.3906::0.3906)) (IOPATH A2 X (0.2649::0.2649) (0.3842::0.3842)) (IOPATH A3 X (0.2567::0.2567) (0.3698::0.3698)) (IOPATH (posedge S0) X (0.2783::0.2783) (0.3994::0.3994)) (IOPATH (negedge S0) X (0.3520::0.3520) (0.3465::0.3465)) (IOPATH (posedge S1) X (0.2374::0.2374) (0.2652::0.2652)) (IOPATH (negedge S1) X (0.2738::0.2738) (0.2427::0.2427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2123::0.2123) (0.1673::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2130::0.2131) (0.1654::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1598::0.1603) (0.1487::0.1499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1727::0.1727) (0.1498::0.1498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2099::0.2100) (0.1604::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2105::0.2106) (0.1716::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2666::0.2667) (0.1672::0.1672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2514::0.2514) (0.1512::0.1512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0954::0.0954) (0.1362::0.1362)) (IOPATH B X (0.0931::0.0931) (0.1359::0.1359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0848::0.0848) (0.1057::0.1057)) (IOPATH B X (0.0873::0.0873) (0.1214::0.1214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2134::0.2134) (0.1642::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7249::1.7249) (0.5621::0.5622)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7245::1.7245) (0.0139::0.0139) (0.5839::0.5839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0707::0.0707) (0.0407::0.0407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3414::1.3414) (0.4513::0.4513)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3568::1.3568) (0.0138::0.0138) (0.4808::0.4808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5428::1.5428) (0.4967::0.4967)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5498::1.5498) (0.0141::0.0141) (0.5223::0.5223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2791::1.2791) (0.4320::0.4320)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2766::1.2767) (0.0185::0.0185) (0.4342::0.4342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.8549::0.8554) (0.5895::0.6003)) (IOPATH A1 X (0.8732::0.8732) (0.6549::0.6598)) (IOPATH (posedge S) X (0.8724::0.8724) (0.6181::0.6181)) (IOPATH (negedge S) X (0.9413::0.9413) (0.6394::0.6394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3488::1.3488) (0.4562::0.4563)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3749::1.3749) (0.0118::0.0118) (0.4909::0.4909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3000::1.3000) (0.4234::0.4235)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3224::1.3224) (0.0137::0.0137) (0.4603::0.4603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5805::1.5805) (0.5122::0.5122)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.6112::1.6112) (0.0090::0.0090) (0.5514::0.5514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2002::0.2002)) (IOPATH D Q (0.2182::0.2182) (0.1653::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3318::1.3318) (0.4369::0.4369)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3575::1.3575) (0.0129::0.0129) (0.4736::0.4736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2086::1.2086) (0.4120::0.4121)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2318::1.2318) (0.0127::0.0127) (0.4461::0.4461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0950::0.0950) (0.1242::0.1242)) (IOPATH B X (0.0951::0.0951) (0.1324::0.1324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6185::1.6185) (0.5194::0.5195)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6244::1.6244) (0.0133::0.0133) (0.5436::0.5436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2083) (0.1603::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2420::0.2420) (0.2113::0.2113)) (IOPATH D Q (0.2378::0.2380) (0.1776::0.1819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3363::1.3363) (0.4499::0.4500)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3408::1.3408) (0.0139::0.0139) (0.4711::0.4711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2092::0.2099) (0.1677::0.1789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8498::1.8498) (0.6014::0.6015)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8706::1.8706) (0.0124::0.0124) (0.6373::0.6373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2899::1.2899) (0.4299::0.4300)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3124::1.3124) (0.0128::0.0128) (0.4644::0.4644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1951::0.1951) (0.2055::0.2055)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2120::0.2120) (0.1621::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1355::0.1355) (0.2706::0.2706)) (IOPATH A1 X (0.1412::0.1412) (0.2783::0.2783)) (IOPATH A2 X (0.1376::0.1376) (0.2710::0.2710)) (IOPATH A3 X (0.1350::0.1350) (0.2621::0.2621)) (IOPATH (posedge S0) X (0.1550::0.1550) (0.2917::0.2917)) (IOPATH (negedge S0) X (0.2293::0.2293) (0.2351::0.2351)) (IOPATH (posedge S1) X (0.1143::0.1143) (0.1623::0.1623)) (IOPATH (negedge S1) X (0.1518::0.1518) (0.1454::0.1454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.M\[3\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.3083::0.3083) (0.4140::0.4140)) (IOPATH A1 X (0.3180::0.3180) (0.4241::0.4241)) (IOPATH A2 X (0.3146::0.3146) (0.4143::0.4143)) (IOPATH A3 X (0.3126::0.3126) (0.4031::0.4031)) (IOPATH (posedge S0) X (0.3312::0.3312) (0.4310::0.4310)) (IOPATH (negedge S0) X (0.4048::0.4048) (0.3789::0.3789)) (IOPATH (posedge S1) X (0.2905::0.2905) (0.2964::0.2964)) (IOPATH (negedge S1) X (0.3268::0.3268) (0.2740::0.2740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1979::0.1979) (0.2068::0.2068)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2129::0.2135) (0.1689::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9377::1.9377) (0.6090::0.6091)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.9417::1.9417) (0.0143::0.0143) (0.6313::0.6313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2108::0.2108) (0.1635::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2241::0.2241) (0.2011::0.2011)) (IOPATH D Q (0.2200::0.2201) (0.1679::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2158::0.2158) (0.1641::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2149::0.2150) (0.1638::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2540::0.2541) (0.1594::0.1594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3807::1.3807) (0.4522::0.4523)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4022::1.4022) (0.0127::0.0127) (0.4863::0.4863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2150::0.2151) (0.1701::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6159::1.6159) (0.5307::0.5308)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6169::1.6169) (0.0138::0.0138) (0.5522::0.5522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2096::0.2096) (0.1624::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4530::1.4530) (0.4746::0.4777)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4710::1.4710) (0.0133::0.0133) (0.5044::0.5044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3808::1.3808) (0.4629::0.4630)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4006::1.4006) (0.0128::0.0128) (0.4961::0.4961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1897::1.1897) (0.3960::0.3961)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2136::1.2136) (0.0127::0.0127) (0.4316::0.4316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2020::0.2020) (0.2088::0.2088)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0714::0.0716)) (SETUP (negedge GATE) (posedge CLK) (0.0641::0.0645)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2139::0.2145) (0.1724::0.1824)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4009::1.4009) (0.4593::0.4594)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4058::1.4058) (0.0138::0.0138) (0.4821::0.4821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3689::1.3689) (0.4587::0.4588)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3749::1.3749) (0.0138::0.0138) (0.4820::0.4820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2858::1.2858) (0.4255::0.4256)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.2988::1.2988) (0.0146::0.0146) (0.4538::0.4538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.8753::0.8757) (0.6114::0.6193)) (IOPATH A1 X (0.8873::0.8874) (0.6451::0.6508)) (IOPATH (posedge S) X (0.8880::0.8880) (0.6334::0.6334)) (IOPATH (negedge S) X (0.9484::0.9484) (0.6528::0.6528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4961::1.4961) (0.4896::0.4897)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5023::1.5023) (0.0130::0.0130) (0.5193::0.5193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2165::0.2173) (0.1731::0.1868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3813::1.3813) (0.4551::0.4552)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3885::1.3885) (0.0138::0.0138) (0.4783::0.4783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2320::1.2320) (0.4126::0.4127)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2489::1.2489) (0.0134::0.0134) (0.4432::0.4432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2129::0.2131) (0.1626::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2148::0.2151) (0.1723::0.1774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1793::0.1793) (0.1497::0.1497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4570::1.4570) (0.4768::0.4707)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4742::1.4742) (0.0135::0.0135) (0.5037::0.5037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2166::0.2168) (0.1686::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2134::0.2137) (0.1685::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2152::0.2152) (0.1642::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0551::0.0551) (0.0333::0.0333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2406::0.2406) (0.2105::0.2105)) (IOPATH D Q (0.2362::0.2362) (0.1753::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1321::0.1321) (0.2665::0.2665)) (IOPATH A1 X (0.1398::0.1398) (0.2755::0.2755)) (IOPATH A2 X (0.1376::0.1376) (0.2692::0.2692)) (IOPATH A3 X (0.1327::0.1327) (0.2588::0.2588)) (IOPATH (posedge S0) X (0.1524::0.1524) (0.2883::0.2883)) (IOPATH (negedge S0) X (0.2268::0.2268) (0.2317::0.2317)) (IOPATH (posedge S1) X (0.1117::0.1117) (0.1593::0.1593)) (IOPATH (negedge S1) X (0.1494::0.1494) (0.1428::0.1428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0518::0.0518) (0.0311::0.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1666::0.1683) (0.1550::0.1592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2776::1.2776) (0.4214::0.4214)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2969::1.2969) (0.0135::0.0135) (0.4545::0.4545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2091::0.2097) (0.1696::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2105) (0.1624::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3331::1.3331) (0.4483::0.4483)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3539::1.3539) (0.0137::0.0137) (0.4820::0.4820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2119::0.2122) (0.1721::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2128) (0.1634::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2489::0.2489) (0.2152::0.2152)) (IOPATH D Q (0.2448::0.2448) (0.1823::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2758::0.2758) (0.1741::0.1741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8332::1.8332) (0.5683::0.5683)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8419::1.8419) (0.0133::0.0133) (0.5952::0.5952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0677::0.0677) (0.0378::0.0378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4500::1.4500) (0.4635::0.4636)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4623::1.4623) (0.0142::0.0142) (0.4922::0.4922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.8849::0.8851) (0.6191::0.6266)) (IOPATH A1 X (0.8966::0.8966) (0.6623::0.6675)) (IOPATH (posedge S) X (0.8957::0.8957) (0.6374::0.6374)) (IOPATH (negedge S) X (0.9561::0.9561) (0.6568::0.6568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2131::0.2134) (0.1702::0.1772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1405::0.1406)) (IOPATH B X (0.0874::0.0874) (0.1192::0.1192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2145::0.2148) (0.1771::0.1820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2829::1.2829) (0.4314::0.4314)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.3097::1.3097) (0.0103::0.0103) (0.4674::0.4674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7465::1.7465) (0.5702::0.5703)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7561::1.7561) (0.0133::0.0133) (0.5964::0.5964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2017::0.2017) (0.2087::0.2087)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2836::0.2837) (0.1781::0.1781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5417::1.5417) (0.4985::0.4986)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5508::1.5508) (0.0123::0.0123) (0.5252::0.5252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6519::1.6519) (0.5179::0.5180)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6576::1.6576) (0.0136::0.0136) (0.5437::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1906::0.1906) (0.2033::0.2033)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7937::1.7937) (0.5843::0.5843)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8132::1.8132) (0.0128::0.0128) (0.6158::0.6158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2347::1.2347) (0.4100::0.4101)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2532::1.2532) (0.0140::0.0140) (0.4421::0.4421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1348::0.1348) (0.1291::0.1291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7381::1.7381) (0.5636::0.5636)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7589::1.7589) (0.0123::0.0123) (0.6007::0.6007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2466::1.2466) (0.4252::0.4252)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2708::1.2708) (0.0135::0.0135) (0.4594::0.4594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7766::1.7766) (0.5634::0.5635)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7759::1.7759) (0.0142::0.0142) (0.5856::0.5856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2436::0.2436) (0.2122::0.2122)) (IOPATH D Q (0.2394::0.2394) (0.1773::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2419::1.2419) (0.4117::0.4118)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2603::1.2603) (0.0133::0.0133) (0.4437::0.4437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2577::0.2577) (0.1605::0.1605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1360::0.1360) (0.2701::0.2701)) (IOPATH A1 X (0.1398::0.1398) (0.2767::0.2767)) (IOPATH A2 X (0.1379::0.1379) (0.2705::0.2705)) (IOPATH A3 X (0.1321::0.1321) (0.2595::0.2595)) (IOPATH (posedge S0) X (0.1539::0.1539) (0.2903::0.2903)) (IOPATH (negedge S0) X (0.2283::0.2283) (0.2337::0.2337)) (IOPATH (posedge S1) X (0.1132::0.1132) (0.1611::0.1611)) (IOPATH (negedge S1) X (0.1508::0.1508) (0.1443::0.1443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4174::1.4174) (0.4624::0.4625)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4322::1.4322) (0.0142::0.0142) (0.4884::0.4884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2656::0.2657) (0.1655::0.1655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2122::0.2122) (0.1652::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2081) (0.1576::0.1583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1610::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1996::0.1996)) (IOPATH D Q (0.2173::0.2174) (0.1657::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3470::1.3470) (0.4427::0.4427)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3685::1.3685) (0.0133::0.0133) (0.4765::0.4765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4009::1.4009) (0.4685::0.4686)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4169::1.4169) (0.0140::0.0140) (0.4987::0.4987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2084::0.2085) (0.1618::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2149::0.2151) (0.1675::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5013::1.5013) (0.4857::0.4857)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5156::1.5156) (0.0140::0.0140) (0.5155::0.5155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1852::0.1852) (0.2006::0.2006)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4505::1.4505) (0.4718::0.4719)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4748::1.4748) (0.0120::0.0120) (0.5083::0.5083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4417::1.4417) (0.4657::0.4658)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4526::1.4526) (0.0127::0.0127) (0.4947::0.4947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2127) (0.1622::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.8580::0.8582) (0.5919::0.6035)) (IOPATH A1 X (0.8704::0.8703) (0.6471::0.6400)) (IOPATH (posedge S) X (0.8695::0.8695) (0.6158::0.6158)) (IOPATH (negedge S) X (0.9298::0.9298) (0.6330::0.6330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2842::1.2842) (0.4342::0.4342)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2998::1.2998) (0.0132::0.0132) (0.4636::0.4636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2098::0.2100) (0.1672::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2344::1.2344) (0.4129::0.4130)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2506::1.2506) (0.0139::0.0139) (0.4421::0.4421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.1821::1.1821) (0.4035::0.4035)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.1847::1.1847) (0.0184::0.0184) (0.4128::0.4128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0875::0.0875) (0.1134::0.1134)) (IOPATH B X (0.0866::0.0866) (0.1165::0.1165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2286::1.2286) (0.4186::0.4187)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2479::1.2479) (0.0137::0.0137) (0.4500::0.4500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6569::1.6569) (0.5352::0.5353)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6656::1.6656) (0.0136::0.0136) (0.5616::0.5616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4014::1.4014) (0.4609::0.4610)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4079::1.4079) (0.0142::0.0142) (0.4820::0.4820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2328::1.2328) (0.4108::0.4109)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2522::1.2522) (0.0136::0.0136) (0.4416::0.4416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0643::0.0643) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3685::1.3685) (0.4579::0.4579)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3800::1.3800) (0.0133::0.0133) (0.4853::0.4853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2081::0.2082) (0.1591::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2345::0.2345) (0.2071::0.2071)) (IOPATH D Q (0.2308::0.2311) (0.1774::0.1840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2102::0.2103) (0.1602::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1407::0.1407) (0.1312::0.1312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5176::1.5176) (0.5032::0.5033)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5361::1.5361) (0.0134::0.0134) (0.5353::0.5353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2119::0.2122) (0.1707::0.1761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[1\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1548::0.1548) (0.2939::0.2939)) (IOPATH A1 X (0.1647::0.1647) (0.3042::0.3042)) (IOPATH A2 X (0.1594::0.1594) (0.2952::0.2952)) (IOPATH A3 X (0.1569::0.1569) (0.2858::0.2858)) (IOPATH (posedge S0) X (0.1767::0.1767) (0.3151::0.3151)) (IOPATH (negedge S0) X (0.2509::0.2509) (0.2593::0.2593)) (IOPATH (posedge S1) X (0.1358::0.1358) (0.1838::0.1838)) (IOPATH (negedge S1) X (0.1728::0.1728) (0.1649::0.1649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2107::0.2107) (0.1679::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2320::0.2320) (0.2056::0.2056)) (IOPATH D Q (0.2281::0.2281) (0.1727::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2624::1.2624) (0.4290::0.4290)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2911::1.2911) (0.0132::0.0132) (0.4675::0.4675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2115) (0.1609::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2113::0.2114) (0.1644::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2110::0.2113) (0.1657::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2696::1.2696) (0.4316::0.4317)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2900::1.2900) (0.0127::0.0127) (0.4635::0.4635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2109::0.2111) (0.1654::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2140::0.2142) (0.1664::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9374::1.9374) (0.6118::0.6119)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9374::1.9374) (0.0137::0.0137) (0.6340::0.6340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2135) (0.1632::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2245::0.2245) (0.2014::0.2014)) (IOPATH D Q (0.2204::0.2205) (0.1671::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2087::0.2093) (0.1670::0.1772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0157::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1690::0.1690) (0.1566::0.1575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2085) (0.1616::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4793::1.4792) (0.4720::0.4721)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4932::1.4932) (0.0135::0.0135) (0.5016::0.5016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1987::0.1987) (0.2072::0.2072)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0584::0.0584) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6355::1.6355) (0.5140::0.5141)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6373::1.6373) (0.0138::0.0138) (0.5349::0.5349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[2\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.8710::0.8712) (0.6075::0.6147)) (IOPATH A1 X (0.8797::0.8797) (0.6351::0.6424)) (IOPATH (posedge S) X (0.8801::0.8801) (0.6219::0.6219)) (IOPATH (negedge S) X (0.9492::0.9492) (0.6413::0.6413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6523::1.6523) (0.5278::0.5278)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6604::1.6604) (0.0131::0.0131) (0.5541::0.5541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6792::1.6792) (0.5581::0.5582)) (IOPATH TE_B Z () () (0.0501::0.0501) (1.7264::1.7264) (-0.0031::-0.0031) (0.5940::0.5940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1148::0.1148)) (IOPATH B X (0.0945::0.0945) (0.1296::0.1296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2091::0.2092) (0.1676::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3037::1.3037) (0.4305::0.4306)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3233::1.3233) (0.0138::0.0138) (0.4638::0.4638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6454::1.6454) (0.5234::0.5234)) (IOPATH TE_B Z () () (0.0540::0.0540) (1.6941::1.6941) (0.0045::0.0045) (0.5772::0.5772)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2099) (0.1611::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5025::1.5025) (0.4979::0.4980)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5235::1.5235) (0.0135::0.0135) (0.5323::0.5323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5593::1.5593) (0.4941::0.4942)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5695::1.5695) (0.0128::0.0128) (0.5186::0.5186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2095::0.2097) (0.1627::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3279::1.3279) (0.4408::0.4409)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3507::1.3507) (0.0137::0.0137) (0.4752::0.4752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4852::1.4852) (0.4782::0.4783)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5087::1.5087) (0.0130::0.0130) (0.5146::0.5146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2094::0.2097) (0.1659::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4485::1.4485) (0.4663::0.4663)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4665::1.4665) (0.0137::0.0137) (0.4996::0.4996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2251::0.2251) (0.2017::0.2017)) (IOPATH D Q (0.2211::0.2211) (0.1695::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2277::0.2277) (0.1330::0.1330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2135::0.2136) (0.1645::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2001::0.2001)) (IOPATH D Q (0.2189::0.2189) (0.1705::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0658::0.0658) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0673::0.0673) (0.0361::0.0361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1928::0.1928) (0.2043::0.2043)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5540::1.5540) (0.5145::0.5146)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5715::1.5715) (0.0130::0.0130) (0.5466::0.5466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4678::1.4678) (0.4755::0.4756)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4810::1.4810) (0.0131::0.0131) (0.5014::0.5014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2167::1.2167) (0.4076::0.4077)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2372::1.2372) (0.0132::0.0132) (0.4402::0.4402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7237::1.7237) (0.5481::0.5482)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7278::1.7278) (0.0138::0.0138) (0.5649::0.5729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2010::1.2010) (0.4020::0.4021)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2253::1.2253) (0.0129::0.0129) (0.4363::0.4363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2116) (0.1628::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4254::1.4254) (0.4544::0.4545)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4342::1.4342) (0.0137::0.0137) (0.4791::0.4791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6603::1.6603) (0.5173::0.5174)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6527::1.6527) (0.0130::0.0130) (0.5441::0.5441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3262::1.3262) (0.4381::0.4382)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3443::1.3443) (0.0133::0.0133) (0.4691::0.4691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4201::1.4201) (0.4667::0.4690)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4338::1.4338) (0.0131::0.0131) (0.4959::0.4959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2124::1.2124) (0.4130::0.4131)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2351::1.2351) (0.0134::0.0134) (0.4473::0.4473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1933::0.1933) (0.1605::0.1616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2116::0.2121) (0.1678::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3895::1.3895) (0.4651::0.4651)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4107::1.4107) (0.0135::0.0135) (0.4990::0.4990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2430::1.2430) (0.4171::0.4172)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2669::1.2669) (0.0129::0.0129) (0.4567::0.4567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8136::1.8136) (0.5795::0.5795)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8197::1.8197) (0.0124::0.0124) (0.5989::0.5989)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0551::0.0551) (0.0331::0.0331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1486::0.1486) (0.1288::0.1288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2161::0.2161) (0.1641::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2135::0.2144) (0.1718::0.1873)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0088::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2101::0.2107) (0.1683::0.1789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4306::1.4306) (0.4695::0.4696)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4556::1.4556) (0.0122::0.0122) (0.5052::0.5052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2112) (0.1624::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2095::0.2097) (0.1645::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2035::0.2035) (0.2096::0.2096)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2107::0.2107) (0.1617::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2088) (0.1644::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2097::0.2097) (0.1579::0.1590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2103) (0.1611::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2981::1.2981) (0.4388::0.4388)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3119::1.3119) (0.0134::0.0134) (0.4660::0.4660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5358::1.5357) (0.4853::0.4854)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5411::1.5411) (0.0138::0.0138) (0.5099::0.5099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6126::1.6126) (0.5170::0.5171)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6283::1.6283) (0.0130::0.0130) (0.5492::0.5492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2095) (0.1592::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2191::0.2199) (0.1766::0.1895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1392::0.1393)) (IOPATH B X (0.0857::0.0857) (0.1143::0.1143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5168::1.5167) (0.4937::0.4970)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5272::1.5272) (0.0138::0.0138) (0.5183::0.5183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2139::0.2139) (0.1641::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2103::0.2107) (0.1662::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2145::0.2155) (0.1743::0.1895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0001)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0071::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3015::1.3015) (0.4265::0.4266)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3286::1.3286) (0.0119::0.0119) (0.4642::0.4642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0796::0.0796) (0.0385::0.0385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0522::0.0522) (0.0327::0.0327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2106) (0.1620::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1399::0.1400)) (IOPATH B X (0.0864::0.0864) (0.1166::0.1166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0876::0.0876) (0.1110::0.1110)) (IOPATH B X (0.0874::0.0874) (0.1167::0.1167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6858::1.6858) (0.5607::0.5609)) (IOPATH TE_B Z () () (0.0472::0.0472) (1.7408::1.7408) (-0.0054::-0.0054) (0.5950::0.5950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3144::0.3145) (0.1977::0.1977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8979::1.8979) (0.5921::0.5921)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9098::1.9098) (0.0116::0.0116) (0.6225::0.6225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1667::0.1674) (0.1550::0.1565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2239::0.2239) (0.2010::0.2010)) (IOPATH D Q (0.2198::0.2198) (0.1671::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2112) (0.1603::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4604::1.4604) (0.4783::0.4784)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4799::1.4799) (0.0127::0.0127) (0.5118::0.5118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2822::1.2822) (0.4349::0.4350)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3068::1.3068) (0.0128::0.0128) (0.4699::0.4699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2138::0.2138) (0.1611::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2116::0.2117) (0.1651::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2154::0.2158) (0.1723::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3960::1.3960) (0.4567::0.4568)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4170::1.4170) (0.0131::0.0131) (0.4904::0.4904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3017::1.3017) (0.4338::0.4339)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3161::1.3161) (0.0137::0.0137) (0.4625::0.4625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2136) (0.1634::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1949::0.1949) (0.2054::0.2054)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2087::0.2088) (0.1613::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2101::0.2101) (0.1688::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2086::0.2088) (0.1612::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2357::0.2358) (0.1447::0.1447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2140::0.2141) (0.1646::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2102::0.2102) (0.1683::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2616::1.2616) (0.4230::0.4230)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2811::1.2811) (0.0125::0.0125) (0.4534::0.4534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2357::0.2357) (0.2297::0.2297)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2309::0.2384)) (HOLD (posedge D) (posedge CLK) (0.0317::0.0337)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1927::0.1927) (0.1781::0.1781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5317::1.5317) (0.4861::0.4862)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5349::1.5349) (0.0143::0.0143) (0.5114::0.5114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2255::0.2255) (0.2019::0.2019)) (IOPATH D Q (0.2220::0.2220) (0.1724::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2299::1.2299) (0.4095::0.4095)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2550::1.2550) (0.0131::0.0131) (0.4459::0.4459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2150) (0.1643::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3431::1.3431) (0.4505::0.4506)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3525::1.3525) (0.0142::0.0142) (0.4762::0.4762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7342::1.7342) (0.5496::0.5497)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7426::1.7426) (0.0126::0.0126) (0.5761::0.5761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2108::0.2110) (0.1694::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0460::0.0460) (0.0292::0.0292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2746::0.2747) (0.1712::0.1712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3164::1.3164) (0.4383::0.4384)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3310::1.3310) (0.0132::0.0132) (0.4649::0.4649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0949::0.0949) (0.1354::0.1355)) (IOPATH B X (0.0875::0.0875) (0.1161::0.1161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2275::1.2275) (0.4101::0.4102)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2525::1.2525) (0.0137::0.0137) (0.4462::0.4462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2884::1.2884) (0.4385::0.4385)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3138::1.3138) (0.0124::0.0124) (0.4724::0.4724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1017::0.1017) (0.1390::0.1391)) (IOPATH B X (0.0948::0.0948) (0.1235::0.1235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5117::1.5117) (0.4773::0.4774)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5127::1.5127) (0.0142::0.0142) (0.5018::0.5018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2107) (0.1617::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7065::1.7065) (0.5430::0.5431)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7112::1.7112) (0.0143::0.0143) (0.5678::0.5678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4482::1.4482) (0.4695::0.4696)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4664::1.4664) (0.0137::0.0137) (0.5024::0.5024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2578::1.2579) (0.4185::0.4185)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2836::1.2836) (0.0123::0.0123) (0.4558::0.4558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6928::1.6927) (0.5424::0.5425)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6964::1.6964) (0.0135::0.0135) (0.5671::0.5671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5596::1.5596) (0.5150::0.5150)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5808::1.5808) (0.0132::0.0132) (0.5494::0.5494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1424::0.1424)) (IOPATH B X (0.0908::0.0908) (0.1341::0.1341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2180::1.2180) (0.4064::0.4065)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2403::1.2403) (0.0132::0.0132) (0.4396::0.4396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2144::0.2147) (0.1711::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1204::0.1204) (0.1014::0.1014)) (IOPATH A Y (0.1752::0.1752) (0.0319::0.0319)) (IOPATH B Y (0.1616::0.1616) (0.0332::0.0332)) (IOPATH C Y (0.1372::0.1372) (0.0303::0.0303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0899::0.0899) (0.1113::0.1113)) (IOPATH B X (0.0918::0.0918) (0.1246::0.1246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2375::0.2375) (0.2088::0.2088)) (IOPATH D Q (0.2335::0.2337) (0.1767::0.1796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1306::0.1306) (0.1427::0.1427)) (IOPATH D X (0.1287::0.1287) (0.1459::0.1459)) (IOPATH A_N X (0.1741::0.1741) (0.1397::0.1397)) (IOPATH B_N X (0.1787::0.1787) (0.1481::0.1481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1358::0.1358) (0.1468::0.1468)) (IOPATH D X (0.1335::0.1335) (0.1497::0.1497)) (IOPATH A_N X (0.1790::0.1790) (0.1431::0.1431)) (IOPATH B_N X (0.1833::0.1833) (0.1514::0.1514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1347::0.1347) (0.1378::0.1378)) (IOPATH C X (0.1347::0.1347) (0.1463::0.1463)) (IOPATH D X (0.1341::0.1341) (0.1546::0.1546)) (IOPATH A_N X (0.1711::0.1711) (0.1437::0.1437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1336::0.1336) (0.1447::0.1447)) (IOPATH D X (0.1317::0.1317) (0.1483::0.1483)) (IOPATH A_N X (0.1774::0.1774) (0.1418::0.1418)) (IOPATH B_N X (0.1817::0.1817) (0.1503::0.1503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2007::0.2007) (0.2082::0.2082)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1880::0.1880) (0.1649::0.1649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1318::0.1318) (0.1356::0.1356)) (IOPATH C X (0.1322::0.1322) (0.1441::0.1441)) (IOPATH D X (0.1316::0.1316) (0.1526::0.1526)) (IOPATH A_N X (0.1692::0.1692) (0.1421::0.1421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1315::0.1315) (0.1353::0.1353)) (IOPATH C X (0.1314::0.1314) (0.1434::0.1434)) (IOPATH D X (0.1308::0.1308) (0.1519::0.1519)) (IOPATH A_N X (0.1681::0.1681) (0.1413::0.1413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1228::0.1228) (0.1168::0.1168)) (IOPATH B X (0.1281::0.1281) (0.1334::0.1334)) (IOPATH C X (0.1277::0.1277) (0.1429::0.1429)) (IOPATH D X (0.1259::0.1259) (0.1459::0.1459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1941::0.1941) (0.2050::0.2050)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2239::1.2239) (0.4179::0.4180)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2470::1.2470) (0.0133::0.0133) (0.4523::0.4523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0632::0.0632) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2158::0.2158) (0.1655::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2101::0.2102) (0.1648::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5242::1.5242) (0.4835::0.4836)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5357::1.5357) (0.0130::0.0130) (0.5121::0.5121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2089) (0.1602::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5059::1.5059) (0.4905::0.4906)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5181::1.5181) (0.0131::0.0131) (0.5176::0.5176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2099::0.2099) (0.1637::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0532::0.0532) (0.0321::0.0321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1933::0.1933)) (IOPATH D Q (0.2080::0.2080) (0.1576::0.1582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3393::1.3393) (0.4426::0.4427)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3611::1.3611) (0.0119::0.0119) (0.4765::0.4765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2344::0.2344) (0.2289::0.2289)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2378::0.2461)) (HOLD (posedge D) (posedge CLK) (0.0373::0.0395)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5450::1.5450) (0.5049::0.4985)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5570::1.5570) (0.0131::0.0131) (0.5273::0.5273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1996::0.1996) (0.2077::0.2077)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5136::1.5136) (0.4825::0.4826)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5249::1.5249) (0.0133::0.0133) (0.5104::0.5104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2861::1.2861) (0.4296::0.4296)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3084::1.3084) (0.0121::0.0121) (0.4608::0.4608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2151::0.2153) (0.1652::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0888::0.0888) (0.1203::0.1203)) (IOPATH B X (0.0876::0.0876) (0.1238::0.1238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5272::1.5272) (0.4983::0.4920)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5410::1.5410) (0.0137::0.0137) (0.5226::0.5226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2125) (0.1671::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2103::0.2109) (0.1657::0.1773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6983::1.6983) (0.5473::0.5473)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.7240::1.7240) (0.0091::0.0091) (0.5846::0.5846)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2429::0.2429) (0.2118::0.2118)) (IOPATH D Q (0.2386::0.2386) (0.1764::0.1773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1342::0.1343)) (IOPATH B X (0.0866::0.0866) (0.1185::0.1185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6622::1.6622) (0.5287::0.5288)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6864::1.6864) (0.0122::0.0122) (0.5643::0.5643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2231::0.2231) (0.2006::0.2006)) (IOPATH D Q (0.2191::0.2191) (0.1666::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1328::0.1328) (0.1158::0.1158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2172::0.2172) (0.2162::0.2162)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0695::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0621::0.0624)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2105::0.2105) (0.1624::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4245::1.4246) (0.4683::0.4683)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4417::1.4417) (0.0123::0.0123) (0.4994::0.4994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3798::1.3798) (0.4515::0.4516)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3974::1.3974) (0.0138::0.0138) (0.4835::0.4835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2140::0.2141) (0.1658::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2124::0.2124) (0.1633::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2462::0.2463) (0.1534::0.1534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1986::0.1986)) (IOPATH D Q (0.2158::0.2158) (0.1644::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1853::0.1853) (0.2008::0.2008)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0695::0.0697)) (SETUP (negedge GATE) (posedge CLK) (0.0622::0.0624)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2942::1.2942) (0.4365::0.4366)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3046::1.3046) (0.0127::0.0127) (0.4626::0.4626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2821::0.2822) (0.1768::0.1768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2079) (0.1600::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2148::0.2150) (0.1686::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2108::0.2108) (0.1600::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2102::0.2102) (0.1592::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0471::0.0471) (0.0297::0.0297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1722::0.1722) (0.1451::0.1451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1992::0.1992)) (IOPATH D Q (0.2185::0.2190) (0.1799::0.1875)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2436::0.2436) (0.1513::0.1513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.8695::0.8696) (0.6123::0.6189)) (IOPATH A1 X (0.8764::0.8764) (0.6384::0.6423)) (IOPATH (posedge S) X (0.8697::0.8697) (0.6193::0.6193)) (IOPATH (negedge S) X (0.9321::0.9321) (0.6272::0.6272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2311::0.2311) (0.2269::0.2269)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2369::0.2450)) (HOLD (posedge D) (posedge CLK) (0.0363::0.0386)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2747::0.2747) (0.1721::0.1721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4918::1.4918) (0.4791::0.4792)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5073::1.5073) (0.0131::0.0131) (0.5104::0.5104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2454::0.2454) (0.2353::0.2353)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2358::0.2429)) (HOLD (posedge D) (posedge CLK) (0.0354::0.0377)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5981::1.5982) (0.5107::0.5107)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6181::1.6181) (0.0125::0.0125) (0.5437::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2109) (0.1605::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1863::1.1863) (0.3953::0.3953)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2071::1.2071) (0.0136::0.0136) (0.4288::0.4288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2518::1.2518) (0.4175::0.4176)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2745::1.2745) (0.0130::0.0130) (0.4518::0.4518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5528::1.5528) (0.5002::0.5003)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.5553::1.5553) (0.0146::0.0146) (0.5185::0.5185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1703::1.1703) (0.4021::0.4022)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.1949::1.1949) (0.0125::0.0125) (0.4377::0.4377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2149::0.2151) (0.1637::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3875::1.3875) (0.4522::0.4522)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4008::1.4008) (0.0135::0.0135) (0.4814::0.4814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6434::1.6434) (0.5264::0.5264)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6480::1.6480) (0.0144::0.0144) (0.5513::0.5513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2280::0.2280) (0.2033::0.2033)) (IOPATH D Q (0.2239::0.2240) (0.1702::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1945::0.1945) (0.1672::0.1672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0859::0.0859) (0.1092::0.1092)) (IOPATH B X (0.0918::0.0918) (0.1377::0.1377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3411::1.3411) (0.4377::0.4378)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.3548::1.3548) (0.0144::0.0144) (0.4676::0.4676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1889::1.1889) (0.4085::0.4085)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2128::1.2128) (0.0125::0.0125) (0.4425::0.4425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4414::1.4414) (0.4798::0.4799)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4657::1.4657) (0.0129::0.0129) (0.5164::0.5164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4237::1.4237) (0.4675::0.4676)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4424::1.4424) (0.0139::0.0139) (0.5003::0.5003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2382::1.2382) (0.4165::0.4165)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2605::1.2605) (0.0128::0.0128) (0.4492::0.4492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0890::0.0890) (0.1204::0.1204)) (IOPATH B X (0.0854::0.0854) (0.1147::0.1147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6616::1.6616) (0.5196::0.5197)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6639::1.6639) (0.0136::0.0136) (0.5430::0.5430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2153::0.2154) (0.1642::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2104::0.2104) (0.1617::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1854::0.1866) (0.1681::0.1708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2159::0.2159) (0.1713::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2100::0.2102) (0.1628::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2140::0.2147) (0.1704::0.1817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2010::0.2010) (0.2083::0.2083)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1402::0.1403)) (IOPATH B X (0.0868::0.0868) (0.1187::0.1187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8064::1.8064) (0.5604::0.5605)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8244::1.8244) (0.0117::0.0117) (0.5938::0.5938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2055::0.2055) (0.2106::0.2106)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2483::0.2484) (0.1520::0.1520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2468::0.2468) (0.2140::0.2140)) (IOPATH D Q (0.2431::0.2431) (0.1826::0.1850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2122::0.2123) (0.1615::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2003::0.2003) (0.2080::0.2080)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1719::0.1734) (0.1542::0.1575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2136::0.2136) (0.1643::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2352::0.2352) (0.1383::0.1383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2157::0.2157) (0.1681::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2143::0.2144) (0.1634::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9850::1.9850) (0.6256::0.6257)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9887::1.9887) (0.0137::0.0137) (0.6491::0.6491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2377::0.2377) (0.2088::0.2088)) (IOPATH D Q (0.2335::0.2337) (0.1754::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9062::0.9063) (0.6388::0.6453)) (IOPATH A1 X (0.9126::0.9126) (0.6615::0.6670)) (IOPATH (posedge S) X (0.9059::0.9059) (0.6446::0.6446)) (IOPATH (negedge S) X (0.9595::0.9595) (0.6524::0.6524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2444::0.2444) (0.2348::0.2348)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2388::0.2473)) (HOLD (posedge D) (posedge CLK) (0.0382::0.0406)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0578::0.0578) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3577::1.3577) (0.4457::0.4458)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3747::1.3747) (0.0132::0.0132) (0.4759::0.4759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4778::1.4778) (0.4747::0.4748)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4938::1.4938) (0.0126::0.0126) (0.5073::0.5073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4130::1.4130) (0.4639::0.4640)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4256::1.4256) (0.0133::0.0133) (0.4923::0.4923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3405::1.3405) (0.4516::0.4517)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3474::1.3474) (0.0139::0.0139) (0.4739::0.4739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2334::0.2334) (0.2285::0.2285)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2394::0.2464)) (HOLD (posedge D) (posedge CLK) (0.0382::0.0403)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2474::0.2475) (0.1917::0.1938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2147::0.2147) (0.1683::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2047::0.2047) (0.2101::0.2101)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6449::1.6449) (0.5404::0.5405)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6506::1.6506) (0.0128::0.0128) (0.5629::0.5629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0651::0.0651) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2111::0.2112) (0.1641::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3346::1.3346) (0.4391::0.4392)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3514::1.3514) (0.0138::0.0138) (0.4703::0.4703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2106::0.2112) (0.1682::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4634::1.4634) (0.4668::0.4669)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4766::1.4766) (0.0136::0.0136) (0.4958::0.4958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3363::1.3363) (0.4488::0.4489)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3427::1.3427) (0.0142::0.0142) (0.4725::0.4725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0924::0.0924) (0.1354::0.1354)) (IOPATH B X (0.0852::0.0852) (0.1144::0.1144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2089) (0.1598::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0877::0.0877) (0.1160::0.1160)) (IOPATH B X (0.0876::0.0876) (0.1227::0.1227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8377::1.8376) (0.5853::0.5854)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.8640::1.8640) (0.0114::0.0114) (0.6224::0.6224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2458::0.2458) (0.1888::0.1906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2090::0.2097) (0.1664::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2105) (0.1621::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2096::0.2097) (0.1602::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4331::1.4331) (0.4665::0.4666)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4554::1.4554) (0.0122::0.0122) (0.5022::0.5022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4969::1.4969) (0.4969::0.4970)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5162::1.5162) (0.0137::0.0137) (0.5293::0.5293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0885::0.0885) (0.1179::0.1179)) (IOPATH B X (0.0862::0.0862) (0.1160::0.1160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1373::0.1373) (0.1291::0.1291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0855::0.0855) (0.1061::0.1062)) (IOPATH B X (0.0906::0.0906) (0.1319::0.1319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2124::0.2125) (0.1648::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2141::0.2141) (0.1613::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2114::0.2116) (0.1644::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2840::1.2840) (0.4249::0.4249)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2952::1.2952) (0.0135::0.0135) (0.4501::0.4501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2085) (0.1611::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2128::0.2128) (0.1620::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2154::0.2154) (0.1633::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1324::0.1324) (0.1963::0.1963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6120::1.6120) (0.5179::0.5180)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6280::1.6280) (0.0122::0.0122) (0.5495::0.5495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9222::0.9223) (0.6473::0.6536)) (IOPATH A1 X (0.9253::0.9254) (0.6617::0.6676)) (IOPATH (posedge S) X (0.9215::0.9215) (0.6522::0.6522)) (IOPATH (negedge S) X (0.9752::0.9752) (0.6598::0.6598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2313::0.2313) (0.2270::0.2270)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2342::0.2434)) (HOLD (posedge D) (posedge CLK) (0.0342::0.0361)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2100::0.2100) (0.1599::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2222::0.2222) (0.2001::0.2001)) (IOPATH D Q (0.2182::0.2183) (0.1676::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2367::0.2367) (0.2304::0.2304)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2389::0.2451)) (HOLD (posedge D) (posedge CLK) (0.0380::0.0409)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1394::0.1394) (0.1093::0.1093)) (IOPATH A Y (0.1924::0.1924) (0.0361::0.0361)) (IOPATH B Y (0.1784::0.1784) (0.0373::0.0373)) (IOPATH C Y (0.1544::0.1544) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0534::0.0534) (0.0320::0.0320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1413::0.1413) (0.1525::0.1525)) (IOPATH D X (0.1402::0.1402) (0.1581::0.1581)) (IOPATH A_N X (0.1855::0.1855) (0.1473::0.1473)) (IOPATH B_N X (0.1898::0.1898) (0.1558::0.1558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2643::0.2644) (0.1671::0.1671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2088::0.2089) (0.1603::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2048::1.2048) (0.4019::0.4020)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2271::1.2271) (0.0132::0.0132) (0.4357::0.4357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1370::0.1370) (0.1488::0.1488)) (IOPATH D X (0.1358::0.1358) (0.1545::0.1545)) (IOPATH A_N X (0.1811::0.1811) (0.1441::0.1441)) (IOPATH B_N X (0.1855::0.1855) (0.1524::0.1524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2337::1.2337) (0.4131::0.4132)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2601::1.2601) (0.0121::0.0121) (0.4498::0.4498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6174::1.6174) (0.5177::0.5178)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6193::1.6193) (0.0137::0.0137) (0.5395::0.5395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1928::0.1928) (0.2043::0.2043)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1376::0.1376) (0.1407::0.1407)) (IOPATH C X (0.1374::0.1374) (0.1497::0.1497)) (IOPATH D X (0.1376::0.1376) (0.1602::0.1603)) (IOPATH A_N X (0.1744::0.1744) (0.1455::0.1455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1346::0.1346) (0.1468::0.1468)) (IOPATH D X (0.1336::0.1336) (0.1528::0.1528)) (IOPATH A_N X (0.1793::0.1793) (0.1426::0.1426)) (IOPATH B_N X (0.1833::0.1833) (0.1508::0.1508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2449::0.2449) (0.2129::0.2129)) (IOPATH D Q (0.2407::0.2407) (0.1792::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3304::1.3304) (0.4341::0.4342)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3453::1.3453) (0.0140::0.0140) (0.4653::0.4653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2139::0.2143) (0.1749::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6785::1.6785) (0.5259::0.5260)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6850::1.6850) (0.0139::0.0139) (0.5518::0.5518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8392::1.8392) (0.5829::0.5829)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8548::1.8548) (0.0140::0.0140) (0.6141::0.6141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1347::0.1347) (0.1387::0.1387)) (IOPATH C X (0.1345::0.1345) (0.1471::0.1471)) (IOPATH D X (0.1347::0.1347) (0.1580::0.1580)) (IOPATH A_N X (0.1718::0.1718) (0.1435::0.1435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2113::0.2114) (0.1668::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1397::0.1397) (0.1423::0.1423)) (IOPATH C X (0.1393::0.1393) (0.1509::0.1509)) (IOPATH D X (0.1396::0.1396) (0.1619::0.1619)) (IOPATH A_N X (0.1768::0.1768) (0.1470::0.1470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1273::0.1273) (0.1205::0.1205)) (IOPATH B X (0.1319::0.1319) (0.1369::0.1369)) (IOPATH C X (0.1313::0.1313) (0.1468::0.1468)) (IOPATH D X (0.1304::0.1304) (0.1522::0.1522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2190::1.2190) (0.4088::0.4088)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2453::1.2453) (0.0127::0.0127) (0.4463::0.4463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2124::0.2124) (0.1612::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4688::1.4687) (0.4799::0.4800)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4895::1.4895) (0.0135::0.0135) (0.5106::0.5106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2346::1.2346) (0.4203::0.4204)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2551::1.2551) (0.0135::0.0135) (0.4523::0.4523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4513::1.4513) (0.4846::0.4847)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4738::1.4738) (0.0137::0.0137) (0.5183::0.5183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2147::0.2147) (0.1639::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6702::1.6702) (0.5257::0.5258)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6763::1.6763) (0.0130::0.0130) (0.5504::0.5504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2810::0.2810) (0.1767::0.1767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1380::0.1381)) (IOPATH B X (0.0848::0.0848) (0.1106::0.1106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0864::0.0864) (0.1108::0.1108)) (IOPATH B X (0.0857::0.0857) (0.1144::0.1144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0503::0.0503) (0.0309::0.0309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3964::1.3964) (0.4552::0.4552)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4228::1.4228) (0.0117::0.0117) (0.4920::0.4920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2114) (0.1619::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8358::1.8358) (0.5797::0.5798)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8453::1.8453) (0.0122::0.0122) (0.6087::0.6087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1643::0.1643) (0.1517::0.1517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2137::0.2137) (0.2146::0.2146)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2291::0.2292) (0.1790::0.1808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1232::0.1232) (0.1215::0.1215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1595::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4971::1.4971) (0.4761::0.4762)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5054::1.5054) (0.0142::0.0142) (0.5023::0.5023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0868::0.0868) (0.1129::0.1130)) (IOPATH B X (0.0883::0.0883) (0.1252::0.1252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2153::0.2155) (0.1646::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2090::0.2090) (0.1686::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0232)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2373::0.2373) (0.2306::0.2306)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2336::0.2414)) (HOLD (posedge D) (posedge CLK) (0.0340::0.0360)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2126) (0.1628::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2111::0.2111) (0.1614::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9112::0.9113) (0.6329::0.6393)) (IOPATH A1 X (0.9167::0.9168) (0.6521::0.6578)) (IOPATH (posedge S) X (0.9105::0.9105) (0.6380::0.6380)) (IOPATH (negedge S) X (0.9642::0.9642) (0.6513::0.6513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0613::0.0613) (0.0382::0.0382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2449::0.2449) (0.1545::0.1545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2145::0.2148) (0.1712::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2846::1.2846) (0.4261::0.4262)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2985::1.2985) (0.0133::0.0133) (0.4535::0.4535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4956::1.4956) (0.4963::0.4964)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4991::1.4991) (0.0136::0.0136) (0.5173::0.5173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2432::0.2432) (0.2341::0.2341)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2432::0.2518)) (HOLD (posedge D) (posedge CLK) (0.0412::0.0437)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3838::1.3838) (0.4641::0.4641)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3914::1.3914) (0.0136::0.0136) (0.4875::0.4875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4257::1.4257) (0.4691::0.4691)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4474::1.4474) (0.0124::0.0124) (0.5022::0.5022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4596::1.4596) (0.4746::0.4747)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4742::1.4742) (0.0139::0.0139) (0.5048::0.5048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2348::1.2348) (0.4212::0.4213)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2527::1.2527) (0.0139::0.0139) (0.4518::0.4518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2131::0.2131) (0.1638::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4650::1.4650) (0.4672::0.4672)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4889::1.4889) (0.0123::0.0123) (0.5058::0.5058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2106::0.2107) (0.1608::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4392::1.4392) (0.4598::0.4599)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4557::1.4557) (0.0131::0.0131) (0.4909::0.4909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4143::1.4143) (0.4559::0.4559)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4229::1.4229) (0.0133::0.0133) (0.4826::0.4826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2115::0.2120) (0.1690::0.1776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0937::0.0937) (0.1338::0.1339)) (IOPATH B X (0.0878::0.0878) (0.1208::0.1208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2123::0.2123) (0.1631::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2105) (0.1610::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9696::1.9696) (0.6396::0.6397)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9961::1.9961) (0.0123::0.0123) (0.6728::0.6728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4047::1.4047) (0.4710::0.4710)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4308::1.4308) (0.0126::0.0126) (0.5079::0.5079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2147::0.2148) (0.1645::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2148::0.2148) (0.1707::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2171::0.2171) (0.1749::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3103::1.3103) (0.4377::0.4378)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3202::1.3202) (0.0135::0.0135) (0.4613::0.4613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2129::0.2130) (0.1632::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3901::1.3901) (0.4544::0.4545)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4008::1.4008) (0.0132::0.0132) (0.4817::0.4817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2147::0.2147) (0.1693::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2119) (0.1623::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.1999::0.1999)) (IOPATH D Q (0.2181::0.2183) (0.1689::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2347::0.2347) (0.2291::0.2291)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2333::0.2423)) (HOLD (posedge D) (posedge CLK) (0.0334::0.0356)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9397::0.9398) (0.6575::0.6637)) (IOPATH A1 X (0.9446::0.9446) (0.6751::0.6806)) (IOPATH (posedge S) X (0.9377::0.9377) (0.6598::0.6598)) (IOPATH (negedge S) X (0.9915::0.9915) (0.6676::0.6676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2097) (0.1605::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2104::0.2106) (0.1649::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2377::0.2377) (0.2309::0.2309)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2462::0.2548)) (HOLD (posedge D) (posedge CLK) (0.0439::0.0462)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2084::0.2086) (0.1627::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2113::0.2117) (0.1662::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4855::1.4855) (0.4925::0.4925)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4468::1.4468) (0.0184::0.0184) (0.4694::0.4694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5412::1.5412) (0.4972::0.4973)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5502::1.5502) (0.0131::0.0131) (0.5239::0.5239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2101) (0.1621::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2094::0.2097) (0.1655::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7444::1.7445) (0.5605::0.5678)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7583::1.7583) (0.0120::0.0120) (0.5912::0.5912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3487::1.3487) (0.4536::0.4537)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3711::1.3711) (0.0131::0.0131) (0.4880::0.4880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7765::1.7765) (0.5667::0.5668)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7860::1.7860) (0.0132::0.0132) (0.5939::0.5939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2391::1.2391) (0.4068::0.4069)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2573::1.2573) (0.0134::0.0134) (0.4402::0.4402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2464::1.2464) (0.4238::0.4239)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2701::1.2701) (0.0132::0.0132) (0.4585::0.4585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7105::1.7105) (0.5361::0.5361)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7210::1.7210) (0.0128::0.0128) (0.5608::0.5608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2119::0.2122) (0.1673::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0875::0.0875) (0.1162::0.1162)) (IOPATH B X (0.0849::0.0849) (0.1124::0.1124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5546::1.5546) (0.5040::0.4975)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5715::1.5715) (0.0136::0.0136) (0.5315::0.5315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2131::0.2133) (0.1684::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1915::0.1915) (0.2037::0.2037)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2057::1.2057) (0.3996::0.3997)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2269::1.2269) (0.0131::0.0131) (0.4340::0.4340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8545::1.8545) (0.5985::0.5909)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8639::1.8639) (0.0134::0.0134) (0.6110::0.6110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4973::1.4973) (0.4869::0.4870)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5194::1.5194) (0.0124::0.0124) (0.5223::0.5223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2356::0.2356) (0.1402::0.1402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7233::1.7233) (0.5483::0.5484)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7276::1.7276) (0.0136::0.0136) (0.5730::0.5730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2110::0.2113) (0.1672::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2184::0.2186) (0.1715::0.1760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6075::1.6075) (0.5112::0.5113)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6170::1.6170) (0.0134::0.0134) (0.5392::0.5392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2079) (0.1592::0.1592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2126::0.2126) (0.1675::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2097) (0.1603::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2430::0.2430) (0.1455::0.1455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2477::0.2477) (0.2366::0.2366)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2390::0.2473)) (HOLD (posedge D) (posedge CLK) (0.0382::0.0404)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9506::0.9507) (0.6609::0.6674)) (IOPATH A1 X (0.9569::0.9570) (0.6817::0.6873)) (IOPATH (posedge S) X (0.9502::0.9502) (0.6668::0.6668)) (IOPATH (negedge S) X (1.0039::1.0039) (0.6745::0.6745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3790::1.3790) (0.4524::0.4524)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3954::1.3954) (0.0138::0.0138) (0.4816::0.4816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2151::0.2153) (0.1665::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1965::0.1965)) (IOPATH D Q (0.2127::0.2128) (0.1623::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1927::0.1927) (0.2044::0.2044)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2521::0.2522) (0.1570::0.1570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2299::0.2299) (0.2261::0.2261)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2505::0.2589)) (HOLD (posedge D) (posedge CLK) (0.0471::0.0497)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2207::1.2207) (0.3999::0.3999)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2427::1.2427) (0.0132::0.0132) (0.4363::0.4363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2103::0.2104) (0.1715::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2330::1.2330) (0.4096::0.4097)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2496::1.2496) (0.0139::0.0139) (0.4401::0.4401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6504::1.6504) (0.5237::0.5238)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6519::1.6519) (0.0136::0.0136) (0.5463::0.5463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3776::1.3776) (0.4550::0.4551)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3999::1.3999) (0.0131::0.0131) (0.4888::0.4888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3641::1.3641) (0.4472::0.4472)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3707::1.3707) (0.0142::0.0142) (0.4703::0.4703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3585::1.3585) (0.4349::0.4350)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3738::1.3738) (0.0131::0.0131) (0.4686::0.4686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5892::1.5892) (0.5060::0.5061)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6007::1.6007) (0.0135::0.0135) (0.5351::0.5351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3068::1.3068) (0.4416::0.4417)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3264::1.3264) (0.0126::0.0126) (0.4735::0.4735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2132) (0.1640::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5631::1.5631) (0.4940::0.4941)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5713::1.5713) (0.0140::0.0140) (0.5202::0.5202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3502::1.3502) (0.4555::0.4556)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3692::1.3692) (0.0136::0.0136) (0.4857::0.4857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4593::1.4593) (0.4745::0.4746)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4785::1.4785) (0.0138::0.0138) (0.5073::0.5073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2415::0.2415) (0.1487::0.1487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2084::0.2085) (0.1613::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3933::1.3933) (0.4461::0.4462)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4035::1.4035) (0.0136::0.0136) (0.4730::0.4730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1396::0.1397) (0.1186::0.1207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2096) (0.1596::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2081) (0.1601::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2095) (0.1601::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5381::1.5381) (0.5079::0.5079)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.5339::1.5339) (0.0186::0.0186) (0.5016::0.5016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2122::0.2125) (0.1684::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2288::1.2288) (0.4172::0.4172)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.2353::1.2354) (0.0180::0.0180) (0.4352::0.4352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2156::0.2157) (0.1647::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3165::1.3165) (0.4369::0.4369)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3299::1.3299) (0.0131::0.0131) (0.4654::0.4654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1944::0.1944) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2179::0.2180) (0.1667::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9968::0.9969) (0.6859::0.6923)) (IOPATH A1 X (0.9964::0.9965) (0.6932::0.6995)) (IOPATH (posedge S) X (0.9959::0.9959) (0.6910::0.6910)) (IOPATH (negedge S) X (1.0498::1.0498) (0.6988::0.6988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2166::0.2166) (0.1647::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2305::0.2305) (0.2265::0.2265)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2384::0.2452)) (HOLD (posedge D) (posedge CLK) (0.0373::0.0398)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0708::0.0708) (0.0406::0.0406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2109) (0.1611::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6460::1.6460) (0.5271::0.5272)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6512::1.6512) (0.0132::0.0132) (0.5516::0.5516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0571::0.0571) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2605::0.2606) (0.1651::0.1651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2093::0.2099) (0.1652::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5427::1.5427) (0.4949::0.4950)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5428::1.5428) (0.0143::0.0143) (0.5152::0.5152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6884::1.6884) (0.5719::0.5720)) (IOPATH TE_B Z () () (0.0443::0.0443) (1.7538::1.7538) (-0.0076::-0.0076) (0.6270::0.6270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2001::0.2001) (0.2079::0.2079)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2904::1.2904) (0.4344::0.4344)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.3181::1.3181) (0.0082::0.0082) (0.4737::0.4737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2106::0.2111) (0.1701::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5844::1.5844) (0.5014::0.5015)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5925::1.5925) (0.0132::0.0132) (0.5276::0.5276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2142::0.2143) (0.1715::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1319::0.1319) (0.1155::0.1167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2107::0.2107) (0.1598::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4835::1.4835) (0.4770::0.4770)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5031::1.5031) (0.0128::0.0128) (0.5068::0.5068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2254::1.2254) (0.4058::0.4059)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2474::1.2474) (0.0132::0.0132) (0.4412::0.4412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1986::0.1986) (0.2072::0.2072)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2694::0.2695) (0.1698::0.1698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5219::1.5219) (0.4919::0.4920)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5482::1.5482) (0.0120::0.0120) (0.5276::0.5276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2016::0.2017) (0.1582::0.1600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2154::0.2154) (0.1653::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7367::1.7367) (0.5414::0.5415)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7432::1.7432) (0.0134::0.0134) (0.5699::0.5699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2110) (0.1628::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4561::1.4561) (0.4774::0.4775)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4763::1.4763) (0.0139::0.0139) (0.5108::0.5108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2152::0.2152) (0.1642::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2085::0.2087) (0.1630::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1644::0.1644) (0.1414::0.1414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2113::0.2113) (0.1605::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0625::0.0625) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7235::1.7235) (0.5500::0.5501)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7355::1.7355) (0.0126::0.0126) (0.5787::0.5787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2123::0.2127) (0.1692::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2107::0.2108) (0.1614::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4184::1.4184) (0.4540::0.4541)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4376::1.4376) (0.0133::0.0133) (0.4894::0.4894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux2_1") (INSTANCE Do0MUX\.M\[3\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.9980::0.9981) (0.6880::0.6943)) (IOPATH A1 X (1.0032::1.0032) (0.7068::0.7131)) (IOPATH (posedge S) X (0.9962::0.9962) (0.6915::0.6915)) (IOPATH (negedge S) X (1.0500::1.0500) (0.6992::0.6992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1915::0.1915) (0.1687::0.1687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2120::0.2122) (0.1640::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2122::0.2122) (0.1610::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2354::0.2354) (0.2296::0.2296)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2385::0.2460)) (HOLD (posedge D) (posedge CLK) (0.0376::0.0404)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2791::0.2792) (0.1762::0.1762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0560::0.0560) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2128::0.2128) (0.2141::0.2141)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2123) (0.1631::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2120::0.2124) (0.1721::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3243::1.3243) (0.4343::0.4343)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3402::1.3402) (0.0142::0.0142) (0.4655::0.4655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4156::1.4156) (0.4605::0.4606)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4279::1.4279) (0.0137::0.0137) (0.4889::0.4889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2882::1.2882) (0.4295::0.4296)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3050::1.3050) (0.0139::0.0139) (0.4600::0.4600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3644::0.3644) (0.2724::0.2724)) (IOPATH D Q (0.3602::0.3602) (0.2390::0.2390)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2138::1.2138) (0.4145::0.4146)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2401::1.2401) (0.0123::0.0123) (0.4515::0.4515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1856::0.1857) (0.1448::0.1461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8056::1.8056) (0.5663::0.5663)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8068::1.8068) (0.0140::0.0140) (0.5902::0.5902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2419::1.2419) (0.4145::0.4146)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2630::1.2630) (0.0129::0.0129) (0.4481::0.4481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4115::1.4115) (0.4617::0.4618)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4350::1.4350) (0.0128::0.0128) (0.4969::0.4969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1917::0.1917) (0.2038::0.2038)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5238::1.5238) (0.4929::0.4953)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5335::1.5335) (0.0132::0.0132) (0.5195::0.5195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5029::1.5029) (0.4827::0.4828)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5189::1.5189) (0.0135::0.0135) (0.5154::0.5154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2705::0.2706) (0.1716::0.1716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2269::1.2269) (0.4122::0.4122)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2476::1.2476) (0.0140::0.0140) (0.4442::0.4442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4052::1.4052) (0.4694::0.4694)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4168::1.4168) (0.0138::0.0138) (0.4969::0.4969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1935::1.1935) (0.4005::0.4006)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2151::1.2151) (0.0138::0.0138) (0.4337::0.4337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2130::0.2132) (0.1761::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1606::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3230::1.3230) (0.4391::0.4392)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3373::1.3373) (0.0137::0.0137) (0.4671::0.4671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0748::0.0748) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2401::0.2401) (0.2102::0.2102)) (IOPATH D Q (0.2360::0.2360) (0.1754::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1885::0.1885) (0.1647::0.1647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1359::0.1359) (0.1236::0.1240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1970::0.1970) (0.2064::0.2064)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6162::1.6162) (0.5306::0.5306)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6243::1.6243) (0.0133::0.0133) (0.5561::0.5561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0662::0.0662) (0.0370::0.0370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2807::0.2813) (0.1959::0.2021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2085::0.2085) (0.1627::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2107::0.2112) (0.1694::0.1776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2096) (0.1603::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1846::0.1846) (0.2004::0.2004)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5145::1.5145) (0.4906::0.4906)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5261::1.5261) (0.0137::0.0137) (0.5169::0.5169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2080) (0.1593::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4847::1.4847) (0.4781::0.4782)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4994::1.4994) (0.0138::0.0138) (0.5105::0.5105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1844::0.1844) (0.2002::0.2002)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1891::0.1891) (0.1613::0.1613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2144::0.2144) (0.1634::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2087::0.2087) (0.1620::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2133::0.2135) (0.1664::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9320::1.9320) (0.6496::0.6498)) (IOPATH TE_B Z () () (0.0469::0.0469) (1.9860::1.9860) (-0.0056::-0.0056) (0.6763::0.6763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2114::0.2119) (0.1683::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4564::1.4564) (0.4723::0.4724)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4785::1.4785) (0.0127::0.0127) (0.5080::0.5081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5284::1.5284) (0.4934::0.4934)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5476::1.5476) (0.0120::0.0120) (0.5267::0.5267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2093::0.2093) (0.1611::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5230::1.5230) (0.4923::0.4924)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5404::1.5404) (0.0142::0.0142) (0.5237::0.5237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2142::0.2145) (0.1668::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4874::1.4874) (0.4800::0.4736)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5094::1.5094) (0.0128::0.0128) (0.5117::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2119) (0.1616::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8168::1.8168) (0.5741::0.5742)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8207::1.8207) (0.0135::0.0135) (0.5921::0.5921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4971::1.4971) (0.4854::0.4855)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5142::1.5142) (0.0136::0.0136) (0.5163::0.5163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3917::1.3917) (0.4462::0.4463)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4068::1.4068) (0.0131::0.0131) (0.4759::0.4759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1976::0.1976) (0.2067::0.2067)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2156::0.2156) (0.1661::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4731::1.4731) (0.4831::0.4832)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4763::1.4763) (0.0136::0.0136) (0.5102::0.5102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4562::1.4562) (0.4779::0.4780)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4687::1.4687) (0.0135::0.0135) (0.5118::0.5118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2087::0.2090) (0.1647::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2119::0.2123) (0.1663::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0649::0.0649) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2239::0.2239) (0.2010::0.2010)) (IOPATH D Q (0.2202::0.2205) (0.1714::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2116) (0.1609::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2102::0.2103) (0.1637::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0702::0.0702) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2085) (0.1623::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0497::0.0497) (0.0306::0.0306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7046::1.7045) (0.5392::0.5393)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7058::1.7058) (0.0142::0.0142) (0.5622::0.5622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2124::0.2125) (0.1652::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2571::1.2571) (0.4169::0.4170)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2813::1.2813) (0.0131::0.0131) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2109::0.2112) (0.1653::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6869::1.6869) (0.5369::0.5370)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7064::1.7064) (0.0121::0.0121) (0.5707::0.5707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5593::1.5593) (0.5137::0.5138)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5834::1.5834) (0.0126::0.0126) (0.5508::0.5508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2157::0.2168) (0.1750::0.1914)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0012)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0061::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7310::1.7310) (0.5637::0.5638)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7358::1.7358) (0.0134::0.0134) (0.5890::0.5890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4346::1.4346) (0.4681::0.4681)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4516::1.4516) (0.0124::0.0124) (0.4978::0.4978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1753::1.1753) (0.4032::0.4033)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2029::1.2029) (0.0130::0.0130) (0.4406::0.4406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5973::1.5973) (0.5156::0.5157)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5993::1.5993) (0.0135::0.0135) (0.5384::0.5384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6643::1.6643) (0.5281::0.5282)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6835::1.6835) (0.0133::0.0133) (0.5619::0.5619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2549::1.2549) (0.4157::0.4158)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2781::1.2781) (0.0131::0.0131) (0.4509::0.4509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0969::0.0969) (0.1432::0.1433)) (IOPATH B X (0.0889::0.0889) (0.1144::0.1144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2088::1.2088) (0.4030::0.4031)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2315::1.2315) (0.0134::0.0134) (0.4377::0.4377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2119::0.2122) (0.1695::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2750::1.2750) (0.4162::0.4163)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2950::1.2950) (0.0139::0.0139) (0.4510::0.4510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2578::0.2579) (0.1638::0.1638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2137::0.2138) (0.1665::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2109) (0.1618::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8908::1.8908) (0.5858::0.5859)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8986::1.8986) (0.0133::0.0133) (0.6127::0.6127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2017::0.2017) (0.2087::0.2087)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1973::0.1973)) (IOPATH D Q (0.2143::0.2145) (0.1659::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2143::0.2143) (0.1639::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2104::0.2105) (0.1666::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0655::0.0655) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1433::0.1434)) (IOPATH B X (0.0848::0.0848) (0.1108::0.1108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2079) (0.1604::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0924::0.0924) (0.1362::0.1363)) (IOPATH B X (0.0842::0.0842) (0.1101::0.1101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2021::0.2021) (0.2088::0.2088)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5098::1.5098) (0.4881::0.4881)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5161::1.5161) (0.0136::0.0136) (0.5131::0.5131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0528::0.0528) (0.0314::0.0314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2129::0.2130) (0.1648::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2179::0.2179) (0.1699::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5235::1.5234) (0.4966::0.4966)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5368::1.5368) (0.0138::0.0138) (0.5261::0.5261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5418::1.5418) (0.4936::0.4937)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5532::1.5532) (0.0132::0.0132) (0.5219::0.5219)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1401::0.1401) (0.1209::0.1209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2151::0.2153) (0.1656::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5453::1.5453) (0.4980::0.4981)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5543::1.5543) (0.0137::0.0137) (0.5245::0.5245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6745::1.6746) (0.5395::0.5396)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6909::1.6909) (0.0119::0.0119) (0.5699::0.5699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5295::1.5295) (0.4946::0.4947)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5446::1.5446) (0.0132::0.0132) (0.5255::0.5255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4929::1.4929) (0.4851::0.4852)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5105::1.5105) (0.0135::0.0135) (0.5175::0.5175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2119::0.2119) (0.1630::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1850::0.1850) (0.1646::0.1655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5523::1.5523) (0.5049::0.5050)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5742::1.5742) (0.0126::0.0126) (0.5385::0.5385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2866::0.2867) (0.1791::0.1791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1338::0.1338)) (IOPATH B X (0.0866::0.0866) (0.1172::0.1172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2606::0.2606) (0.2213::0.2213)) (IOPATH D Q (0.2563::0.2564) (0.1865::0.1888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1987::0.1987)) (IOPATH D Q (0.2173::0.2181) (0.1744::0.1870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0700::0.0700) (0.0381::0.0381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3496::1.3496) (0.4482::0.4482)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3705::1.3705) (0.0138::0.0138) (0.4860::0.4860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0903::0.0903) (0.1199::0.1200)) (IOPATH B X (0.0877::0.0877) (0.1172::0.1172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2942::1.2942) (0.4366::0.4367)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3082::1.3082) (0.0123::0.0123) (0.4653::0.4653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1933::0.1933) (0.1550::0.1568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2953::1.2953) (0.4225::0.4226)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3166::1.3166) (0.0125::0.0125) (0.4578::0.4578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2889::1.2889) (0.4351::0.4352)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3070::1.3070) (0.0132::0.0132) (0.4664::0.4664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0939::0.0939) (0.1352::0.1352)) (IOPATH B X (0.0881::0.0881) (0.1212::0.1212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4457::1.4457) (0.4725::0.4726)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4501::1.4501) (0.0140::0.0140) (0.4955::0.4955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2501::1.2501) (0.4235::0.4235)) (IOPATH TE_B Z () () (0.0557::0.0557) (1.2553::1.2553) (0.0172::0.0172) (0.4331::0.4331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2698::0.2699) (0.1711::0.1711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2120::0.2127) (0.1696::0.1820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2176::0.2176) (0.1642::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2119) (0.1618::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1600::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2130::0.2132) (0.1669::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1711::1.1711) (0.4038::0.4039)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.1917::1.1917) (0.0136::0.0136) (0.4355::0.4355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2097::0.2097) (0.1579::0.1593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2100::0.2100) (0.1652::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3418::1.3418) (0.4409::0.4410)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3583::1.3583) (0.0134::0.0134) (0.4708::0.4708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2096::0.2098) (0.1701::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4410::1.4410) (0.4796::0.4797)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4615::1.4615) (0.0130::0.0130) (0.5132::0.5132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2366::1.2366) (0.4121::0.4122)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2581::1.2581) (0.0132::0.0132) (0.4453::0.4453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2140::0.2140) (0.1623::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6633::1.6632) (0.5222::0.5223)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6677::1.6677) (0.0136::0.0136) (0.5468::0.5468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6143::1.6143) (0.5232::0.5233)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6349::1.6349) (0.0123::0.0123) (0.5549::0.5549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3538::1.3538) (0.4481::0.4482)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3730::1.3730) (0.0137::0.0137) (0.4798::0.4798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5230::1.5230) (0.5038::0.5039)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5325::1.5325) (0.0134::0.0134) (0.5299::0.5299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2094::0.2104) (0.1653::0.1815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2682::0.2683) (0.1695::0.1695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2097::0.2097) (0.1586::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2361::0.2361) (0.2080::0.2080)) (IOPATH D Q (0.2332::0.2338) (0.1838::0.1948)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2624::1.2624) (0.4290::0.4290)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2835::1.2835) (0.0132::0.0132) (0.4620::0.4620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2143::0.2144) (0.1646::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7847::1.7847) (0.5553::0.5554)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7951::1.7951) (0.0134::0.0134) (0.5839::0.5839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2698::1.2698) (0.4310::0.4311)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2945::1.2945) (0.0132::0.0132) (0.4668::0.4668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0906::0.0906) (0.1227::0.1227)) (IOPATH B X (0.0879::0.0879) (0.1214::0.1214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2114::0.2114) (0.1621::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2344::0.2344) (0.2246::0.2246)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9246::1.9246) (0.5950::0.5951)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9396::1.9396) (0.0128::0.0128) (0.6292::0.6292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2528::0.2529) (0.1611::0.1611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0642::0.0642) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2112::0.2112) (0.1594::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1604::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2374::0.2374) (0.2087::0.2087)) (IOPATH D Q (0.2333::0.2334) (0.1756::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0905::0.0905) (0.1201::0.1201)) (IOPATH B X (0.0949::0.0949) (0.1435::0.1435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0544::0.0544) (0.0330::0.0330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2593::0.2593) (0.1994::0.2012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6426::1.6426) (0.5272::0.5273)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6502::1.6502) (0.0134::0.0134) (0.5530::0.5530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2093) (0.1616::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2094::0.2094) (0.1684::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1057::0.1058) (0.0956::0.0970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2231::0.2231) (0.2005::0.2005)) (IOPATH D Q (0.2191::0.2193) (0.1682::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3396::1.3396) (0.4523::0.4524)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3658::1.3658) (0.0131::0.0131) (0.4890::0.4890)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4619::1.4619) (0.4639::0.4640)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4786::1.4786) (0.0129::0.0129) (0.4958::0.4958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1818::0.1818) (0.1617::0.1617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2184::0.2185) (0.1674::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3429::1.3429) (0.4527::0.4528)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3580::1.3580) (0.0127::0.0127) (0.4816::0.4816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3339::1.3339) (0.4419::0.4420)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3428::1.3428) (0.0134::0.0134) (0.4656::0.4656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2141::0.2141) (0.1641::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2292::0.2298) (0.1645::0.1689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4519::1.4519) (0.4855::0.4856)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4720::1.4720) (0.0127::0.0127) (0.5173::0.5173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0677::0.0677) (0.0349::0.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2091::0.2091) (0.1640::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2107::0.2113) (0.1693::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4953::1.4952) (0.4907::0.4908)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5152::1.5152) (0.0135::0.0135) (0.5228::0.5228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0969::0.0969) (0.1350::0.1351)) (IOPATH B X (0.0900::0.0900) (0.1194::0.1194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1363::0.1364)) (IOPATH B X (0.0855::0.0855) (0.1129::0.1129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2149::0.2149) (0.1646::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2179::0.2181) (0.1736::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3701::1.3701) (0.4505::0.4506)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3881::1.3881) (0.0137::0.0137) (0.4829::0.4829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1740::0.1740) (0.1540::0.1540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2821::1.2821) (0.4199::0.4200)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.2899::1.2899) (0.0143::0.0143) (0.4458::0.4458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0916::0.0916) (0.1202::0.1202)) (IOPATH B X (0.0886::0.0886) (0.1160::0.1160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3136::1.3136) (0.4433::0.4434)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3380::1.3380) (0.0132::0.0132) (0.4797::0.4797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2502::0.2502) (0.2159::0.2159)) (IOPATH D Q (0.2461::0.2463) (0.1838::0.1868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5437::1.5437) (0.4906::0.4907)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5502::1.5502) (0.0139::0.0139) (0.5178::0.5178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1935::0.1935)) (IOPATH D Q (0.2093::0.2095) (0.1685::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2330::0.2331) (0.1818::0.1836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4721::1.4721) (0.4777::0.4778)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4798::1.4798) (0.0141::0.0141) (0.5026::0.5026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4906::1.4906) (0.4824::0.4825)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5041::1.5041) (0.0129::0.0129) (0.5103::0.5103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0502::0.0502) (0.0308::0.0308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0501::0.0501) (0.0308::0.0308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2092::0.2093) (0.1641::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2124::0.2125) (0.1626::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4720::1.4720) (0.4820::0.4820)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4928::1.4928) (0.0131::0.0131) (0.5157::0.5157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2086::0.2086) (0.1628::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2347::1.2347) (0.4213::0.4214)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2560::1.2560) (0.0135::0.0135) (0.4529::0.4529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2100::0.2100) (0.1631::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2146::0.2148) (0.1697::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5157::1.5157) (0.5013::0.5013)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5147::1.5150) (0.0184::0.0184) (0.5061::0.5064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6024::1.6024) (0.5192::0.5193)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6229::1.6229) (0.0133::0.0133) (0.5519::0.5519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1638::0.1638) (0.1320::0.1320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6744::1.6744) (0.5305::0.5306)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6743::1.6743) (0.0140::0.0140) (0.5520::0.5520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5485::1.5485) (0.4918::0.4919)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5615::1.5615) (0.0125::0.0125) (0.5196::0.5196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2100::0.2102) (0.1617::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9574::1.9574) (0.6099::0.6100)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9791::1.9791) (0.0127::0.0127) (0.6441::0.6441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4004::1.4004) (0.4591::0.4592)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4183::1.4183) (0.0130::0.0130) (0.4907::0.4907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1955::0.1955) (0.2057::0.2057)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1977::1.1977) (0.4003::0.4004)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2221::1.2221) (0.0132::0.0132) (0.4357::0.4357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1959::0.1959) (0.2059::0.2059)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2466::1.2466) (0.4115::0.4116)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2719::1.2719) (0.0122::0.0122) (0.4480::0.4480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1840::1.1840) (0.3969::0.3969)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2046::1.2046) (0.0136::0.0136) (0.4291::0.4291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8382::1.8382) (0.5815::0.5816)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8448::1.8448) (0.0136::0.0136) (0.6010::0.6010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4193::1.4193) (0.4539::0.4540)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4361::1.4361) (0.0131::0.0131) (0.4872::0.4872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1311::0.1312)) (IOPATH B X (0.0891::0.0891) (0.1272::0.1272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8281::1.8280) (0.5914::0.5914)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8368::1.8368) (0.0125::0.0125) (0.6193::0.6193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0661::0.0661) (0.0348::0.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2080) (0.1593::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2147::0.2148) (0.1628::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1649::0.1652) (0.1523::0.1529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2080::0.2082) (0.1617::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2183::0.2183) (0.1678::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2083::0.2085) (0.1634::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2153::0.2154) (0.1651::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2092) (0.1602::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2114::0.2116) (0.1651::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2180::0.2181) (0.1708::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1576::0.1582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2095::0.2095) (0.1594::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2096::0.2099) (0.1710::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2363::0.2363) (0.1432::0.1432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4354::1.4354) (0.4574::0.4575)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4467::1.4467) (0.0138::0.0138) (0.4841::0.4841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3613::1.3613) (0.4566::0.4566)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3787::1.3787) (0.0137::0.0137) (0.4875::0.4875)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2457::1.2457) (0.4224::0.4225)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2662::1.2662) (0.0131::0.0131) (0.4554::0.4554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4201::1.4201) (0.4631::0.4632)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4283::1.4283) (0.0132::0.0132) (0.4888::0.4888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9722::1.9722) (0.6237::0.6238)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9895::1.9895) (0.0137::0.0137) (0.6593::0.6593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4733::1.4733) (0.4832::0.4833)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4946::1.4946) (0.0128::0.0128) (0.5230::0.5230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2166::0.2167) (0.1663::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2341::0.2341) (0.2068::0.2068)) (IOPATH D Q (0.2299::0.2300) (0.1725::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0605::0.0605) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2137::0.2138) (0.1640::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4696::1.4696) (0.4875::0.4876)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4932::1.4932) (0.0131::0.0131) (0.5243::0.5243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2114::0.2116) (0.1665::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1361::0.1362)) (IOPATH B X (0.0862::0.0862) (0.1170::0.1170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3085::1.3085) (0.4306::0.4307)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3249::1.3249) (0.0128::0.0128) (0.4618::0.4618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2098) (0.1604::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2294::0.2294) (0.2042::0.2042)) (IOPATH D Q (0.2255::0.2255) (0.1711::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2584::1.2584) (0.4230::0.4230)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2791::1.2791) (0.0137::0.0137) (0.4588::0.4588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1589::0.1589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5482::1.5482) (0.4982::0.4983)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5608::1.5608) (0.0123::0.0123) (0.5275::0.5275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2251::0.2251) (0.2017::0.2017)) (IOPATH D Q (0.2214::0.2214) (0.1703::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0525::0.0525) (0.0320::0.0320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2847::1.2847) (0.4279::0.4280)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3012::1.3012) (0.0131::0.0131) (0.4544::0.4544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5354::1.5353) (0.4940::0.4940)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5403::1.5403) (0.0139::0.0139) (0.5177::0.5177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2118::0.2119) (0.1612::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2095::0.2095) (0.1639::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2103) (0.1619::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3302::0.3302) (0.2558::0.2558)) (IOPATH D Q (0.3260::0.3261) (0.2220::0.2246)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1682::0.1689) (0.1563::0.1579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1125::0.1125) (0.1132::0.1132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2164::0.2165) (0.1649::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6130::1.6130) (0.5366::0.5367)) (IOPATH TE_B Z () () (0.0528::0.0528) (1.6388::1.6389) (0.0021::0.0021) (0.5706::0.5707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7397::1.7397) (0.5436::0.5437)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7440::1.7440) (0.0132::0.0132) (0.5691::0.5691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1984::0.1984) (0.2071::0.2071)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2120) (0.1618::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5551::1.5551) (0.5021::0.5021)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5714::1.5714) (0.0138::0.0138) (0.5315::0.5315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8121::1.8122) (0.5671::0.5671)) (IOPATH TE_B Z () () (0.0556::0.0556) (1.8446::1.8446) (0.0077::0.0077) (0.6098::0.6098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2096::0.2096) (0.1649::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8417::1.8417) (0.5891::0.5892)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8675::1.8675) (0.0118::0.0118) (0.6254::0.6254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4923::1.4923) (0.4791::0.4792)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5131::1.5131) (0.0131::0.0131) (0.5146::0.5146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2604::1.2604) (0.4272::0.4273)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2866::1.2866) (0.0123::0.0123) (0.4643::0.4643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2868::1.2868) (0.4252::0.4253)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3099::1.3099) (0.0131::0.0131) (0.4597::0.4597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2092::0.2098) (0.1673::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2014::0.2014) (0.2086::0.2086)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0665::0.0665) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4474::1.4474) (0.4705::0.4706)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4654::1.4654) (0.0135::0.0135) (0.5026::0.5026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2207::1.2207) (0.4094::0.4095)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2410::1.2410) (0.0136::0.0136) (0.4417::0.4417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7274::1.7274) (0.5564::0.5592)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7399::1.7399) (0.0126::0.0126) (0.5853::0.5853)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2521::0.2521) (0.2170::0.2170)) (IOPATH D Q (0.2478::0.2479) (0.1828::0.1860)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9435::1.9434) (0.6155::0.6156)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9516::1.9516) (0.0130::0.0130) (0.6434::0.6434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2559::0.2559) (0.1628::0.1628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2161::0.2163) (0.1713::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1606::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2098) (0.1602::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.1162::0.1162) (0.0722::0.0722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4049::1.4049) (0.4584::0.4585)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4187::1.4187) (0.0131::0.0131) (0.4844::0.4844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1617::0.1619) (0.1340::0.1361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2123::0.2128) (0.1695::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2134::0.2134) (0.1610::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5227::1.5227) (0.4832::0.4833)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5346::1.5346) (0.0131::0.0131) (0.5106::0.5106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2364::0.2365) (0.1435::0.1435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0589::0.0589) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2696::0.2697) (0.1706::0.1706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3978::1.3978) (0.4619::0.4620)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4094::1.4094) (0.0133::0.0133) (0.4937::0.4937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2133::0.2134) (0.1644::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1770::0.1770) (0.1556::0.1556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2268::0.2268) (0.2027::0.2027)) (IOPATH D Q (0.2230::0.2232) (0.1717::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2107::0.2107) (0.1605::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2383::0.2383) (0.1434::0.1434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2111) (0.1606::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3483::1.3483) (0.4460::0.4461)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3681::1.3681) (0.0136::0.0136) (0.4786::0.4786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2299::1.2299) (0.4114::0.4115)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2538::1.2538) (0.0128::0.0128) (0.4447::0.4447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5836::1.5836) (0.4994::0.4995)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5840::1.5840) (0.0141::0.0141) (0.5209::0.5209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3923::1.3923) (0.4450::0.4451)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3995::1.3995) (0.0139::0.0139) (0.4694::0.4694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4581::1.4581) (0.4726::0.4727)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4810::1.4810) (0.0126::0.0126) (0.5086::0.5086)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2141::0.2149) (0.1715::0.1849)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0668::0.0668) (0.0371::0.0371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2094) (0.1614::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1974::0.1974) (0.2067::0.2067)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2266::1.2266) (0.4089::0.4090)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2454::1.2454) (0.0130::0.0130) (0.4402::0.4402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7520::1.7520) (0.5699::0.5700)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7577::1.7577) (0.0139::0.0139) (0.5964::0.5964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3808::1.3808) (0.4534::0.4535)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4013::1.4013) (0.0130::0.0130) (0.4865::0.4865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1884::0.1884) (0.1629::0.1629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2153::0.2154) (0.1647::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2161::0.2164) (0.1701::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2476::0.2477) (0.1581::0.1581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2170::0.2174) (0.1770::0.1833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0552::0.0552) (0.0332::0.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0700::0.0700) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1265::0.1265)) (IOPATH B X (0.0908::0.0908) (0.1264::0.1264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2093) (0.1603::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2121::0.2125) (0.1682::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2114::0.2114) (0.1606::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6172::1.6172) (0.5095::0.5096)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6313::1.6313) (0.0138::0.0138) (0.5396::0.5396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4968::1.4968) (0.4860::0.4861)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5068::1.5068) (0.0136::0.0136) (0.5130::0.5130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2116) (0.1612::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1874::0.1874) (0.2017::0.2017)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2089) (0.1611::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2569::0.2569) (0.1981::0.2003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1915::0.1915) (0.2037::0.2037)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2170::0.2172) (0.1658::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2143::0.2143) (0.1720::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3225::1.3225) (0.4306::0.4307)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3464::1.3464) (0.0124::0.0124) (0.4685::0.4685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5452::1.5452) (0.4982::0.5007)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5498::1.5498) (0.0137::0.0137) (0.5214::0.5214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2139::0.2139) (0.1636::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1929::0.1929) (0.2045::0.2045)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2087::0.2087) (0.1608::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2119::0.2124) (0.1694::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1814::0.1814) (0.1470::0.1487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5212::1.5212) (0.4906::0.4906)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5520::1.5520) (0.0114::0.0114) (0.5297::0.5297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8026::1.8027) (0.5893::0.5893)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8161::1.8161) (0.0122::0.0122) (0.6176::0.6176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7490::1.7490) (0.5626::0.5627)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7558::1.7558) (0.0133::0.0133) (0.5881::0.5881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7456::1.7456) (0.5688::0.5688)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7584::1.7584) (0.0123::0.0123) (0.5918::0.5918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2091) (0.1603::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2144::0.2145) (0.1636::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2914::1.2914) (0.4280::0.4280)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.3215::1.3215) (0.0083::0.0083) (0.4694::0.4694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2155::0.2157) (0.1718::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2460::1.2460) (0.4135::0.4136)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2698::1.2698) (0.0128::0.0128) (0.4484::0.4484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2451::1.2451) (0.4157::0.4158)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2660::1.2660) (0.0135::0.0135) (0.4493::0.4493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7179::1.7179) (0.5396::0.5397)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7277::1.7277) (0.0132::0.0132) (0.5684::0.5684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2114::0.2115) (0.1623::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2110::0.2112) (0.1701::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2089::0.2089) (0.1609::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0540::0.0540) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1460::0.1460) (0.1352::0.1352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3661::1.3661) (0.4581::0.4582)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3814::1.3814) (0.0136::0.0136) (0.4883::0.4883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9820::1.9820) (0.6228::0.6229)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.9867::1.9867) (0.0141::0.0141) (0.6460::0.6460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3231::1.3231) (0.4403::0.4404)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3323::1.3323) (0.0124::0.0124) (0.4640::0.4640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2038::0.2038) (0.2097::0.2097)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2182::0.2183) (0.1296::0.1296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3595::1.3595) (0.4489::0.4490)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3773::1.3773) (0.0139::0.0139) (0.4802::0.4802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0506::0.0506) (0.0309::0.0309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2110::0.2110) (0.1681::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2123) (0.1627::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2146::0.2148) (0.1666::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2238::0.2238) (0.2010::0.2010)) (IOPATH D Q (0.2197::0.2198) (0.1675::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2284::0.2284) (0.1398::0.1398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2114::0.2114) (0.1622::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2130::0.2130) (0.1683::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1948::0.1948) (0.2054::0.2054)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4115::1.4114) (0.4624::0.4624)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4343::1.4343) (0.0138::0.0138) (0.4958::0.4958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5066::1.5065) (0.4878::0.4879)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5227::1.5227) (0.0135::0.0135) (0.5191::0.5191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1612::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2288::1.2288) (0.4199::0.4200)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2496::1.2496) (0.0127::0.0127) (0.4513::0.4513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4057::1.4057) (0.4705::0.4706)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4168::1.4168) (0.0140::0.0140) (0.4971::0.4971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2294::1.2294) (0.4189::0.4190)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2533::1.2533) (0.0129::0.0129) (0.4543::0.4543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2708::0.2708) (0.1690::0.1690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1482::0.1482) (0.1363::0.1363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2160::0.2162) (0.1669::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2101::0.2102) (0.1621::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1908::1.1908) (0.3965::0.3966)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2124::1.2124) (0.0129::0.0129) (0.4305::0.4305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6737::1.6737) (0.5227::0.5228)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6835::1.6835) (0.0126::0.0126) (0.5513::0.5513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1352::0.1352) (0.1231::0.1235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5047::1.5047) (0.4810::0.4810)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5287::1.5287) (0.0126::0.0126) (0.5154::0.5154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2129::0.2130) (0.1679::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1360::0.1360) (0.1474::0.1474)) (IOPATH D X (0.1349::0.1349) (0.1525::0.1526)) (IOPATH A_N X (0.1788::0.1788) (0.1430::0.1430)) (IOPATH B_N X (0.1845::0.1845) (0.1521::0.1521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1265::0.1265) (0.1051::0.1051)) (IOPATH A Y (0.1800::0.1800) (0.0331::0.0331)) (IOPATH B Y (0.1664::0.1664) (0.0346::0.0346)) (IOPATH C Y (0.1411::0.1411) (0.0312::0.0312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8060::1.8060) (0.5596::0.5597)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8149::1.8149) (0.0130::0.0130) (0.5873::0.5873)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1306::0.1306) (0.1351::0.1351)) (IOPATH C X (0.1301::0.1301) (0.1434::0.1434)) (IOPATH D X (0.1303::0.1303) (0.1533::0.1533)) (IOPATH A_N X (0.1658::0.1658) (0.1398::0.1398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1534::0.1534) (0.1603::0.1603)) (IOPATH D X (0.1519::0.1519) (0.1652::0.1652)) (IOPATH A_N X (0.1958::0.1958) (0.1546::0.1546)) (IOPATH B_N X (0.2011::0.2011) (0.1638::0.1638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2384::0.2385) (0.1508::0.1508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1402::0.1402) (0.1500::0.1500)) (IOPATH D X (0.1399::0.1399) (0.1567::0.1567)) (IOPATH A_N X (0.1852::0.1852) (0.1472::0.1472)) (IOPATH B_N X (0.1896::0.1896) (0.1559::0.1559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2123::0.2126) (0.1675::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1452::0.1452) (0.1459::0.1459)) (IOPATH C X (0.1446::0.1446) (0.1535::0.1535)) (IOPATH D X (0.1456::0.1456) (0.1655::0.1655)) (IOPATH A_N X (0.1828::0.1828) (0.1516::0.1516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1735::0.1735) (0.1564::0.1565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2514::0.2514) (0.2167::0.2167)) (IOPATH D Q (0.2472::0.2473) (0.1829::0.1850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1453::0.1453) (0.1460::0.1460)) (IOPATH C X (0.1440::0.1440) (0.1531::0.1531)) (IOPATH D X (0.1450::0.1450) (0.1650::0.1650)) (IOPATH A_N X (0.1819::0.1819) (0.1509::0.1509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2089::0.2089) (0.1585::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1232::0.1232) (0.1174::0.1174)) (IOPATH B X (0.1286::0.1286) (0.1341::0.1341)) (IOPATH C X (0.1270::0.1270) (0.1423::0.1423)) (IOPATH D X (0.1269::0.1269) (0.1483::0.1484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2135::0.2136) (0.1689::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5452::1.5452) (0.5019::0.5020)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5516::1.5516) (0.0132::0.0132) (0.5253::0.5253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2114::0.2114) (0.1627::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2126::0.2127) (0.1654::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4918::1.4918) (0.4873::0.4906)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5058::1.5058) (0.0133::0.0133) (0.5144::0.5144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2080::0.2080) (0.1593::0.1593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1973::0.1973) (0.2065::0.2065)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5833::1.5834) (0.5257::0.5258)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5986::1.5986) (0.0134::0.0134) (0.5526::0.5526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2037::1.2037) (0.3985::0.3986)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2243::1.2243) (0.0134::0.0134) (0.4329::0.4329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2338::1.2338) (0.4130::0.4131)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2545::1.2545) (0.0138::0.0138) (0.4460::0.4460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4864::1.4864) (0.4879::0.4818)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4951::1.4951) (0.0134::0.0134) (0.5080::0.5080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2099::0.2102) (0.1630::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1867::0.1867) (0.2013::0.2013)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2128::0.2131) (0.1731::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2082) (0.1592::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6538::1.6538) (0.5341::0.5342)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6702::1.6702) (0.0132::0.0132) (0.5657::0.5657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0641::0.0641) (0.0354::0.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5250::1.5250) (0.4916::0.4917)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5442::1.5442) (0.0135::0.0135) (0.5256::0.5256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2100::0.2102) (0.1635::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4939::1.4939) (0.4798::0.4799)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5115::1.5115) (0.0142::0.0142) (0.5124::0.5124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2145::0.2147) (0.1650::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3228::1.3228) (0.4305::0.4306)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3452::1.3452) (0.0132::0.0132) (0.4673::0.4673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8189::1.8189) (0.5793::0.5794)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8234::1.8234) (0.0136::0.0136) (0.5962::0.6022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2115) (0.1633::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0546::0.0546) (0.0333::0.0333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0498::0.0498) (0.0306::0.0306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4655::1.4655) (0.4700::0.4701)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4741::1.4741) (0.0135::0.0135) (0.4976::0.4976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4560::1.4560) (0.4778::0.4779)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4742::1.4742) (0.0133::0.0133) (0.5156::0.5156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8659::1.8659) (0.5889::0.5890)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8689::1.8689) (0.0136::0.0136) (0.6124::0.6124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2771::1.2771) (0.4162::0.4163)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2943::1.2943) (0.0120::0.0120) (0.4456::0.4456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2139::0.2140) (0.1641::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0643::0.0643) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1928::1.1928) (0.4007::0.4008)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2153::1.2153) (0.0130::0.0130) (0.4348::0.4348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2869::1.2869) (0.4289::0.4290)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3041::1.3041) (0.0128::0.0128) (0.4592::0.4592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2624::0.2624) (0.1657::0.1657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2746::1.2746) (0.4256::0.4257)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2921::1.2921) (0.0140::0.0140) (0.4564::0.4564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2143::0.2149) (0.1684::0.1814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1978::0.1978)) (IOPATH D Q (0.2146::0.2146) (0.1638::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0947::0.0947) (0.1336::0.1336)) (IOPATH B X (0.0873::0.0873) (0.1159::0.1159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3777::1.3777) (0.4477::0.4478)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3793::1.3793) (0.0143::0.0143) (0.4692::0.4692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2237::0.2237) (0.2009::0.2009)) (IOPATH D Q (0.2196::0.2196) (0.1671::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2086) (0.1598::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2125::0.2130) (0.1686::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2050::0.2050) (0.2103::0.2103)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1605::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2610::0.2611) (0.1657::0.1657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9618::1.9618) (0.6205::0.6205)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9826::1.9826) (0.0129::0.0129) (0.6508::0.6508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2167::0.2167) (0.1659::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4290::1.4290) (0.4588::0.4589)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4430::1.4430) (0.0139::0.0139) (0.4880::0.4880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1733::1.1733) (0.3962::0.3963)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.1959::1.1959) (0.0135::0.0135) (0.4301::0.4301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6691::1.6691) (0.5349::0.5350)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6848::1.6848) (0.0138::0.0138) (0.5659::0.5659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2542::1.2542) (0.4135::0.4136)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2759::1.2759) (0.0131::0.0131) (0.4489::0.4489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2073::1.2073) (0.4002::0.4003)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2322::1.2322) (0.0130::0.0130) (0.4374::0.4374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3876::1.3876) (0.4602::0.4603)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4117::1.4117) (0.0129::0.0129) (0.4936::0.4936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8147::1.8147) (0.5878::0.5879)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8208::1.8208) (0.0129::0.0129) (0.6137::0.6137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5545::1.5545) (0.5056::0.5057)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5752::1.5752) (0.0130::0.0130) (0.5409::0.5409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8921::1.8921) (0.5881::0.5881)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9032::1.9032) (0.0134::0.0134) (0.6169::0.6169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2107::0.2111) (0.1702::0.1776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2261::1.2261) (0.4093::0.4094)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2484::1.2484) (0.0135::0.0135) (0.4440::0.4440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2147::0.2156) (0.1689::0.1835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0136::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2725::0.2726) (0.1710::0.1710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2125::0.2126) (0.1671::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2099::0.2100) (0.1598::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7558::1.7558) (0.5603::0.5528)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7606::1.7606) (0.0127::0.0127) (0.5788::0.5788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0535::0.0535) (0.0319::0.0319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2100::0.2100) (0.1593::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2105::0.2113) (0.1690::0.1827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2108::0.2112) (0.1664::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5276::1.5276) (0.4862::0.4863)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5356::1.5356) (0.0141::0.0141) (0.5120::0.5120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2620::0.2621) (0.1645::0.1645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2913::0.2913) (0.2365::0.2365)) (IOPATH D Q (0.2871::0.2871) (0.2036::0.2036)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2133) (0.1632::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5085::1.5085) (0.4874::0.4875)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5134::1.5134) (0.0141::0.0141) (0.5110::0.5110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2109::0.2109) (0.1620::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2167::0.2170) (0.1708::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5424::1.5424) (0.5001::0.5002)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5476::1.5476) (0.0129::0.0129) (0.5242::0.5242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1784::1.1784) (0.4041::0.4042)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2016::1.2016) (0.0128::0.0128) (0.4383::0.4383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2335::0.2335) (0.1399::0.1399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2228::0.2228) (0.2004::0.2004)) (IOPATH D Q (0.2196::0.2196) (0.1740::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2109::0.2111) (0.1634::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0680::0.0680) (0.0361::0.0361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2087::0.2088) (0.1617::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2123::0.2123) (0.1696::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2151::0.2151) (0.1649::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2111::0.2112) (0.1603::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1644::0.1644) (0.1350::0.1373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5462::1.5462) (0.4954::0.4954)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5667::1.5667) (0.0126::0.0126) (0.5294::0.5294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2097::0.2100) (0.1727::0.1776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8955::1.8954) (0.5991::0.6062)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9096::1.9096) (0.0133::0.0133) (0.6292::0.6292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1416::0.1417)) (IOPATH B X (0.0876::0.0876) (0.1213::0.1213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2097::0.2100) (0.1738::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1169::0.1169) (0.1018::0.1018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1401::0.1401) (0.1325::0.1325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1107::0.1107) (0.1106::0.1106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3956::1.3956) (0.4556::0.4556)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4147::1.4147) (0.0133::0.0133) (0.4880::0.4880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2122::0.2123) (0.1648::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3010::1.3010) (0.4316::0.4317)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3171::1.3171) (0.0140::0.0140) (0.4621::0.4621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4956::1.4956) (0.4876::0.4877)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5105::1.5105) (0.0138::0.0138) (0.5185::0.5185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4413::1.4413) (0.4665::0.4666)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4483::1.4483) (0.0140::0.0140) (0.4914::0.4914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1965::0.1965)) (IOPATH D Q (0.2137::0.2140) (0.1707::0.1772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8037::1.8037) (0.5857::0.5857)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.7983::1.7983) (0.0185::0.0185) (0.5836::0.5836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4530::1.4530) (0.4759::0.4759)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4635::1.4635) (0.0138::0.0138) (0.5027::0.5027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1412::0.1413)) (IOPATH B X (0.0855::0.0855) (0.1136::0.1136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0897::0.0897) (0.1152::0.1152)) (IOPATH B X (0.0878::0.0878) (0.1146::0.1146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2232::0.2232) (0.2006::0.2006)) (IOPATH D Q (0.2191::0.2191) (0.1658::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3124::1.3124) (0.4309::0.4309)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3217::1.3217) (0.0133::0.0133) (0.4570::0.4570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2802::1.2802) (0.4249::0.4250)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2978::1.2978) (0.0129::0.0129) (0.4546::0.4546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4016::1.4016) (0.4630::0.4631)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4201::1.4201) (0.0130::0.0130) (0.4925::0.4925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2255::1.2255) (0.4091::0.4092)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2430::1.2430) (0.0136::0.0136) (0.4392::0.4392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2117::0.2117) (0.1689::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1608::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2004::0.2004)) (IOPATH D Q (0.2198::0.2203) (0.1755::0.1850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2079) (0.1593::0.1593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.6013::0.6014) (0.3675::0.3675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1925::0.1925) (0.2042::0.2042)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3436::1.3436) (0.4339::0.4340)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3689::1.3689) (0.0118::0.0118) (0.4691::0.4691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2089::0.2090) (0.1600::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2971::0.2971) (0.2251::0.2269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5210::1.5210) (0.4943::0.4944)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5240::1.5240) (0.0132::0.0132) (0.5165::0.5165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2226::1.2226) (0.4016::0.4017)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2458::1.2458) (0.0128::0.0128) (0.4383::0.4383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6941::1.6941) (0.5455::0.5456)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7015::1.7015) (0.0136::0.0136) (0.5727::0.5727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2084::0.2084) (0.1579::0.1584)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2682::1.2682) (0.4289::0.4290)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2891::1.2891) (0.0134::0.0134) (0.4623::0.4623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2174::1.2174) (0.4044::0.4045)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2392::1.2392) (0.0132::0.0132) (0.4388::0.4388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2171::0.2171) (0.1677::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4739::1.4739) (0.4900::0.4901)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4957::1.4957) (0.0128::0.0128) (0.5243::0.5243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2574::1.2574) (0.4193::0.4194)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2818::1.2818) (0.0124::0.0124) (0.4550::0.4550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2151::0.2151) (0.1639::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2114) (0.1650::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0631::0.0631) (0.0362::0.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5923::1.5923) (0.5101::0.5102)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6009::1.6009) (0.0134::0.0134) (0.5364::0.5364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1407::0.1407) (0.1303::0.1303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0542::0.0542) (0.0328::0.0328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2731::0.2731) (0.1718::0.1718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8936::1.8936) (0.5838::0.5838)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9044::1.9044) (0.0132::0.0132) (0.6117::0.6117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7340::1.7340) (0.5431::0.5432)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7324::1.7324) (0.0144::0.0144) (0.5629::0.5629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2094::0.2097) (0.1501::0.1565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1388::0.1388)) (IOPATH B X (0.0850::0.0850) (0.1109::0.1109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1398::0.1399)) (IOPATH B X (0.0854::0.0854) (0.1144::0.1144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1989::0.1989)) (IOPATH D Q (0.2163::0.2164) (0.1647::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2241::0.2241) (0.2011::0.2011)) (IOPATH D Q (0.2202::0.2202) (0.1683::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6412::1.6412) (0.5252::0.5253)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6530::1.6530) (0.0139::0.0139) (0.5500::0.5500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1728::0.1728) (0.1603::0.1603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1885::0.1885) (0.2023::0.2023)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6715::1.6714) (0.5329::0.5329)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6740::1.6740) (0.0140::0.0140) (0.5563::0.5563)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2087::0.2088) (0.1612::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2138::0.2141) (0.1682::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2115::0.2115) (0.1626::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6593::1.6593) (0.5373::0.5373)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.6822::1.6822) (0.0102::0.0102) (0.5726::0.5726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2506::0.2506) (0.1550::0.1550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2097::0.2098) (0.1634::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2181::0.2181) (0.1653::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4493::1.4493) (0.4749::0.4750)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4725::1.4725) (0.0138::0.0138) (0.5108::0.5108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2129::0.2132) (0.1637::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2133::0.2135) (0.1657::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2146::0.2148) (0.1667::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5299::1.5299) (0.4964::0.4964)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5385::1.5385) (0.0143::0.0143) (0.5221::0.5221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2136::0.2139) (0.1671::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2103::0.2115) (0.1714::0.1893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0045::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1417::0.1417) (0.1364::0.1364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2553::0.2553) (0.2187::0.2187)) (IOPATH D Q (0.2510::0.2512) (0.1843::0.1878)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2126::0.2131) (0.1735::0.1829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0123::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2002::0.2002) (0.2080::0.2080)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4184::1.4183) (0.4639::0.4640)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4400::1.4400) (0.0129::0.0129) (0.4987::0.4987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2555::0.2555) (0.2188::0.2188)) (IOPATH D Q (0.2513::0.2514) (0.1856::0.1874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1978::0.1978)) (IOPATH D Q (0.2156::0.2158) (0.1720::0.1774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5426::1.5426) (0.4901::0.4902)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5432::1.5432) (0.0140::0.0140) (0.5115::0.5115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2145::0.2149) (0.1772::0.1834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0500::0.0500) (0.0308::0.0308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1266::0.1266) (0.1111::0.1111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4262::1.4261) (0.4717::0.4717)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4458::1.4458) (0.0132::0.0132) (0.5077::0.5077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1707::0.1710) (0.1610::0.1616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2903::1.2903) (0.4256::0.4257)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3031::1.3031) (0.0134::0.0134) (0.4537::0.4537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4714::1.4714) (0.4775::0.4776)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4802::1.4802) (0.0135::0.0135) (0.5035::0.5035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2172::1.2172) (0.4085::0.4086)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2382::1.2382) (0.0137::0.0137) (0.4418::0.4418)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2840::0.2847) (0.2013::0.2065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2051::1.2051) (0.4140::0.4140)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2313::1.2313) (0.0128::0.0128) (0.4487::0.4487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2182::0.2183) (0.1665::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6757::1.6757) (0.5407::0.5408)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6828::1.6828) (0.0133::0.0133) (0.5662::0.5662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2150::0.2152) (0.1697::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2877::1.2877) (0.4295::0.4296)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3117::1.3117) (0.0126::0.0126) (0.4642::0.4642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1946::0.1946) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4165::1.4165) (0.4602::0.4603)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4270::1.4270) (0.0133::0.0133) (0.4888::0.4888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2163::0.2163) (0.1745::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2129::0.2130) (0.1648::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2742::0.2742) (0.1728::0.1728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2084::0.2084) (0.1612::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0702::0.0702) (0.0388::0.0388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2142::0.2142) (0.1674::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2044::0.2044) (0.2100::0.2100)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2495::1.2495) (0.4141::0.4142)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2699::1.2699) (0.0138::0.0138) (0.4478::0.4478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1857::1.1857) (0.3989::0.3990)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2082::1.2082) (0.0132::0.0132) (0.4334::0.4334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2531::0.2532) (0.1614::0.1614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4385::1.4385) (0.4759::0.4759)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4613::1.4613) (0.0131::0.0131) (0.5073::0.5073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2116::0.2118) (0.1633::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6729::1.6729) (0.5345::0.5346)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6797::1.6797) (0.0137::0.0137) (0.5608::0.5608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4674::1.4674) (0.4788::0.4789)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4844::1.4844) (0.0130::0.0130) (0.5108::0.5108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2073::0.2073) (0.2114::0.2114)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8261::1.8261) (0.5858::0.5858)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8382::1.8382) (0.0126::0.0126) (0.6138::0.6138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1980::0.1980) (0.2069::0.2069)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2152::0.2152) (0.1653::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1744::0.1744) (0.1537::0.1537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8075::1.8075) (0.5609::0.5610)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8132::1.8132) (0.0123::0.0123) (0.5869::0.5869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0692::0.0692) (0.0375::0.0375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2864::0.2864) (0.1800::0.1800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1206::0.1206) (0.1065::0.1065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4581::1.4581) (0.4708::0.4709)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4728::1.4728) (0.0135::0.0135) (0.5012::0.5012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6091::1.6091) (0.5131::0.5132)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.6123::1.6123) (0.0146::0.0146) (0.5363::0.5363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1548::0.1548) (0.1332::0.1332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2229::0.2229) (0.2005::0.2005)) (IOPATH D Q (0.2187::0.2188) (0.1657::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2129::0.2136) (0.1691::0.1811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0896::0.0896) (0.1105::0.1106)) (IOPATH B X (0.0918::0.0918) (0.1254::0.1254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2485::0.2486) (0.1571::0.1571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2126::0.2135) (0.1712::0.1866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0089::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2787::0.2787) (0.1743::0.1743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3887::1.3887) (0.4578::0.4579)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4087::1.4087) (0.0134::0.0134) (0.4882::0.4882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1950::0.1950)) (IOPATH D Q (0.2116::0.2118) (0.1693::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2151::0.2152) (0.1666::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0612::0.0612) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2149::0.2150) (0.1639::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2349::0.2349) (0.2073::0.2073)) (IOPATH D Q (0.2307::0.2307) (0.1716::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4701::1.4700) (0.4773::0.4774)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4887::1.4887) (0.0133::0.0133) (0.5088::0.5088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2596::1.2596) (0.4261::0.4262)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2803::1.2803) (0.0129::0.0129) (0.4595::0.4595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2120::0.2120) (0.1626::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0751::0.0751) (0.0375::0.0375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2096::0.2104) (0.1701::0.1830)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2135) (0.1619::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1933::0.1933) (0.2046::0.2046)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2110::0.2120) (0.1663::0.1826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2129::0.2132) (0.1716::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0185::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2140::0.2142) (0.1641::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2011::0.2011) (0.2084::0.2084)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0697)) (SETUP (negedge GATE) (posedge CLK) (0.0621::0.0626)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1218::0.1218) (0.1076::0.1076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2465::0.2465) (0.2139::0.2139)) (IOPATH D Q (0.2423::0.2424) (0.1804::0.1817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5489::1.5489) (0.4989::0.4990)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5613::1.5613) (0.0133::0.0133) (0.5277::0.5277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2824::1.2824) (0.4205::0.4206)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3003::1.3003) (0.0133::0.0133) (0.4534::0.4534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2126::0.2136) (0.1730::0.1887)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0006)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0067::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5382::1.5382) (0.4967::0.4968)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5457::1.5457) (0.0142::0.0142) (0.5221::0.5221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0898::0.0898) (0.1217::0.1218)) (IOPATH B X (0.0876::0.0876) (0.1224::0.1224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1596::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2298::1.2298) (0.4091::0.4092)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2537::1.2537) (0.0128::0.0128) (0.4448::0.4448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7399::1.7399) (0.5581::0.5582)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7401::1.7401) (0.0143::0.0143) (0.5777::0.5777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3060::1.3060) (0.4268::0.4269)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3280::1.3280) (0.0126::0.0126) (0.4628::0.4628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1440::0.1440) (0.1356::0.1356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2007::0.2007)) (IOPATH D Q (0.2192::0.2192) (0.1646::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3141::1.3141) (0.4350::0.4350)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3236::1.3236) (0.0137::0.0137) (0.4584::0.4584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2241::1.2241) (0.4046::0.4047)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2471::1.2471) (0.0132::0.0132) (0.4404::0.4404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2116::0.2116) (0.1612::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7030::1.7030) (0.5371::0.5372)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7108::1.7108) (0.0126::0.0126) (0.5643::0.5643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2605::1.2605) (0.4283::0.4284)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2832::1.2832) (0.0125::0.0125) (0.4621::0.4621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3943::0.3943) (0.2866::0.2866)) (IOPATH D Q (0.3901::0.3902) (0.2534::0.2557)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6885::1.6885) (0.5411::0.5447)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6979::1.6979) (0.0133::0.0133) (0.5665::0.5665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2155::0.2156) (0.1647::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2137::0.2138) (0.1629::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1696::0.1702) (0.1561::0.1574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2348::0.2348) (0.2072::0.2072)) (IOPATH D Q (0.2307::0.2307) (0.1728::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0550::0.0550) (0.0322::0.0322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1852::0.1852) (0.2007::0.2007)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2086::0.2088) (0.1613::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4706::1.4706) (0.4835::0.4836)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4917::1.4917) (0.0133::0.0133) (0.5124::0.5124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.6090::0.6090) (0.3893::0.3893)) (IOPATH D Q (0.6045::0.6045) (0.3566::0.3570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0605::0.0605) (0.0364::0.0364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4450::1.4450) (0.4648::0.4648)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4602::1.4602) (0.0130::0.0130) (0.4957::0.4957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1718::0.1718) (0.1634::0.1634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2157::0.2157) (0.1652::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5064::1.5064) (0.4913::0.4914)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5314::1.5314) (0.0128::0.0128) (0.5288::0.5288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1630::0.1630) (0.1398::0.1399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2193::1.2193) (0.4061::0.4062)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2391::1.2391) (0.0141::0.0141) (0.4387::0.4387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8365::1.8365) (0.5796::0.5797)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8378::1.8378) (0.0129::0.0129) (0.6016::0.6016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2156::0.2156) (0.1684::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2091) (0.1600::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3718::1.3718) (0.4510::0.4511)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3910::1.3910) (0.0134::0.0134) (0.4819::0.4819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4089::1.4089) (0.4600::0.4600)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4216::1.4216) (0.0143::0.0143) (0.4881::0.4881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2107::0.2108) (0.1639::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4002::1.4002) (0.4700::0.4701)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4184::1.4184) (0.0124::0.0124) (0.5011::0.5011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2354::0.2354) (0.2076::0.2076)) (IOPATH D Q (0.2313::0.2314) (0.1743::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4687::1.4687) (0.4650::0.4651)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4811::1.4811) (0.0134::0.0134) (0.4911::0.4911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5424::1.5424) (0.4997::0.4998)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5559::1.5559) (0.0128::0.0128) (0.5245::0.5245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1427::0.1427) (0.1326::0.1326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5234::1.5234) (0.4971::0.4972)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5372::1.5372) (0.0136::0.0136) (0.5266::0.5266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1877::0.1877) (0.1680::0.1680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1298::0.1299)) (IOPATH B X (0.0893::0.0893) (0.1247::0.1247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2391::0.2391) (0.2097::0.2097)) (IOPATH D Q (0.2351::0.2352) (0.1776::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2143::0.2144) (0.1651::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[1\]\.RAM128\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.4789::0.4789) (0.1708::0.1708)) (IOPATH A Y (0.5135::0.5135) (0.1193::0.1193)) (IOPATH B Y (0.4960::0.4960) (0.1157::0.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1740::0.1740) (0.1526::0.1526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.2703::0.2703) (0.2388::0.2388)) (IOPATH C X (0.2511::0.2511) (0.2213::0.2213)) (IOPATH A_N X (0.3029::0.3029) (0.2167::0.2167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2086::0.2087) (0.1637::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.2294::0.2294) (0.2150::0.2150)) (IOPATH C X (0.2129::0.2129) (0.2021::0.2021)) (IOPATH A_N X (0.2687::0.2687) (0.1984::0.1984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2312::1.2312) (0.4199::0.4200)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2562::1.2562) (0.0125::0.0125) (0.4556::0.4556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[1\]\.RAM128\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.2032::0.2032) (0.1844::0.1844)) (IOPATH B X (0.2069::0.2069) (0.2048::0.2048)) (IOPATH C X (0.1867::0.1867) (0.1875::0.1876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0702::0.0702) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3825::1.3825) (0.4555::0.4556)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4025::1.4025) (0.0133::0.0133) (0.4892::0.4892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2100::0.2102) (0.1613::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7504::1.7504) (0.5709::0.5710)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7533::1.7533) (0.0132::0.0132) (0.5932::0.5932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1946::0.1946) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2469::1.2469) (0.4232::0.4233)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2653::1.2653) (0.0131::0.0131) (0.4546::0.4546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2095::0.2095) (0.1628::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2135::0.2138) (0.1689::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2090::0.2090) (0.1610::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6221::1.6221) (0.5146::0.5147)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6306::1.6306) (0.0129::0.0129) (0.5436::0.5436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2119::0.2121) (0.1654::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2741::0.2742) (0.2102::0.2126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3866::1.3866) (0.4480::0.4480)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4026::1.4026) (0.0134::0.0134) (0.4807::0.4807)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4351::1.4351) (0.4677::0.4678)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4372::1.4372) (0.0142::0.0142) (0.4876::0.4876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2110::0.2111) (0.1603::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2099::0.2100) (0.1657::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1896::1.1896) (0.4011::0.4011)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2100::1.2100) (0.0137::0.0137) (0.4332::0.4332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2523::1.2523) (0.4186::0.4187)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2739::1.2739) (0.0136::0.0136) (0.4525::0.4525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6374::1.6373) (0.5190::0.5191)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6502::1.6502) (0.0140::0.0140) (0.5494::0.5494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1289::0.1289) (0.1482::0.1482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2127::0.2127) (0.1639::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2119::0.2122) (0.1667::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7693::1.7693) (0.5756::0.5756)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.7571::1.7571) (0.0185::0.0185) (0.5601::0.5601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2241::0.2241) (0.2011::0.2011)) (IOPATH D Q (0.2204::0.2205) (0.1714::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2103) (0.1610::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5075::1.5075) (0.4916::0.4917)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5263::1.5263) (0.0136::0.0136) (0.5240::0.5240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2228::0.2228) (0.2004::0.2004)) (IOPATH D Q (0.2191::0.2193) (0.1702::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0488::0.0488) (0.0308::0.0308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1918::0.1918) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2104::0.2106) (0.1657::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2117::0.2118) (0.1724::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5575::1.5575) (0.5038::0.5039)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5773::1.5773) (0.0130::0.0130) (0.5370::0.5370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1584::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2468::1.2468) (0.4138::0.4139)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2732::1.2732) (0.0126::0.0126) (0.4506::0.4506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4949::1.4949) (0.4851::0.4852)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5150::1.5150) (0.0136::0.0136) (0.5180::0.5180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4257::1.4256) (0.4683::0.4706)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4479::1.4479) (0.0127::0.0127) (0.5034::0.5034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2138::0.2142) (0.1767::0.1841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0118::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0658::0.0658) (0.0371::0.0371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2099::0.2101) (0.1650::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3656::1.3656) (0.4588::0.4589)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3815::1.3815) (0.0136::0.0136) (0.4882::0.4882)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9774::1.9774) (0.6152::0.6153)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9844::1.9844) (0.0135::0.0135) (0.6376::0.6376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3247::1.3247) (0.4461::0.4462)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3315::1.3314) (0.0135::0.0135) (0.4693::0.4693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7274::1.7274) (0.5564::0.5564)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7348::1.7348) (0.0134::0.0134) (0.5820::0.5820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6125::1.6125) (0.5191::0.5192)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6194::1.6194) (0.0126::0.0126) (0.5441::0.5441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2088) (0.1645::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2915::1.2915) (0.4304::0.4305)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3077::1.3077) (0.0135::0.0135) (0.4604::0.4604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2077::0.2078) (0.1584::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4108::1.4107) (0.4620::0.4621)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4240::1.4240) (0.0143::0.0142) (0.4883::0.4883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6449::1.6449) (0.5297::0.5298)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6534::1.6534) (0.0135::0.0135) (0.5573::0.5573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4931::1.4931) (0.4889::0.4890)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4970::1.4970) (0.0134::0.0134) (0.5108::0.5108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2256::0.2256) (0.2020::0.2020)) (IOPATH D Q (0.2214::0.2215) (0.1679::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2119::0.2119) (0.1627::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2087) (0.1598::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2740::0.2741) (0.1732::0.1732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2182::0.2182) (0.1685::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1249::0.1249) (0.1109::0.1109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0652::0.0652) (0.0362::0.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2098) (0.1614::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2118) (0.1621::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5044::1.5044) (0.4788::0.4789)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5328::1.5328) (0.0118::0.0118) (0.5176::0.5176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6483::1.6483) (0.5146::0.5147)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6565::1.6565) (0.0134::0.0134) (0.5414::0.5414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2108::0.2108) (0.1648::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3482::1.3482) (0.4462::0.4463)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3688::1.3688) (0.0125::0.0125) (0.4789::0.4789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2311::0.2311) (0.1371::0.1371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2168::0.2169) (0.1651::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2174::0.2174) (0.1678::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2746::0.2747) (0.1705::0.1705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2509::1.2509) (0.4199::0.4200)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2705::1.2705) (0.0134::0.0134) (0.4559::0.4559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1718::0.1718) (0.1504::0.1504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8527::1.8527) (0.5730::0.5730)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8588::1.8588) (0.0138::0.0138) (0.5986::0.5986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2129::0.2129) (0.1624::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2105::0.2105) (0.1654::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2388::0.2389) (0.1429::0.1429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2151) (0.1640::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2159::0.2160) (0.1648::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2367::0.2367) (0.2083::0.2083)) (IOPATH D Q (0.2326::0.2327) (0.1756::0.1773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2024::1.2024) (0.3965::0.3966)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2218::1.2218) (0.0138::0.0138) (0.4301::0.4301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1363::0.1364)) (IOPATH B X (0.0859::0.0859) (0.1150::0.1150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2133::0.2136) (0.1701::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2614::0.2614) (0.1596::0.1596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2344::1.2344) (0.4164::0.4164)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2569::1.2569) (0.0128::0.0128) (0.4483::0.4483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6859::1.6858) (0.5371::0.5372)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6873::1.6873) (0.0139::0.0139) (0.5595::0.5595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4038::1.4038) (0.4521::0.4550)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4164::1.4164) (0.0139::0.0139) (0.4805::0.4805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6297::1.6297) (0.5266::0.5267)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6385::1.6385) (0.0134::0.0134) (0.5543::0.5543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2129::0.2129) (0.1606::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1906::0.1906) (0.2033::0.2033)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9592::1.9592) (0.6168::0.6168)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.9892::1.9892) (0.0109::0.0109) (0.6560::0.6560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1252::0.1252) (0.1111::0.1112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4740::1.4740) (0.4923::0.4923)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4910::1.4910) (0.0136::0.0136) (0.5212::0.5212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2169::0.2170) (0.1687::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1955::0.1955) (0.2057::0.2057)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2128::0.2128) (0.1620::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2236::0.2236) (0.2009::0.2009)) (IOPATH D Q (0.2193::0.2193) (0.1648::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0310::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0637::0.0637) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4918::1.4918) (0.4877::0.4877)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5074::1.5074) (0.0139::0.0139) (0.5184::0.5184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2263::0.2263) (0.1350::0.1350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3285::1.3285) (0.4418::0.4419)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3475::1.3475) (0.0137::0.0137) (0.4783::0.4783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4565::1.4565) (0.4775::0.4798)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4753::1.4753) (0.0137::0.0137) (0.5102::0.5102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2099::0.2101) (0.1618::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2091::0.2095) (0.1681::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1282::0.1282) (0.1463::0.1463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8711::1.8711) (0.6064::0.6065)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8771::1.8771) (0.0130::0.0130) (0.6319::0.6319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2130::0.2131) (0.1641::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2715::1.2715) (0.4198::0.4199)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2896::1.2896) (0.0140::0.0140) (0.4518::0.4518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1604::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1599::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5142::1.5142) (0.5030::0.5031)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5241::1.5241) (0.0136::0.0136) (0.5282::0.5282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4240::1.4240) (0.4645::0.4646)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4420::1.4420) (0.0136::0.0136) (0.4969::0.4969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3743::1.3743) (0.4409::0.4410)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3807::1.3807) (0.0143::0.0143) (0.4678::0.4678)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5556::1.5556) (0.4976::0.4977)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5691::1.5691) (0.0125::0.0125) (0.5282::0.5282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4717::1.4717) (0.4812::0.4812)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4917::1.4917) (0.0133::0.0133) (0.5125::0.5125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5517::1.5517) (0.5124::0.5125)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5626::1.5626) (0.0125::0.0125) (0.5392::0.5392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1723::1.1723) (0.3898::0.3899)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.1950::1.1950) (0.0136::0.0136) (0.4254::0.4254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4397::1.4397) (0.4621::0.4622)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4548::1.4548) (0.0131::0.0131) (0.4905::0.4905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2138::1.2138) (0.4143::0.4144)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2370::1.2370) (0.0123::0.0123) (0.4486::0.4486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2143::0.2144) (0.1638::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4211::1.4211) (0.4660::0.4661)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4260::1.4260) (0.0132::0.0132) (0.4892::0.4892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2175::0.2176) (0.1661::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1945::0.1945) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2118::0.2122) (0.1679::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0947::0.0947) (0.1327::0.1327)) (IOPATH B X (0.0870::0.0870) (0.1144::0.1144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1216::0.1216) (0.1075::0.1076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4243::0.4243) (0.3009::0.3009)) (IOPATH D Q (0.4201::0.4202) (0.2691::0.2720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2130::0.2130) (0.1638::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0697::0.0697) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2115::0.2115) (0.1705::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5538::1.5538) (0.5065::0.5065)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5738::1.5738) (0.0126::0.0126) (0.5400::0.5400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2260::1.2260) (0.4113::0.4113)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2501::1.2501) (0.0131::0.0131) (0.4448::0.4448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1603::0.1603) (0.1475::0.1475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.2046::0.2046) (0.2338::0.2338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1244::0.1244) (0.1191::0.1191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2083) (0.1595::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2430::0.2430) (0.2119::0.2119)) (IOPATH D Q (0.2395::0.2396) (0.1834::0.1870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5264::1.5264) (0.4860::0.4861)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5418::1.5418) (0.0130::0.0130) (0.5156::0.5156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2750::1.2750) (0.4308::0.4308)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2766::1.2766) (0.0185::0.0185) (0.4390::0.4390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9364::1.9364) (0.5834::0.5835)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9339::1.9339) (0.0137::0.0137) (0.6054::0.6054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2108::0.2108) (0.1657::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2100::0.2105) (0.1680::0.1769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2175::0.2175) (0.1665::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5172::1.5172) (0.4899::0.4900)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5271::1.5271) (0.0136::0.0136) (0.5132::0.5132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2117) (0.1615::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2869::0.2869) (0.1812::0.1812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1392::0.1393)) (IOPATH B X (0.0851::0.0851) (0.1120::0.1120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2119::0.2122) (0.1707::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0658::0.0658) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1995::0.1995) (0.2076::0.2076)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0621::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1779::1.1779) (0.4047::0.4048)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.1998::1.1998) (0.0133::0.0133) (0.4368::0.4368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3456::1.3456) (0.4451::0.4451)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3661::1.3661) (0.0136::0.0136) (0.4774::0.4774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6811::1.6811) (0.5241::0.5242)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6876::1.6876) (0.0133::0.0133) (0.5485::0.5485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2185::0.2188) (0.1743::0.1802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3069::1.3069) (0.4404::0.4405)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3300::1.3300) (0.0125::0.0125) (0.4755::0.4755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5785::1.5785) (0.5112::0.5113)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6017::1.6017) (0.0126::0.0126) (0.5461::0.5461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2221::0.2221) (0.2000::0.2000)) (IOPATH D Q (0.2190::0.2190) (0.1735::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0936::0.0936) (0.1253::0.1253)) (IOPATH B X (0.0942::0.0942) (0.1365::0.1365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0680::0.0680) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2546::0.2547) (0.1566::0.1566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3532::1.3532) (0.4458::0.4458)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3732::1.3732) (0.0132::0.0132) (0.4788::0.4788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2102) (0.1614::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2092::0.2092) (0.1656::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1989::0.1989)) (IOPATH D Q (0.2164::0.2165) (0.1654::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2089::0.2089) (0.1599::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1919::0.1919) (0.1655::0.1655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2130::0.2132) (0.1657::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1594::0.1594) (0.1469::0.1469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2095::0.2101) (0.1676::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.2104::0.2104) (0.2378::0.2378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4017::1.4017) (0.4725::0.4725)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4187::1.4187) (0.0137::0.0137) (0.4999::0.4999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2116::0.2118) (0.1638::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5444::1.5444) (0.5097::0.5097)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.5390::1.5390) (0.0180::0.0180) (0.5076::0.5077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5279::1.5279) (0.5064::0.5065)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5455::1.5455) (0.0131::0.0131) (0.5368::0.5368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2127::0.2127) (0.1639::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4962::1.4962) (0.4978::0.4979)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5141::1.5141) (0.0135::0.0135) (0.5277::0.5277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0523::0.0523) (0.0313::0.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2111::0.2113) (0.1666::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3830::1.3830) (0.4572::0.4573)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4024::1.4024) (0.0133::0.0133) (0.4947::0.4947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2102::0.2106) (0.1655::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2294::0.2294) (0.2257::0.2257)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2567::0.2655)) (HOLD (posedge D) (posedge CLK) (0.0518::0.0553)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4567::1.4567) (0.4860::0.4861)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4740::1.4740) (0.0126::0.0126) (0.5173::0.5173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3085::1.3084) (0.4236::0.4237)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3197::1.3197) (0.0124::0.0124) (0.4535::0.4535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4039::1.4039) (0.4688::0.4688)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4224::1.4224) (0.0130::0.0130) (0.5012::0.5012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4638::1.4638) (0.4687::0.4688)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4771::1.4771) (0.0131::0.0131) (0.4980::0.4980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2121) (0.1673::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1887::0.1887) (0.2024::0.2024)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1977::0.1977) (0.1695::0.1695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3802::1.3802) (0.4625::0.4626)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4038::1.4038) (0.0135::0.0135) (0.4981::0.4981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1993::0.1993)) (IOPATH D Q (0.2169::0.2171) (0.1657::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6708::1.6708) (0.5335::0.5336)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6790::1.6790) (0.0142::0.0142) (0.5602::0.5602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3697::1.3697) (0.4602::0.4603)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3769::1.3769) (0.0141::0.0141) (0.4838::0.4838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3971::1.3971) (0.4533::0.4534)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4079::1.4079) (0.0127::0.0127) (0.4814::0.4814)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5886::1.5886) (0.5050::0.5051)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6065::1.6065) (0.0121::0.0121) (0.5386::0.5386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2103::0.2103) (0.1595::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1920::1.1920) (0.3994::0.3995)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2144::1.2144) (0.0128::0.0128) (0.4332::0.4332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3590::1.3590) (0.4380::0.4381)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3634::1.3634) (0.0143::0.0143) (0.4619::0.4619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2125::0.2127) (0.1680::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0955::0.0955) (0.1417::0.1418)) (IOPATH B X (0.0876::0.0876) (0.1143::0.1143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2041::0.2041) (0.2098::0.2098)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0624)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3504::1.3504) (0.4544::0.4545)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3683::1.3683) (0.0131::0.0131) (0.4851::0.4851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2159::1.2159) (0.4143::0.4144)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2351::1.2351) (0.0136::0.0136) (0.4459::0.4459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0761::0.0761) (0.0414::0.0414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0626::0.0626) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0753::0.0753) (0.0420::0.0420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2142::0.2142) (0.1651::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1991::0.1991)) (IOPATH D Q (0.2170::0.2171) (0.1683::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2144::0.2144) (0.1635::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1740::1.1740) (0.3982::0.3983)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.1967::1.1967) (0.0130::0.0130) (0.4354::0.4354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2754::0.2754) (0.1737::0.1737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2145::0.2145) (0.1661::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2604::1.2604) (0.4285::0.4286)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2857::1.2857) (0.0130::0.0130) (0.4643::0.4643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5942::1.5942) (0.5115::0.5116)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5951::1.5951) (0.0135::0.0135) (0.5329::0.5329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1599::0.1599) (0.1472::0.1472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.2014::0.2014) (0.2315::0.2315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2127) (0.1623::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2789::1.2789) (0.4230::0.4231)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2981::1.2981) (0.0139::0.0139) (0.4549::0.4549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2089::0.2089) (0.1650::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2141::0.2143) (0.1663::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3301::1.3301) (0.4399::0.4400)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3515::1.3515) (0.0132::0.0132) (0.4730::0.4730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7430::1.7429) (0.5536::0.5537)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7482::1.7482) (0.0130::0.0130) (0.5793::0.5793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8943::1.8942) (0.5901::0.5902)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9079::1.9079) (0.0135::0.0135) (0.6229::0.6229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2901::0.2902) (0.1826::0.1826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2294::0.2294) (0.2257::0.2257)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2544::0.2644)) (HOLD (posedge D) (posedge CLK) (0.0501::0.0542)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1945::0.1945) (0.2053::0.2053)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6377::1.6377) (0.5169::0.5120)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6466::1.6466) (0.0144::0.0144) (0.5429::0.5429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4229::1.4229) (0.4632::0.4633)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4396::1.4396) (0.0131::0.0131) (0.4947::0.4947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8384::1.8384) (0.5759::0.5760)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8378::1.8378) (0.0139::0.0139) (0.5914::0.5914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2165::0.2167) (0.1661::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4524::1.4524) (0.4657::0.4658)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4607::1.4607) (0.0131::0.0131) (0.4932::0.4932)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2527::0.2527) (0.1613::0.1613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2173::0.2175) (0.1674::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2119) (0.1612::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2069::0.2069) (0.2112::0.2112)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0924::0.0924) (0.1378::0.1378)) (IOPATH B X (0.0845::0.0845) (0.1112::0.1112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2262::0.2262) (0.2023::0.2023)) (IOPATH D Q (0.2222::0.2223) (0.1692::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2101::0.2103) (0.1688::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2784::1.2784) (0.4329::0.4329)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3004::1.3004) (0.0135::0.0135) (0.4660::0.4660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2151::0.2151) (0.1633::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2089::0.2096) (0.1648::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7399::1.7398) (0.5508::0.5509)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7419::1.7419) (0.0139::0.0139) (0.5659::0.5659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1935::0.1935)) (IOPATH D Q (0.2083::0.2084) (0.1599::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2132::0.2132) (0.1628::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4905::1.4905) (0.4848::0.4848)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5079::1.5079) (0.0140::0.0140) (0.5169::0.5169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9889::1.9889) (0.6400::0.6400)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.9706::1.9709) (0.0186::0.0186) (0.6144::0.6147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2101::0.2106) (0.1683::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1342::0.1342)) (IOPATH B X (0.0862::0.0862) (0.1160::0.1160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8154::1.8155) (0.6067::0.6069)) (IOPATH TE_B Z () () (0.0306::0.0306) (1.9205::1.9205) (-0.0180::-0.0180) (0.6583::0.6583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0937::0.0937) (0.1314::0.1314)) (IOPATH B X (0.0864::0.0864) (0.1148::0.1148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1349::0.1349) (0.1299::0.1299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5310::1.5310) (0.4972::0.4973)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5429::1.5429) (0.0136::0.0136) (0.5261::0.5261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2588::0.2588) (0.1631::0.1631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1933::0.1933)) (IOPATH D Q (0.2080::0.2081) (0.1594::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0728::0.0728) (0.0371::0.0371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.Do0MUX\.SEL1BUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1732::0.1732) (0.1562::0.1562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.SEL0BUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.2052::0.2052) (0.2342::0.2342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1812::0.1812) (0.1578::0.1578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2153::0.2154) (0.1649::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2228::0.2228) (0.2004::0.2004)) (IOPATH D Q (0.2188::0.2189) (0.1677::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2133::0.2134) (0.1627::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2100::0.2101) (0.1666::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2133::0.2133) (0.1620::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3501::1.3501) (0.4523::0.4524)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3681::1.3681) (0.0143::0.0143) (0.4843::0.4843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2324::0.2324) (0.2279::0.2279)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2504::0.2581)) (HOLD (posedge D) (posedge CLK) (0.0471::0.0501)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2021::0.2021) (0.2089::0.2089)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2113::0.2118) (0.1706::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2378::0.2378) (0.2089::0.2089)) (IOPATH D Q (0.2335::0.2336) (0.1739::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6693::1.6693) (0.5308::0.5309)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6748::1.6748) (0.0125::0.0125) (0.5555::0.5555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2904::1.2904) (0.4380::0.4381)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3123::1.3123) (0.0126::0.0126) (0.4709::0.4709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2084) (0.1582::0.1592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5859::1.5859) (0.5058::0.5059)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5918::1.5918) (0.0143::0.0143) (0.5306::0.5306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4997::1.4997) (0.4828::0.4828)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5188::1.5188) (0.0130::0.0130) (0.5160::0.5160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4170::1.4170) (0.4614::0.4615)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4272::1.4272) (0.0132::0.0132) (0.4883::0.4883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4422::1.4422) (0.4674::0.4675)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4567::1.4567) (0.0125::0.0125) (0.4982::0.4982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2121::0.2122) (0.1672::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0885::0.0885) (0.1178::0.1178)) (IOPATH B X (0.0875::0.0875) (0.1212::0.1212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0699::0.0699) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2391::1.2391) (0.4114::0.4115)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2614::1.2614) (0.0132::0.0132) (0.4452::0.4452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4139::1.4139) (0.4662::0.4663)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4409::1.4409) (0.0123::0.0123) (0.5033::0.5033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2344::1.2344) (0.4134::0.4135)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2548::1.2548) (0.0129::0.0129) (0.4451::0.4451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1590::0.1590) (0.1427::0.1427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5186::1.5186) (0.4887::0.4888)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5273::1.5273) (0.0133::0.0133) (0.5119::0.5119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2098::0.2098) (0.1613::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3998::1.3998) (0.4557::0.4558)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4085::1.4085) (0.0139::0.0139) (0.4824::0.4824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1865::0.1865) (0.1671::0.1671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2153::0.2154) (0.1646::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1386::0.1386) (0.1325::0.1325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2109::0.2112) (0.1668::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1289::0.1289)) (IOPATH B X (0.0862::0.0862) (0.1151::0.1151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2248::0.2248) (0.2015::0.2015)) (IOPATH D Q (0.2205::0.2205) (0.1664::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0558::0.0558) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2168::0.2170) (0.1674::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2099) (0.1613::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2001::0.2001)) (IOPATH D Q (0.2184::0.2186) (0.1683::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2087::0.2087) (0.1587::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1946::0.1946) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0936::0.0936) (0.1467::0.1468)) (IOPATH B X (0.0879::0.0879) (0.1204::0.1204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6703::1.6703) (0.5348::0.5349)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6782::1.6782) (0.0130::0.0130) (0.5601::0.5601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4638::1.4638) (0.4861::0.4861)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.4667::1.4668) (0.0182::0.0182) (0.5014::0.5014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2856::0.2857) (0.1795::0.1795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0552::0.0552) (0.0322::0.0322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1613::0.1613) (0.1451::0.1451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2118::0.2121) (0.1635::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2627::1.2627) (0.4289::0.4289)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2833::1.2833) (0.0136::0.0136) (0.4620::0.4620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2679::1.2679) (0.4254::0.4255)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2924::1.2924) (0.0126::0.0126) (0.4645::0.4645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2143::0.2143) (0.1710::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4592::1.4592) (0.4729::0.4730)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4769::1.4769) (0.0126::0.0126) (0.5051::0.5051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2304::0.2304) (0.2264::0.2264)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2516::0.2579)) (HOLD (posedge D) (posedge CLK) (0.0482::0.0511)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2110) (0.1622::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6050::1.6050) (0.5045::0.5046)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6197::1.6197) (0.0121::0.0121) (0.5385::0.5385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4209::1.4209) (0.4738::0.4739)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4303::1.4303) (0.0142::0.0142) (0.4995::0.4995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9205::1.9205) (0.5887::0.5888)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9016::1.9016) (0.0136::0.0136) (0.6111::0.6111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4675::0.4676) (0.2925::0.2925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2379::0.2379) (0.2090::0.2090)) (IOPATH D Q (0.2338::0.2340) (0.1764::0.1796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2167::0.2171) (0.1786::0.1836)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3113::1.3113) (0.4272::0.4273)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3272::1.3272) (0.0136::0.0136) (0.4591::0.4591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2141::0.2141) (0.1621::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4826::1.4826) (0.4766::0.4767)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4891::1.4891) (0.0140::0.0140) (0.5013::0.5013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2093::0.2094) (0.1629::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2115::0.2118) (0.1692::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3953::1.3953) (0.4586::0.4586)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.4153::1.4153) (0.0109::0.0109) (0.4922::0.4922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2518::0.2518) (0.2169::0.2169)) (IOPATH D Q (0.2478::0.2479) (0.1847::0.1876)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1031::0.1031) (0.1356::0.1356)) (IOPATH B X (0.0988::0.0988) (0.1296::0.1296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0594::0.0594) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2115::0.2118) (0.1675::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4588::1.4588) (0.4754::0.4755)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4816::1.4816) (0.0130::0.0130) (0.5113::0.5113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0887::0.0887) (0.1190::0.1190)) (IOPATH B X (0.0936::0.0936) (0.1442::0.1442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1383::0.1383) (0.1322::0.1322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1706::0.1727) (0.1637::0.1723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6607::1.6607) (0.5482::0.5482)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6808::1.6808) (0.0120::0.0120) (0.5802::0.5802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2114::0.2114) (0.1687::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2714::0.2715) (0.1689::0.1689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2091::0.2095) (0.1683::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0172::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2118) (0.1617::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2224::0.2224) (0.2188::0.2188)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2083::0.2083) (0.1578::0.1580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2100::0.2100) (0.1638::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2138::0.2143) (0.1709::0.1796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1857::0.1857) (0.2009::0.2009)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2285::0.2285) (0.2251::0.2251)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2490::0.2577)) (HOLD (posedge D) (posedge CLK) (0.0455::0.0487)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2120::0.2122) (0.1655::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2699::0.2699) (0.1708::0.1708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2113) (0.1637::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1951::0.1951) (0.2055::0.2055)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2094) (0.1605::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3103::1.3103) (0.4340::0.4341)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3318::1.3318) (0.0130::0.0130) (0.4686::0.4686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3156::1.3156) (0.4337::0.4338)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3276::1.3276) (0.0141::0.0141) (0.4613::0.4613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5489::1.5489) (0.4992::0.4993)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5604::1.5604) (0.0127::0.0127) (0.5283::0.5283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4708::1.4708) (0.4769::0.4770)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4910::1.4910) (0.0122::0.0122) (0.5112::0.5112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2135::0.2135) (0.1640::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2240::0.2240) (0.2011::0.2011)) (IOPATH D Q (0.2207::0.2212) (0.1744::0.1843)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7015::1.7015) (0.5344::0.5345)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7126::1.7126) (0.0125::0.0125) (0.5641::0.5641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2593::1.2593) (0.4220::0.4220)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2799::1.2799) (0.0134::0.0134) (0.4592::0.4592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2111) (0.1611::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5598::1.5598) (0.5143::0.5143)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5812::1.5812) (0.0127::0.0127) (0.5495::0.5495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2110::1.2110) (0.3971::0.3972)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2341::1.2341) (0.0127::0.0127) (0.4341::0.4341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1368::0.1369)) (IOPATH B X (0.0865::0.0865) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1988::0.1988)) (IOPATH D Q (0.2168::0.2172) (0.1705::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6830::1.6830) (0.5203::0.5204)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6863::1.6863) (0.0134::0.0134) (0.5439::0.5439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2020::1.2020) (0.4029::0.4030)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2208::1.2208) (0.0139::0.0139) (0.4348::0.4348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0713::0.0713) (0.0365::0.0365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4374::1.4374) (0.4727::0.4759)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4437::1.4437) (0.0142::0.0142) (0.4944::0.4944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1740::1.1740) (0.3978::0.3978)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.1972::1.1972) (0.0132::0.0132) (0.4359::0.4359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1329::0.1329) (0.1285::0.1285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2107::0.2110) (0.1681::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2135::0.2136) (0.1624::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1925::0.1925) (0.2042::0.2042)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1176::0.1176) (0.1162::0.1162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2112) (0.1624::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2172::0.2173) (0.1670::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0885::0.0885) (0.1049::0.1049)) (IOPATH B X (0.0909::0.0909) (0.1197::0.1197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2155::0.2158) (0.1693::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2091::0.2092) (0.1629::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2124) (0.1632::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2104::0.2106) (0.1637::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2527::1.2527) (0.4252::0.4253)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2753::1.2753) (0.0134::0.0134) (0.4593::0.4593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3715::1.3715) (0.4511::0.4476)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3884::1.3884) (0.0138::0.0138) (0.4800::0.4800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2328::0.2328) (0.2281::0.2281)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2477::0.2562)) (HOLD (posedge D) (posedge CLK) (0.0448::0.0478)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2225::0.2225) (0.2002::0.2002)) (IOPATH D Q (0.2188::0.2191) (0.1707::0.1774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4372::1.4372) (0.4825::0.4825)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.4678::1.4678) (0.0102::0.0102) (0.5208::0.5208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2096::0.2096) (0.1644::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2132::0.2132) (0.1636::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2145::0.2156) (0.1742::0.1921)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0045::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4717::1.4717) (0.4670::0.4670)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4865::1.4865) (0.0130::0.0130) (0.4957::0.4957)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4242::1.4242) (0.4628::0.4629)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4362::1.4362) (0.0135::0.0135) (0.4911::0.4911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8233::1.8233) (0.5782::0.5783)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.8215::1.8215) (0.0142::0.0142) (0.5970::0.5970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2035::0.2036) (0.1485::0.1817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5503::1.5503) (0.5129::0.5129)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5647::1.5647) (0.0134::0.0134) (0.5421::0.5421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2950::1.2950) (0.4285::0.4286)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3087::1.3087) (0.0140::0.0140) (0.4553::0.4553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2124::0.2125) (0.1620::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4316::1.4316) (0.4615::0.4616)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4377::1.4377) (0.0141::0.0141) (0.4868::0.4868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5442::1.5442) (0.4977::0.4977)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5577::1.5577) (0.0128::0.0128) (0.5271::0.5271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2284::0.2284) (0.2036::0.2036)) (IOPATH D Q (0.2243::0.2244) (0.1705::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4581::1.4581) (0.4741::0.4742)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4767::1.4767) (0.0129::0.0129) (0.5064::0.5064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0965::0.0965) (0.1379::0.1379)) (IOPATH B X (0.0902::0.0902) (0.1214::0.1214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2343::0.2343) (0.2070::0.2070)) (IOPATH D Q (0.2301::0.2302) (0.1727::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3165::1.3165) (0.4424::0.4424)) (IOPATH TE_B Z () () (0.0564::0.0564) (1.3424::1.3424) (0.0092::0.0092) (0.4834::0.4834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2639::0.2640) (0.1665::0.1665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2115::0.2117) (0.1673::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2181::0.2182) (0.1685::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1964::0.1964) (0.2060::0.2060)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2128::0.2128) (0.1713::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0482::0.0482) (0.0305::0.0305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2109) (0.1602::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2111::0.2111) (0.1635::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2472::1.2472) (0.4242::0.4243)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2682::1.2682) (0.0136::0.0136) (0.4568::0.4568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2517::0.2518) (0.1573::0.1573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2145::0.2147) (0.1636::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2416::0.2416) (0.1461::0.1461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2326::0.2326) (0.2280::0.2280)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2564::0.2651)) (HOLD (posedge D) (posedge CLK) (0.0519::0.0548)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1996::0.1996)) (IOPATH D Q (0.2175::0.2176) (0.1672::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1199::0.1199) (0.1046::0.1145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3943::1.3943) (0.4667::0.4668)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4004::1.4004) (0.0132::0.0132) (0.4897::0.4897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1732::0.1741) (0.1564::0.1585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2122) (0.1632::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4402::1.4402) (0.4807::0.4808)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4546::1.4546) (0.0139::0.0139) (0.5100::0.5100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2554::1.2554) (0.4281::0.4282)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2818::1.2818) (0.0118::0.0118) (0.4641::0.4641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2125) (0.1624::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6338::1.6338) (0.5149::0.5150)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6388::1.6388) (0.0138::0.0138) (0.5390::0.5390)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2087::0.2094) (0.1662::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2583::1.2583) (0.4205::0.4206)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2808::1.2808) (0.0122::0.0122) (0.4549::0.4549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0666::0.0666) (0.0355::0.0355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5381::1.5381) (0.4968::0.4969)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5444::1.5444) (0.0132::0.0132) (0.5212::0.5212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4567::1.4567) (0.4722::0.4722)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4817::1.4817) (0.0129::0.0129) (0.5092::0.5092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3437::1.3437) (0.4520::0.4521)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3481::1.3481) (0.0138::0.0138) (0.4734::0.4734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2096) (0.1616::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2400::1.2400) (0.4218::0.4219)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2631::1.2631) (0.0127::0.0127) (0.4566::0.4566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6166::1.6165) (0.5338::0.5339)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6401::1.6401) (0.0125::0.0125) (0.5682::0.5682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2273::1.2273) (0.4092::0.4093)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2507::1.2507) (0.0135::0.0134) (0.4447::0.4447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1892::0.1892) (0.2027::0.2027)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5110::1.5110) (0.4808::0.4809)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5274::1.5274) (0.0134::0.0134) (0.5115::0.5115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1430::0.1430) (0.1238::0.1239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2108::0.2114) (0.1697::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0944::0.0944) (0.1416::0.1417)) (IOPATH B X (0.0877::0.0877) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0481::0.0481) (0.0296::0.0296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2156::0.2158) (0.1670::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2011::0.2011) (0.1830::0.1830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1896::0.1896) (0.2029::0.2029)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2132::0.2139) (0.1704::0.1828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2111::0.2111) (0.1613::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2115::0.2115) (0.1600::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2134) (0.1622::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4252::1.4252) (0.4671::0.4672)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4463::1.4463) (0.0127::0.0127) (0.5016::0.5016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[2\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2311::0.2311) (0.2269::0.2269)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2528::0.2613)) (HOLD (posedge D) (posedge CLK) (0.0498::0.0525)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4403::1.4403) (0.4584::0.4585)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4606::1.4606) (0.0131::0.0131) (0.4952::0.4952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2190::1.2190) (0.4076::0.4077)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2407::1.2407) (0.0137::0.0137) (0.4404::0.4404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1769::0.1784) (0.1593::0.1625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2147::0.2153) (0.1703::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2111::0.2118) (0.1712::0.1825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0119::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2166::0.2168) (0.1657::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2091::0.2091) (0.1574::0.1589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3847::1.3847) (0.4468::0.4468)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4027::1.4027) (0.0129::0.0129) (0.4762::0.4762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6349::1.6349) (0.5163::0.5164)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6421::1.6421) (0.0143::0.0143) (0.5423::0.5423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4070::1.4070) (0.4579::0.4580)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4279::1.4279) (0.0129::0.0129) (0.4927::0.4927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0637::0.0637) (0.0348::0.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4937::1.4937) (0.4956::0.4957)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4980::1.4980) (0.0138::0.0138) (0.5173::0.5173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5345::1.5345) (0.5004::0.5005)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5410::1.5410) (0.0130::0.0130) (0.5244::0.5243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2124::0.2130) (0.1713::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2176::0.2180) (0.1708::0.1796)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2086::0.2087) (0.1605::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2088::1.2088) (0.4005::0.4005)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2259::1.2259) (0.0134::0.0134) (0.4316::0.4316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3427::1.3427) (0.4516::0.4517)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3573::1.3573) (0.0139::0.0139) (0.4810::0.4810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4095::1.4095) (0.4621::0.4622)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4124::1.4124) (0.0139::0.0139) (0.4818::0.4818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0573::0.0573) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2441::0.2441) (0.2125::0.2125)) (IOPATH D Q (0.2400::0.2400) (0.1791::0.1804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2178::0.2187) (0.1766::0.1911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0078::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2073::0.2073) (0.2115::0.2115)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1969::0.1969)) (IOPATH D Q (0.2135::0.2135) (0.1625::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2110::0.2112) (0.1665::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6874::1.6874) (0.5363::0.5364)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7021::1.7021) (0.0138::0.0138) (0.5673::0.5673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3278::0.3279) (0.2058::0.2058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3979::1.3979) (0.4546::0.4546)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4132::1.4132) (0.0134::0.0134) (0.4841::0.4841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2094::0.2097) (0.1636::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2102) (0.1611::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2082) (0.1591::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3819::1.3819) (0.4555::0.4556)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4027::1.4027) (0.0124::0.0124) (0.4889::0.4889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2090::0.2094) (0.1669::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.1026::0.1026) (0.1191::0.1191)) (IOPATH C X (0.1078::0.1078) (0.1328::0.1328)) (IOPATH A_N X (0.1344::0.1344) (0.1232::0.1232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.1114::0.1114) (0.1030::0.1030)) (IOPATH A Y (0.1192::0.1192) (0.0289::0.0289)) (IOPATH B Y (0.1040::0.1040) (0.0279::0.0279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.1039::0.1039) (0.1197::0.1197)) (IOPATH C X (0.1107::0.1107) (0.1353::0.1353)) (IOPATH A_N X (0.1389::0.1389) (0.1261::0.1261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.0962::0.0962) (0.1052::0.1052)) (IOPATH B X (0.1018::0.1018) (0.1197::0.1197)) (IOPATH C X (0.1068::0.1068) (0.1334::0.1335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8556::1.8556) (0.5782::0.5783)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8644::1.8644) (0.0133::0.0133) (0.6050::0.6050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2101::0.2101) (0.1689::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2245::0.2245) (0.2014::0.2014)) (IOPATH D Q (0.2205::0.2206) (0.1687::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1212::0.1212) (0.1399::0.1399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2142::0.2142) (0.1642::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2126::0.2126) (0.1664::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2651::0.2652) (0.1680::0.1680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5464::1.5464) (0.4972::0.4973)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5559::1.5559) (0.0135::0.0135) (0.5246::0.5246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6926::1.6926) (0.5536::0.5537)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7019::1.7019) (0.0133::0.0133) (0.5806::0.5806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2141::0.2141) (0.1634::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6277::1.6277) (0.5231::0.5232)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6357::1.6357) (0.0123::0.0123) (0.5495::0.5495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2143::0.2144) (0.1643::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2150::0.2156) (0.1723::0.1833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1939::0.1939) (0.2049::0.2049)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9513::1.9512) (0.6047::0.6047)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9732::1.9732) (0.0128::0.0128) (0.6400::0.6400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2320::1.2320) (0.4098::0.4099)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2505::1.2505) (0.0140::0.0140) (0.4420::0.4420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6033::1.6033) (0.5238::0.5239)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6270::1.6270) (0.0123::0.0123) (0.5623::0.5623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1922::1.1922) (0.4085::0.4085)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2168::1.2168) (0.0135::0.0135) (0.4438::0.4438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5582::1.5582) (0.5022::0.5023)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5599::1.5599) (0.0142::0.0142) (0.5241::0.5241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2116::0.2117) (0.1665::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3904::1.3904) (0.4559::0.4560)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4054::1.4054) (0.0133::0.0133) (0.4854::0.4854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2001::0.2001)) (IOPATH D Q (0.2184::0.2185) (0.1681::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6335::1.6335) (0.5138::0.5139)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6461::1.6461) (0.0128::0.0128) (0.5450::0.5450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5562::1.5562) (0.5058::0.5059)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5737::1.5737) (0.0141::0.0141) (0.5333::0.5333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2543::1.2543) (0.4279::0.4279)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2721::1.2721) (0.0138::0.0138) (0.4577::0.4577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2306::0.2306) (0.2048::0.2048)) (IOPATH D Q (0.2266::0.2267) (0.1725::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2107::0.2107) (0.1589::0.1589)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0312::0.0312)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2126::0.2128) (0.1656::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1279::0.1279) (0.1867::0.1867)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2870::1.2870) (0.4344::0.4345)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3040::1.3040) (0.0140::0.0140) (0.4650::0.4650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2085) (0.1599::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2098::0.2098) (0.1630::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2098::0.2099) (0.1664::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5515::1.5515) (0.5062::0.5063)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5606::1.5606) (0.0130::0.0130) (0.5376::0.5376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3547::1.3547) (0.4383::0.4384)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3796::1.3796) (0.0120::0.0120) (0.4740::0.4740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0692::0.0692) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2106) (0.1620::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1769::1.1769) (0.3985::0.3986)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.1935::1.1935) (0.0139::0.0139) (0.4318::0.4318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2088::1.2088) (0.4016::0.4017)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2284::1.2284) (0.0137::0.0137) (0.4348::0.4348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2145::0.2149) (0.1691::0.1761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1943::0.1943) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7173::1.7173) (0.5456::0.5457)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7246::1.7246) (0.0136::0.0136) (0.5724::0.5724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3533::1.3533) (0.4377::0.4378)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3718::1.3718) (0.0136::0.0136) (0.4718::0.4718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4164::1.4164) (0.4593::0.4594)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4231::1.4231) (0.0142::0.0142) (0.4840::0.4840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3350::1.3350) (0.4377::0.4378)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3471::1.3471) (0.0133::0.0133) (0.4648::0.4648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4807::1.4807) (0.4795::0.4796)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4874::1.4874) (0.0138::0.0138) (0.5044::0.5044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4645::1.4645) (0.4691::0.4692)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4835::1.4835) (0.0134::0.0134) (0.5035::0.5035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2172::0.2175) (0.1691::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3068::1.3068) (0.4404::0.4405)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3289::1.3289) (0.0134::0.0134) (0.4747::0.4747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2028::0.2028) (0.2092::0.2092)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0680::0.0680) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2157::0.2159) (0.1697::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2110::0.2110) (0.1628::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0868::0.0868) (0.1125::0.1125)) (IOPATH B X (0.0873::0.0873) (0.1210::0.1210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2007::0.2007)) (IOPATH D Q (0.2199::0.2199) (0.1719::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2100::0.2101) (0.1645::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2109) (0.1614::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1340::0.1340) (0.2041::0.2054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2354::0.2354) (0.1415::0.1415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2104::0.2107) (0.1715::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2121::0.2125) (0.1670::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1928::0.1928) (0.1646::0.1646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2115::0.2115) (0.1601::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2136::0.2136) (0.2145::0.2145)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5198::1.5198) (0.4902::0.4914)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5335::1.5335) (0.0135::0.0135) (0.5197::0.5197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6026::1.6026) (0.5062::0.5062)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6044::1.6044) (0.0138::0.0138) (0.5276::0.5276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1778::0.1778) (0.1486::0.1486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2133::0.2137) (0.1764::0.1829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3533::1.3533) (0.4591::0.4592)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3773::1.3773) (0.0120::0.0120) (0.4925::0.4925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1952::0.1952) (0.2055::0.2055)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1888::0.1888) (0.2024::0.2024)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2527::0.2528) (0.1538::0.1538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3065::1.3065) (0.4411::0.4412)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3262::1.3262) (0.0138::0.0138) (0.4726::0.4726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2171::0.2174) (0.1704::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2080::0.2081) (0.1586::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5724::1.5724) (0.5061::0.5061)) (IOPATH TE_B Z () () (0.0540::0.0540) (1.6261::1.6261) (0.0045::0.0045) (0.5602::0.5602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8114::1.8114) (0.5734::0.5735)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8284::1.8284) (0.0136::0.0136) (0.6058::0.6058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0518::0.0518) (0.0309::0.0309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8461::1.8461) (0.6026::0.6027)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8699::1.8699) (0.0117::0.0117) (0.6356::0.6356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6145::1.6145) (0.5123::0.5124)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6228::1.6228) (0.0128::0.0128) (0.5392::0.5392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0517::0.0517) (0.0314::0.0314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2484::0.2484) (0.1526::0.1526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2867::1.2867) (0.4245::0.4246)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3098::1.3098) (0.0136::0.0136) (0.4601::0.4601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2084) (0.1592::0.1592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1914::0.1914) (0.2037::0.2037)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4735::1.4735) (0.4902::0.4902)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4967::1.4967) (0.0127::0.0127) (0.5247::0.5247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1601::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0974::0.0974) (0.1339::0.1339)) (IOPATH B X (0.0915::0.0915) (0.1229::0.1229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0977::0.0977) (0.1437::0.1438)) (IOPATH B X (0.0904::0.0904) (0.1181::0.1181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2095::0.2095) (0.1669::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2111) (0.1625::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2261::0.2261) (0.2023::0.2023)) (IOPATH D Q (0.2220::0.2220) (0.1686::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2266::0.2266) (0.1358::0.1358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1973::0.1973)) (IOPATH D Q (0.2146::0.2146) (0.1674::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2239::0.2239) (0.2010::0.2010)) (IOPATH D Q (0.2198::0.2200) (0.1683::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2109::0.2109) (0.1633::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3836::1.3836) (0.4644::0.4644)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4043::1.4043) (0.0129::0.0129) (0.4964::0.4964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2134::0.2134) (0.1628::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1794::0.1794) (0.1581::0.1581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4479::1.4479) (0.4814::0.4814)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.4490::1.4490) (0.0183::0.0183) (0.4895::0.4895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0689::0.0689) (0.0358::0.0358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2244::0.2244) (0.2013::0.2013)) (IOPATH D Q (0.2210::0.2210) (0.1723::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3807::1.3807) (0.4638::0.4638)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4026::1.4026) (0.0133::0.0133) (0.4976::0.4976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1946::0.1946) (0.2053::0.2053)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4655::1.4655) (0.4866::0.4866)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.4258::1.4259) (0.0187::0.0187) (0.4628::0.4629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1913::0.1913) (0.2036::0.2036)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1984::1.1984) (0.4043::0.4043)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2164::1.2164) (0.0129::0.0129) (0.4342::0.4342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3992::1.3992) (0.4561::0.4562)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4061::1.4061) (0.0133::0.0133) (0.4808::0.4808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2138::0.2138) (0.1686::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2869::1.2869) (0.4287::0.4288)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3053::1.3053) (0.0133::0.0133) (0.4600::0.4600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3595::1.3595) (0.4419::0.4420)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3688::1.3688) (0.0137::0.0137) (0.4658::0.4658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3733::1.3733) (0.4395::0.4396)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3875::1.3875) (0.0131::0.0131) (0.4718::0.4718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2156::1.2157) (0.4137::0.4138)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2387::1.2387) (0.0142::0.0142) (0.4485::0.4485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2345::1.2345) (0.4218::0.4219)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2609::1.2609) (0.0129::0.0129) (0.4574::0.4574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2095::0.2101) (0.1675::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7462::1.7462) (0.5682::0.5683)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7594::1.7594) (0.0126::0.0126) (0.5982::0.5982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2735::0.2741) (0.1943::0.1992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4625::1.4625) (0.4874::0.4874)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4835::1.4835) (0.0135::0.0135) (0.5199::0.5199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4027::1.4027) (0.4626::0.4591)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4086::1.4086) (0.0143::0.0143) (0.4831::0.4831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4709::1.4709) (0.4785::0.4786)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4888::1.4888) (0.0136::0.0136) (0.5098::0.5098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1762::0.1791) (0.1570::0.1631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1648::0.1648) (0.1491::0.1491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2021::0.2021) (0.2089::0.2089)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1980::0.1980)) (IOPATH D Q (0.2164::0.2170) (0.1761::0.1866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3314::1.3314) (0.4473::0.4473)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.3231::1.3232) (0.0184::0.0184) (0.4412::0.4412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2101::0.2101) (0.1619::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0939::0.0939) (0.1411::0.1412)) (IOPATH B X (0.0879::0.0879) (0.1202::0.1202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2087::0.2093) (0.1671::0.1769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1917::0.1917) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1353::0.1353)) (IOPATH B X (0.0860::0.0860) (0.1149::0.1149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2126::0.2126) (0.1604::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2107::0.2108) (0.1645::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1328::0.1329)) (IOPATH B X (0.0863::0.0863) (0.1175::0.1175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0940::0.0940) (0.1369::0.1370)) (IOPATH B X (0.0867::0.0867) (0.1152::0.1152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2770::1.2770) (0.4204::0.4204)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2958::1.2958) (0.0137::0.0137) (0.4533::0.4533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3287::1.3287) (0.4366::0.4367)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3519::1.3519) (0.0127::0.0127) (0.4726::0.4726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2077::0.2077) (0.1570::0.1570)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1153::0.1153) (0.1134::0.1134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8376::1.8376) (0.5730::0.5731)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8436::1.8436) (0.0130::0.0130) (0.6006::0.6006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2106::0.2110) (0.1712::0.1774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4497::1.4497) (0.4635::0.4636)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4563::1.4563) (0.0138::0.0138) (0.4879::0.4879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5071::1.5071) (0.4811::0.4812)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5248::1.5248) (0.0130::0.0130) (0.5114::0.5114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2110::0.2118) (0.1694::0.1828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2126) (0.1636::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5408::1.5408) (0.4926::0.4927)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5515::1.5515) (0.0140::0.0140) (0.5200::0.5200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2399::0.2399) (0.2101::0.2101)) (IOPATH D Q (0.2358::0.2360) (0.1776::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5012::1.5012) (0.4844::0.4845)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5164::1.5164) (0.0135::0.0135) (0.5158::0.5158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0704::0.0704) (0.0348::0.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1961::0.1961) (0.2060::0.2060)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2098) (0.1609::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1633::0.1640) (0.1549::0.1565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2175::0.2175) (0.1646::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8135::1.8135) (0.5789::0.5789)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8159::1.8159) (0.0116::0.0116) (0.6069::0.6069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1946::0.1946)) (IOPATH D Q (0.2114::0.2118) (0.1732::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2342::0.2342) (0.2069::0.2069)) (IOPATH D Q (0.2301::0.2301) (0.1736::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6960::1.6960) (0.5340::0.5341)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.7279::1.7279) (0.0110::0.0110) (0.5703::0.5703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2097::0.2097) (0.2043::0.2043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3522::1.3523) (0.4480::0.4481)) (IOPATH TE_B Z () () (0.0562::0.0562) (1.3819::1.3819) (0.0089::0.0089) (0.4876::0.4876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7764::1.7764) (0.5629::0.5630)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7777::1.7777) (0.0140::0.0140) (0.5810::0.5810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0852::0.0852) (0.1071::0.1071)) (IOPATH B X (0.0863::0.0863) (0.1172::0.1172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2258::0.2258) (0.2021::0.2021)) (IOPATH D Q (0.2217::0.2218) (0.1692::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2876::1.2876) (0.4366::0.4366)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3094::1.3094) (0.0131::0.0131) (0.4693::0.4693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2131) (0.1630::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1395::0.1396)) (IOPATH B X (0.0875::0.0875) (0.1195::0.1195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1319::0.1319)) (IOPATH B X (0.0870::0.0870) (0.1191::0.1191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2194::0.2195) (0.1690::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8578::1.8578) (0.5991::0.5992)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8648::1.8648) (0.0128::0.0128) (0.6271::0.6271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1173::0.1173) (0.1148::0.1148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3514::1.3514) (0.4545::0.4546)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3718::1.3718) (0.0133::0.0133) (0.4876::0.4876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2442::0.2442) (0.2126::0.2126)) (IOPATH D Q (0.2401::0.2402) (0.1794::0.1817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1589::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2094::0.2094) (0.1606::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4988::1.4988) (0.4852::0.4789)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5199::1.5199) (0.0132::0.0132) (0.5160::0.5160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1594::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0514::0.0514) (0.0313::0.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2157::0.2157) (0.1696::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1894::0.1894) (0.2027::0.2027)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4414::1.4414) (0.4678::0.4679)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4630::1.4630) (0.0114::0.0114) (0.5022::0.5022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2338::1.2338) (0.4109::0.4110)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2587::1.2587) (0.0137::0.0137) (0.4472::0.4472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6066::1.6066) (0.5279::0.5279)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.6040::1.6044) (0.0185::0.0185) (0.5296::0.5299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2081::0.2081) (0.1603::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3880::1.3880) (0.4556::0.4557)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4129::1.4129) (0.0124::0.0124) (0.4911::0.4911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5179::1.5179) (0.4839::0.4840)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5184::1.5184) (0.0142::0.0142) (0.5047::0.5047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2227::1.2228) (0.4037::0.4038)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2417::1.2417) (0.0138::0.0138) (0.4371::0.4371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6510::1.6510) (0.5315::0.5246)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6567::1.6567) (0.0143::0.0143) (0.5507::0.5507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2369::1.2369) (0.4212::0.4213)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2557::1.2557) (0.0139::0.0139) (0.4519::0.4519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2129::0.2129) (0.1634::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4028::1.4028) (0.4608::0.4609)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4120::1.4120) (0.0136::0.0136) (0.4866::0.4866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3638::1.3638) (0.4484::0.4449)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3739::1.3739) (0.0140::0.0140) (0.4727::0.4727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2110::0.2111) (0.1611::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1939::1.1939) (0.4013::0.4013)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2165::1.2165) (0.0132::0.0132) (0.4355::0.4355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5148::1.5148) (0.4923::0.4924)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5383::1.5383) (0.0129::0.0129) (0.5287::0.5287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2121::0.2121) (0.1708::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3014::1.3014) (0.4270::0.4270)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3195::1.3195) (0.0135::0.0135) (0.4602::0.4602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6853::1.6853) (0.5405::0.5406)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6931::1.6931) (0.0131::0.0131) (0.5667::0.5667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0850::0.0850) (0.1007::0.1007)) (IOPATH B X (0.0877::0.0877) (0.1168::0.1168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2250::0.2250) (0.2016::0.2016)) (IOPATH D Q (0.2211::0.2213) (0.1703::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2096::0.2100) (0.1682::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2146::0.2147) (0.1643::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1308::0.1309)) (IOPATH B X (0.0857::0.0857) (0.1125::0.1125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0852::0.0852) (0.1077::0.1077)) (IOPATH B X (0.0858::0.0858) (0.1162::0.1162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1459::0.1459) (0.1263::0.1263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2407::0.2407) (0.2106::0.2106)) (IOPATH D Q (0.2365::0.2365) (0.1766::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1148::0.1148) (0.1130::0.1130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2439::0.2439) (0.2124::0.2124)) (IOPATH D Q (0.2397::0.2399) (0.1790::0.1819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2123::0.2123) (0.1678::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2119::0.2121) (0.1647::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0947::0.0947) (0.1318::0.1319)) (IOPATH B X (0.0881::0.0881) (0.1180::0.1180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2113) (0.1645::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2099::0.2102) (0.1678::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2126::0.2127) (0.1645::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0652::0.0652) (0.0354::0.0354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3198::1.3198) (0.4472::0.4472)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3419::1.3419) (0.0119::0.0119) (0.4801::0.4801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2108) (0.1626::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4845::1.4845) (0.4793::0.4794)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4932::1.4932) (0.0140::0.0140) (0.5058::0.5058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5426::1.5426) (0.4924::0.4925)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5544::1.5544) (0.0131::0.0131) (0.5210::0.5210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1444::0.1445) (0.1216::0.1234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2141::0.2145) (0.1681::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6439::1.6439) (0.5242::0.5243)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6493::1.6493) (0.0128::0.0128) (0.5493::0.5493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4081::1.4080) (0.4694::0.4695)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4228::1.4228) (0.0137::0.0137) (0.4992::0.4992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6570::1.6570) (0.5382::0.5383)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.6861::1.6861) (0.0091::0.0091) (0.5763::0.5763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2233::0.2234) (0.1344::0.1344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2137::0.2144) (0.1728::0.1834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0128::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6499::1.6499) (0.5372::0.5373)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6727::1.6727) (0.0122::0.0122) (0.5691::0.5691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5024::1.5025) (0.4907::0.4907)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5226::1.5226) (0.0123::0.0123) (0.5227::0.5227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2232::0.2232) (0.2006::0.2006)) (IOPATH D Q (0.2198::0.2199) (0.1728::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2093) (0.1613::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4941::1.4941) (0.4964::0.4965)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5179::1.5179) (0.0125::0.0125) (0.5323::0.5323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0949::0.0949) (0.1447::0.1448)) (IOPATH B X (0.0929::0.0929) (0.1357::0.1357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0891::0.0891) (0.1134::0.1134)) (IOPATH B X (0.0900::0.0900) (0.1233::0.1233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2398::0.2398) (0.1466::0.1466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2785::1.2785) (0.4132::0.4133)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2890::1.2890) (0.0127::0.0127) (0.4430::0.4430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2094::0.2097) (0.1661::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1191::0.1191) (0.1160::0.1160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1610::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0909::0.0909) (0.1193::0.1194)) (IOPATH B X (0.0919::0.0919) (0.1301::0.1301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2091::0.2093) (0.1625::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1950::0.1950) (0.2054::0.2054)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2274::0.2274) (0.2030::0.2030)) (IOPATH D Q (0.2240::0.2240) (0.1747::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0519::0.0519) (0.0319::0.0319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1969::0.1969) (0.2063::0.2063)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2113::0.2114) (0.1643::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2168::1.2168) (0.4070::0.4071)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2375::1.2375) (0.0136::0.0136) (0.4405::0.4405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2237::0.2237) (0.2009::0.2009)) (IOPATH D Q (0.2209::0.2212) (0.1785::0.1837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2124::0.2124) (0.1652::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2414::1.2414) (0.4127::0.4128)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2640::1.2640) (0.0131::0.0131) (0.4468::0.4468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6926::1.6926) (0.5285::0.5285)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6931::1.6931) (0.0146::0.0146) (0.5506::0.5506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2042::1.2042) (0.4120::0.4121)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2284::1.2284) (0.0125::0.0125) (0.4463::0.4463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2433::0.2433) (0.1536::0.1536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6672::1.6672) (0.5259::0.5259)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6714::1.6714) (0.0144::0.0144) (0.5508::0.5508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4201::1.4201) (0.4669::0.4670)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.4331::1.4331) (0.0144::0.0144) (0.4958::0.4958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2176::0.2177) (0.1668::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2618::0.2618) (0.2009::0.2027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4083::1.4083) (0.4517::0.4517)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4213::1.4213) (0.0135::0.0135) (0.4790::0.4790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3079::1.3079) (0.4356::0.4357)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3343::1.3343) (0.0121::0.0121) (0.4776::0.4776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2120::1.2120) (0.4127::0.4128)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2359::1.2359) (0.0125::0.0125) (0.4477::0.4477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5372::1.5372) (0.5081::0.5081)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5610::1.5611) (0.0129::0.0129) (0.5440::0.5440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3897::1.3897) (0.4661::0.4662)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4088::1.4088) (0.0139::0.0139) (0.4979::0.4979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2122::0.2124) (0.1634::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2442::1.2442) (0.4227::0.4228)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2666::1.2666) (0.0128::0.0128) (0.4570::0.4570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8072::1.8071) (0.5721::0.5722)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8091::1.8091) (0.0137::0.0137) (0.5913::0.5913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4115::1.4115) (0.4605::0.4627)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4313::1.4313) (0.0129::0.0129) (0.4940::0.4940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0950::0.0950) (0.1370::0.1370)) (IOPATH B X (0.0879::0.0879) (0.1168::0.1168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2083) (0.1602::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2342::0.2343) (0.1447::0.1447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2119::0.2124) (0.1699::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7583::1.7583) (0.5595::0.5596)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7781::1.7781) (0.0117::0.0117) (0.5925::0.5925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2081) (0.1587::0.1587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2463::0.2463) (0.1906::0.1926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2283::0.2291) (0.1640::0.1682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2289::0.2289) (0.2038::0.2038)) (IOPATH D Q (0.2247::0.2249) (0.1702::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2097::0.2105) (0.1680::0.1805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2120::0.2120) (0.1617::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2156::0.2159) (0.1684::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1993::0.1993) (0.1758::0.1763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2035::0.2035) (0.1803::0.1812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2089::0.2093) (0.1662::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1675::0.1686) (0.1542::0.1569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2084::0.2086) (0.1630::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5427::1.5427) (0.4961::0.4962)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5577::1.5577) (0.0126::0.0126) (0.5269::0.5269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2107) (0.1609::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4661::1.4661) (0.4880::0.4881)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4782::1.4782) (0.0133::0.0133) (0.5160::0.5160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6167::1.6167) (0.5316::0.5317)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6220::1.6220) (0.0128::0.0128) (0.5549::0.5549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2570::1.2570) (0.4177::0.4178)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2741::1.2741) (0.0139::0.0139) (0.4483::0.4483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2094::0.2096) (0.1662::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4639::1.4639) (0.4867::0.4868)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4794::1.4794) (0.0138::0.0138) (0.5174::0.5174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5093::1.5093) (0.4807::0.4808)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5218::1.5218) (0.0136::0.0136) (0.5100::0.5100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2190::0.2196) (0.1758::0.1868)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3418::1.3418) (0.4437::0.4438)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3483::1.3483) (0.0142::0.0142) (0.4673::0.4673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2098::0.2098) (0.1603::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1857::0.1857) (0.1613::0.1613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1993::0.1993)) (IOPATH D Q (0.2168::0.2169) (0.1644::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1602::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2087) (0.1648::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9073::1.9073) (0.6043::0.6043)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.9278::1.9278) (0.0090::0.0090) (0.6410::0.6410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4621::1.4621) (0.4877::0.4878)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4819::1.4819) (0.0137::0.0137) (0.5198::0.5198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2126::0.2126) (0.1632::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2097::0.2098) (0.1688::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2185::0.2186) (0.1720::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2125::0.2125) (0.1623::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2083::0.2084) (0.1629::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2118::0.2118) (0.1618::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2016::0.2016) (0.2086::0.2086)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2107::0.2108) (0.1601::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0944::0.0944) (0.1373::0.1373)) (IOPATH B X (0.0882::0.0882) (0.1197::0.1197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2113) (0.1636::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1872::0.1872) (0.2016::0.2016)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0694::0.0699)) (SETUP (negedge GATE) (posedge CLK) (0.0623::0.0630)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2100::0.2101) (0.1626::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2619::0.2620) (0.1657::0.1657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3162::1.3162) (0.4443::0.4444)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3309::1.3309) (0.0122::0.0122) (0.4720::0.4720)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2090::0.2091) (0.1615::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2123) (0.1631::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2669::0.2670) (0.1683::0.1683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0695::0.0695) (0.0380::0.0380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2165::0.2168) (0.1752::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3362::1.3362) (0.4332::0.4333)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3510::1.3510) (0.0140::0.0140) (0.4651::0.4651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7345::1.7345) (0.5479::0.5480)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7403::1.7403) (0.0139::0.0139) (0.5741::0.5741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2166::0.2166) (0.1662::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2312::1.2312) (0.4209::0.4210)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2592::1.2592) (0.0135::0.0135) (0.4580::0.4580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6154::1.6153) (0.5340::0.5340)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6332::1.6332) (0.0140::0.0140) (0.5633::0.5633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2321::0.2322) (0.1400::0.1400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2850::1.2850) (0.4254::0.4255)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3020::1.3020) (0.0138::0.0138) (0.4566::0.4566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5128::1.5128) (0.4802::0.4802)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5193::1.5193) (0.0138::0.0138) (0.5074::0.5074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4547::1.4547) (0.4851::0.4851)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4769::1.4769) (0.0137::0.0137) (0.5196::0.5196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7109::1.7109) (0.5481::0.5482)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7114::1.7114) (0.0142::0.0142) (0.5637::0.5637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2157::0.2157) (0.1632::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2567::1.2567) (0.4161::0.4162)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2771::1.2771) (0.0135::0.0135) (0.4496::0.4496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6799::1.6799) (0.5248::0.5249)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6853::1.6853) (0.0130::0.0130) (0.5502::0.5502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2202::1.2202) (0.4094::0.4095)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2422::1.2422) (0.0130::0.0130) (0.4425::0.4425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4745::1.4745) (0.4903::0.4904)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4950::1.4950) (0.0134::0.0134) (0.5240::0.5240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2105::0.2107) (0.1685::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5885::1.5885) (0.5049::0.5069)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6087::1.6087) (0.0121::0.0121) (0.5388::0.5388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2609::1.2609) (0.4283::0.4284)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2896::1.2896) (0.0132::0.0132) (0.4674::0.4674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2148::0.2149) (0.1657::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7414::1.7414) (0.5556::0.5557)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7548::1.7548) (0.0133::0.0133) (0.5834::0.5834)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2146::0.2150) (0.1696::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0831::0.0831) (0.1009::0.1009)) (IOPATH B X (0.0894::0.0894) (0.1309::0.1309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0843::0.0843) (0.1032::0.1032)) (IOPATH B X (0.0862::0.0862) (0.1161::0.1161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2366::0.2366) (0.2083::0.2083)) (IOPATH D Q (0.2325::0.2325) (0.1734::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2165::1.2165) (0.4020::0.4021)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2366::1.2366) (0.0136::0.0136) (0.4356::0.4356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2094) (0.1610::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0558::0.0558) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1105::0.1106) (0.0988::0.1002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3754::1.3754) (0.4550::0.4551)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3931::1.3931) (0.0141::0.0141) (0.4913::0.4913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2156::0.2161) (0.1727::0.1822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3941::1.3941) (0.4559::0.4560)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4158::1.4158) (0.0124::0.0124) (0.4902::0.4902)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0624::0.0624) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2086::0.2086) (0.1628::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2106::0.2106) (0.1593::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5337::1.5337) (0.5001::0.5002)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5371::1.5371) (0.0136::0.0136) (0.5211::0.5211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3425::1.3425) (0.4533::0.4533)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3586::1.3586) (0.0136::0.0136) (0.4819::0.4819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3502::1.3502) (0.4435::0.4436)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3715::1.3715) (0.0132::0.0132) (0.4775::0.4775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2096) (0.1604::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4152::1.4152) (0.4730::0.4731)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4191::1.4191) (0.0140::0.0140) (0.4956::0.4956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5467::1.5467) (0.5001::0.5002)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5633::1.5633) (0.0139::0.0139) (0.5319::0.5319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5221::1.5221) (0.4949::0.4950)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5378::1.5378) (0.0131::0.0131) (0.5254::0.5254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2090) (0.1650::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2135) (0.1633::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2089::0.2094) (0.1674::0.1761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3469::1.3469) (0.4543::0.4544)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3633::1.3633) (0.0133::0.0133) (0.4832::0.4832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5330::1.5330) (0.5066::0.5066)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5464::1.5464) (0.0138::0.0138) (0.5360::0.5360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3906::1.3906) (0.4578::0.4578)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3954::1.3954) (0.0134::0.0134) (0.4792::0.4792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1984::0.1984)) (IOPATH D Q (0.2155::0.2156) (0.1641::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2083) (0.1605::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2141::0.2146) (0.1702::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1954::0.1954) (0.2056::0.2056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6942::1.6943) (0.5485::0.5485)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7162::1.7162) (0.0124::0.0124) (0.5810::0.5810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2141::0.2145) (0.1687::0.1769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2386::0.2386) (0.2094::0.2094)) (IOPATH D Q (0.2342::0.2343) (0.1742::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2136::0.2142) (0.1701::0.1803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4937::1.4937) (0.4873::0.4874)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5131::1.5131) (0.0127::0.0127) (0.5207::0.5207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2096::0.2098) (0.1692::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2111::0.2112) (0.1608::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1384::0.1384) (0.1304::0.1304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2090::0.2090) (0.1614::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2909::1.2909) (0.4263::0.4263)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3025::1.3025) (0.0132::0.0132) (0.4527::0.4527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1902::0.1902) (0.2031::0.2031)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0848::0.0848) (0.1010::0.1010)) (IOPATH B X (0.0899::0.0899) (0.1263::0.1263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2929::0.2930) (0.1833::0.1833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2163::0.2163) (0.1717::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2122) (0.1630::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5495::1.5495) (0.5029::0.5030)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5616::1.5616) (0.0131::0.0131) (0.5308::0.5308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0559::0.0559) (0.0330::0.0330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2152::0.2153) (0.1648::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2132::0.2132) (0.1644::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1755::0.1755) (0.1649::0.1649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2111::0.2114) (0.1655::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2136::0.2136) (0.1632::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2146::0.2157) (0.1743::0.1919)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0024)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0048::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1739::0.1739) (0.1544::0.1544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4741::1.4741) (0.4688::0.4689)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4827::1.4827) (0.0142::0.0142) (0.4968::0.4968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2126::0.2129) (0.1665::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2243::0.2243) (0.2013::0.2013)) (IOPATH D Q (0.2202::0.2203) (0.1670::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1878::1.1878) (0.3967::0.3968)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2065::1.2065) (0.0134::0.0134) (0.4283::0.4283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2143::0.2146) (0.1657::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1917::0.1917) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2546::1.2546) (0.4274::0.4275)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2777::1.2777) (0.0131::0.0131) (0.4608::0.4608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5622::1.5622) (0.5144::0.5145)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5725::1.5725) (0.0132::0.0132) (0.5427::0.5427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0530::0.0530) (0.0320::0.0320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6124::1.6124) (0.5081::0.5082)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6137::1.6137) (0.0142::0.0142) (0.5295::0.5295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5576::1.5576) (0.5024::0.5025)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5747::1.5747) (0.0136::0.0136) (0.5343::0.5343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1834::1.1834) (0.3950::0.3951)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2051::1.2051) (0.0131::0.0131) (0.4289::0.4289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4404::1.4404) (0.4741::0.4741)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4629::1.4629) (0.0124::0.0124) (0.5141::0.5141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2399::1.2399) (0.4229::0.4229)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2649::1.2649) (0.0132::0.0132) (0.4578::0.4578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2410::1.2410) (0.4208::0.4208)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.2411::1.2411) (0.0182::0.0182) (0.4254::0.4254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2266::0.2266) (0.2025::0.2025)) (IOPATH D Q (0.2224::0.2225) (0.1683::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2476::0.2477) (0.1537::0.1537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6637::1.6637) (0.5235::0.5236)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6683::1.6683) (0.0131::0.0131) (0.5479::0.5479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1938::0.1938) (0.2049::0.2049)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2092) (0.1606::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1931::0.1931) (0.2045::0.2045)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8198::1.8198) (0.5798::0.5798)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8238::1.8238) (0.0136::0.0136) (0.6025::0.6025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1579::0.1580) (0.1314::0.1335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2091::0.2092) (0.1624::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2250::0.2250) (0.2016::0.2016)) (IOPATH D Q (0.2211::0.2213) (0.1707::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2092::0.2092) (0.1686::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0670::0.0670) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2221::0.2221) (0.2000::0.2000)) (IOPATH D Q (0.2186::0.2186) (0.1701::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7363::1.7363) (0.5660::0.5660)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.7319::1.7322) (0.0185::0.0185) (0.5643::0.5646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4221::1.4221) (0.4623::0.4624)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4382::1.4382) (0.0138::0.0138) (0.4942::0.4942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0675::0.0675) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2119) (0.1617::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2115::0.2115) (0.1655::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3588::1.3588) (0.4465::0.4466)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3742::1.3742) (0.0139::0.0139) (0.4767::0.4767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2927::1.2927) (0.4369::0.4370)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3155::1.3155) (0.0131::0.0131) (0.4712::0.4712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2161::0.2162) (0.1662::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4150::1.4150) (0.4721::0.4722)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4378::1.4378) (0.0124::0.0124) (0.5075::0.5075)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3329::1.3329) (0.4338::0.4339)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3398::1.3398) (0.0142::0.0142) (0.4579::0.4579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4848::1.4848) (0.4861::0.4862)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4905::1.4905) (0.0140::0.0140) (0.5154::0.5154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3067::1.3067) (0.4401::0.4402)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3264::1.3264) (0.0126::0.0126) (0.4728::0.4728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3373::1.3373) (0.4505::0.4506)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3563::1.3563) (0.0136::0.0136) (0.4815::0.4815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2080::0.2080) (0.2117::0.2117)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6133::1.6133) (0.5101::0.5102)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6202::1.6202) (0.0140::0.0140) (0.5364::0.5364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4650::1.4650) (0.4719::0.4719)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4905::1.4905) (0.0117::0.0117) (0.5078::0.5078)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3297::1.3297) (0.4333::0.4334)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3406::1.3406) (0.0136::0.0136) (0.4615::0.4615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2102::0.2102) (0.1608::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1924::0.1924) (0.2041::0.2041)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2152::0.2158) (0.1706::0.1826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2215::1.2215) (0.4167::0.4167)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2454::1.2454) (0.0131::0.0131) (0.4520::0.4520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2186::0.2186) (0.2169::0.2169)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2103) (0.1621::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0971::0.0971) (0.1329::0.1329)) (IOPATH B X (0.0903::0.0903) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2675::0.2676) (0.2054::0.2076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2123::0.2128) (0.1706::0.1804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2096) (0.1596::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2678::0.2678) (0.1684::0.1684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1992::0.1992)) (IOPATH D Q (0.2166::0.2166) (0.1638::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2888::1.2888) (0.4365::0.4365)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3024::1.3024) (0.0130::0.0130) (0.4638::0.4638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2240::0.2240) (0.2011::0.2011)) (IOPATH D Q (0.2199::0.2200) (0.1674::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2370::1.2370) (0.4196::0.4196)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2388::1.2388) (0.0185::0.0185) (0.4280::0.4280)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1732::0.1732) (0.1614::0.1614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1355::0.1355)) (IOPATH B X (0.0859::0.0859) (0.1162::0.1162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0845::0.0845) (0.1001::0.1001)) (IOPATH B X (0.0874::0.0874) (0.1166::0.1166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2102) (0.1606::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2103::0.2103) (0.1592::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0531::0.0531) (0.0325::0.0325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2102) (0.1617::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2799::0.2800) (0.1774::0.1774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2248::0.2248) (0.2015::0.2015)) (IOPATH D Q (0.2206::0.2206) (0.1668::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1918::0.1918) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0654::0.0654) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2090::0.2090) (0.1606::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4878::1.4878) (0.4770::0.4771)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4886::1.4886) (0.0143::0.0143) (0.4976::0.4976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2097) (0.1609::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2428::1.2428) (0.4265::0.4265)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.2760::1.2760) (0.0082::0.0082) (0.4672::0.4672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2088::0.2088) (0.1573::0.1580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0309::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2127) (0.1627::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2667::0.2668) (0.1689::0.1689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6176::1.6176) (0.5177::0.5178)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6255::1.6255) (0.0132::0.0132) (0.5439::0.5439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1095::0.1095) (0.1123::0.1123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2086::0.2096) (0.1647::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8466::1.8466) (0.5905::0.5905)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8669::1.8669) (0.0122::0.0122) (0.6237::0.6237)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2194::1.2194) (0.4104::0.4105)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2414::1.2414) (0.0132::0.0132) (0.4437::0.4437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2144::0.2148) (0.1727::0.1800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2113) (0.1622::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4693::1.4694) (0.4717::0.4718)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4889::1.4889) (0.0120::0.0120) (0.5064::0.5064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2415::0.2415) (0.2110::0.2110)) (IOPATH D Q (0.2373::0.2374) (0.1776::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2113::0.2123) (0.1722::0.1880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0065::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2179::0.2182) (0.1714::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6751::1.6751) (0.5353::0.5353)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6832::1.6832) (0.0133::0.0133) (0.5605::0.5605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1837::0.1837) (0.1691::0.1691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5039::1.5039) (0.4876::0.4877)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5244::1.5244) (0.0131::0.0131) (0.5213::0.5213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2504::0.2504) (0.1560::0.1560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3999::1.3999) (0.4616::0.4616)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4221::1.4221) (0.0137::0.0137) (0.4935::0.4935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2670::0.2671) (0.1687::0.1687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2269::0.2269) (0.2027::0.2027)) (IOPATH D Q (0.2228::0.2230) (0.1698::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8415::1.8415) (0.5879::0.5880)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8511::1.8511) (0.0126::0.0126) (0.6173::0.6173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3995::1.3995) (0.4708::0.4709)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4193::1.4193) (0.0133::0.0133) (0.5016::0.5016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0986::0.0986) (0.1417::0.1418)) (IOPATH B X (0.0912::0.0912) (0.1188::0.1188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2095) (0.1598::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4306::1.4306) (0.4765::0.4766)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4416::1.4416) (0.0136::0.0136) (0.5042::0.5042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0921::0.0921) (0.1375::0.1375)) (IOPATH B X (0.0856::0.0856) (0.1166::0.1166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2574::0.2574) (0.2198::0.2198)) (IOPATH D Q (0.2531::0.2531) (0.1835::0.1847)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2270::0.2270) (0.2028::0.2028)) (IOPATH D Q (0.2232::0.2235) (0.1724::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2686::0.2687) (0.1668::0.1669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2098) (0.1608::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2217::0.2217) (0.1998::0.1998)) (IOPATH D Q (0.2175::0.2176) (0.1655::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1363::0.1363)) (IOPATH B X (0.0903::0.0903) (0.1338::0.1338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2135::0.2138) (0.1700::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2140::0.2140) (0.1715::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2103) (0.1616::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2146::0.2148) (0.1653::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2342::1.2342) (0.4205::0.4206)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2568::1.2568) (0.0134::0.0134) (0.4545::0.4545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7465::1.7465) (0.5617::0.5618)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.7457::1.7457) (0.0144::0.0144) (0.5888::0.5888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4689::1.4689) (0.4744::0.4745)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4919::1.4919) (0.0128::0.0128) (0.5108::0.5108)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0544::0.0544) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2151::0.2152) (0.1641::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6712::1.6712) (0.5241::0.5241)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6799::1.6799) (0.0132::0.0132) (0.5499::0.5499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2258::0.2258) (0.2204::0.2204)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4675::1.4675) (0.4785::0.4809)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4837::1.4837) (0.0135::0.0135) (0.5095::0.5095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4133::1.4133) (0.4524::0.4525)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4249::1.4249) (0.0138::0.0138) (0.4830::0.4830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2109::0.2109) (0.1687::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2388::1.2388) (0.4217::0.4218)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2616::1.2616) (0.0142::0.0142) (0.4561::0.4561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7758::1.7758) (0.5650::0.5651)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7852::1.7852) (0.0136::0.0136) (0.5924::0.5924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2433::1.2433) (0.4137::0.4138)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2647::1.2647) (0.0138::0.0138) (0.4472::0.4472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4715::1.4715) (0.4801::0.4824)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4883::1.4883) (0.0138::0.0138) (0.5115::0.5115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1514::0.1514) (0.2041::0.2041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2141::0.2142) (0.1641::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2137::0.2143) (0.1714::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0140::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2154::0.2155) (0.1691::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3089::1.3089) (0.4346::0.4347)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3234::1.3234) (0.0137::0.0137) (0.4615::0.4615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2133::0.2135) (0.1707::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0982::0.0982) (0.1322::0.1325)) (IOPATH B X (0.0946::0.0946) (0.1289::0.1289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2104) (0.1624::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0636::0.0636) (0.0362::0.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0599::0.0599) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0713::0.0713) (0.0362::0.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2587::1.2587) (0.4264::0.4265)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2815::1.2815) (0.0127::0.0127) (0.4607::0.4607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3911::1.3911) (0.4556::0.4557)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4067::1.4067) (0.0128::0.0128) (0.4861::0.4861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1407::0.1408)) (IOPATH B X (0.0857::0.0857) (0.1151::0.1151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1466::0.1467)) (IOPATH B X (0.0871::0.0871) (0.1189::0.1189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5204::1.5204) (0.4960::0.4897)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5348::1.5348) (0.0138::0.0138) (0.5212::0.5212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2258::0.2258) (0.2021::0.2021)) (IOPATH D Q (0.2222::0.2223) (0.1725::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2122) (0.1629::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1614::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2130::0.2130) (0.1652::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2126::0.2128) (0.1683::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2341::1.2341) (0.4106::0.4107)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2497::1.2497) (0.0140::0.0140) (0.4402::0.4402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6979::1.6979) (0.5345::0.5345)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.7275::1.7275) (0.0109::0.0109) (0.5700::0.5700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2220::0.2220) (0.1320::0.1320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3661::1.3661) (0.4496::0.4496)) (IOPATH TE_B Z () () (0.0565::0.0565) (1.3771::1.3771) (0.0095::0.0095) (0.4829::0.4829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5591::1.5591) (0.5049::0.5050)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5756::1.5756) (0.0142::0.0142) (0.5368::0.5368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4958::1.4958) (0.4866::0.4867)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5244::1.5244) (0.0115::0.0115) (0.5243::0.5243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8467::1.8467) (0.5850::0.5850)) (IOPATH TE_B Z () () (0.0528::0.0528) (1.8969::1.8970) (0.0021::0.0021) (0.6395::0.6395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2825::1.2825) (0.4160::0.4160)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3031::1.3031) (0.0136::0.0136) (0.4519::0.4519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8573::1.8573) (0.6015::0.6015)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8621::1.8621) (0.0135::0.0135) (0.6259::0.6259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2134::0.2139) (0.1681::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2739::0.2739) (0.1728::0.1728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4216::1.4216) (0.4635::0.4665)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4404::1.4404) (0.0137::0.0137) (0.4953::0.4953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7202::1.7202) (0.5429::0.5430)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7288::1.7288) (0.0140::0.0140) (0.5709::0.5709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9360::1.9360) (0.6080::0.6080)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9406::1.9406) (0.0137::0.0137) (0.6295::0.6295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2090::0.2090) (0.1613::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2127) (0.1627::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2108::0.2108) (0.1613::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2100::0.2103) (0.1653::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2127::0.2129) (0.1664::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0899::0.0899) (0.1172::0.1172)) (IOPATH B X (0.0941::0.0941) (0.1394::0.1394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0915::0.0915) (0.1272::0.1273)) (IOPATH B X (0.0856::0.0856) (0.1147::0.1147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1946::0.1946) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2105) (0.1608::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2122::0.2125) (0.1728::0.1781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0589::0.0589) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1843::0.1843) (0.2003::0.2003)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0992::0.0992) (0.1429::0.1429)) (IOPATH B X (0.0929::0.0929) (0.1232::0.1232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1304::0.1304) (0.1049::0.1050)) (IOPATH A Y (0.1836::0.1836) (0.0335::0.0335)) (IOPATH B Y (0.1698::0.1698) (0.0348::0.0348)) (IOPATH C Y (0.1460::0.1460) (0.0323::0.0323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1344::0.1344) (0.1454::0.1454)) (IOPATH D X (0.1338::0.1338) (0.1510::0.1510)) (IOPATH A_N X (0.1782::0.1782) (0.1426::0.1426)) (IOPATH B_N X (0.1821::0.1821) (0.1508::0.1508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2132::0.2134) (0.1676::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1334::0.1334) (0.1446::0.1446)) (IOPATH D X (0.1327::0.1327) (0.1501::0.1501)) (IOPATH A_N X (0.1771::0.1771) (0.1419::0.1419)) (IOPATH B_N X (0.1810::0.1810) (0.1499::0.1499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2367::1.2367) (0.4223::0.4224)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2590::1.2590) (0.0134::0.0134) (0.4541::0.4541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3795::1.3795) (0.4618::0.4619)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4014::1.4014) (0.0134::0.0134) (0.4962::0.4962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3624::1.3624) (0.4428::0.4429)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3769::1.3769) (0.0133::0.0133) (0.4738::0.4738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1279::0.1279) (0.1324::0.1324)) (IOPATH C X (0.1282::0.1282) (0.1411::0.1411)) (IOPATH D X (0.1289::0.1289) (0.1514::0.1514)) (IOPATH A_N X (0.1649::0.1649) (0.1392::0.1392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2102::0.2102) (0.1592::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1277::0.1277) (0.1324::0.1324)) (IOPATH C X (0.1285::0.1285) (0.1412::0.1412)) (IOPATH D X (0.1289::0.1289) (0.1514::0.1514)) (IOPATH A_N X (0.1648::0.1648) (0.1391::0.1391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2165::0.2169) (0.1786::0.1843)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1311::0.1311) (0.1428::0.1428)) (IOPATH D X (0.1302::0.1302) (0.1481::0.1481)) (IOPATH A_N X (0.1745::0.1745) (0.1399::0.1399)) (IOPATH B_N X (0.1785::0.1785) (0.1482::0.1482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3618::1.3618) (0.4434::0.4463)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3788::1.3788) (0.0124::0.0124) (0.4747::0.4747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2623::0.2624) (0.1661::0.1661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1324::0.1324) (0.1357::0.1357)) (IOPATH C X (0.1330::0.1330) (0.1446::0.1446)) (IOPATH D X (0.1334::0.1334) (0.1550::0.1551)) (IOPATH A_N X (0.1693::0.1693) (0.1423::0.1423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3015::1.3015) (0.4283::0.4283)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3281::1.3281) (0.0130::0.0130) (0.4663::0.4663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6544::1.6544) (0.5427::0.5428)) (IOPATH TE_B Z () () (0.0579::0.0580) (1.6734::1.6734) (0.0134::0.0134) (0.5770::0.5770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6856::1.6856) (0.5399::0.5400)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6868::1.6868) (0.0135::0.0135) (0.5625::0.5625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1848::0.1848) (0.1555::0.1555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1261::0.1261) (0.1189::0.1189)) (IOPATH B X (0.1312::0.1312) (0.1354::0.1354)) (IOPATH C X (0.1315::0.1315) (0.1457::0.1457)) (IOPATH D X (0.1308::0.1308) (0.1507::0.1507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3512::1.3512) (0.4543::0.4544)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3696::1.3696) (0.0135::0.0135) (0.4862::0.4862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5880::1.5880) (0.5052::0.5053)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5950::1.5950) (0.0141::0.0141) (0.5324::0.5324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4600::1.4600) (0.4757::0.4758)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4820::1.4820) (0.0132::0.0132) (0.5109::0.5109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3977::1.3977) (0.4510::0.4511)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4112::1.4112) (0.0130::0.0130) (0.4820::0.4820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2487::1.2487) (0.4153::0.4154)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2688::1.2688) (0.0139::0.0139) (0.4479::0.4479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2069::0.2069) (0.1752::0.1752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2003::0.2003)) (IOPATH D Q (0.2187::0.2187) (0.1677::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2112::0.2113) (0.1608::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0658::0.0658) (0.0358::0.0358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1838::0.1838) (0.1480::0.1503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2129::0.2129) (0.1634::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2092) (0.1597::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0939::0.0939) (0.1457::0.1458)) (IOPATH B X (0.0870::0.0870) (0.1157::0.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2142::0.2142) (0.1643::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2120::0.2120) (0.1687::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3157::1.3157) (0.4350::0.4351)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3312::1.3312) (0.0138::0.0138) (0.4652::0.4652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0854::0.0854) (0.1079::0.1079)) (IOPATH B X (0.0876::0.0876) (0.1227::0.1227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2144::0.2144) (0.1645::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2275::0.2275) (0.2031::0.2031)) (IOPATH D Q (0.2234::0.2235) (0.1695::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1904::0.1904) (0.2032::0.2032)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6465::1.6465) (0.5269::0.5269)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6515::1.6515) (0.0135::0.0135) (0.5512::0.5512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0850::0.0850) (0.0989::0.0990)) (IOPATH B X (0.0926::0.0926) (0.1333::0.1333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2122::0.2123) (0.1633::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2083::0.2083) (0.1616::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0842::0.0842) (0.1011::0.1011)) (IOPATH B X (0.0868::0.0868) (0.1166::0.1166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4590::1.4590) (0.4823::0.4763)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4689::1.4689) (0.0137::0.0137) (0.5032::0.5032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4059::1.4059) (0.4602::0.4603)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4223::1.4223) (0.0132::0.0132) (0.4914::0.4914)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3251::1.3251) (0.4355::0.4356)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3370::1.3370) (0.0136::0.0136) (0.4635::0.4635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2079) (0.1590::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2114::0.2115) (0.1614::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5420::1.5420) (0.4938::0.4939)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5466::1.5466) (0.0133::0.0133) (0.5174::0.5174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0496::0.0496) (0.0304::0.0304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4916::1.4916) (0.4865::0.4866)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5092::1.5092) (0.0135::0.0135) (0.5189::0.5189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1995::0.1995)) (IOPATH D Q (0.2171::0.2173) (0.1661::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5268::1.5268) (0.4969::0.4970)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5490::1.5490) (0.0126::0.0126) (0.5304::0.5304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2113::0.2120) (0.1687::0.1803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1205::0.1205) (0.1062::0.1077)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2099::0.2100) (0.1717::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2870::0.2870) (0.2183::0.2201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4515::1.4515) (0.4688::0.4689)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4716::1.4716) (0.0138::0.0138) (0.5039::0.5039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2102::0.2102) (0.1615::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2869::1.2869) (0.4357::0.4358)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3083::1.3083) (0.0137::0.0137) (0.4682::0.4682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2875::1.2875) (0.4351::0.4352)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3015::1.3015) (0.0123::0.0123) (0.4632::0.4632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7271::1.7271) (0.5542::0.5543)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7296::1.7296) (0.0131::0.0131) (0.5705::0.5705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0611::0.0611) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2108::0.2114) (0.1676::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2127) (0.1639::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2114::0.2114) (0.1596::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0309::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2146::0.2148) (0.1671::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1669::0.1677) (0.1483::0.1499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2772::1.2772) (0.4333::0.4334)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2954::1.2954) (0.0132::0.0132) (0.4645::0.4645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0941::0.0941) (0.1419::0.1420)) (IOPATH B X (0.0890::0.0890) (0.1236::0.1236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2759::0.2761) (0.1717::0.1717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1901::0.1901) (0.2030::0.2030)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5623::1.5623) (0.5075::0.5076)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5656::1.5656) (0.0140::0.0140) (0.5303::0.5303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0671::0.0671) (0.0376::0.0376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0589::0.0589) (0.0366::0.0366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1605::0.1612) (0.1183::0.1252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0948::0.0948) (0.1314::0.1314)) (IOPATH B X (0.0869::0.0869) (0.1121::0.1121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2397::0.2397) (0.1423::0.1423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2102::0.2102) (0.1587::0.1587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1112::0.1112)) (IOPATH B X (0.0943::0.0943) (0.1209::0.1209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2091) (0.1594::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2156::0.2156) (0.1634::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4207::1.4207) (0.4745::0.4746)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4365::1.4365) (0.0134::0.0134) (0.5038::0.5038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2602::0.2603) (0.2003::0.2024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2089::0.2097) (0.1680::0.1811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0119::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2138::0.2140) (0.1645::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0891::0.0891) (0.1146::0.1146)) (IOPATH B X (0.0905::0.0905) (0.1268::0.1268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8349::1.8349) (0.5949::0.5949)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.8309::1.8309) (0.0184::0.0184) (0.5946::0.5946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2377::1.2377) (0.4071::0.4072)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2593::1.2593) (0.0132::0.0132) (0.4428::0.4428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6598::1.6598) (0.5352::0.5352)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6845::1.6845) (0.0123::0.0123) (0.5686::0.5686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7193::1.7193) (0.5610::0.5610)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.7098::1.7098) (0.0185::0.0185) (0.5507::0.5507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7677::1.7677) (0.5452::0.5453)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7714::1.7714) (0.0136::0.0136) (0.5691::0.5691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3825::0.3825) (0.2810::0.2810)) (IOPATH D Q (0.3783::0.3784) (0.2484::0.2521)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1552::0.1552) (0.1316::0.1316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4102::1.4102) (0.4581::0.4582)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4287::1.4287) (0.0137::0.0137) (0.4916::0.4916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5283::1.5283) (0.5046::0.5047)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5374::1.5374) (0.0134::0.0134) (0.5315::0.5315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4042::1.4042) (0.4695::0.4695)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4207::1.4207) (0.0133::0.0133) (0.4993::0.4993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2296::1.2296) (0.4198::0.4199)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2509::1.2509) (0.0132::0.0132) (0.4526::0.4526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2820::1.2820) (0.4347::0.4348)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3067::1.3067) (0.0132::0.0132) (0.4698::0.4698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1939::1.1939) (0.4013::0.4014)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2139::1.2139) (0.0137::0.0137) (0.4335::0.4335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2256::0.2256) (0.2020::0.2020)) (IOPATH D Q (0.2215::0.2216) (0.1685::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2328::0.2328) (0.1438::0.1438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9937::1.9936) (0.6301::0.6302)) (IOPATH TE_B Z () () (0.0582::0.0582) (2.0091::2.0091) (0.0128::0.0128) (0.6581::0.6581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2523::0.2523) (0.2172::0.2172)) (IOPATH D Q (0.2482::0.2482) (0.1839::0.1839)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2172::0.2175) (0.1772::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0950::0.0950) (0.1223::0.1223)) (IOPATH B X (0.0925::0.0925) (0.1201::0.1201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0549::0.0549) (0.0330::0.0330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2441::0.2441) (0.1498::0.1498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2127) (0.1628::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2548::0.2548) (0.2185::0.2185)) (IOPATH D Q (0.2508::0.2509) (0.1867::0.1894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0956::0.0956) (0.1486::0.1487)) (IOPATH B X (0.0900::0.0900) (0.1225::0.1225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5420::1.5420) (0.5011::0.4947)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5512::1.5512) (0.0131::0.0131) (0.5229::0.5229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1610::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1715::0.1715) (0.1504::0.1504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2119) (0.1620::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5168::1.5168) (0.4912::0.4969)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5334::1.5334) (0.0128::0.0128) (0.5225::0.5225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3159::1.3159) (0.4361::0.4362)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3312::1.3312) (0.0127::0.0127) (0.4651::0.4651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2121::0.2121) (0.1705::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3428::1.3428) (0.4450::0.4480)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3513::1.3513) (0.0134::0.0134) (0.4703::0.4703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4895::1.4895) (0.4871::0.4872)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4960::1.4960) (0.0127::0.0127) (0.5117::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4473::1.4473) (0.4673::0.4674)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4668::1.4668) (0.0127::0.0127) (0.5022::0.5022)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2150) (0.1644::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2108::0.2108) (0.1612::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4611::1.4610) (0.4850::0.4799)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4805::1.4805) (0.0135::0.0135) (0.5182::0.5182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2097::0.2097) (0.1655::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2100::0.2100) (0.1616::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2056::0.2056) (0.2105::0.2105)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0621::0.0624)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2118::0.2119) (0.1617::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2165::0.2165) (0.1651::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5255::1.5255) (0.4944::0.4945)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5453::1.5453) (0.0134::0.0134) (0.5282::0.5282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2150::0.2154) (0.1714::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1987::0.1987) (0.2072::0.2072)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4928::1.4928) (0.4843::0.4867)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5098::1.5098) (0.0137::0.0137) (0.5159::0.5159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2613::0.2614) (0.1663::0.1663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5020::1.5020) (0.4967::0.4968)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5223::1.5223) (0.0133::0.0133) (0.5311::0.5311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1181::0.1181) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0654::0.0654) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2103) (0.1618::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2149::0.2149) (0.2151::0.2151)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1994::0.1994) (0.2075::0.2075)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4515::1.4515) (0.4705::0.4705)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4633::1.4633) (0.0138::0.0138) (0.4996::0.4996)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2225::0.2225) (0.2002::0.2002)) (IOPATH D Q (0.2184::0.2186) (0.1669::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4700::1.4700) (0.4777::0.4778)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4778::1.4778) (0.0141::0.0141) (0.5017::0.5017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2856::1.2856) (0.4270::0.4271)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3021::1.3021) (0.0130::0.0130) (0.4568::0.4568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0848::0.0848) (0.1047::0.1047)) (IOPATH B X (0.0854::0.0854) (0.1128::0.1128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2691::0.2691) (0.1702::0.1702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2111) (0.1619::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0626::0.0626) (0.0353::0.0353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0934::0.0934) (0.1291::0.1291)) (IOPATH B X (0.0947::0.0947) (0.1433::0.1433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2851::1.2851) (0.4337::0.4337)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.2809::1.2810) (0.0180::0.0180) (0.4325::0.4325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2150::0.2151) (0.1668::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2082::0.2084) (0.1624::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2121::0.2123) (0.1642::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2171::0.2171) (0.1655::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7125::1.7125) (0.5587::0.5588)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7180::1.7180) (0.0131::0.0131) (0.5833::0.5833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2581::1.2581) (0.4193::0.4194)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2793::1.2793) (0.0135::0.0135) (0.4533::0.4533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6818::1.6818) (0.5274::0.5275)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6814::1.6814) (0.0140::0.0140) (0.5491::0.5491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2083::0.2086) (0.1635::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2107::0.2110) (0.1658::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2145::0.2146) (0.1669::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7184::1.7184) (0.5423::0.5423)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7317::1.7317) (0.0125::0.0125) (0.5725::0.5725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2129::0.2131) (0.1633::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6891::1.6891) (0.5413::0.5413)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7111::1.7111) (0.0127::0.0127) (0.5746::0.5746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4754::1.4754) (0.4913::0.4914)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4955::1.4955) (0.0132::0.0132) (0.5248::0.5248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1767::1.1767) (0.4049::0.4049)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2065::1.2065) (0.0131::0.0131) (0.4437::0.4437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9590::1.9590) (0.6312::0.6312)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.9055::1.9055) (0.0186::0.0186) (0.5961::0.5961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5626::1.5626) (0.4865::0.4866)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5637::1.5637) (0.0134::0.0134) (0.5120::0.5120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6683::1.6682) (0.5317::0.5318)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6834::1.6834) (0.0131::0.0131) (0.5638::0.5638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2576::1.2576) (0.4192::0.4193)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2817::1.2817) (0.0132::0.0132) (0.4552::0.4552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2229::0.2229) (0.2005::0.2005)) (IOPATH D Q (0.2194::0.2197) (0.1722::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2570::0.2570) (0.1619::0.1619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1759::0.1781) (0.1645::0.1735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2251::0.2251) (0.2017::0.2017)) (IOPATH D Q (0.2227::0.2231) (0.1823::0.1887)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2047::1.2047) (0.3953::0.3954)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2253::1.2253) (0.0136::0.0136) (0.4304::0.4304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2804::1.2804) (0.4258::0.4259)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3018::1.3018) (0.0131::0.0131) (0.4597::0.4597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3321::1.3321) (0.4484::0.4485)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3563::1.3563) (0.0126::0.0126) (0.4833::0.4833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0672::0.0672) (0.0379::0.0379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7411::1.7411) (0.5537::0.5538)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7482::1.7482) (0.0139::0.0139) (0.5798::0.5798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9091::1.9091) (0.6158::0.6159)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9163::1.9163) (0.0125::0.0125) (0.6444::0.6444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1915::0.1915) (0.2037::0.2037)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2118::0.2120) (0.1675::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2121::0.2123) (0.1679::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2428::0.2428) (0.1487::0.1487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8352::1.8352) (0.5713::0.5714)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8468::1.8468) (0.0134::0.0134) (0.6002::0.6002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4541::1.4541) (0.4679::0.4680)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4642::1.4642) (0.0138::0.0138) (0.4971::0.4971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1610::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1851::0.1851) (0.2006::0.2006)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2111::0.2112) (0.1673::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2090::0.2092) (0.1652::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2949::1.2949) (0.4281::0.4282)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3129::1.3130) (0.0137::0.0137) (0.4594::0.4594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2106) (0.1609::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2100::0.2100) (0.1586::0.1586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3474::1.3474) (0.4536::0.4537)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3647::1.3647) (0.0138::0.0138) (0.4844::0.4844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5319::1.5319) (0.5005::0.5006)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5545::1.5545) (0.0113::0.0113) (0.5411::0.5411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2089::0.2089) (0.1650::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1675::1.1675) (0.3943::0.3944)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.1882::1.1882) (0.0139::0.0139) (0.4273::0.4273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2084::0.2084) (0.2119::0.2119)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3936::1.3936) (0.4664::0.4665)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3981::1.3981) (0.0139::0.0139) (0.4885::0.4885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2002::0.2002)) (IOPATH D Q (0.2186::0.2188) (0.1692::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4245::1.4245) (0.4751::0.4751)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4377::1.4377) (0.0140::0.0140) (0.5031::0.5031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1986::0.1986)) (IOPATH D Q (0.2173::0.2174) (0.1762::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4949::1.4949) (0.4949::0.4897)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5195::1.5195) (0.0124::0.0124) (0.5316::0.5316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2144::0.2144) (0.1665::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1923::0.1923) (0.2041::0.2041)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0626)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2121) (0.1633::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2081) (0.1585::0.1585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5824::1.5824) (0.4975::0.4976)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5872::1.5872) (0.0139::0.0139) (0.5249::0.5249)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1605::0.1605) (0.1471::0.1471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0580::0.0580) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2463::0.2463) (0.2138::0.2138)) (IOPATH D Q (0.2421::0.2423) (0.1801::0.1845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2148::0.2154) (0.1715::0.1817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0541::0.0541) (0.0329::0.0329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4417::1.4417) (0.4712::0.4652)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4489::1.4489) (0.0141::0.0141) (0.4921::0.4921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2173::0.2173) (0.1711::0.1732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2149::0.2149) (0.1640::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4787::1.4787) (0.4786::0.4787)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4899::1.4899) (0.0136::0.0136) (0.5058::0.5058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2102::0.2108) (0.1671::0.1776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1986::0.1986) (0.2072::0.2072)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2100) (0.1613::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2126) (0.1619::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2100::0.2103) (0.1641::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2097::1.2097) (0.4116::0.4116)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2138::1.2138) (0.0184::0.0184) (0.4270::0.4270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2080) (0.1591::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2122::0.2122) (0.1682::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8494::1.8494) (0.5858::0.5858)) (IOPATH TE_B Z () () (0.0556::0.0556) (1.8765::1.8765) (0.0077::0.0077) (0.6274::0.6274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4394::1.4394) (0.4718::0.4718)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4603::1.4603) (0.0131::0.0131) (0.5062::0.5062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2358::1.2358) (0.4102::0.4103)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2541::1.2541) (0.0135::0.0135) (0.4417::0.4417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6150::1.6150) (0.5321::0.5322)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6412::1.6412) (0.0118::0.0118) (0.5683::0.5683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6603::1.6603) (0.5179::0.5180)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6682::1.6682) (0.0136::0.0136) (0.5450::0.5450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5166::1.5166) (0.4874::0.4874)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5223::1.5223) (0.0134::0.0134) (0.5127::0.5127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2083::0.2083) (0.1616::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2167::0.2169) (0.1742::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4376::1.4376) (0.4807::0.4808)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4560::1.4560) (0.0135::0.0135) (0.5112::0.5112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2083) (0.1593::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2593::1.2593) (0.4198::0.4199)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2796::1.2796) (0.0132::0.0132) (0.4526::0.4526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2691::1.2691) (0.4313::0.4314)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2890::1.2890) (0.0136::0.0136) (0.4626::0.4626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2220::1.2220) (0.4166::0.4167)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2474::1.2474) (0.0131::0.0131) (0.4523::0.4523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8234::1.8234) (0.5900::0.5901)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8340::1.8340) (0.0126::0.0126) (0.6198::0.6198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2173::0.2179) (0.1747::0.1849)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2238::0.2238) (0.2010::0.2010)) (IOPATH D Q (0.2209::0.2218) (0.1759::0.1896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4211::1.4211) (0.4737::0.4738)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4349::1.4349) (0.0131::0.0131) (0.5027::0.5027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9380::1.9380) (0.6128::0.6129)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9388::1.9388) (0.0139::0.0139) (0.6353::0.6353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2364::0.2364) (0.2081::0.2081)) (IOPATH D Q (0.2332::0.2335) (0.1831::0.1883)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7453::1.7453) (0.5680::0.5608)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7587::1.7587) (0.0137::0.0137) (0.5907::0.5907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2130::0.2133) (0.1676::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5429::1.5429) (0.5093::0.5093)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.5385::1.5385) (0.0186::0.0186) (0.5031::0.5032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2106::0.2108) (0.1666::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2278::0.2278) (0.1344::0.1344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2168::0.2168) (0.1652::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2103::0.2104) (0.1642::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2093::0.2093) (0.1591::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2631::0.2632) (0.2025::0.2048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2130::0.2131) (0.1660::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2094) (0.1617::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4717::1.4717) (0.4772::0.4772)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4851::1.4851) (0.0142::0.0142) (0.5073::0.5073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2106::1.2106) (0.4031::0.4032)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2349::1.2349) (0.0129::0.0129) (0.4393::0.4393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3404::1.3404) (0.4435::0.4436)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3604::1.3604) (0.0134::0.0134) (0.4771::0.4771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3245::1.3245) (0.4278::0.4279)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3325::1.3325) (0.0138::0.0138) (0.4517::0.4517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1124::0.1124) (0.1004::0.1019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2099::0.2103) (0.1707::0.1773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2193::1.2193) (0.4092::0.4093)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2383::1.2383) (0.0130::0.0130) (0.4415::0.4415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2109) (0.1621::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4434::1.4434) (0.4649::0.4650)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4635::1.4635) (0.0129::0.0129) (0.4999::0.4999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6812::1.6812) (0.5394::0.5395)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6876::1.6876) (0.0139::0.0139) (0.5657::0.5657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1801::0.1801) (0.1461::0.1479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1990::0.1990)) (IOPATH D Q (0.2165::0.2165) (0.1662::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1857::0.1857) (0.2009::0.2009)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0653::0.0653) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2118::0.2121) (0.1694::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2339::0.2339) (0.2067::0.2067)) (IOPATH D Q (0.2299::0.2300) (0.1746::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5512::1.5512) (0.5033::0.5034)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5657::1.5657) (0.0138::0.0138) (0.5340::0.5340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1935::0.1935)) (IOPATH D Q (0.2091::0.2091) (0.1658::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4682::1.4682) (0.4705::0.4706)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4783::1.4783) (0.0136::0.0136) (0.5000::0.5000)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2414::0.2414) (0.2110::0.2110)) (IOPATH D Q (0.2373::0.2373) (0.1761::0.1769)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2897::1.2897) (0.4251::0.4252)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3049::1.3049) (0.0131::0.0131) (0.4551::0.4551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2164::1.2164) (0.4071::0.4072)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2411::1.2411) (0.0128::0.0128) (0.4427::0.4427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1472::0.1474)) (IOPATH B X (0.0850::0.0850) (0.1118::0.1118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2113::0.2117) (0.1688::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2468::1.2468) (0.4259::0.4259)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2656::1.2656) (0.0138::0.0138) (0.4561::0.4561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4930::1.4930) (0.4832::0.4833)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4979::1.4979) (0.0137::0.0137) (0.5067::0.5067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2110::0.2110) (0.1644::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2097::0.2097) (0.1588::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2106) (0.1612::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2085) (0.1596::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0668::0.0668) (0.0333::0.0333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1670::0.1670) (0.1558::0.1566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6041::1.6041) (0.5154::0.5154)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6223::1.6223) (0.0123::0.0123) (0.5482::0.5482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6805::1.6805) (0.5381::0.5382)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6873::1.6873) (0.0133::0.0133) (0.5646::0.5646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2723::0.2723) (0.1721::0.1721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5042::1.5042) (0.4880::0.4880)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5261::1.5261) (0.0132::0.0132) (0.5228::0.5228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2097::0.2098) (0.1656::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9762::1.9762) (0.6225::0.6225)) (IOPATH TE_B Z () () (0.0535::0.0535) (2.0191::2.0194) (0.0036::0.0036) (0.6733::0.6735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4154::1.4154) (0.4661::0.4661)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.4378::1.4378) (0.0083::0.0083) (0.5040::0.5040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4467::1.4467) (0.4811::0.4811)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4487::1.4487) (0.0185::0.0185) (0.4954::0.4955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2084) (0.1618::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2006::1.2006) (0.4093::0.4094)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2219::1.2219) (0.0136::0.0135) (0.4425::0.4425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0599::0.0599) (0.0356::0.0356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2475::1.2475) (0.4119::0.4120)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2712::1.2712) (0.0128::0.0128) (0.4483::0.4483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2130::0.2132) (0.1662::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2099) (0.1603::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4243::1.4243) (0.4575::0.4576)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4467::1.4467) (0.0127::0.0127) (0.4945::0.4945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2123::0.2126) (0.1690::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2016::0.2016) (0.1719::0.1719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4648::1.4648) (0.4755::0.4756)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4855::1.4855) (0.0137::0.0137) (0.5099::0.5099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4270::1.4270) (0.4661::0.4684)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4417::1.4417) (0.0136::0.0136) (0.4961::0.4961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3119::1.3119) (0.4432::0.4433)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3210::1.3210) (0.0124::0.0124) (0.4675::0.4675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8224::1.8224) (0.5771::0.5772)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.8280::1.8280) (0.0141::0.0141) (0.5948::0.5948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8222::1.8222) (0.5916::0.5917)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8320::1.8320) (0.0131::0.0131) (0.6187::0.6187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2968::1.2968) (0.4307::0.4308)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3150::1.3150) (0.0139::0.0139) (0.4622::0.4622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2125::0.2126) (0.1618::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2141::0.2143) (0.1722::0.1776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2571::1.2571) (0.4182::0.4183)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2768::1.2768) (0.0135::0.0135) (0.4512::0.4512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2689::0.2690) (0.1689::0.1689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1404::0.1405)) (IOPATH B X (0.0852::0.0852) (0.1117::0.1117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2173::0.2173) (0.1666::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2092::0.2092) (0.1669::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2096) (0.1612::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2081::0.2081) (0.1622::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2100::0.2100) (0.1598::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0938::0.0938) (0.1421::0.1422)) (IOPATH B X (0.0858::0.0858) (0.1115::0.1115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2101::0.2104) (0.1651::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4650::1.4650) (0.4754::0.4755)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4818::1.4818) (0.0136::0.0135) (0.5065::0.5065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2150::1.2150) (0.4173::0.4173)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2356::1.2356) (0.0128::0.0128) (0.4480::0.4480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2086::0.2086) (0.1612::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2707::0.2708) (0.1708::0.1708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0964::0.0964) (0.1422::0.1423)) (IOPATH B X (0.0912::0.0912) (0.1251::0.1251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2468::1.2468) (0.4257::0.4258)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2708::1.2708) (0.0129::0.0129) (0.4594::0.4594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2121::0.2122) (0.1662::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7788::1.7788) (0.5689::0.5690)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7803::1.7803) (0.0136::0.0136) (0.5912::0.5912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2473::1.2473) (0.4248::0.4249)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2683::1.2683) (0.0129::0.0129) (0.4575::0.4575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2145::0.2145) (0.1644::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4677::1.4677) (0.4742::0.4743)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4915::1.4915) (0.0126::0.0126) (0.5116::0.5116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7080::1.7080) (0.5288::0.5289)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7177::1.7177) (0.0126::0.0126) (0.5573::0.5573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0621::0.0621) (0.0348::0.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2101::0.2107) (0.1680::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2088::1.2088) (0.4048::0.4048)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2363::1.2363) (0.0127::0.0127) (0.4428::0.4428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2192::0.2193) (0.1664::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2542::1.2542) (0.4117::0.4118)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2781::1.2781) (0.0129::0.0129) (0.4493::0.4493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8460::1.8460) (0.5756::0.5757)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8538::1.8538) (0.0130::0.0130) (0.6038::0.6038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0633::0.0633) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2143::0.2146) (0.1657::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1212::0.1212) (0.1172::0.1172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2397::0.2397) (0.2100::0.2100)) (IOPATH D Q (0.2355::0.2355) (0.1757::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2101::0.2104) (0.1683::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2494::0.2494) (0.2155::0.2155)) (IOPATH D Q (0.2452::0.2453) (0.1822::0.1845)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5458::1.5458) (0.4956::0.4957)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5606::1.5606) (0.0133::0.0133) (0.5258::0.5258)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2080) (0.1598::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5306::1.5306) (0.4864::0.4865)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5369::1.5369) (0.0134::0.0134) (0.5115::0.5115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2003::0.2003)) (IOPATH D Q (0.2188::0.2190) (0.1689::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2332::1.2332) (0.4204::0.4205)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2533::1.2533) (0.0136::0.0136) (0.4520::0.4520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7437::1.7436) (0.5670::0.5671)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7411::1.7411) (0.0140::0.0140) (0.5874::0.5874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1995::0.1995) (0.2076::0.2076)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1448::0.1448)) (IOPATH B X (0.0865::0.0865) (0.1171::0.1171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2317::1.2317) (0.4068::0.4069)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2470::1.2470) (0.0131::0.0131) (0.4376::0.4376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2118) (0.1616::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0885::0.0885) (0.1170::0.1170)) (IOPATH B X (0.0865::0.0865) (0.1163::0.1163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2011::0.2011) (0.2084::0.2084)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1973::0.1973) (0.1680::0.1680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2244::0.2244) (0.2013::0.2013)) (IOPATH D Q (0.2209::0.2209) (0.1716::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2104) (0.1623::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0940::0.0940) (0.1398::0.1398)) (IOPATH B X (0.0883::0.0883) (0.1212::0.1212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8154::1.8153) (0.5816::0.5817)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8364::1.8364) (0.0119::0.0119) (0.6160::0.6160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4944::1.4944) (0.4865::0.4866)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5205::1.5205) (0.0122::0.0122) (0.5217::0.5217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8813::1.8813) (0.6458::0.6460)) (IOPATH TE_B Z () () (0.0516::0.0516) (1.9123::1.9127) (-0.0002::-0.0002) (0.6627::0.6630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2851::1.2851) (0.4207::0.4208)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3078::1.3078) (0.0132::0.0132) (0.4574::0.4574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4562::1.4562) (0.4775::0.4775)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.4906::1.4906) (0.0071::0.0071) (0.5207::0.5207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2071::0.2071) (0.2113::0.2113)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0697)) (SETUP (negedge GATE) (posedge CLK) (0.0621::0.0626)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2221::1.2222) (0.4148::0.4148)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2470::1.2470) (0.0126::0.0126) (0.4514::0.4514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9383::1.9383) (0.6109::0.6110)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9419::1.9419) (0.0136::0.0136) (0.6333::0.6333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0645::0.0645) (0.0351::0.0351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2091::0.2098) (0.1664::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0603::0.0603) (0.0358::0.0358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2255::0.2255) (0.1368::0.1368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3061::0.3062) (0.1900::0.1900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4125::1.4125) (0.4710::0.4711)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4269::1.4269) (0.0137::0.0137) (0.5009::0.5009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3162::1.3162) (0.4368::0.4369)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3269::1.3269) (0.0129::0.0129) (0.4633::0.4633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3969::1.3969) (0.4629::0.4629)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4128::1.4128) (0.0129::0.0129) (0.4909::0.4909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1943::0.1943) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2093::0.2094) (0.1686::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2084::0.2084) (0.1589::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2108) (0.1598::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2465::0.2466) (0.1907::0.1931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2126::0.2135) (0.1712::0.1866)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0089::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2513::0.2513) (0.1557::0.1557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2077::0.2077) (0.2116::0.2116)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2125::0.2125) (0.1603::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0310::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2849::0.2851) (0.1792::0.1792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2358::0.2358) (0.2078::0.2078)) (IOPATH D Q (0.2326::0.2333) (0.1820::0.1944)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0903::0.0903) (0.1199::0.1200)) (IOPATH B X (0.0889::0.0889) (0.1221::0.1221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2096) (0.1613::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1986::0.1986) (0.2072::0.2072)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2129::0.2129) (0.1618::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3457::1.3457) (0.4420::0.4421)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3667::1.3667) (0.0132::0.0132) (0.4753::0.4753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2113::1.2113) (0.4022::0.4023)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.2308::1.2308) (0.0144::0.0144) (0.4353::0.4353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5890::1.5889) (0.5074::0.5075)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5945::1.5945) (0.0133::0.0133) (0.5325::0.5325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2307::1.2307) (0.4096::0.4097)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2555::1.2555) (0.0129::0.0129) (0.4461::0.4461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1668::0.1668) (0.1490::0.1490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2106::0.2108) (0.1653::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4562::1.4562) (0.4703::0.4704)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4797::1.4797) (0.0129::0.0129) (0.5067::0.5067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3970::1.3970) (0.4514::0.4515)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4115::1.4115) (0.0133::0.0133) (0.4819::0.4819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0910::0.0910) (0.1248::0.1248)) (IOPATH B X (0.0934::0.0934) (0.1424::0.1424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2093::0.2093) (0.1576::0.1585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1616::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1948::0.1948)) (IOPATH D Q (0.2102::0.2103) (0.1611::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2263::1.2263) (0.4081::0.4082)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2534::1.2534) (0.0131::0.0131) (0.4462::0.4462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5282::1.5282) (0.4982::0.4982)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5499::1.5499) (0.0130::0.0130) (0.5326::0.5326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1904::0.1904) (0.2033::0.2033)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3858::1.3858) (0.4653::0.4654)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4026::1.4026) (0.0140::0.0140) (0.4961::0.4961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7384::1.7383) (0.5455::0.5456)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7513::1.7513) (0.0124::0.0124) (0.5769::0.5769)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2108) (0.1601::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2105::0.2113) (0.1708::0.1834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0105::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2418::0.2418) (0.1445::0.1445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2093) (0.1608::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7109::1.7109) (0.5336::0.5337)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7267::1.7267) (0.0123::0.0123) (0.5634::0.5634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0554::0.0554) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2165::0.2175) (0.1757::0.1911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0003)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0069::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2093::0.2097) (0.1655::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2145::0.2145) (0.1647::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6288::1.6288) (0.5260::0.5261)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6330::1.6330) (0.0129::0.0129) (0.5500::0.5500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2097) (0.1592::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1924::0.1924) (0.2042::0.2042)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4892::1.4892) (0.4756::0.4757)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5027::1.5027) (0.0139::0.0139) (0.5051::0.5051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2238::0.2238) (0.2010::0.2010)) (IOPATH D Q (0.2196::0.2196) (0.1648::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2101::0.2103) (0.1641::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1317::0.1317)) (IOPATH B X (0.0848::0.0848) (0.1124::0.1124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0678::0.0678) (0.0360::0.0360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2135::0.2140) (0.1710::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5487::1.5487) (0.5051::0.5052)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5577::1.5577) (0.0127::0.0127) (0.5311::0.5311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2132::0.2133) (0.1632::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2139::0.2140) (0.1631::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2516::0.2516) (0.1935::0.1959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2081) (0.1608::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0674::0.0674) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1919::0.1919) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1950::0.1950)) (IOPATH D Q (0.2117::0.2117) (0.1700::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5033::1.5033) (0.4842::0.4843)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5127::1.5127) (0.0139::0.0139) (0.5112::0.5112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1253::0.1254)) (IOPATH B X (0.0900::0.0900) (0.1221::0.1221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1282::0.1282) (0.1049::0.1049)) (IOPATH A Y (0.1803::0.1803) (0.0328::0.0328)) (IOPATH B Y (0.1663::0.1663) (0.0340::0.0340)) (IOPATH C Y (0.1426::0.1426) (0.0315::0.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0934::0.0934) (0.1276::0.1277)) (IOPATH B X (0.0875::0.0875) (0.1150::0.1150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1286::0.1286) (0.1408::0.1408)) (IOPATH D X (0.1287::0.1287) (0.1471::0.1471)) (IOPATH A_N X (0.1722::0.1722) (0.1385::0.1385)) (IOPATH B_N X (0.1760::0.1760) (0.1464::0.1464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1301::0.1301) (0.1417::0.1417)) (IOPATH D X (0.1303::0.1303) (0.1484::0.1484)) (IOPATH A_N X (0.1738::0.1738) (0.1396::0.1396)) (IOPATH B_N X (0.1778::0.1778) (0.1477::0.1477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1501::0.1501) (0.1484::0.1484)) (IOPATH C X (0.1508::0.1508) (0.1578::0.1578)) (IOPATH D X (0.1522::0.1522) (0.1698::0.1698)) (IOPATH A_N X (0.1873::0.1873) (0.1552::0.1552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7926::1.7926) (0.5718::0.5719)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8070::1.8070) (0.0133::0.0133) (0.6025::0.6025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2105::0.2108) (0.1626::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1289::0.1289) (0.1408::0.1408)) (IOPATH D X (0.1288::0.1288) (0.1472::0.1472)) (IOPATH A_N X (0.1723::0.1723) (0.1385::0.1385)) (IOPATH B_N X (0.1760::0.1760) (0.1465::0.1465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1262::0.1262) (0.1311::0.1311)) (IOPATH C X (0.1270::0.1270) (0.1398::0.1398)) (IOPATH D X (0.1283::0.1283) (0.1510::0.1510)) (IOPATH A_N X (0.1631::0.1631) (0.1380::0.1380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2151) (0.1641::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2119::0.2119) (0.1694::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1341::0.1341) (0.1368::0.1368)) (IOPATH C X (0.1349::0.1349) (0.1459::0.1459)) (IOPATH D X (0.1362::0.1362) (0.1574::0.1574)) (IOPATH A_N X (0.1713::0.1713) (0.1438::0.1438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2557::0.2558) (0.1955::0.1977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1296::0.1296) (0.1212::0.1212)) (IOPATH B X (0.1345::0.1345) (0.1377::0.1377)) (IOPATH C X (0.1352::0.1352) (0.1483::0.1483)) (IOPATH D X (0.1352::0.1353) (0.1543::0.1543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0582::0.0582) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1505::0.1505) (0.1263::0.1285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0527::0.0527) (0.0317::0.0317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1691::0.1693) (0.1563::0.1567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2844::1.2844) (0.4244::0.4245)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3043::1.3043) (0.0133::0.0133) (0.4579::0.4579)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2444::1.2444) (0.4101::0.4102)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2693::1.2693) (0.0121::0.0121) (0.4475::0.4475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0654::0.0654) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2166::0.2167) (0.1658::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2165::0.2170) (0.1733::0.1821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2261::0.2261) (0.2023::0.2023)) (IOPATH D Q (0.2220::0.2221) (0.1690::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3652::1.3652) (0.4581::0.4582)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3765::1.3765) (0.0138::0.0138) (0.4845::0.4845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5617::1.5617) (0.5096::0.5131)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5674::1.5674) (0.0140::0.0140) (0.5310::0.5310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9829::1.9829) (0.6215::0.6216)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9792::1.9792) (0.0140::0.0140) (0.6406::0.6406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2131::0.2131) (0.1675::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3217::1.3217) (0.4376::0.4377)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3310::1.3310) (0.0132::0.0132) (0.4605::0.4605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4623::0.4623) (0.3320::0.3320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1577::0.1578) (0.1185::0.1216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1972::0.1972) (0.2065::0.2065)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2086::1.2086) (0.4014::0.4015)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2264::1.2264) (0.0136::0.0136) (0.4332::0.4332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2916::1.2916) (0.4308::0.4309)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3139::1.3139) (0.0131::0.0131) (0.4649::0.4649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3398::1.3398) (0.4446::0.4447)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3476::1.3476) (0.0134::0.0134) (0.4689::0.4689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0893::0.0893) (0.1199::0.1199)) (IOPATH B X (0.0870::0.0870) (0.1188::0.1188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2770::0.2771) (0.1734::0.1734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4561::0.4561) (0.3156::0.3156)) (IOPATH D Q (0.4518::0.4519) (0.2834::0.2864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0937::0.0937) (0.1422::0.1423)) (IOPATH B X (0.0897::0.0897) (0.1276::0.1276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8427::1.8427) (0.5973::0.5974)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8626::1.8626) (0.0137::0.0137) (0.6316::0.6316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1374::0.1374) (0.1309::0.1309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4007::1.4007) (0.4582::0.4583)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4169::1.4169) (0.0133::0.0133) (0.4888::0.4888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2099::0.2099) (0.1646::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2104) (0.1618::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2836::1.2836) (0.4359::0.4360)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3042::1.3042) (0.0134::0.0134) (0.4686::0.4686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1933::1.1933) (0.3996::0.3997)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2153::1.2153) (0.0132::0.0132) (0.4337::0.4337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0542::0.0542) (0.0324::0.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2133) (0.1632::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5297::1.5297) (0.5047::0.5048)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5506::1.5506) (0.0128::0.0128) (0.5397::0.5397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5136::1.5136) (0.4902::0.4903)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5356::1.5356) (0.0124::0.0124) (0.5256::0.5256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6803::1.6803) (0.5325::0.5326)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6876::1.6876) (0.0134::0.0134) (0.5595::0.5595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2515::1.2515) (0.4243::0.4244)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2744::1.2744) (0.0127::0.0127) (0.4591::0.4591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9891::1.9890) (0.6230::0.6230)) (IOPATH TE_B Z () () (0.0580::0.0580) (2.0016::2.0016) (0.0132::0.0132) (0.6489::0.6489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8136::1.8136) (0.5690::0.5691)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.8103::1.8103) (0.0144::0.0144) (0.5861::0.5861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6082::1.6082) (0.5146::0.5191)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6202::1.6202) (0.0139::0.0139) (0.5429::0.5429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2117::0.2121) (0.1669::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2146::0.2153) (0.1687::0.1814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0156::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1673::0.1673) (0.1552::0.1562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2557::0.2557) (0.2189::0.2189)) (IOPATH D Q (0.2514::0.2514) (0.1835::0.1844)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2115::0.2115) (0.1616::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5394::1.5394) (0.4920::0.4921)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5435::1.5435) (0.0140::0.0140) (0.5152::0.5152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2091::0.2091) (0.1614::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1926::0.1926) (0.2043::0.2043)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2097::1.2097) (0.4144::0.4145)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2333::1.2333) (0.0132::0.0132) (0.4477::0.4477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2598::0.2598) (0.1997::0.2015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2109::0.2109) (0.1660::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2353::1.2353) (0.4218::0.4219)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2617::1.2617) (0.0122::0.0122) (0.4566::0.4566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0917::0.0917) (0.1238::0.1238)) (IOPATH B X (0.0878::0.0878) (0.1182::0.1182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1411::0.1411) (0.1335::0.1335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2180::0.2181) (0.1685::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2082) (0.1591::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4018::1.4018) (0.4543::0.4544)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4115::1.4115) (0.0143::0.0143) (0.4817::0.4817)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2128) (0.1633::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1956::0.1956)) (IOPATH D Q (0.2121::0.2123) (0.1668::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2077::0.2077) (0.1580::0.1580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2078::0.2078) (0.1576::0.1580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5266::1.5266) (0.4968::0.4969)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5460::1.5460) (0.0129::0.0129) (0.5303::0.5303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1994::0.1994)) (IOPATH D Q (0.2187::0.2192) (0.1801::0.1877)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0660::0.0660) (0.0384::0.0384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4982::1.4982) (0.4852::0.4853)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5191::1.5191) (0.0129::0.0129) (0.5201::0.5201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0679::0.0679) (0.0352::0.0352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2003::0.2003)) (IOPATH D Q (0.2187::0.2188) (0.1674::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2163::0.2163) (0.2158::0.2158)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4593::1.4593) (0.4865::0.4866)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4802::1.4802) (0.0133::0.0133) (0.5204::0.5204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4694::1.4694) (0.4821::0.4822)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4781::1.4781) (0.0135::0.0135) (0.5023::0.5023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2093::0.2094) (0.1595::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4514::1.4514) (0.4712::0.4713)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4702::1.4702) (0.0132::0.0132) (0.5042::0.5042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2863::1.2863) (0.4281::0.4282)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2990::1.2990) (0.0134::0.0134) (0.4556::0.4556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2222::0.2222) (0.2001::0.2001)) (IOPATH D Q (0.2182::0.2183) (0.1670::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2753::1.2753) (0.4319::0.4320)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2994::1.2994) (0.0126::0.0126) (0.4666::0.4666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1958::1.1958) (0.4097::0.4098)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2222::1.2222) (0.0128::0.0128) (0.4461::0.4461)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3820::1.3820) (0.4549::0.4550)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3929::1.3929) (0.0133::0.0133) (0.4820::0.4820)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4268::1.4268) (0.4690::0.4691)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4396::1.4396) (0.0136::0.0136) (0.4976::0.4976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5526::1.5526) (0.4923::0.4923)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5695::1.5695) (0.0120::0.0120) (0.5251::0.5251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2116::0.2116) (0.1626::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2112::0.2112) (0.1681::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2090::0.2096) (0.1670::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1366::0.1366) (0.1304::0.1304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2088) (0.1610::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1984::0.1984)) (IOPATH D Q (0.2155::0.2155) (0.1637::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2222::0.2222) (0.1305::0.1305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2228::0.2228) (0.2004::0.2004)) (IOPATH D Q (0.2188::0.2189) (0.1677::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2148::0.2148) (0.1660::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2113::1.2113) (0.4076::0.4077)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2334::1.2334) (0.0132::0.0132) (0.4412::0.4412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2087::0.2087) (0.1634::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5363::1.5363) (0.5071::0.5008)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5570::1.5570) (0.0131::0.0131) (0.5353::0.5353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7997::1.7997) (0.5584::0.5584)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8075::1.8075) (0.0137::0.0137) (0.5880::0.5880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4888::1.4888) (0.4807::0.4808)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5099::1.5099) (0.0130::0.0130) (0.5154::0.5154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2153::0.2155) (0.1641::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3332::1.3332) (0.4487::0.4488)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3553::1.3553) (0.0128::0.0128) (0.4831::0.4831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0654::0.0654) (0.0364::0.0364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5504::1.5504) (0.5009::0.5009)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5680::1.5680) (0.0130::0.0130) (0.5328::0.5328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2246::1.2246) (0.4077::0.4078)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.2430::1.2430) (0.0142::0.0142) (0.4392::0.4392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2256::0.2256) (0.2020::0.2020)) (IOPATH D Q (0.2215::0.2216) (0.1686::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7637::1.7637) (0.5646::0.5647)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7701::1.7701) (0.0123::0.0123) (0.5906::0.5906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2199::0.2199) (0.1312::0.1312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8379::1.8379) (0.5740::0.5741)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.8427::1.8427) (0.0143::0.0143) (0.5992::0.5992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2166::0.2167) (0.1678::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2112::0.2115) (0.1687::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5258::1.5258) (0.4842::0.4843)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.5301::1.5301) (0.0146::0.0146) (0.5068::0.5068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1999::0.1999) (0.2078::0.2078)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2164::0.2165) (0.1649::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2096::0.2103) (0.1715::0.1821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0111::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2134::0.2134) (0.1637::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2113::0.2116) (0.1671::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2110::0.2117) (0.1678::0.1799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2120::0.2120) (0.1632::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2606::0.2607) (0.1637::0.1637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5378::1.5378) (0.4932::0.4932)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5472::1.5472) (0.0131::0.0131) (0.5211::0.5211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2144::0.2145) (0.1634::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1337::0.1337) (0.1284::0.1284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3428::1.3428) (0.4434::0.4435)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3501::1.3501) (0.0138::0.0138) (0.4650::0.4650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2121::0.2121) (0.1600::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1165::0.1165) (0.1130::0.1130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2127::0.2130) (0.1653::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5136::1.5136) (0.4873::0.4874)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5312::1.5312) (0.0133::0.0133) (0.5198::0.5198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4220::1.4220) (0.4662::0.4662)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4397::1.4397) (0.0136::0.0136) (0.4971::0.4971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2112) (0.1609::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2107::0.2107) (0.1601::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1238::0.1238)) (IOPATH B X (0.0912::0.0912) (0.1267::0.1267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3523::1.3523) (0.4467::0.4468)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3770::1.3770) (0.0123::0.0123) (0.4808::0.4808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2476::0.2477) (0.1513::0.1513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0603::0.0603) (0.0362::0.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2093) (0.1594::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2114::0.2115) (0.1630::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2131::0.2134) (0.1761::0.1812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4040::1.4041) (0.4735::0.4735)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4228::1.4228) (0.0133::0.0133) (0.5029::0.5029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2026::0.2026) (0.2091::0.2091)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2118) (0.1623::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1901::0.1901) (0.1655::0.1655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2138::0.2142) (0.1749::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5803::1.5803) (0.4976::0.4977)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5873::1.5873) (0.0142::0.0142) (0.5229::0.5229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4415::0.4415) (0.3084::0.3084)) (IOPATH D Q (0.4371::0.4371) (0.2746::0.2746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4447::1.4447) (0.4608::0.4609)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4626::1.4626) (0.0132::0.0132) (0.4956::0.4956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1544::0.1545) (0.1292::0.1314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3154::1.3154) (0.4369::0.4370)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3296::1.3296) (0.0133::0.0133) (0.4657::0.4657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2094::0.2094) (0.1602::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2375::1.2375) (0.4215::0.4216)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2606::1.2606) (0.0132::0.0132) (0.4561::0.4561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2093) (0.1605::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4635::1.4635) (0.4689::0.4690)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4806::1.4806) (0.0128::0.0128) (0.5011::0.5011)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6543::1.6543) (0.5327::0.5363)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6633::1.6633) (0.0126::0.0126) (0.5564::0.5564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3731::1.3732) (0.4471::0.4471)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3981::1.3981) (0.0120::0.0120) (0.4828::0.4828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6769::1.6769) (0.5485::0.5486)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6836::1.6837) (0.0136::0.0136) (0.5740::0.5740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2350::0.2350) (0.2073::0.2073)) (IOPATH D Q (0.2310::0.2311) (0.1756::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3634::1.3634) (0.4446::0.4447)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.3698::1.3698) (0.0146::0.0146) (0.4696::0.4696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2718::0.2718) (0.1709::0.1709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2131::0.2132) (0.1710::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2136::0.2136) (0.1626::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1614::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2141::0.2142) (0.1637::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2090::0.2090) (0.1689::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2095) (0.1607::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4884::1.4884) (0.4775::0.4776)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5134::1.5134) (0.0128::0.0128) (0.5153::0.5153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1593::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2674::1.2674) (0.4232::0.4233)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2868::1.2868) (0.0141::0.0141) (0.4557::0.4557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2716::0.2718) (0.1706::0.1706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0677::0.0677) (0.0332::0.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2217::1.2217) (0.4161::0.4162)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2403::1.2403) (0.0134::0.0133) (0.4470::0.4470)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4670::1.4670) (0.4737::0.4738)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4925::1.4925) (0.0120::0.0120) (0.5119::0.5119)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5921::1.5921) (0.5101::0.5143)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5947::1.5947) (0.0140::0.0140) (0.5320::0.5320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3667::1.3667) (0.4454::0.4455)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3856::1.3856) (0.0134::0.0134) (0.4791::0.4791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9359::1.9358) (0.6083::0.6084)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9445::1.9445) (0.0128::0.0128) (0.6376::0.6376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2102::0.2102) (0.1618::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7466::1.7465) (0.5604::0.5605)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7503::1.7503) (0.0140::0.0140) (0.5785::0.5785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2090::0.2092) (0.1598::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5395::1.5395) (0.4894::0.4894)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5533::1.5533) (0.0128::0.0128) (0.5181::0.5181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2100::0.2100) (0.1607::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2146::0.2151) (0.1711::0.1800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6349::1.6349) (0.5121::0.5122)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6398::1.6398) (0.0138::0.0138) (0.5358::0.5358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2630::0.2631) (0.1667::0.1667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2109) (0.1622::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2784::1.2784) (0.4185::0.4185)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.3085::1.3085) (0.0086::0.0086) (0.4608::0.4608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2137::0.2138) (0.1637::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2086::0.2086) (0.1603::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4531::1.4531) (0.4845::0.4846)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4725::1.4725) (0.0133::0.0133) (0.5179::0.5179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2082::0.2083) (0.1622::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0964::0.0964) (0.1435::0.1437)) (IOPATH B X (0.0888::0.0888) (0.1159::0.1159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6808::1.6808) (0.5385::0.5386)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6832::1.6832) (0.0132::0.0132) (0.5619::0.5619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3421::1.3421) (0.4412::0.4413)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3663::1.3663) (0.0125::0.0125) (0.4770::0.4770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5194::1.5194) (0.4827::0.4828)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5381::1.5381) (0.0135::0.0135) (0.5146::0.5146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2123) (0.1625::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2154::0.2154) (0.1698::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1937::0.1937) (0.2049::0.2049)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2004::1.2004) (0.4044::0.4045)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2194::1.2194) (0.0131::0.0131) (0.4405::0.4405)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2114::0.2114) (0.1616::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2131::0.2133) (0.1667::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2101::0.2103) (0.1639::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2045::0.2045) (0.1732::0.1732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2120::0.2124) (0.1667::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1956::0.1956) (0.2057::0.2057)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0641::0.0641) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2140::0.2144) (0.1768::0.1827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2161::0.2163) (0.1700::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2888::1.2888) (0.4228::0.4229)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3057::1.3057) (0.0134::0.0134) (0.4550::0.4550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2130::0.2133) (0.1680::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2126::0.2129) (0.1747::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2174::1.2174) (0.4087::0.4088)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2377::1.2377) (0.0137::0.0137) (0.4417::0.4417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2469::1.2469) (0.4249::0.4250)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2685::1.2685) (0.0136::0.0136) (0.4582::0.4582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2092::0.2094) (0.1657::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6679::1.6679) (0.5283::0.5284)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6808::1.6808) (0.0140::0.0140) (0.5583::0.5583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2894::1.2895) (0.4332::0.4332)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3152::1.3152) (0.0123::0.0123) (0.4669::0.4669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4183::1.4183) (0.4639::0.4640)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4280::1.4280) (0.0139::0.0139) (0.4897::0.4897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5947::1.5947) (0.5259::0.5260)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6041::1.6041) (0.0127::0.0127) (0.5518::0.5518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6665::1.6665) (0.5452::0.5453)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6816::1.6816) (0.0138::0.0138) (0.5765::0.5765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2116::0.2119) (0.1676::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2100::0.2102) (0.1658::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2153::0.2153) (0.1641::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2097::0.2099) (0.1682::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1899::0.1899) (0.2029::0.2029)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1720::0.1736) (0.1602::0.1665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2096::0.2096) (0.1583::0.1583)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2162::0.2162) (0.2157::0.2157)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5611::1.5611) (0.5150::0.5151)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5808::1.5808) (0.0130::0.0130) (0.5477::0.5477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2126::0.2126) (0.1675::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4392::1.4392) (0.4718::0.4719)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4595::1.4595) (0.0136::0.0136) (0.5054::0.5054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1287::0.1288)) (IOPATH B X (0.0864::0.0864) (0.1153::0.1153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0674::0.0674) (0.0399::0.0399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1635::0.1635) (0.1471::0.1471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4261::1.4261) (0.4605::0.4606)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4477::1.4477) (0.0135::0.0135) (0.4965::0.4965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4639::1.4639) (0.4749::0.4749)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4862::1.4862) (0.0127::0.0127) (0.5104::0.5104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2141::0.2144) (0.1741::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8161::1.8160) (0.5652::0.5653)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8234::1.8234) (0.0135::0.0135) (0.5933::0.5933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2324::0.2324) (0.1429::0.1429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8155::1.8155) (0.5723::0.5724)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8210::1.8210) (0.0134::0.0134) (0.5901::0.5901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2555::1.2555) (0.4166::0.4167)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2720::1.2720) (0.0135::0.0135) (0.4469::0.4469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4653::1.4652) (0.4864::0.4865)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4776::1.4776) (0.0142::0.0142) (0.5152::0.5152)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6130::1.6130) (0.5183::0.5184)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6223::1.6223) (0.0135::0.0135) (0.5450::0.5450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2154::0.2156) (0.1656::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1693::0.1693) (0.1597::0.1605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5544::1.5544) (0.5130::0.5131)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5576::1.5576) (0.0134::0.0134) (0.5348::0.5348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9392::1.9392) (0.6243::0.6244)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9456::1.9456) (0.0136::0.0136) (0.6504::0.6504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5196::1.5196) (0.5029::0.5030)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5394::1.5394) (0.0129::0.0129) (0.5358::0.5358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2305::1.2305) (0.4104::0.4105)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2508::1.2508) (0.0134::0.0134) (0.4438::0.4438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2094::0.2094) (0.1595::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2149::0.2151) (0.1643::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2115::0.2122) (0.1692::0.1816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2043::0.2043) (0.2100::0.2100)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0656::0.0656) (0.0356::0.0356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1363::0.1363) (0.1057::0.1057)) (IOPATH A Y (0.1904::0.1904) (0.0349::0.0349)) (IOPATH B Y (0.1763::0.1763) (0.0361::0.0361)) (IOPATH C Y (0.1516::0.1516) (0.0332::0.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2109) (0.1610::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1299::0.1299) (0.1422::0.1422)) (IOPATH D X (0.1287::0.1287) (0.1467::0.1467)) (IOPATH A_N X (0.1724::0.1724) (0.1388::0.1388)) (IOPATH B_N X (0.1774::0.1774) (0.1473::0.1473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5415::1.5415) (0.5089::0.5089)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5371::1.5371) (0.0185::0.0185) (0.5025::0.5025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1337::0.1337) (0.1448::0.1448)) (IOPATH D X (0.1326::0.1326) (0.1497::0.1497)) (IOPATH A_N X (0.1764::0.1764) (0.1416::0.1416)) (IOPATH B_N X (0.1817::0.1817) (0.1503::0.1503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1892::0.1892) (0.1754::0.1754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1588::0.1588) (0.1368::0.1369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1912::0.1912) (0.2035::0.2035)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1358::0.1358) (0.1383::0.1383)) (IOPATH C X (0.1364::0.1364) (0.1476::0.1476)) (IOPATH D X (0.1365::0.1365) (0.1572::0.1572)) (IOPATH A_N X (0.1719::0.1719) (0.1444::0.1444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4506::1.4506) (0.4642::0.4607)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4692::1.4692) (0.0133::0.0133) (0.4966::0.4966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3300::1.3300) (0.4312::0.4313)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3507::1.3507) (0.0125::0.0125) (0.4672::0.4672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2097::0.2099) (0.1667::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1326::0.1326) (0.1434::0.1434)) (IOPATH D X (0.1321::0.1321) (0.1493::0.1493)) (IOPATH A_N X (0.1772::0.1772) (0.1417::0.1417)) (IOPATH B_N X (0.1807::0.1807) (0.1498::0.1498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1276::0.1276) (0.1325::0.1325)) (IOPATH C X (0.1273::0.1273) (0.1397::0.1397)) (IOPATH D X (0.1281::0.1281) (0.1505::0.1505)) (IOPATH A_N X (0.1643::0.1643) (0.1388::0.1388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1306::0.1306) (0.1344::0.1344)) (IOPATH C X (0.1305::0.1305) (0.1422::0.1422)) (IOPATH D X (0.1313::0.1313) (0.1530::0.1530)) (IOPATH A_N X (0.1680::0.1680) (0.1412::0.1412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2313::0.2313) (0.1354::0.1354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2117) (0.1620::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2138::0.2139) (0.1639::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1303::0.1303) (0.1219::0.1219)) (IOPATH B X (0.1349::0.1349) (0.1382::0.1382)) (IOPATH C X (0.1345::0.1345) (0.1475::0.1475)) (IOPATH D X (0.1342::0.1342) (0.1530::0.1530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2606::1.2606) (0.4277::0.4278)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2801::1.2801) (0.0135::0.0135) (0.4597::0.4597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2061::1.2061) (0.4007::0.4008)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2288::1.2288) (0.0134::0.0134) (0.4356::0.4356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2101) (0.1602::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2457::0.2458) (0.1555::0.1555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2092) (0.1599::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2000::0.2000) (0.2079::0.2079)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2110::0.2110) (0.1634::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9366::1.9366) (0.6074::0.6075)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9418::1.9418) (0.0138::0.0138) (0.6300::0.6300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2106::0.2112) (0.1700::0.1811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2157::0.2163) (0.1736::0.1838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2097::0.2102) (0.1684::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1743::0.1743) (0.1522::0.1523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2099) (0.1592::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1800::0.1800) (0.1596::0.1596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7383::1.7383) (0.5574::0.5612)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7399::1.7399) (0.0140::0.0140) (0.5692::0.5692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3182::1.3182) (0.4432::0.4433)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3317::1.3317) (0.0139::0.0139) (0.4718::0.4718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2414::0.2414) (0.2109::0.2109)) (IOPATH D Q (0.2373::0.2373) (0.1778::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5485::1.5484) (0.4984::0.4985)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5581::1.5581) (0.0134::0.0134) (0.5260::0.5260)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2886::1.2886) (0.4393::0.4394)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3098::1.3098) (0.0132::0.0132) (0.4697::0.4697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1593::0.1593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2146::0.2148) (0.1672::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1398::0.1398) (0.1322::0.1322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7049::1.7049) (0.5407::0.5408)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7069::1.7069) (0.0142::0.0142) (0.5635::0.5635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2556::1.2556) (0.4156::0.4157)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2753::1.2753) (0.0135::0.0135) (0.4483::0.4483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0695::0.0695) (0.0397::0.0397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0942::0.0942) (0.1385::0.1386)) (IOPATH B X (0.0867::0.0867) (0.1145::0.1145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2138::0.2139) (0.1622::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1956::0.1956) (0.2057::0.2057)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0884::0.0884) (0.1138::0.1138)) (IOPATH B X (0.0867::0.0867) (0.1139::0.1139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1965::0.1965)) (IOPATH D Q (0.2129::0.2131) (0.1646::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0888::0.0888) (0.1176::0.1176)) (IOPATH B X (0.0879::0.0879) (0.1209::0.1209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0655::0.0655) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2132::0.2132) (0.1617::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4556::1.4556) (0.4681::0.4681)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.4754::1.4754) (0.0087::0.0087) (0.5040::0.5040)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5088::1.5088) (0.5004::0.5005)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5282::1.5282) (0.0127::0.0127) (0.5336::0.5336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2104::0.2107) (0.1711::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2124::0.2125) (0.1632::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2709::0.2710) (0.1702::0.1702)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2223::1.2223) (0.4170::0.4170)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2472::1.2472) (0.0128::0.0128) (0.4518::0.4518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3724::1.3724) (0.4496::0.4525)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3906::1.3906) (0.0142::0.0142) (0.4819::0.4819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4118::1.4118) (0.4656::0.4657)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4251::1.4251) (0.0137::0.0137) (0.4991::0.4991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4723::0.4723) (0.3237::0.3237)) (IOPATH D Q (0.4678::0.4678) (0.2901::0.2901)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3171::1.3171) (0.4385::0.4386)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3234::1.3234) (0.0131::0.0131) (0.4662::0.4662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3941::1.3941) (0.4567::0.4568)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4126::1.4126) (0.0136::0.0136) (0.4881::0.4881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5078::1.5077) (0.4951::0.4985)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5187::1.5187) (0.0125::0.0125) (0.5200::0.5200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3483::1.3483) (0.4426::0.4391)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3765::1.3765) (0.0125::0.0125) (0.4799::0.4799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2102::0.2105) (0.1741::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2114::0.2117) (0.1632::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5488::1.5488) (0.5112::0.5049)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5657::1.5657) (0.0127::0.0127) (0.5420::0.5420)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2266::0.2266) (0.2025::0.2025)) (IOPATH D Q (0.2226::0.2228) (0.1705::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5110::1.5110) (0.4803::0.4804)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5253::1.5253) (0.0131::0.0131) (0.5090::0.5090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2616::0.2616) (0.1661::0.1661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4980::1.4980) (0.4912::0.4946)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5045::1.5045) (0.0136::0.0136) (0.5131::0.5131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3000::1.3000) (0.4407::0.4408)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3155::1.3155) (0.0132::0.0132) (0.4693::0.4693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1404::0.1404) (0.1301::0.1301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2902::0.2903) (0.1815::0.1815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1939::0.1939) (0.2049::0.2049)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0940::0.0940) (0.1319::0.1319)) (IOPATH B X (0.0866::0.0866) (0.1153::0.1153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2377::0.2377) (0.2089::0.2089)) (IOPATH D Q (0.2335::0.2335) (0.1740::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1878::0.1878) (0.2019::0.2019)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3838::1.3838) (0.4626::0.4627)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4028::1.4028) (0.0137::0.0137) (0.4953::0.4953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2376::1.2376) (0.4214::0.4215)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2635::1.2635) (0.0123::0.0123) (0.4570::0.4570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7416::1.7416) (0.5498::0.5498)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7450::1.7450) (0.0135::0.0135) (0.5741::0.5741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2585::0.2586) (0.1641::0.1641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2147::0.2147) (0.1670::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2177::0.2182) (0.1742::0.1834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2354::1.2354) (0.4022::0.4023)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2616::1.2616) (0.0133::0.0133) (0.4391::0.4391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2226::0.2226) (0.2003::0.2003)) (IOPATH D Q (0.2184::0.2184) (0.1662::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2467::1.2467) (0.4148::0.4149)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2681::1.2681) (0.0137::0.0137) (0.4480::0.4480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2093) (0.1602::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0872::0.0872) (0.1035::0.1035)) (IOPATH B X (0.0927::0.0927) (0.1303::0.1303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0661::0.0661) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0563::0.0563) (0.0358::0.0358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2145::0.2145) (0.1659::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2112::0.2115) (0.1650::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9234::1.9234) (0.5849::0.5849)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9353::1.9353) (0.0134::0.0134) (0.6110::0.6110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2111) (0.1611::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2088::0.2094) (0.1666::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2090::0.2093) (0.1633::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2524::1.2524) (0.4188::0.4189)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2734::1.2734) (0.0136::0.0136) (0.4519::0.4519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1405::0.1405) (0.1358::0.1358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6464::1.6464) (0.5380::0.5381)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6467::1.6467) (0.0139::0.0139) (0.5601::0.5601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2140::0.2140) (0.1721::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3414::1.3414) (0.4378::0.4379)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3566::1.3566) (0.0139::0.0139) (0.4691::0.4691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5404::1.5404) (0.5009::0.5010)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5475::1.5475) (0.0141::0.0141) (0.5264::0.5264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8428::1.8428) (0.5999::0.6000)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8573::1.8573) (0.0135::0.0135) (0.6288::0.6288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1988::0.1988) (0.2073::0.2073)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2142::0.2142) (0.1645::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0695::0.0695) (0.0389::0.0389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4999::1.4998) (0.4782::0.4783)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5120::1.5120) (0.0133::0.0133) (0.5087::0.5087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1305::0.1305) (0.1138::0.1138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2100::0.2100) (0.1623::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2124::0.2127) (0.1672::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2137::0.2138) (0.1661::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1603::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0519::0.0519) (0.0311::0.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2167::0.2171) (0.1696::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5588::1.5588) (0.5050::0.5051)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5754::1.5754) (0.0131::0.0131) (0.5367::0.5367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2095::0.2098) (0.1644::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2424::1.2424) (0.4061::0.4062)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2619::1.2619) (0.0133::0.0133) (0.4407::0.4407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4256::1.4256) (0.4680::0.4734)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4444::1.4444) (0.0133::0.0133) (0.5006::0.5006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1949::0.1949) (0.2053::0.2053)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2089::0.2092) (0.1672::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2086::0.2087) (0.1618::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2080) (0.1588::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2266::0.2266) (0.2026::0.2026)) (IOPATH D Q (0.2230::0.2232) (0.1729::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2940::1.2940) (0.4376::0.4377)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3182::1.3182) (0.0135::0.0135) (0.4737::0.4737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2133::0.2144) (0.1734::0.1896)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0900)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0010)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0063::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2143::0.2144) (0.1686::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5324::1.5324) (0.4834::0.4835)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5421::1.5421) (0.0142::0.0142) (0.5091::0.5091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3411::1.3411) (0.4513::0.4514)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3485::1.3485) (0.0141::0.0141) (0.4749::0.4749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1623::0.1623) (0.1549::0.1549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4123::1.4123) (0.4616::0.4616)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4246::1.4246) (0.0133::0.0133) (0.4901::0.4901)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6450::1.6450) (0.5334::0.5334)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6464::1.6464) (0.0138::0.0138) (0.5599::0.5599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4076::1.4076) (0.4637::0.4579)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4260::1.4260) (0.0133::0.0133) (0.4918::0.4918)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4861::1.4861) (0.4760::0.4761)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4962::1.4962) (0.0127::0.0127) (0.5047::0.5047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3391::1.3391) (0.4520::0.4521)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3571::1.3571) (0.0131::0.0131) (0.4828::0.4828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2085::1.2085) (0.4117::0.4118)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2278::1.2278) (0.0136::0.0136) (0.4432::0.4432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2113::0.2115) (0.1691::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2122::1.2122) (0.4056::0.4057)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2360::1.2360) (0.0127::0.0127) (0.4408::0.4408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0587::0.0587) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3359::1.3359) (0.4500::0.4501)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3423::1.3423) (0.0138::0.0138) (0.4721::0.4721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2126) (0.1629::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1198::0.1198) (0.1060::0.1060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1941::0.1941) (0.2050::0.2050)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2095::0.2097) (0.1627::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3008::1.3008) (0.4261::0.4262)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3226::1.3226) (0.0130::0.0130) (0.4618::0.4618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0891::0.0891) (0.1138::0.1138)) (IOPATH B X (0.0900::0.0900) (0.1240::0.1240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0922::0.0922) (0.1388::0.1390)) (IOPATH B X (0.0860::0.0860) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2115::0.2115) (0.1638::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2486::1.2486) (0.4146::0.4147)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2681::1.2681) (0.0139::0.0139) (0.4472::0.4472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2004::0.2004)) (IOPATH D Q (0.2192::0.2192) (0.1707::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3268::1.3268) (0.4374::0.4375)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3482::1.3482) (0.0132::0.0132) (0.4718::0.4718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2616::0.2616) (0.1663::0.1663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2116::0.2118) (0.1632::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6036::1.6036) (0.5079::0.5080)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6128::1.6128) (0.0144::0.0144) (0.5342::0.5342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4512::1.4512) (0.4713::0.4713)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4682::1.4682) (0.0130::0.0130) (0.5030::0.5030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8627::1.8627) (0.5855::0.5856)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8609::1.8609) (0.0139::0.0139) (0.6048::0.6048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1889::0.1889) (0.2025::0.2025)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2091) (0.1611::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4879::1.4879) (0.4774::0.4775)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5007::1.5007) (0.0142::0.0142) (0.5071::0.5071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2117) (0.1623::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1667::0.1667) (0.1489::0.1489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2317::1.2317) (0.4102::0.4103)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2541::1.2541) (0.0135::0.0135) (0.4441::0.4441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1922::0.1922) (0.2041::0.2041)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6851::1.6850) (0.5348::0.5349)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6876::1.6876) (0.0139::0.0139) (0.5587::0.5587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1958::0.1958) (0.2058::0.2058)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9217::1.9217) (0.6385::0.6393)) (IOPATH TE_B Z () () (0.0306::0.0306) (2.0203::2.0203) (-0.0179::-0.0179) (0.6486::0.6486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2498::0.2500) (0.1588::0.1588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2269::0.2269) (0.2027::0.2027)) (IOPATH D Q (0.2227::0.2227) (0.1680::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2106::0.2114) (0.1698::0.1820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2365::1.2365) (0.4219::0.4220)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2600::1.2600) (0.0132::0.0132) (0.4566::0.4566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5952::1.5952) (0.5056::0.5057)) (IOPATH TE_B Z () () (0.0521::0.0521) (1.6588::1.6589) (0.0007::0.0007) (0.5693::0.5694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0637::0.0637) (0.0382::0.0382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0693::0.0693) (0.0365::0.0365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1280::0.1280) (0.1118::0.1118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2548::0.2548) (0.1943::0.1943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2107::0.2107) (0.1591::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0310::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0897::0.0897) (0.1174::0.1175)) (IOPATH B X (0.0887::0.0887) (0.1205::0.1205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0566::0.0566) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2173::0.2173) (0.1649::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2118::0.2125) (0.1694::0.1817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2124::0.2125) (0.1622::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2122::0.2122) (0.1605::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2090::0.2092) (0.1642::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0946::0.0946) (0.1346::0.1347)) (IOPATH B X (0.0872::0.0872) (0.1156::0.1156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2113::0.2113) (0.1621::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4595::1.4595) (0.4858::0.4859)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4766::1.4766) (0.0143::0.0143) (0.5179::0.5179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2086::0.2086) (0.1571::0.1585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2095::0.2099) (0.1701::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1589::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2127) (0.1632::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1606::0.1606) (0.1351::0.1351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2776::1.2776) (0.4333::0.4334)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2994::1.2994) (0.0126::0.0126) (0.4676::0.4676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5088::1.5088) (0.4873::0.4874)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5154::1.5154) (0.0143::0.0143) (0.5125::0.5125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3805::1.3805) (0.4545::0.4546)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3909::1.3909) (0.0132::0.0132) (0.4783::0.4783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0617::0.0617) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4253::1.4253) (0.4658::0.4711)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4449::1.4449) (0.0130::0.0130) (0.4991::0.4991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5500::1.5500) (0.4942::0.4943)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5647::1.5647) (0.0126::0.0126) (0.5213::0.5213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2102::0.2108) (0.1698::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2137::0.2137) (0.1613::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2083) (0.1604::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5424::1.5424) (0.5028::0.5029)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5467::1.5467) (0.0134::0.0134) (0.5246::0.5246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4668::1.4668) (0.4713::0.4714)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4936::1.4936) (0.0123::0.0123) (0.5106::0.5106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1753::1.1753) (0.3948::0.3949)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1963::1.1963) (0.0129::0.0129) (0.4277::0.4277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6771::1.6771) (0.5323::0.5361)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6844::1.6844) (0.0133::0.0133) (0.5577::0.5577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2138::1.2138) (0.4144::0.4145)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2351::1.2351) (0.0137::0.0137) (0.4472::0.4472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.5656::0.5657) (0.3452::0.3452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4150::1.4150) (0.4552::0.4553)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4236::1.4236) (0.0139::0.0139) (0.4833::0.4833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2430::1.2430) (0.4130::0.4130)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2679::1.2679) (0.0125::0.0125) (0.4493::0.4493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1758::0.1765) (0.1636::0.1653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2118) (0.1623::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2082::0.2082) (0.1582::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2261::0.2261) (0.2023::0.2023)) (IOPATH D Q (0.2218::0.2218) (0.1661::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2121::0.2123) (0.1654::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2182::0.2182) (0.1657::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1750::0.1750) (0.1613::0.1613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2118::0.2123) (0.1699::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3799::0.3799) (0.2800::0.2800)) (IOPATH D Q (0.3757::0.3758) (0.2467::0.2491)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2087::0.2089) (0.1613::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2293::1.2293) (0.4189::0.4189)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2502::1.2502) (0.0136::0.0136) (0.4521::0.4521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2153::0.2153) (0.1724::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2791::1.2791) (0.4250::0.4251)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3034::1.3034) (0.0126::0.0126) (0.4604::0.4604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0497::0.0497) (0.0301::0.0301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3908::1.3908) (0.4493::0.4493)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4174::1.4174) (0.0117::0.0117) (0.4872::0.4872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0836::0.0836) (0.1025::0.1025)) (IOPATH B X (0.0876::0.0876) (0.1234::0.1234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2153::0.2155) (0.1658::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5314::1.5314) (0.4919::0.4920)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5463::1.5463) (0.0121::0.0121) (0.5224::0.5224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3034::1.3034) (0.4402::0.4402)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3138::1.3138) (0.0142::0.0142) (0.4662::0.4662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2358::0.2358) (0.2078::0.2078)) (IOPATH D Q (0.2318::0.2319) (0.1751::0.1776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2133::0.2133) (0.1704::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2653::0.2655) (0.1669::0.1669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9989::1.9989) (0.6326::0.6327)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9980::1.9980) (0.0136::0.0136) (0.6539::0.6539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4414::1.4414) (0.4795::0.4795)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.4332::1.4332) (0.0184::0.0184) (0.4737::0.4737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4460::1.4460) (0.4626::0.4627)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4648::1.4648) (0.0137::0.0137) (0.4982::0.4982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2098::0.2098) (0.1612::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2365::0.2365) (0.2082::0.2082)) (IOPATH D Q (0.2329::0.2329) (0.1786::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2775::1.2775) (0.4178::0.4179)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2938::1.2938) (0.0136::0.0136) (0.4498::0.4498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5186::1.5186) (0.4871::0.4872)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5253::1.5253) (0.0140::0.0140) (0.5132::0.5132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2100::0.2101) (0.1666::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2307::0.2307) (0.1411::0.1411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2625::0.2626) (0.1666::0.1666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2114::0.2121) (0.1698::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1696::0.1703) (0.1568::0.1584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1936::0.1936) (0.2048::0.2048)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2084) (0.1602::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1599::0.1599) (0.1474::0.1474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2048::0.2048) (0.1757::0.1757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3430::1.3430) (0.4427::0.4427)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3693::1.3693) (0.0125::0.0125) (0.4782::0.4782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0667::0.0667) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5773::1.5774) (0.5086::0.5087)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5975::1.5975) (0.0122::0.0122) (0.5412::0.5412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2612::0.2612) (0.1587::0.1587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3861::0.3861) (0.2823::0.2823)) (IOPATH D Q (0.3819::0.3821) (0.2502::0.2532)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8150::1.8150) (0.5918::0.5919)) (IOPATH TE_B Z () () (0.0501::0.0501) (1.8809::1.8809) (-0.0031::-0.0031) (0.6294::0.6294)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1440::0.1440) (0.1343::0.1343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2161::0.2164) (0.1732::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2110::0.2111) (0.1654::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2114) (0.1623::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2172::0.2173) (0.1659::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1526::0.1526) (0.1395::0.1395)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3745::1.3745) (0.4407::0.4408)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3954::1.3954) (0.0137::0.0137) (0.4780::0.4780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1888::0.1888) (0.2024::0.2024)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3157::1.3157) (0.4374::0.4374)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3254::1.3254) (0.0135::0.0135) (0.4630::0.4630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2093::0.2096) (0.1661::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4651::1.4651) (0.4715::0.4716)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4859::1.4859) (0.0122::0.0122) (0.5059::0.5059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2112) (0.1624::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6527::1.6527) (0.5285::0.5286)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6649::1.6649) (0.0125::0.0125) (0.5574::0.5574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3804::1.3804) (0.4542::0.4542)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4049::1.4049) (0.0115::0.0115) (0.4900::0.4900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6717::1.6717) (0.5352::0.5353)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6798::1.6798) (0.0135::0.0135) (0.5615::0.5615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1918::1.1918) (0.3985::0.3986)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2108::1.2108) (0.0139::0.0139) (0.4304::0.4304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3964::1.3964) (0.4522::0.4523)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4106::1.4106) (0.0131::0.0131) (0.4828::0.4828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2100::0.2102) (0.1658::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3649::1.3649) (0.4484::0.4485)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3720::1.3720) (0.0142::0.0142) (0.4714::0.4714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0628::0.0632) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3754::1.3754) (0.4488::0.4429)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3886::1.3886) (0.0139::0.0139) (0.4742::0.4742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3068::1.3068) (0.4413::0.4413)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3290::1.3290) (0.0132::0.0132) (0.4753::0.4753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2130::1.2130) (0.4045::0.4046)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2336::1.2336) (0.0132::0.0132) (0.4375::0.4375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5808::1.5808) (0.4961::0.4962)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5854::1.5854) (0.0138::0.0138) (0.5200::0.5200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1823::0.1823) (0.1594::0.1594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2336::0.2336) (0.2065::0.2065)) (IOPATH D Q (0.2294::0.2294) (0.1712::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1273::0.1273) (0.1455::0.1455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2117) (0.1617::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1642::0.1642) (0.1537::0.1537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2106::0.2107) (0.1600::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0544::0.0544) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1886::0.1886) (0.2023::0.2023)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2175::0.2177) (0.1682::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2098::0.2099) (0.1644::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5873::1.5873) (0.5014::0.5015)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5965::1.5965) (0.0128::0.0128) (0.5289::0.5289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2079) (0.1593::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2412::0.2413) (0.1481::0.1481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2129::1.2129) (0.4126::0.4126)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2163::1.2163) (0.0185::0.0185) (0.4272::0.4272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3626::1.3626) (0.4433::0.4374)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3796::1.3796) (0.0138::0.0138) (0.4716::0.4716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2097) (0.1612::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4276::1.4276) (0.4689::0.4690)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.4521::1.4521) (0.0102::0.0102) (0.5061::0.5061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2137::0.2138) (0.1679::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2812::1.2812) (0.4279::0.4280)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2993::1.2993) (0.0134::0.0134) (0.4592::0.4592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3295::1.3295) (0.4381::0.4382)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3518::1.3518) (0.0132::0.0132) (0.4723::0.4723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.0975::0.0975) (0.1013::0.1013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2151::0.2151) (0.1631::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2076::0.2076) (0.1575::0.1580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1893::0.1893) (0.2026::0.2026)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2106::0.2106) (0.1639::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8978::1.8978) (0.5954::0.5955)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.8950::1.8950) (0.0142::0.0142) (0.6117::0.6117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5527::1.5527) (0.5148::0.5149)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5674::1.5674) (0.0134::0.0134) (0.5435::0.5435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6447::1.6447) (0.5259::0.5260)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6543::1.6543) (0.0134::0.0134) (0.5535::0.5535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2098) (0.1614::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4276::1.4276) (0.4774::0.4774)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4385::1.4385) (0.0135::0.0135) (0.5030::0.5030)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8455::1.8454) (0.5821::0.5822)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8492::1.8492) (0.0136::0.0136) (0.6006::0.6006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2236::0.2236) (0.1296::0.1296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4561::1.4561) (0.4731::0.4745)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4701::1.4701) (0.0128::0.0128) (0.5026::0.5026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3256::1.3256) (0.4369::0.4370)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3391::1.3391) (0.0134::0.0134) (0.4645::0.4645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5401::1.5401) (0.4909::0.4910)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5456::1.5456) (0.0138::0.0138) (0.5153::0.5153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2221::0.2221) (0.2000::0.2000)) (IOPATH D Q (0.2181::0.2182) (0.1672::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0651::0.0651) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1517::0.1517) (0.1480::0.1480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2163::0.2164) (0.1657::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2903::1.2903) (0.4302::0.4302)) (IOPATH TE_B Z () () (0.0564::0.0564) (1.3105::1.3105) (0.0091::0.0091) (0.4652::0.4652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0857::0.0857) (0.0574::0.0574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2143::0.2144) (0.1635::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2082::0.2082) (0.1602::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8123::1.8124) (0.5821::0.5821)) (IOPATH TE_B Z () () (0.0570::0.0570) (1.8218::1.8218) (0.0105::0.0105) (0.6134::0.6134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2091::0.2091) (0.1667::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2088::0.2088) (0.1596::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2272::0.2272) (0.2029::0.2029)) (IOPATH D Q (0.2241::0.2247) (0.1766::0.1879)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2403::0.2403) (0.1483::0.1483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1465::0.1465) (0.1429::0.1429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2122::0.2124) (0.1662::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1967::0.1967)) (IOPATH D Q (0.2136::0.2136) (0.1654::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4204::1.4204) (0.4656::0.4657)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4404::1.4404) (0.0138::0.0138) (0.4971::0.4971)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1367::0.1367)) (IOPATH B X (0.0852::0.0852) (0.1146::0.1146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2116) (0.1610::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2025::0.2025) (0.2091::0.2091)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2118::0.2119) (0.1630::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1945::0.1945) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2630::0.2630) (0.1661::0.1661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2246::0.2246) (0.2014::0.2014)) (IOPATH D Q (0.2210::0.2210) (0.1714::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2109) (0.1610::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2239::0.2239) (0.2010::0.2010)) (IOPATH D Q (0.2198::0.2199) (0.1676::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1898::0.1898) (0.2029::0.2029)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2084::0.2084) (0.1593::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2118::0.2118) (0.1664::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6719::1.6719) (0.5335::0.5335)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6762::1.6762) (0.0138::0.0138) (0.5582::0.5582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1990::0.1990)) (IOPATH D Q (0.2165::0.2165) (0.1658::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2896::1.2896) (0.4363::0.4364)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3118::1.3118) (0.0122::0.0122) (0.4701::0.4701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5869::1.5868) (0.5072::0.5072)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5925::1.5925) (0.0132::0.0132) (0.5318::0.5318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2100::0.2106) (0.1679::0.1772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4419::1.4419) (0.4675::0.4675)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4547::1.4547) (0.0142::0.0142) (0.4962::0.4962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2425::1.2425) (0.4165::0.4166)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2654::1.2654) (0.0127::0.0127) (0.4507::0.4507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2243::0.2243) (0.2012::0.2012)) (IOPATH D Q (0.2201::0.2202) (0.1671::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2124::0.2124) (0.1630::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6669::1.6669) (0.5455::0.5456)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6890::1.6890) (0.0124::0.0124) (0.5816::0.5816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0628::0.0628) (0.0358::0.0358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2336::1.2336) (0.4107::0.4108)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2570::1.2570) (0.0134::0.0134) (0.4458::0.4458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5217::1.5217) (0.4950::0.4951)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5379::1.5379) (0.0134::0.0134) (0.5217::0.5217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2296::1.2296) (0.4194::0.4195)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2548::1.2548) (0.0131::0.0131) (0.4554::0.4554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2118::0.2119) (0.1675::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4039::1.4039) (0.4634::0.4634)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4128::1.4128) (0.0142::0.0142) (0.4936::0.4936)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2243::0.2243) (0.2012::0.2012)) (IOPATH D Q (0.2210::0.2217) (0.1743::0.1859)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6568::1.6568) (0.5345::0.5346)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6659::1.6659) (0.0126::0.0126) (0.5612::0.5612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0648::0.0648) (0.0360::0.0360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1469::0.1469) (0.1333::0.1333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2150::0.2150) (0.1653::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2083::0.2084) (0.1592::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1768::0.1768) (0.1647::0.1655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2099::0.2101) (0.1634::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1980::0.1980)) (IOPATH D Q (0.2151::0.2152) (0.1657::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2096) (0.1598::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2230::0.2230) (0.2005::0.2005)) (IOPATH D Q (0.2189::0.2189) (0.1655::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2678::1.2678) (0.4251::0.4252)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2892::1.2892) (0.0137::0.0137) (0.4622::0.4622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4333::1.4333) (0.4669::0.4670)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4534::1.4534) (0.0131::0.0131) (0.5008::0.5008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6110::1.6110) (0.5164::0.5165)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6192::1.6192) (0.0143::0.0143) (0.5432::0.5432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1945::0.1945) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4176::1.4176) (0.4627::0.4627)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4384::1.4384) (0.0129::0.0129) (0.4965::0.4965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2126) (0.1617::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9307::1.9307) (0.6092::0.6092)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9375::1.9375) (0.0138::0.0138) (0.6311::0.6311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2292::1.2292) (0.4095::0.4095)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2462::1.2462) (0.0134::0.0134) (0.4399::0.4399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2092) (0.1612::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2324::0.2324) (0.2278::0.2278)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0081::0.0094)) (SETUP (negedge D) (posedge CLK) (0.2122::0.2188)) (HOLD (posedge D) (posedge CLK) (0.0172::0.0188)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2550::0.2550) (0.1624::0.1624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3202::1.3202) (0.4464::0.4465)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3350::1.3350) (0.0139::0.0139) (0.4754::0.4754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4813::1.4813) (0.4729::0.4730)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4938::1.4938) (0.0130::0.0130) (0.5039::0.5039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2112) (0.1619::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3176::1.3176) (0.4384::0.4385)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3211::1.3211) (0.0139::0.0139) (0.4596::0.4596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2373::0.2373) (0.2086::0.2086)) (IOPATH D Q (0.2332::0.2332) (0.1750::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2119::0.2122) (0.1735::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2142::0.2146) (0.1688::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5573::1.5572) (0.5054::0.5055)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5755::1.5755) (0.0132::0.0132) (0.5382::0.5382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0504::0.0504) (0.0311::0.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2121) (0.1610::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2859::0.2860) (0.1800::0.1800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6539::1.6538) (0.5333::0.5333)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6686::1.6686) (0.0138::0.0138) (0.5644::0.5644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1595::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2119) (0.1621::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1898::0.1898) (0.2029::0.2029)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1986::0.1986)) (IOPATH D Q (0.2166::0.2170) (0.1712::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2098::0.2103) (0.1688::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2114::0.2114) (0.1611::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0527::0.0527) (0.0325::0.0325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4402::1.4402) (0.4608::0.4608)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4611::1.4611) (0.0124::0.0124) (0.4960::0.4960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1629::0.1629) (0.1492::0.1492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2125::0.2127) (0.1627::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1958::0.1958) (0.2058::0.2058)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2104::0.2104) (0.1694::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0916::0.0916) (0.1209::0.1209)) (IOPATH B X (0.0936::0.0936) (0.1362::0.1362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2297::0.2297) (0.2259::0.2259)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0088::0.0095)) (SETUP (negedge D) (posedge CLK) (0.2124::0.2166)) (HOLD (posedge D) (posedge CLK) (0.0170::0.0179)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2103) (0.1612::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4980::1.4980) (0.4773::0.4774)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5080::1.5080) (0.0135::0.0135) (0.5047::0.5047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2135::0.2140) (0.1705::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2332::0.2332) (0.2283::0.2283)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0080::0.0093)) (SETUP (negedge D) (posedge CLK) (0.2126::0.2180)) (HOLD (posedge D) (posedge CLK) (0.0173::0.0189)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2082::0.2082) (0.1604::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5492::1.5492) (0.4984::0.4985)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5578::1.5578) (0.0124::0.0124) (0.5252::0.5252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2874::1.2874) (0.4357::0.4358)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3063::1.3063) (0.0133::0.0133) (0.4667::0.4667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2080) (0.1593::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2112) (0.1617::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2557::1.2557) (0.4153::0.4154)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2740::1.2740) (0.0140::0.0140) (0.4474::0.4474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2098::0.2101) (0.1679::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0519::0.0519) (0.0315::0.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1390::0.1390) (0.1335::0.1335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2206::1.2206) (0.4174::0.4175)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2449::1.2449) (0.0135::0.0135) (0.4526::0.4526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7282::1.7282) (0.5626::0.5555)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7290::1.7290) (0.0142::0.0142) (0.5701::0.5701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4342::1.4342) (0.4664::0.4665)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4489::1.4489) (0.0133::0.0133) (0.4966::0.4966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2082::0.2082) (0.1604::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2251::0.2251) (0.2017::0.2017)) (IOPATH D Q (0.2220::0.2223) (0.1772::0.1827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6408::1.6408) (0.5181::0.5181)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6534::1.6534) (0.0128::0.0128) (0.5444::0.5444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6695::1.6695) (0.5411::0.5411)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6916::1.6916) (0.0125::0.0125) (0.5725::0.5725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3069::1.3069) (0.4357::0.4358)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3291::1.3291) (0.0131::0.0131) (0.4684::0.4684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2060::1.2060) (0.3982::0.3983)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2277::1.2277) (0.0130::0.0130) (0.4331::0.4331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5383::1.5383) (0.5096::0.5097)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5583::1.5583) (0.0133::0.0133) (0.5426::0.5426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2125::0.2131) (0.1677::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2331::0.2331) (0.2062::0.2062)) (IOPATH D Q (0.2289::0.2291) (0.1728::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2132::0.2132) (0.1695::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1852::0.1852) (0.2006::0.2006)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7645::1.7645) (0.5752::0.5753)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7711::1.7711) (0.0130::0.0130) (0.5994::0.5994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2118) (0.1624::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1911::0.1911) (0.2036::0.2036)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1350::0.1351)) (IOPATH B X (0.0853::0.0853) (0.1126::0.1126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2113::0.2114) (0.1643::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2238::0.2238) (0.2010::0.2010)) (IOPATH D Q (0.2206::0.2206) (0.1732::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2122) (0.1625::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2276::0.2276) (0.2244::0.2244)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0074::0.0085)) (SETUP (negedge D) (posedge CLK) (0.2147::0.2192)) (HOLD (posedge D) (posedge CLK) (0.0182::0.0195)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3713::1.3713) (0.4487::0.4488)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3944::1.3944) (0.0128::0.0128) (0.4843::0.4843)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4328::1.4328) (0.4770::0.4771)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4501::1.4501) (0.0136::0.0136) (0.5083::0.5083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2115::0.2115) (0.1617::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4217::1.4217) (0.4570::0.4571)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4462::1.4462) (0.0120::0.0120) (0.4960::0.4960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2166::0.2168) (0.1691::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1956::0.1956)) (IOPATH D Q (0.2118::0.2120) (0.1640::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2304::0.2304) (0.2264::0.2264)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0105::0.0113)) (SETUP (negedge D) (posedge CLK) (0.2079::0.2135)) (HOLD (posedge D) (posedge CLK) (0.0149::0.0159)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5496::1.5496) (0.5114::0.5115)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5634::1.5634) (0.0132::0.0132) (0.5408::0.5408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2093) (0.1615::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4984::1.4984) (0.4920::0.4921)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5019::1.5019) (0.0136::0.0136) (0.5178::0.5178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2099::0.2102) (0.1740::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2952::1.2952) (0.4283::0.4284)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3142::1.3142) (0.0136::0.0136) (0.4596::0.4596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.1858::1.1858) (0.4046::0.4046)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.1843::1.1843) (0.0185::0.0185) (0.4079::0.4079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2089::0.2090) (0.1651::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5434::1.5434) (0.4971::0.4972)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5496::1.5496) (0.0138::0.0138) (0.5218::0.5218)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1701::1.1701) (0.4022::0.4022)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.1962::1.1962) (0.0136::0.0136) (0.4385::0.4385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4333::1.4333) (0.4651::0.4652)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4440::1.4440) (0.0134::0.0134) (0.4925::0.4925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4639::1.4639) (0.4875::0.4876)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4797::1.4797) (0.0140::0.0140) (0.5178::0.5178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3437::1.3437) (0.4416::0.4417)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3504::1.3504) (0.0139::0.0139) (0.4656::0.4656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0488::0.0488) (0.0306::0.0306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2119::0.2122) (0.1673::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4066::0.4067) (0.2549::0.2549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2437::0.2437) (0.2122::0.2122)) (IOPATH D Q (0.2395::0.2396) (0.1785::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0638::0.0638) (0.0365::0.0365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1922::0.1922) (0.2040::0.2040)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1617::0.1617) (0.1492::0.1500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8979::1.8979) (0.6170::0.6170)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.9260::1.9260) (0.0114::0.0114) (0.6523::0.6523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2034::1.2034) (0.3952::0.3952)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2259::1.2259) (0.0134::0.0134) (0.4315::0.4315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2130::0.2132) (0.1686::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2090::0.2091) (0.1677::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0941::0.0941) (0.1455::0.1456)) (IOPATH B X (0.0863::0.0863) (0.1125::0.1125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0937::0.0937) (0.1382::0.1383)) (IOPATH B X (0.0872::0.0872) (0.1179::0.1179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1608::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2114::0.2114) (0.1594::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0312::0.0312)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2939::1.2939) (0.4193::0.4194)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3164::1.3164) (0.0132::0.0132) (0.4566::0.4566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2864::0.2865) (0.1802::0.1802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2361::0.2361) (0.2300::0.2300)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0051::0.0063)) (SETUP (negedge D) (posedge CLK) (0.2182::0.2234)) (HOLD (posedge D) (posedge CLK) (0.0208::0.0223)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9435::1.9435) (0.5974::0.5975)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9504::1.9504) (0.0133::0.0133) (0.6246::0.6246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1359::0.1360)) (IOPATH B X (0.0860::0.0860) (0.1145::0.1145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6065::1.6065) (0.5103::0.5104)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6078::1.6078) (0.0138::0.0138) (0.5323::0.5323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2538::0.2539) (0.1598::0.1598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2143::0.2146) (0.1742::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2325::0.2325) (0.2279::0.2279)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0119::0.0130)) (SETUP (negedge D) (posedge CLK) (0.2039::0.2116)) (HOLD (posedge D) (posedge CLK) (0.0129::0.0143)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6412::1.6412) (0.5248::0.5248)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6569::1.6569) (0.0122::0.0122) (0.5564::0.5564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2122::0.2123) (0.1649::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0540::0.0540) (0.0328::0.0328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2089) (0.1611::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5368::1.5368) (0.5018::0.4954)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5431::1.5431) (0.0136::0.0136) (0.5202::0.5202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8450::1.8450) (0.5987::0.5988)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8609::1.8609) (0.0136::0.0136) (0.6313::0.6313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2416::0.2417) (0.1498::0.1498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2176::0.2180) (0.1735::0.1800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2085) (0.1612::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6167::1.6167) (0.5347::0.5347)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6404::1.6404) (0.0117::0.0117) (0.5675::0.5675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2295::1.2295) (0.4178::0.4179)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2518::1.2518) (0.0132::0.0132) (0.4522::0.4522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2873::1.2873) (0.4347::0.4348)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3134::1.3134) (0.0121::0.0121) (0.4715::0.4715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2036::0.2036) (0.2096::0.2096)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5158::1.5158) (0.4866::0.4867)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5192::1.5192) (0.0137::0.0137) (0.5101::0.5101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4973::1.4973) (0.4987::0.4988)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5173::1.5173) (0.0123::0.0123) (0.5304::0.5304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1947::0.1947) (0.2053::0.2053)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2154::0.2161) (0.1692::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2155::0.2155) (0.1644::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2146::0.2151) (0.1701::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2097) (0.1606::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2309::0.2309) (0.2268::0.2268)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0065::0.0075)) (SETUP (negedge D) (posedge CLK) (0.2161::0.2207)) (HOLD (posedge D) (posedge CLK) (0.0194::0.0206)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2239::0.2239) (0.2010::0.2010)) (IOPATH D Q (0.2198::0.2199) (0.1678::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4500::1.4500) (0.4748::0.4748)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4654::1.4654) (0.0138::0.0138) (0.5057::0.5057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0600::0.0600) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2134::0.2134) (0.1625::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0924::0.0924) (0.1268::0.1269)) (IOPATH B X (0.0870::0.0870) (0.1156::0.1156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1377::0.1378)) (IOPATH B X (0.0853::0.0853) (0.1130::0.1130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4142::1.4142) (0.4665::0.4666)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4296::1.4296) (0.0132::0.0132) (0.5013::0.5013)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2307::0.2307) (0.2266::0.2266)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0087::0.0098)) (SETUP (negedge D) (posedge CLK) (0.2112::0.2183)) (HOLD (posedge D) (posedge CLK) (0.0167::0.0180)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2664::0.2664) (0.1684::0.1684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1933::0.1933)) (IOPATH D Q (0.2089::0.2098) (0.1649::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4024::1.4024) (0.4486::0.4487)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4228::1.4228) (0.0125::0.0125) (0.4854::0.4854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2093::1.2093) (0.4130::0.4131)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2323::1.2323) (0.0142::0.0142) (0.4469::0.4469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2135::1.2135) (0.4086::0.4087)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2401::1.2401) (0.0129::0.0129) (0.4498::0.4498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2122::0.2126) (0.1711::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6866::1.6866) (0.5377::0.5378)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6997::1.6997) (0.0126::0.0126) (0.5684::0.5684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3344::1.3344) (0.4439::0.4440)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3410::1.3410) (0.0143::0.0143) (0.4649::0.4649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3391::1.3391) (0.4409::0.4410)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3524::1.3524) (0.0132::0.0132) (0.4697::0.4697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5415::1.5415) (0.4934::0.4935)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5616::1.5616) (0.0124::0.0124) (0.5275::0.5275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2114::0.2118) (0.1707::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4151::1.4151) (0.4732::0.4733)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4221::1.4221) (0.0136::0.0136) (0.4977::0.4977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5093::1.5093) (0.4764::0.4765)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5266::1.5266) (0.0132::0.0132) (0.5082::0.5082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0664::0.0664) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4434::1.4434) (0.4659::0.4699)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4579::1.4579) (0.0139::0.0139) (0.4958::0.4958)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2093::0.2102) (0.1682::0.1819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2162::0.2162) (0.1635::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2363::1.2363) (0.4219::0.4220)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2564::1.2564) (0.0132::0.0132) (0.4539::0.4539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2711::0.2711) (0.1705::0.1705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2482::0.2482) (0.2148::0.2148)) (IOPATH D Q (0.2441::0.2441) (0.1818::0.1818)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1899::0.1899) (0.2029::0.2029)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0625)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2282::0.2282) (0.2248::0.2248)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0013::0.0028)) (SETUP (negedge D) (posedge CLK) (0.2229::0.2303)) (HOLD (posedge D) (posedge CLK) (0.0250::0.0268)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2104::0.2105) (0.1643::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2101::0.2101) (0.1615::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2097) (0.1608::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1412::0.1413)) (IOPATH B X (0.0870::0.0870) (0.1195::0.1195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2284::1.2284) (0.4106::0.4107)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2482::1.2482) (0.0139::0.0139) (0.4435::0.4435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2090) (0.1653::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2166::0.2169) (0.1721::0.1789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0193::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2115::0.2118) (0.1639::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2099::0.2100) (0.1625::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0919::0.0919) (0.1273::0.1274)) (IOPATH B X (0.0876::0.0876) (0.1216::0.1216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2292::0.2292) (0.2256::0.2256)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0068::0.0077)) (SETUP (negedge D) (posedge CLK) (0.2161::0.2196)) (HOLD (posedge D) (posedge CLK) (0.0191::0.0203)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2077::0.2078) (0.1580::0.1592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.1430::0.1430) (0.1068::0.1069)) (IOPATH A Y (0.1623::0.1623) (0.0413::0.0413)) (IOPATH B Y (0.1486::0.1486) (0.0401::0.0401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.1256::0.1256) (0.1393::0.1393)) (IOPATH C X (0.1199::0.1199) (0.1402::0.1402)) (IOPATH A_N X (0.1586::0.1586) (0.1398::0.1398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1370::0.1370)) (IOPATH B X (0.0915::0.0915) (0.1381::0.1381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2571::0.2571) (0.1632::0.1632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2297::0.2297) (0.2260::0.2260)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0080::0.0093)) (SETUP (negedge D) (posedge CLK) (0.2125::0.2193)) (HOLD (posedge D) (posedge CLK) (0.0172::0.0189)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.1441::0.1441) (0.1533::0.1533)) (IOPATH C X (0.1387::0.1387) (0.1548::0.1548)) (IOPATH A_N X (0.1777::0.1777) (0.1535::0.1535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.1274::0.1274) (0.1296::0.1296)) (IOPATH B X (0.1305::0.1305) (0.1440::0.1440)) (IOPATH C X (0.1239::0.1239) (0.1449::0.1449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1610::0.1614) (0.1506::0.1515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2120::0.2120) (0.1694::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4248::1.4248) (0.4646::0.4647)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4403::1.4403) (0.0135::0.0135) (0.4954::0.4954)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4891::1.4891) (0.4791::0.4792)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5002::1.5002) (0.0140::0.0140) (0.5070::0.5070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5423::1.5423) (0.4913::0.4914)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5487::1.5487) (0.0127::0.0127) (0.5163::0.5163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1984::0.1984)) (IOPATH D Q (0.2156::0.2156) (0.1634::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1391::0.1391) (0.1303::0.1303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0582::0.0582) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2622::0.2623) (0.1625::0.1625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2131::0.2131) (0.1633::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0556::0.0556) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2591::0.2592) (0.1639::0.1639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9352::1.9353) (0.5991::0.5991)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9481::1.9481) (0.0116::0.0116) (0.6293::0.6293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1928::0.1928) (0.2044::0.2044)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2100::0.2103) (0.1740::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5947::1.5947) (0.5101::0.5102)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6260::1.6260) (0.0110::0.0110) (0.5496::0.5496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2603::1.2603) (0.4212::0.4212)) (IOPATH TE_B Z () () (0.0562::0.0562) (1.2880::1.2880) (0.0089::0.0089) (0.4599::0.4599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5575::1.5575) (0.5010::0.5011)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5615::1.5615) (0.0140::0.0140) (0.5250::0.5250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2115::0.2116) (0.1643::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2104::0.2107) (0.1685::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0191::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2369::0.2369) (0.2304::0.2304)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0029::0.0043)) (SETUP (negedge D) (posedge CLK) (0.2205::0.2265)) (HOLD (posedge D) (posedge CLK) (0.0232::0.0249)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9574::1.9574) (0.6045::0.6046)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9759::1.9759) (0.0125::0.0125) (0.6406::0.6406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4029::1.4029) (0.4681::0.4682)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4236::1.4236) (0.0131::0.0131) (0.5020::0.5020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5483::1.5483) (0.4907::0.4907)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5727::1.5727) (0.0127::0.0127) (0.5277::0.5277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1797::0.1799) (0.1688::0.1703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2060::0.2060) (0.1758::0.1758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1859::0.1859) (0.1542::0.1542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2252::0.2252) (0.2018::0.2018)) (IOPATH D Q (0.2211::0.2211) (0.1670::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2084::0.2084) (0.1592::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2324::0.2324) (0.2278::0.2278)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0024::0.0039)) (SETUP (negedge D) (posedge CLK) (0.2217::0.2278)) (HOLD (posedge D) (posedge CLK) (0.0237::0.0255)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1311::0.1311) (0.1067::0.1067)) (IOPATH A Y (0.1844::0.1844) (0.0343::0.0343)) (IOPATH B Y (0.1674::0.1674) (0.0340::0.0340)) (IOPATH C Y (0.1456::0.1456) (0.0323::0.0323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1458::0.1459)) (IOPATH B X (0.0864::0.0864) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1311::0.1311) (0.1441::0.1441)) (IOPATH D X (0.1299::0.1299) (0.1491::0.1491)) (IOPATH A_N X (0.1740::0.1740) (0.1395::0.1395)) (IOPATH B_N X (0.1756::0.1756) (0.1464::0.1464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1334::0.1334) (0.1438::0.1438)) (IOPATH D X (0.1349::0.1349) (0.1530::0.1530)) (IOPATH A_N X (0.1789::0.1789) (0.1430::0.1430)) (IOPATH B_N X (0.1844::0.1844) (0.1518::0.1518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4438::1.4438) (0.4802::0.4802)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.4447::1.4447) (0.0182::0.0182) (0.4872::0.4872)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1266::0.1266) (0.1309::0.1309)) (IOPATH C X (0.1301::0.1301) (0.1438::0.1438)) (IOPATH D X (0.1302::0.1302) (0.1537::0.1537)) (IOPATH A_N X (0.1659::0.1659) (0.1398::0.1398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1322::0.1322) (0.1440::0.1440)) (IOPATH D X (0.1318::0.1318) (0.1506::0.1506)) (IOPATH A_N X (0.1774::0.1774) (0.1414::0.1414)) (IOPATH B_N X (0.1775::0.1775) (0.1478::0.1478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1326::0.1326) (0.1368::0.1368)) (IOPATH C X (0.1317::0.1317) (0.1441::0.1441)) (IOPATH D X (0.1327::0.1327) (0.1556::0.1557)) (IOPATH A_N X (0.1660::0.1660) (0.1402::0.1402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2094::0.2095) (0.1685::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2317::0.2317) (0.2274::0.2274)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0086::0.0101)) (SETUP (negedge D) (posedge CLK) (0.2106::0.2178)) (HOLD (posedge D) (posedge CLK) (0.0164::0.0182)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1305::0.1305) (0.1338::0.1338)) (IOPATH C X (0.1332::0.1332) (0.1451::0.1451)) (IOPATH D X (0.1341::0.1341) (0.1567::0.1567)) (IOPATH A_N X (0.1712::0.1712) (0.1431::0.1431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1281::0.1281) (0.1209::0.1209)) (IOPATH B X (0.1291::0.1291) (0.1334::0.1334)) (IOPATH C X (0.1316::0.1316) (0.1461::0.1461)) (IOPATH D X (0.1314::0.1314) (0.1523::0.1523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2217::0.2217) (0.1998::0.1998)) (IOPATH D Q (0.2176::0.2176) (0.1659::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0923::0.0923) (0.1254::0.1255)) (IOPATH B X (0.0877::0.0877) (0.1175::0.1175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2125::0.2125) (0.1624::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5446::1.5446) (0.5097::0.5098)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5511::1.5511) (0.0139::0.0139) (0.5343::0.5343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2141::0.2141) (0.1618::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1699::1.1699) (0.3852::0.3852)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.1954::1.1954) (0.0137::0.0137) (0.4238::0.4238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6722::1.6722) (0.5238::0.5239)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6711::1.6711) (0.0142::0.0142) (0.5441::0.5441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2125::1.2125) (0.4090::0.4091)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2314::1.2314) (0.0138::0.0138) (0.4439::0.4439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2089::0.2090) (0.1622::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6750::1.6750) (0.5167::0.5168)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6796::1.6796) (0.0143::0.0143) (0.5416::0.5416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2105::0.2106) (0.1645::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3532::1.3532) (0.4424::0.4366)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3710::1.3710) (0.0139::0.0139) (0.4710::0.4710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4180::1.4180) (0.4609::0.4610)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4270::1.4270) (0.0136::0.0136) (0.4881::0.4881)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2388::0.2389) (0.1844::0.1866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3331::1.3331) (0.4373::0.4317)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3436::1.3436) (0.0140::0.0140) (0.4607::0.4607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2130) (0.1624::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2472::1.2472) (0.4258::0.4259)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2678::1.2678) (0.0137::0.0137) (0.4575::0.4575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2456::1.2456) (0.4226::0.4227)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2678::1.2678) (0.0132::0.0132) (0.4564::0.4564)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4721::1.4721) (0.4813::0.4837)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4960::1.4960) (0.0129::0.0129) (0.5177::0.5177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3014::1.3014) (0.4266::0.4267)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3195::1.3195) (0.0135::0.0135) (0.4594::0.4594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7486::1.7486) (0.5558::0.5559)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7553::1.7553) (0.0131::0.0131) (0.5825::0.5825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3369::1.3369) (0.4511::0.4512)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3583::1.3583) (0.0134::0.0134) (0.4827::0.4827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2094::0.2101) (0.1667::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0509::0.0509) (0.0310::0.0310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2095::0.2097) (0.1636::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2357::0.2357) (0.2297::0.2297)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2276::0.2352)) (HOLD (posedge D) (posedge CLK) (0.0290::0.0310)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2129::0.2129) (0.1637::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1316::0.1317)) (IOPATH B X (0.0866::0.0866) (0.1187::0.1187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2276::0.2276) (0.2245::0.2245)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0008::0.0022)) (SETUP (negedge D) (posedge CLK) (0.2239::0.2304)) (HOLD (posedge D) (posedge CLK) (0.0257::0.0274)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2166::0.2168) (0.1701::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1623::0.1623) (0.1525::0.1525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2111::0.2112) (0.1643::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2108) (0.1604::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2307::0.2307) (0.2267::0.2267)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0069::0.0080)) (SETUP (negedge D) (posedge CLK) (0.2152::0.2208)) (HOLD (posedge D) (posedge CLK) (0.0188::0.0202)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1999::0.1999) (0.2078::0.2078)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2136::0.2139) (0.1641::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3776::1.3776) (0.4466::0.4467)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3973::1.3973) (0.0136::0.0136) (0.4819::0.4819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5168::1.5168) (0.4855::0.4855)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5253::1.5253) (0.0140::0.0140) (0.5115::0.5115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3947::1.3947) (0.4531::0.4471)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4079::1.4079) (0.0131::0.0131) (0.4790::0.4790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2091::0.2094) (0.1653::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6102::1.6102) (0.5163::0.5164)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6166::1.6166) (0.0128::0.0128) (0.5413::0.5413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1920::0.1920) (0.2040::0.2040)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2127::0.2130) (0.1665::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5962::1.5962) (0.5157::0.5158)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6089::1.6089) (0.0137::0.0137) (0.5457::0.5457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2153::0.2164) (0.1747::0.1927)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0045::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2442::0.2442) (0.1521::0.1521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5740::1.5740) (0.5085::0.5086)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5986::1.5986) (0.0122::0.0122) (0.5426::0.5426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2393::0.2393) (0.2098::0.2098)) (IOPATH D Q (0.2351::0.2352) (0.1754::0.1787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0652::0.0652) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2347::0.2347) (0.2292::0.2292)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2291::0.2373)) (HOLD (posedge D) (posedge CLK) (0.0302::0.0324)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8026::1.8026) (0.5719::0.5719)) (IOPATH TE_B Z () () (0.0507::0.0507) (1.8438::1.8438) (-0.0020::-0.0020) (0.6146::0.6146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8671::1.8671) (0.6198::0.6200)) (IOPATH TE_B Z () () (0.0443::0.0443) (1.9316::1.9316) (-0.0076::-0.0076) (0.6535::0.6535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2144::0.2148) (0.1771::0.1835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2696::0.2697) (0.2070::0.2092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2107::0.2110) (0.1687::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2591::0.2591) (0.1641::0.1641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1177::0.1177) (0.1164::0.1175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4734::1.4734) (0.4896::0.4897)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4934::1.4934) (0.0130::0.0130) (0.5223::0.5223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1707::0.1707) (0.1483::0.1483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2302::0.2302) (0.2263::0.2263)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0086::0.0096)) (SETUP (negedge D) (posedge CLK) (0.2123::0.2171)) (HOLD (posedge D) (posedge CLK) (0.0170::0.0181)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8354::1.8354) (0.5798::0.5799)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8372::1.8372) (0.0133::0.0133) (0.6008::0.6008)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2169::0.2170) (0.1657::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1798::0.1799) (0.1457::0.1475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0529::0.0529) (0.0318::0.0318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2096::0.2096) (0.1699::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3759::1.3759) (0.4490::0.4491)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4003::1.4003) (0.0131::0.0131) (0.4826::0.4826)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2139::0.2140) (0.1654::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2094::0.2094) (0.1641::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2353::0.2353) (0.2075::0.2075)) (IOPATH D Q (0.2312::0.2313) (0.1741::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1623::0.1623) (0.1525::0.1525)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1764::0.1764) (0.1608::0.1619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1980::0.1980) (0.2069::0.2069)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1962::1.1962) (0.4108::0.4109)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2204::1.2204) (0.0125::0.0125) (0.4450::0.4450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3998::1.3998) (0.4572::0.4573)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4130::1.4130) (0.0123::0.0123) (0.4861::0.4861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2143::0.2143) (0.1616::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1426::0.1426) (0.1368::0.1368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3605::1.3605) (0.4402::0.4403)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3740::1.3740) (0.0135::0.0135) (0.4705::0.4705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1970::0.1970) (0.2064::0.2064)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3767::1.3767) (0.4474::0.4508)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.3900::1.3900) (0.0144::0.0144) (0.4762::0.4762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2135::1.2135) (0.4052::0.4053)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2339::1.2339) (0.0134::0.0133) (0.4385::0.4385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0549::0.0549) (0.0331::0.0331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2775::1.2775) (0.4270::0.4270)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3042::1.3042) (0.0121::0.0121) (0.4634::0.4634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5854::1.5854) (0.5022::0.5023)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5919::1.5919) (0.0142::0.0142) (0.5278::0.5278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2303::1.2303) (0.4130::0.4130)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2534::1.2534) (0.0139::0.0139) (0.4447::0.4447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2081::0.2083) (0.1625::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7452::1.7452) (0.5592::0.5593)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7510::1.7510) (0.0139::0.0139) (0.5850::0.5850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4628::1.4628) (0.4864::0.4865)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4813::1.4813) (0.0139::0.0139) (0.5183::0.5183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4710::1.4710) (0.4786::0.4786)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4907::1.4907) (0.0129::0.0129) (0.5115::0.5115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2094) (0.1613::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4136::1.4135) (0.4519::0.4520)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4279::1.4279) (0.0134::0.0134) (0.4852::0.4852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2348::0.2348) (0.2292::0.2292)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0030::0.0047)) (SETUP (negedge D) (posedge CLK) (0.2201::0.2271)) (HOLD (posedge D) (posedge CLK) (0.0227::0.0248)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2377::1.2377) (0.4221::0.4221)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2588::1.2588) (0.0130::0.0130) (0.4536::0.4536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2300::1.2300) (0.4181::0.4182)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2560::1.2560) (0.0123::0.0123) (0.4550::0.4550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7414::1.7413) (0.5493::0.5494)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7436::1.7436) (0.0140::0.0140) (0.5727::0.5727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2130::0.2137) (0.1691::0.1812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2120::0.2121) (0.1613::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2163::0.2173) (0.1737::0.1891)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0089::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2145::0.2145) (0.1616::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1958::0.1958) (0.2058::0.2058)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2091::0.2096) (0.1676::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2222::0.2222) (0.2000::0.2000)) (IOPATH D Q (0.2180::0.2181) (0.1659::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2079) (0.1576::0.1582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3503::1.3503) (0.4541::0.4542)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3743::1.3743) (0.0135::0.0135) (0.4889::0.4889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5368::1.5368) (0.4996::0.4997)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5424::1.5424) (0.0128::0.0128) (0.5236::0.5236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2136::0.2138) (0.1673::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3273::1.3273) (0.4399::0.4400)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3436::1.3436) (0.0134::0.0134) (0.4700::0.4700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2129::0.2129) (0.1632::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2881::1.2881) (0.4304::0.4305)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3051::1.3051) (0.0139::0.0139) (0.4599::0.4599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5388::1.5388) (0.4887::0.4888)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5500::1.5500) (0.0132::0.0132) (0.5172::0.5172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5016::1.5016) (0.4851::0.4852)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5118::1.5118) (0.0133::0.0133) (0.5126::0.5126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2104::0.2112) (0.1707::0.1835)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1598::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2399::0.2399) (0.2101::0.2101)) (IOPATH D Q (0.2358::0.2358) (0.1768::0.1768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2233::0.2233) (0.1364::0.1364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5044::1.5044) (0.4858::0.4859)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5150::1.5150) (0.0137::0.0137) (0.5137::0.5137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1626::0.1626) (0.1377::0.1377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2676::0.2677) (0.1684::0.1684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2383::0.2383) (0.2312::0.2312)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0011)) (SETUP (negedge D) (posedge CLK) (0.2261::0.2309)) (HOLD (posedge D) (posedge CLK) (0.0271::0.0290)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8063::1.8063) (0.5819::0.5820)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.8285::1.8285) (0.0090::0.0090) (0.6189::0.6189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1987::0.1987)) (IOPATH D Q (0.2173::0.2174) (0.1746::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2107) (0.1617::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2084::0.2084) (0.1577::0.1582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7486::1.7486) (0.5548::0.5548)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7490::1.7490) (0.0123::0.0123) (0.5803::0.5803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2228::0.2228) (0.2004::0.2004)) (IOPATH D Q (0.2187::0.2188) (0.1670::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2105::0.2115) (0.1716::0.1874)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0066::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2123::0.2123) (0.1627::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5609::1.5609) (0.5081::0.5082)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5817::1.5817) (0.0127::0.0127) (0.5485::0.5485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2154::0.2154) (0.2153::0.2153)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2424::0.2424) (0.1448::0.1448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2355::0.2355) (0.2076::0.2076)) (IOPATH D Q (0.2311::0.2311) (0.1714::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2654::0.2654) (0.1689::0.1689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1586::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3168::1.3168) (0.4284::0.4285)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3314::1.3314) (0.0122::0.0122) (0.4587::0.4587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2309::0.2309) (0.2050::0.2050)) (IOPATH D Q (0.2268::0.2269) (0.1719::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2096::0.2097) (0.1601::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1908::0.1908) (0.2033::0.2033)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1987::0.1987) (0.2073::0.2073)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0695::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0621::0.0621) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2444::0.2444) (0.2127::0.2127)) (IOPATH D Q (0.2402::0.2402) (0.1778::0.1789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2131::0.2133) (0.1644::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2402::0.2402) (0.2103::0.2103)) (IOPATH D Q (0.2361::0.2362) (0.1775::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2217::0.2217) (0.1351::0.1351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2370::1.2370) (0.4216::0.4216)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2649::1.2649) (0.0135::0.0135) (0.4590::0.4590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2090::0.2090) (0.1607::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3918::1.3918) (0.4661::0.4661)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4081::1.4081) (0.0138::0.0138) (0.4955::0.4955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5233::1.5233) (0.4936::0.4937)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5301::1.5301) (0.0138::0.0138) (0.5165::0.5165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2275::1.2275) (0.4127::0.4128)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2479::1.2479) (0.0129::0.0129) (0.4494::0.4494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2125::0.2125) (0.1663::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6607::1.6607) (0.5439::0.5440)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6616::1.6616) (0.0142::0.0142) (0.5664::0.5664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2165::0.2166) (0.1651::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3661::1.3661) (0.4497::0.4498)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3805::1.3805) (0.0140::0.0140) (0.4785::0.4785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1947::1.1947) (0.4032::0.4033)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2170::1.2170) (0.0130::0.0130) (0.4411::0.4411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2297::0.2297) (0.2259::0.2259)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0013)) (SETUP (negedge D) (posedge CLK) (0.2251::0.2314)) (HOLD (posedge D) (posedge CLK) (0.0268::0.0290)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5305::1.5305) (0.5093::0.5094)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5515::1.5515) (0.0134::0.0134) (0.5411::0.5411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3073::1.3073) (0.4422::0.4423)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3311::1.3311) (0.0131::0.0131) (0.4770::0.4770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6740::1.6740) (0.5255::0.5256)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6937::1.6937) (0.0121::0.0121) (0.5592::0.5592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2090::0.2091) (0.1627::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2211::0.2212) (0.1300::0.1300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1978::0.1978)) (IOPATH D Q (0.2147::0.2147) (0.1645::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8118::1.8117) (0.5685::0.5686)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8235::1.8235) (0.0133::0.0133) (0.5980::0.5980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2147::0.2151) (0.1714::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2374::0.2374) (0.2087::0.2087)) (IOPATH D Q (0.2334::0.2335) (0.1766::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1987::0.1987) (0.2072::0.2072)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2251::0.2251) (0.2017::0.2017)) (IOPATH D Q (0.2210::0.2211) (0.1683::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2159::0.2161) (0.1730::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1904::0.1904) (0.2032::0.2032)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1698::0.1723) (0.1609::0.1662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2152::0.2154) (0.1658::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3736::1.3736) (0.4608::0.4609)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3912::1.3912) (0.0141::0.0141) (0.4926::0.4926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1219::0.1219) (0.1413::0.1413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2103::0.2103) (0.1649::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2377::0.2377) (0.2089::0.2089)) (IOPATH D Q (0.2336::0.2336) (0.1749::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1818::0.1818) (0.1991::0.1991)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3091::1.3091) (0.4318::0.4319)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3306::1.3306) (0.0132::0.0132) (0.4659::0.4659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4842::1.4842) (0.4790::0.4791)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4979::1.4979) (0.0127::0.0127) (0.5088::0.5088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5461::1.5461) (0.4981::0.4982)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5627::1.5627) (0.0139::0.0139) (0.5298::0.5298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6498::1.6498) (0.5334::0.5335)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6563::1.6563) (0.0136::0.0136) (0.5589::0.5589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5590::1.5590) (0.5134::0.5135)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5730::1.5730) (0.0133::0.0133) (0.5436::0.5436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2123::0.2123) (0.1653::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2251::0.2251) (0.1769::0.1790)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2109::0.2111) (0.1671::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2113::0.2113) (0.1640::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4087::1.4087) (0.4702::0.4702)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4232::1.4232) (0.0138::0.0138) (0.4997::0.4997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2337::0.2337) (0.2285::0.2285)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0005)) (SETUP (negedge D) (posedge CLK) (0.2260::0.2323)) (HOLD (posedge D) (posedge CLK) (0.0277::0.0298)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4381::1.4381) (0.4735::0.4736)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4425::1.4425) (0.0134::0.0134) (0.4949::0.4949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2147::0.2151) (0.1740::0.1805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0633::0.0633) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0492::0.0492) (0.0307::0.0307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2154::0.2156) (0.1654::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6586::1.6586) (0.5407::0.5407)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6784::1.6784) (0.0123::0.0123) (0.5780::0.5780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4132::1.4132) (0.4713::0.4713)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.4096::1.4097) (0.0180::0.0180) (0.4718::0.4718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1982::0.1982) (0.2070::0.2070)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4933::1.4933) (0.4951::0.4952)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5130::1.5130) (0.0127::0.0127) (0.5284::0.5284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1330::0.1330) (0.1796::0.1806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2849::1.2849) (0.4264::0.4265)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2965::1.2965) (0.0132::0.0132) (0.4520::0.4520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1324::0.1324) (0.1503::0.1503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2763::1.2763) (0.4326::0.4327)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2990::1.2990) (0.0133::0.0133) (0.4667::0.4667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2393::0.2393) (0.2098::0.2098)) (IOPATH D Q (0.2350::0.2350) (0.1746::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2153::0.2156) (0.1690::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5097::1.5097) (0.4883::0.4884)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.5118::1.5118) (0.0144::0.0144) (0.5098::0.5098)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2106::0.2107) (0.1650::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2129::0.2132) (0.1661::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1997::0.1997)) (IOPATH D Q (0.2175::0.2175) (0.1659::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0688::0.0688) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2118) (0.1626::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0992::0.0992) (0.1447::0.1447)) (IOPATH B X (0.0931::0.0931) (0.1240::0.1240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2121::0.2123) (0.1668::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0965::0.0965) (0.1386::0.1387)) (IOPATH B X (0.0891::0.0891) (0.1172::0.1172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2465::0.2465) (0.1538::0.1538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2134::0.2137) (0.1736::0.1789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5347::1.5347) (0.4876::0.4877)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5430::1.5430) (0.0142::0.0142) (0.5112::0.5112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2157::1.2157) (0.4049::0.4050)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2342::1.2342) (0.0134::0.0134) (0.4368::0.4368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2338::0.2338) (0.2067::0.2067)) (IOPATH D Q (0.2303::0.2303) (0.1760::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2130::0.2135) (0.1761::0.1837)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2128) (0.1635::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6684::1.6685) (0.5405::0.5405)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6861::1.6861) (0.0134::0.0134) (0.5686::0.5686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6367::1.6367) (0.5114::0.5115)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6377::1.6377) (0.0143::0.0143) (0.5328::0.5328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3078::1.3078) (0.4355::0.4356)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3278::1.3278) (0.0138::0.0138) (0.4730::0.4730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2095::1.2095) (0.4037::0.4038)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2309::1.2309) (0.0131::0.0131) (0.4369::0.4369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2096::0.2098) (0.1648::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5373::1.5373) (0.5088::0.5089)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5594::1.5594) (0.0124::0.0124) (0.5430::0.5430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2454::1.2454) (0.4259::0.4260)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2701::1.2701) (0.0132::0.0132) (0.4599::0.4599)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2153::0.2155) (0.1640::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8045::1.8045) (0.5671::0.5672)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8081::1.8081) (0.0130::0.0130) (0.5911::0.5911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5204::1.5204) (0.4881::0.4882)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5359::1.5359) (0.0119::0.0119) (0.5191::0.5191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2169::0.2170) (0.1664::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5544::1.5544) (0.5139::0.5139)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5746::1.5746) (0.0130::0.0130) (0.5463::0.5463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2092::0.2095) (0.1650::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7585::1.7584) (0.5571::0.5571)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7626::1.7626) (0.0136::0.0136) (0.5731::0.5731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2107::0.2108) (0.1605::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2132::0.2134) (0.1628::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2129::0.2129) (0.1634::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2995::1.2995) (0.4291::0.4291)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3120::1.3120) (0.0138::0.0138) (0.4568::0.4568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1095::0.1095) (0.1097::0.1097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2096) (0.1604::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.3170::0.3171) (0.2386::0.2404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2227::0.2227) (0.2004::0.2004)) (IOPATH D Q (0.2191::0.2193) (0.1707::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1574::0.1574) (0.1308::0.1327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2135::0.2135) (0.1653::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4706::1.4706) (0.4896::0.4897)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4863::1.4863) (0.0138::0.0138) (0.5200::0.5200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1406::0.1407)) (IOPATH B X (0.0872::0.0872) (0.1196::0.1196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2149::0.2150) (0.1665::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1295::0.1296)) (IOPATH B X (0.0864::0.0864) (0.1151::0.1151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2133) (0.1637::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2128::0.2128) (0.1661::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4626::1.4626) (0.4787::0.4788)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4855::1.4855) (0.0124::0.0124) (0.5137::0.5137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5462::1.5462) (0.5002::0.5002)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5514::1.5514) (0.0140::0.0140) (0.5239::0.5239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0608::0.0608) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2156::0.2158) (0.1644::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2559::1.2559) (0.4168::0.4169)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2737::1.2737) (0.0139::0.0139) (0.4481::0.4481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1667::1.1667) (0.3930::0.3931)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.1893::1.1893) (0.0130::0.0130) (0.4269::0.4269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1390::0.1390)) (IOPATH B X (0.0871::0.0871) (0.1181::0.1181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1980::0.1980)) (IOPATH D Q (0.2154::0.2154) (0.1664::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4547::1.4547) (0.4725::0.4663)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4726::1.4726) (0.0135::0.0135) (0.5009::0.5009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3443::1.3443) (0.4425::0.4426)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3463::1.3463) (0.0143::0.0143) (0.4630::0.4630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5106::1.5106) (0.4811::0.4812)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5346::1.5346) (0.0117::0.0117) (0.5201::0.5201)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1993::0.1993)) (IOPATH D Q (0.2171::0.2171) (0.1653::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2121::0.2121) (0.1665::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3375::1.3375) (0.4360::0.4360)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3485::1.3485) (0.0136::0.0136) (0.4645::0.4645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1418::0.1418) (0.1335::0.1335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3516::1.3516) (0.4453::0.4454)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3780::1.3780) (0.0131::0.0131) (0.4816::0.4816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4547::1.4547) (0.4838::0.4839)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4697::1.4697) (0.0142::0.0142) (0.5144::0.5144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2173::0.2174) (0.1657::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2258::0.2258) (0.2021::0.2021)) (IOPATH D Q (0.2216::0.2217) (0.1680::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8952::1.8952) (0.6004::0.6005)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9147::1.9147) (0.0129::0.0129) (0.6335::0.6335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1980::0.1980) (0.2069::0.2069)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2088::0.2088) (0.1607::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2141::0.2143) (0.1690::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2620::0.2620) (0.1659::0.1659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2158::0.2164) (0.1710::0.1828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2464::0.2464) (0.2138::0.2138)) (IOPATH D Q (0.2423::0.2423) (0.1810::0.1826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2137::0.2138) (0.1629::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4931::1.4931) (0.4848::0.4849)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5127::1.5127) (0.0133::0.0133) (0.5179::0.5179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1948::0.1948)) (IOPATH D Q (0.2112::0.2115) (0.1687::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2117) (0.1598::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2306::0.2306) (0.1393::0.1393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2090::0.2091) (0.1633::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3081::1.3081) (0.4232::0.4233)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3156::1.3156) (0.0143::0.0143) (0.4504::0.4504)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5489::1.5489) (0.5110::0.5110)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.5413::1.5413) (0.0182::0.0182) (0.5060::0.5060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2116::0.2117) (0.1646::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0867::0.0867) (0.1057::0.1057)) (IOPATH B X (0.0886::0.0886) (0.1189::0.1189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0624::0.0624) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2102) (0.1602::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6401::1.6401) (0.5246::0.5247)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6471::1.6471) (0.0141::0.0141) (0.5501::0.5501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5282::1.5282) (0.4895::0.4895)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5285::1.5285) (0.0143::0.0143) (0.5101::0.5101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2102::0.2102) (0.1588::0.1588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0310::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0949::0.0949) (0.1426::0.1426)) (IOPATH B X (0.0888::0.0888) (0.1205::0.1205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2197::0.2197) (0.1318::0.1318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0919::0.0919) (0.1243::0.1243)) (IOPATH B X (0.0886::0.0886) (0.1202::0.1202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2112) (0.1607::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2084) (0.1607::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2136::0.2141) (0.1711::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2276::1.2276) (0.4099::0.4100)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2505::1.2505) (0.0128::0.0128) (0.4451::0.4451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2883::1.2883) (0.4365::0.4366)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3112::1.3112) (0.0131::0.0131) (0.4705::0.4705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2721::0.2727) (0.1933::0.1978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1867::0.1867) (0.2015::0.2015)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0694::0.0697)) (SETUP (negedge GATE) (posedge CLK) (0.0622::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2160::0.2162) (0.1662::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6782::1.6782) (0.5262::0.5263)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6820::1.6820) (0.0137::0.0137) (0.5503::0.5503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6869::1.6869) (0.5365::0.5365)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6937::1.6937) (0.0133::0.0133) (0.5625::0.5625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4874::1.4874) (0.4745::0.4746)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5080::1.5080) (0.0131::0.0131) (0.5110::0.5110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3091::1.3091) (0.4408::0.4408)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.3001::1.3001) (0.0184::0.0184) (0.4334::0.4335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1759::1.1759) (0.4039::0.4040)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.1978::1.1978) (0.0135::0.0135) (0.4371::0.4371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4720::1.4720) (0.4826::0.4827)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4929::1.4929) (0.0131::0.0131) (0.5162::0.5162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6633::1.6633) (0.5296::0.5296)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6843::1.6843) (0.0133::0.0133) (0.5635::0.5635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2096::0.2096) (0.1593::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2156::0.2156) (0.1634::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2773::0.2775) (0.1743::0.1743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5646::1.5646) (0.4937::0.4938)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5663::1.5663) (0.0140::0.0140) (0.5155::0.5155)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0638::0.0638) (0.0355::0.0355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2602::1.2602) (0.4278::0.4279)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2812::1.2812) (0.0132::0.0132) (0.4611::0.4611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7482::1.7481) (0.5690::0.5690)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7557::1.7557) (0.0136::0.0136) (0.5960::0.5960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8992::1.8991) (0.5971::0.5972)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9055::1.9055) (0.0125::0.0125) (0.6211::0.6211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2097) (0.1606::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0691::0.0691) (0.0378::0.0378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1969::0.1969) (0.2063::0.2063)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2407::0.2407) (0.2106::0.2106)) (IOPATH D Q (0.2368::0.2369) (0.1788::0.1816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2088::0.2092) (0.1659::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0960::0.0960) (0.1367::0.1368)) (IOPATH B X (0.0891::0.0891) (0.1186::0.1186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0849::0.0849) (0.1058::0.1058)) (IOPATH B X (0.0859::0.0859) (0.1154::0.1154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2133) (0.1646::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2165::0.2166) (0.1654::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3743::1.3743) (0.4521::0.4521)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3904::1.3904) (0.0138::0.0138) (0.4829::0.4829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2127::0.2127) (0.1713::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1075::0.1076) (0.0969::0.0983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0884::0.0884) (0.1103::0.1103)) (IOPATH B X (0.0878::0.0878) (0.1139::0.1139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3391::1.3391) (0.4439::0.4440)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3561::1.3561) (0.0129::0.0129) (0.4723::0.4723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3484::1.3484) (0.4415::0.4416)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3686::1.3686) (0.0132::0.0132) (0.4746::0.4746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2082) (0.1594::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0893::0.0893) (0.1200::0.1200)) (IOPATH B X (0.0864::0.0864) (0.1167::0.1167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5513::1.5513) (0.5131::0.5132)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5686::1.5686) (0.0130::0.0130) (0.5451::0.5451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5106::1.5106) (0.4776::0.4777)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5263::1.5263) (0.0135::0.0135) (0.5088::0.5088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4099::1.4099) (0.4598::0.4621)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4138::1.4138) (0.0141::0.0141) (0.4822::0.4822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2356::1.2356) (0.4203::0.4204)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2584::1.2584) (0.0142::0.0142) (0.4550::0.4550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1991::0.1991) (0.2074::0.2074)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3420::1.3420) (0.4429::0.4430)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3704::1.3704) (0.0122::0.0122) (0.4800::0.4800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5261::1.5261) (0.4845::0.4846)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5382::1.5382) (0.0136::0.0136) (0.5107::0.5107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5264::1.5264) (0.4970::0.4906)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5362::1.5362) (0.0138::0.0138) (0.5187::0.5187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2158::0.2158) (0.1646::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0942::0.0942) (0.1360::0.1360)) (IOPATH B X (0.0875::0.0875) (0.1175::0.1175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2113::0.2113) (0.1660::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3907::1.3907) (0.4560::0.4561)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3994::1.3994) (0.0132::0.0132) (0.4815::0.4815)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2097) (0.1604::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2119) (0.1621::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1847::1.1847) (0.3971::0.3972)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2057::1.2057) (0.0131::0.0131) (0.4298::0.4298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2097::0.2101) (0.1678::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2373::0.2373) (0.2087::0.2087)) (IOPATH D Q (0.2332::0.2333) (0.1754::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2155::0.2155) (0.1653::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2136::0.2139) (0.1719::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2981::0.2981) (0.1871::0.1871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2102) (0.1605::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2045::0.2045) (0.2101::0.2101)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1956::0.1956)) (IOPATH D Q (0.2126::0.2128) (0.1703::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2134::0.2134) (0.1697::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2410::1.2410) (0.4088::0.4089)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2655::1.2655) (0.0124::0.0124) (0.4462::0.4462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0596::0.0596) (0.0358::0.0358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2934::1.2934) (0.4312::0.4312)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3099::1.3099) (0.0128::0.0128) (0.4612::0.4612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0679::0.0679) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5315::1.5315) (0.5059::0.5059)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.5305::1.5305) (0.0186::0.0186) (0.5113::0.5113)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2112::0.2112) (0.1669::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2094) (0.1608::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2921::0.2922) (0.1838::0.1838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2131) (0.1631::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1340::0.1341)) (IOPATH B X (0.0904::0.0904) (0.1338::0.1338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6051::1.6051) (0.5275::0.5275)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.6042::1.6046) (0.0185::0.0185) (0.5328::0.5331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0858::0.0858) (0.1109::0.1109)) (IOPATH B X (0.0868::0.0868) (0.1209::0.1209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1594::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2069::0.2069) (0.2113::0.2113)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0558::0.0558) (0.0349::0.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3558::1.3558) (0.4448::0.4449)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3702::1.3702) (0.0140::0.0140) (0.4725::0.4725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4818::1.4818) (0.4863::0.4802)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4835::1.4835) (0.0142::0.0142) (0.5015::0.5015)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1950::0.1950)) (IOPATH D Q (0.2115::0.2121) (0.1689::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2170::0.2172) (0.1675::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2106) (0.1625::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2604::0.2605) (0.1643::0.1643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2619::1.2620) (0.4185::0.4185)) (IOPATH TE_B Z () () (0.0565::0.0565) (1.2829::1.2829) (0.0094::0.0094) (0.4552::0.4552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0919::0.0919) (0.1242::0.1243)) (IOPATH B X (0.0909::0.0909) (0.1293::0.1293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2148::0.2150) (0.1692::0.1746)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1916::0.1916) (0.1593::0.1604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2090::0.2094) (0.1646::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1761::0.1761) (0.1582::0.1582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1907::0.1907) (0.2033::0.2033)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5607::1.5607) (0.5057::0.5058)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5769::1.5769) (0.0142::0.0142) (0.5379::0.5379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9612::1.9612) (0.6210::0.6210)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.9894::1.9894) (0.0102::0.0102) (0.6517::0.6517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4370::1.4370) (0.4650::0.4650)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4608::1.4608) (0.0115::0.0115) (0.5014::0.5014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6156::1.6156) (0.5170::0.5170)) (IOPATH TE_B Z () () (0.0528::0.0528) (1.6680::1.6681) (0.0021::0.0021) (0.5745::0.5745)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6709::1.6709) (0.5340::0.5341)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6770::1.6770) (0.0132::0.0132) (0.5588::0.5588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4694::1.4694) (0.4878::0.4879)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4877::1.4877) (0.0137::0.0137) (0.5202::0.5202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1933::0.1933)) (IOPATH D Q (0.2087::0.2088) (0.1651::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2782::0.2783) (0.1749::0.1749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4440::1.4440) (0.4736::0.4736)) (IOPATH TE_B Z () () (0.0568::0.0568) (1.4663::1.4663) (0.0100::0.0100) (0.5096::0.5096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8138::1.8138) (0.5696::0.5696)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8216::1.8216) (0.0140::0.0140) (0.5974::0.5974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2253::0.2253) (0.2018::0.2018)) (IOPATH D Q (0.2211::0.2212) (0.1681::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4199::1.4199) (0.4673::0.4674)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4332::1.4332) (0.0138::0.0138) (0.4961::0.4961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2084::0.2084) (0.1611::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2123::0.2123) (0.1608::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2887::1.2887) (0.4360::0.4360)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2988::1.2988) (0.0133::0.0133) (0.4614::0.4614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1301::0.1301) (0.1245::0.1245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2113::0.2115) (0.1645::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2179::0.2179) (0.1659::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0971::0.0971) (0.1434::0.1434)) (IOPATH B X (0.0900::0.0900) (0.1182::0.1182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0488::0.0488) (0.0300::0.0300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0652::0.0652) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2054::0.2054) (0.1633::0.1651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1974::0.1974) (0.2066::0.2066)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1951::0.1951) (0.2056::0.2056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3061::1.3061) (0.4358::0.4359)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3327::1.3327) (0.0130::0.0130) (0.4771::0.4771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2081::0.2083) (0.1618::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1987::0.1987)) (IOPATH D Q (0.2168::0.2168) (0.1704::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5823::1.5822) (0.5233::0.5234)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6030::1.6030) (0.0133::0.0133) (0.5559::0.5559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3357::1.3357) (0.4425::0.4426)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3543::1.3543) (0.0135::0.0135) (0.4740::0.4740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7501::1.7501) (0.5586::0.5587)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7505::1.7505) (0.0135::0.0135) (0.5743::0.5743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2095::0.2096) (0.1631::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6107::1.6107) (0.5065::0.5066)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6166::1.6166) (0.0142::0.0142) (0.5319::0.5319)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3305::1.3305) (0.4370::0.4370)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3443::1.3443) (0.0130::0.0130) (0.4647::0.4647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4671::1.4671) (0.4720::0.4721)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4880::1.4880) (0.0126::0.0126) (0.5064::0.5064)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2588::1.2588) (0.4201::0.4202)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2789::1.2789) (0.0139::0.0139) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2187::1.2187) (0.4082::0.4083)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2380::1.2380) (0.0134::0.0134) (0.4404::0.4404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1607::0.1613) (0.1499::0.1512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1923::0.1923) (0.2041::0.2041)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2086) (0.1606::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0699::0.0699) (0.0380::0.0380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2100::0.2102) (0.1624::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2384::0.2384) (0.2092::0.2092)) (IOPATH D Q (0.2343::0.2343) (0.1761::0.1781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4451::1.4451) (0.4806::0.4806)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4483::1.4483) (0.0185::0.0185) (0.4964::0.4964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2625::0.2626) (0.2019::0.2041)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2139::0.2146) (0.1682::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2224::0.2224) (0.2188::0.2188)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0698::0.0698)) (SETUP (negedge GATE) (posedge CLK) (0.0622::0.0625)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2852::1.2852) (0.4253::0.4253)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3010::1.3010) (0.0138::0.0138) (0.4547::0.4547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1302::0.1302) (0.1245::0.1245)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0549::0.0549) (0.0322::0.0322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2155::0.2157) (0.1648::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3090::1.3090) (0.4342::0.4342)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3388::1.3388) (0.0118::0.0118) (0.4718::0.4718)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0659::0.0659) (0.0369::0.0369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2113) (0.1614::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5506::1.5506) (0.5053::0.5087)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5589::1.5589) (0.0127::0.0127) (0.5284::0.5284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2231::0.2231) (0.2005::0.2005)) (IOPATH D Q (0.2189::0.2190) (0.1667::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0845::0.0845) (0.1044::0.1044)) (IOPATH B X (0.0918::0.0918) (0.1377::0.1377)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2193::0.2193) (0.1675::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2145::0.2145) (0.1632::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1712::0.1712) (0.1566::0.1566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2010::0.2010) (0.2084::0.2084)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2894::1.2894) (0.4364::0.4365)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3017::1.3017) (0.0136::0.0136) (0.4637::0.4637)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2085::0.2085) (0.2120::0.2120)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2107) (0.1613::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1832::0.1832) (0.1482::0.1500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0941::0.0941) (0.1363::0.1364)) (IOPATH B X (0.0879::0.0879) (0.1195::0.1195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2094::0.2094) (0.1576::0.1590)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0580::0.0580) (0.0352::0.0352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4855::1.4855) (0.4709::0.4710)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4909::1.4909) (0.0133::0.0133) (0.4979::0.4979)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2091) (0.1598::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2102::0.2102) (0.1598::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4699::1.4699) (0.4776::0.4776)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4919::1.4919) (0.0126::0.0126) (0.5121::0.5121)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2532::0.2532) (0.1606::0.1606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2116::0.2122) (0.1708::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5032::1.5032) (0.4874::0.4874)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5229::1.5229) (0.0131::0.0131) (0.5207::0.5207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2406::0.2406) (0.2105::0.2105)) (IOPATH D Q (0.2362::0.2363) (0.1755::0.1774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2136::0.2142) (0.1711::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9737::1.9738) (0.6387::0.6387)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9923::1.9923) (0.0121::0.0121) (0.6693::0.6693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3952::1.3952) (0.4505::0.4506)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4158::1.4158) (0.0137::0.0137) (0.4857::0.4857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2111::0.2111) (0.1601::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2432::0.2432) (0.2120::0.2120)) (IOPATH D Q (0.2391::0.2391) (0.1793::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2530::1.2530) (0.4255::0.4256)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2729::1.2729) (0.0136::0.0136) (0.4577::0.4577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8418::1.8418) (0.5952::0.5953)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8431::1.8431) (0.0131::0.0131) (0.6185::0.6185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2131::0.2131) (0.1607::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4290::1.4290) (0.4706::0.4707)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4441::1.4441) (0.0135::0.0135) (0.5053::0.5053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2092::0.2093) (0.1653::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0553::0.0553) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2085::0.2085) (0.1604::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2087) (0.1601::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3074::1.3074) (0.4307::0.4308)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3181::1.3181) (0.0130::0.0130) (0.4570::0.4570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1381::0.1381) (0.1299::0.1299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1897::0.1897) (0.2029::0.2029)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2447::0.2447) (0.2128::0.2128)) (IOPATH D Q (0.2403::0.2404) (0.1776::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2117::0.2120) (0.1674::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2108::0.2110) (0.1633::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1997::0.1997)) (IOPATH D Q (0.2176::0.2176) (0.1678::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1206::0.1207)) (IOPATH B X (0.0943::0.0943) (0.1346::0.1346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0860::0.0860) (0.1103::0.1103)) (IOPATH B X (0.0858::0.0858) (0.1158::0.1158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2158::0.2158) (0.1635::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2098::0.2100) (0.1634::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1951::0.1951) (0.2054::0.2054)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4759::1.4759) (0.4898::0.4899)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4937::1.4937) (0.0137::0.0137) (0.5223::0.5223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6836::1.6836) (0.5395::0.5396)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6911::1.6911) (0.0134::0.0134) (0.5663::0.5663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2092::0.2092) (0.1675::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2664::0.2664) (0.2024::0.2042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4139::1.4139) (0.4526::0.4526)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4301::1.4301) (0.0133::0.0133) (0.4870::0.4870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2381::1.2381) (0.4215::0.4215)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2609::1.2609) (0.0125::0.0125) (0.4553::0.4553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7385::1.7385) (0.5696::0.5697)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7611::1.7611) (0.0127::0.0127) (0.6033::0.6033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7421::1.7421) (0.5585::0.5511)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7514::1.7514) (0.0133::0.0133) (0.5794::0.5794)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2103) (0.1617::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7393::1.7392) (0.5409::0.5410)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7468::1.7468) (0.0134::0.0134) (0.5674::0.5674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2449::1.2449) (0.4173::0.4173)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2644::1.2644) (0.0137::0.0137) (0.4491::0.4491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4653::1.4653) (0.4694::0.4695)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4834::1.4834) (0.0134::0.0134) (0.5039::0.5039)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1587::0.1587) (0.1378::0.1378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2477::1.2477) (0.4246::0.4247)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2715::1.2715) (0.0129::0.0129) (0.4594::0.4594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2232::0.2232) (0.2006::0.2006)) (IOPATH D Q (0.2208::0.2211) (0.1812::0.1862)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1282::0.1282) (0.1232::0.1232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2111::0.2111) (0.1640::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2134::0.2137) (0.1705::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2111::0.2114) (0.1672::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2146::0.2146) (0.1708::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1342::0.1342) (0.1055::0.1056)) (IOPATH A Y (0.1870::0.1870) (0.0339::0.0339)) (IOPATH B Y (0.1737::0.1737) (0.0355::0.0355)) (IOPATH C Y (0.1483::0.1483) (0.0325::0.0325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1313::0.1313) (0.1426::0.1426)) (IOPATH D X (0.1311::0.1311) (0.1488::0.1488)) (IOPATH A_N X (0.1738::0.1738) (0.1400::0.1400)) (IOPATH B_N X (0.1795::0.1795) (0.1489::0.1489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1321::0.1321) (0.1434::0.1434)) (IOPATH D X (0.1313::0.1313) (0.1489::0.1489)) (IOPATH A_N X (0.1739::0.1739) (0.1401::0.1401)) (IOPATH B_N X (0.1790::0.1790) (0.1486::0.1486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1298::0.1298) (0.1338::0.1338)) (IOPATH C X (0.1297::0.1297) (0.1418::0.1418)) (IOPATH D X (0.1309::0.1309) (0.1529::0.1529)) (IOPATH A_N X (0.1652::0.1652) (0.1398::0.1398)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1286::0.1286) (0.1399::0.1399)) (IOPATH D X (0.1289::0.1289) (0.1470::0.1470)) (IOPATH A_N X (0.1725::0.1725) (0.1388::0.1388)) (IOPATH B_N X (0.1772::0.1772) (0.1473::0.1473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1292::0.1292) (0.1332::0.1332)) (IOPATH C X (0.1294::0.1294) (0.1408::0.1408)) (IOPATH D X (0.1311::0.1311) (0.1530::0.1530)) (IOPATH A_N X (0.1670::0.1670) (0.1407::0.1407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1270::0.1270) (0.1317::0.1317)) (IOPATH C X (0.1264::0.1264) (0.1386::0.1386)) (IOPATH D X (0.1281::0.1281) (0.1506::0.1506)) (IOPATH A_N X (0.1633::0.1633) (0.1381::0.1381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1945::0.1945) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2817::1.2817) (0.4245::0.4246)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2973::1.2973) (0.0127::0.0127) (0.4549::0.4549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1284::0.1284) (0.1204::0.1204)) (IOPATH B X (0.1343::0.1343) (0.1376::0.1376)) (IOPATH C X (0.1333::0.1333) (0.1462::0.1462)) (IOPATH D X (0.1339::0.1339) (0.1530::0.1530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2116::0.2117) (0.1700::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0528::0.0528) (0.0320::0.0320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5238::1.5238) (0.4972::0.4972)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5307::1.5307) (0.0127::0.0127) (0.5212::0.5212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5076::1.5076) (0.4907::0.4964)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5216::1.5216) (0.0136::0.0136) (0.5202::0.5202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2238::1.2238) (0.4055::0.4056)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2441::1.2441) (0.0129::0.0129) (0.4397::0.4397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2639::0.2640) (0.1673::0.1673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2107::0.2107) (0.1609::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2359::1.2359) (0.4143::0.4144)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2469::1.2469) (0.0140::0.0140) (0.4452::0.4452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0865::0.0865) (0.1109::0.1109)) (IOPATH B X (0.0886::0.0886) (0.1253::0.1253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2139::0.2139) (0.1664::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1598::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5599::1.5599) (0.5060::0.5061)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5793::1.5793) (0.0134::0.0134) (0.5402::0.5402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2107::0.2109) (0.1646::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2088::0.2088) (0.1621::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2900::0.2900) (0.1819::0.1819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8156::1.8155) (0.5820::0.5820)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8318::1.8318) (0.0132::0.0132) (0.6130::0.6130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2096) (0.1607::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4895::1.4895) (0.4765::0.4766)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5108::1.5108) (0.0128::0.0128) (0.5114::0.5114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2091::0.2091) (0.1610::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2121::0.2126) (0.1688::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2137::0.2138) (0.1629::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7297::1.7297) (0.5631::0.5632)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7343::1.7343) (0.0136::0.0136) (0.5883::0.5883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2111::0.2115) (0.1667::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2079) (0.1604::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4827::1.4827) (0.4730::0.4731)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4909::1.4909) (0.0135::0.0135) (0.4980::0.4980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1956::0.1956)) (IOPATH D Q (0.2117::0.2119) (0.1633::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2089::0.2092) (0.1648::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2109::0.2110) (0.1641::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0547::0.0547) (0.0326::0.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2920::0.2921) (0.1821::0.1821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2118) (0.1611::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6056::1.6056) (0.5276::0.5276)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5990::1.5993) (0.0185::0.0185) (0.5172::0.5176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2168::0.2169) (0.1663::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3691::1.3691) (0.4589::0.4590)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3718::1.3718) (0.0142::0.0142) (0.4798::0.4797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6469::1.6468) (0.5250::0.5250)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6685::1.6685) (0.0127::0.0127) (0.5601::0.5601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1967::0.1967)) (IOPATH D Q (0.2133::0.2135) (0.1657::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2107::0.2110) (0.1652::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3036::1.3036) (0.4318::0.4319)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3325::1.3325) (0.0131::0.0131) (0.4703::0.4703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6477::1.6477) (0.5163::0.5163)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6549::1.6549) (0.0134::0.0134) (0.5404::0.5404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6454::1.6454) (0.5249::0.5250)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6617::1.6617) (0.0131::0.0131) (0.5574::0.5574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3474::1.3474) (0.4432::0.4433)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3655::1.3655) (0.0133::0.0133) (0.4753::0.4753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5874::1.5874) (0.5054::0.5054)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5942::1.5942) (0.0128::0.0128) (0.5310::0.5310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2142::0.2144) (0.1675::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2111::0.2115) (0.1719::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0161::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3971::1.3971) (0.4548::0.4489)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4115::1.4115) (0.0139::0.0139) (0.4816::0.4816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1601::0.1613) (0.1487::0.1514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2477::1.2477) (0.4136::0.4137)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2695::1.2695) (0.0131::0.0131) (0.4483::0.4483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3299::1.3299) (0.4481::0.4482)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3540::1.3540) (0.0126::0.0126) (0.4835::0.4835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2132::0.2134) (0.1626::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8161::1.8161) (0.5729::0.5730)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8218::1.8218) (0.0139::0.0139) (0.5911::0.5911)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2285::1.2285) (0.4109::0.4110)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2534::1.2534) (0.0130::0.0130) (0.4475::0.4475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2395::0.2395) (0.2099::0.2099)) (IOPATH D Q (0.2354::0.2355) (0.1767::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2109::0.2113) (0.1747::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2746::0.2746) (0.2283::0.2283)) (IOPATH D Q (0.2704::0.2704) (0.1940::0.1959)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1697::0.1697) (0.1507::0.1507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8605::1.8605) (0.5828::0.5829)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8710::1.8710) (0.0134::0.0134) (0.6126::0.6126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7159::1.7159) (0.5372::0.5373)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7201::1.7201) (0.0127::0.0127) (0.5618::0.5618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1331::0.1331) (0.1907::0.1907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1963::0.1963) (0.2060::0.2060)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0499::0.0499) (0.0312::0.0312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2098::0.2098) (0.1661::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1735::0.1735) (0.1667::0.1667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1503::0.1503) (0.1283::0.1283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2154::0.2156) (0.1667::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2139::0.2139) (0.1721::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1343::0.1343)) (IOPATH B X (0.0859::0.0859) (0.1144::0.1144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2137::0.2138) (0.1653::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1778::0.1779) (0.1451::0.1473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9922::1.9922) (0.6403::0.6404)) (IOPATH TE_B Z () () (0.0526::0.0526) (2.0183::2.0184) (0.0018::0.0018) (0.6695::0.6696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4080::1.4080) (0.4713::0.4714)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4317::1.4317) (0.0113::0.0113) (0.5057::0.5057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2007::1.2007) (0.4003::0.4004)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2211::1.2211) (0.0139::0.0139) (0.4333::0.4333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3282::1.3282) (0.4414::0.4415)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3479::1.3479) (0.0135::0.0135) (0.4788::0.4788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4385::1.4385) (0.4732::0.4733)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4427::1.4427) (0.0139::0.0139) (0.4955::0.4955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2119::0.2121) (0.1697::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5372::1.5372) (0.4863::0.4864)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5509::1.5509) (0.0123::0.0123) (0.5177::0.5177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3815::1.3815) (0.4479::0.4480)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3952::1.3952) (0.0140::0.0140) (0.4774::0.4774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1424::0.1424)) (IOPATH B X (0.0860::0.0860) (0.1164::0.1164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2136) (0.1636::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4889::1.4889) (0.4840::0.4841)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5141::1.5141) (0.0124::0.0124) (0.5200::0.5200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2179::0.2181) (0.1674::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0677::0.0677) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2106) (0.1621::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2879::1.2879) (0.4370::0.4371)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3090::1.3090) (0.0128::0.0128) (0.4691::0.4691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1261::0.1262) (0.1112::0.1127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0531::0.0531) (0.0315::0.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2126::0.2133) (0.1689::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1739::0.1739) (0.2331::0.2345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2023::0.2023) (0.2090::0.2090)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5072::1.5072) (0.4847::0.4848)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5123::1.5123) (0.0139::0.0139) (0.5090::0.5090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3597::1.3597) (0.4436::0.4436)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3753::1.3753) (0.0140::0.0140) (0.4749::0.4749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5561::1.5560) (0.4982::0.4983)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5620::1.5620) (0.0141::0.0141) (0.5230::0.5230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2090::0.2096) (0.1684::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3180::1.3180) (0.4305::0.4305)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3321::1.3321) (0.0133::0.0133) (0.4602::0.4602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2144::0.2146) (0.1662::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2401::0.2402) (0.1439::0.1439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1749::1.1749) (0.3942::0.3942)) (IOPATH TE_B Z () () (0.0578::0.0579) (1.1974::1.1974) (0.0135::0.0135) (0.4281::0.4281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2147::0.2147) (0.1617::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2096::0.2104) (0.1680::0.1804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1965::0.1966) (0.1572::0.1590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2080) (0.1591::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2104) (0.1593::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0979::0.0979) (0.1358::0.1358)) (IOPATH B X (0.0904::0.0904) (0.1182::0.1182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1343::0.1343)) (IOPATH B X (0.0862::0.0862) (0.1171::0.1171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2080) (0.1585::0.1592)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6560::1.6560) (0.5296::0.5297)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6836::1.6836) (0.0118::0.0118) (0.5662::0.5662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2425::1.2425) (0.4158::0.4159)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2607::1.2607) (0.0135::0.0135) (0.4473::0.4473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8097::1.8097) (0.5716::0.5717)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8161::1.8161) (0.0136::0.0136) (0.5916::0.5916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5247::1.5247) (0.4979::0.4980)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5314::1.5314) (0.0134::0.0134) (0.5198::0.5198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8914::1.8914) (0.5998::0.5999)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.9216::1.9216) (0.0109::0.0109) (0.6373::0.6373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2181::0.2189) (0.1759::0.1884)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0107::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2299::0.2299) (0.1385::0.1385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2098) (0.1594::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5512::1.5513) (0.5073::0.5074)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5686::1.5686) (0.0136::0.0136) (0.5349::0.5349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2268::1.2268) (0.4106::0.4107)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2474::1.2474) (0.0132::0.0132) (0.4441::0.4441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2119::0.2119) (0.1594::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3712::0.3712) (0.2754::0.2754)) (IOPATH D Q (0.3669::0.3669) (0.2417::0.2417)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2800::1.2800) (0.4262::0.4263)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2998::1.2998) (0.0136::0.0136) (0.4589::0.4589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0958::0.0958) (0.1574::0.1575)) (IOPATH B X (0.0940::0.0940) (0.1365::0.1365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1970::1.1970) (0.4104::0.4105)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2225::1.2225) (0.0131::0.0131) (0.4460::0.4460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6836::1.6836) (0.5417::0.5454)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6920::1.6920) (0.0136::0.0136) (0.5649::0.5649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2021::0.2021) (0.2089::0.2089)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2100) (0.1613::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4946::1.4946) (0.4866::0.4867)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5148::1.5148) (0.0133::0.0133) (0.5205::0.5205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2241::0.2241) (0.2011::0.2011)) (IOPATH D Q (0.2212::0.2219) (0.1770::0.1881)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3024::1.3024) (0.4387::0.4388)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3172::1.3172) (0.0131::0.0131) (0.4681::0.4681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9846::1.9846) (0.6148::0.6148)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9866::1.9866) (0.0139::0.0139) (0.6296::0.6296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2519::0.2519) (0.2169::0.2169)) (IOPATH D Q (0.2477::0.2477) (0.1835::0.1848)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8170::1.8170) (0.5737::0.5738)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8285::1.8285) (0.0137::0.0137) (0.6042::0.6042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2348::0.2348) (0.1375::0.1375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2095::0.2104) (0.1709::0.1856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3990::1.3990) (0.4561::0.4562)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4143::1.4143) (0.0127::0.0127) (0.4862::0.4862)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2250::0.2250) (0.2016::0.2016)) (IOPATH D Q (0.2209::0.2209) (0.1672::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1883::0.1883) (0.2022::0.2022)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2540::0.2540) (0.2181::0.2181)) (IOPATH D Q (0.2498::0.2499) (0.1849::0.1870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3139::1.3139) (0.4350::0.4317)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3342::1.3342) (0.0134::0.0134) (0.4657::0.4657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2108::0.2111) (0.1645::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2085) (0.1593::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3488::1.3488) (0.4394::0.4395)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3690::1.3690) (0.0133::0.0133) (0.4732::0.4732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2285::1.2285) (0.4127::0.4128)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2506::1.2506) (0.0136::0.0136) (0.4463::0.4463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0914::0.0914) (0.1221::0.1221)) (IOPATH B X (0.0901::0.0901) (0.1256::0.1256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4505::1.4505) (0.4734::0.4735)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4705::1.4705) (0.0129::0.0129) (0.5063::0.5063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6932::1.6932) (0.5459::0.5460)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7000::1.7000) (0.0139::0.0139) (0.5715::0.5715)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2144::0.2144) (0.1718::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0948::0.0948) (0.1417::0.1417)) (IOPATH B X (0.0878::0.0878) (0.1168::0.1168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2118) (0.1630::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2106::0.2106) (0.1618::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2555::1.2555) (0.4165::0.4166)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2798::1.2798) (0.0128::0.0128) (0.4523::0.4523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1370::0.1371)) (IOPATH B X (0.0871::0.0871) (0.1190::0.1190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2128::0.2128) (0.1665::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0553::0.0553) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1980::0.1980)) (IOPATH D Q (0.2151::0.2151) (0.1641::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1862::0.1862) (0.2012::0.2012)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5290::1.5290) (0.5052::0.5053)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5496::1.5496) (0.0128::0.0128) (0.5397::0.5397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2849::0.2864) (0.2026::0.2067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2135::0.2136) (0.1658::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2102) (0.1614::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2110::0.2116) (0.1696::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1880::0.1880) (0.2020::0.2020)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4685::1.4685) (0.4757::0.4758)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4784::1.4784) (0.0136::0.0136) (0.5027::0.5027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2139::0.2140) (0.1681::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2811::1.2811) (0.4184::0.4185)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2963::1.2963) (0.0131::0.0131) (0.4502::0.4502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2292::0.2292) (0.2040::0.2040)) (IOPATH D Q (0.2252::0.2253) (0.1719::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6741::1.6741) (0.5382::0.5383)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6737::1.6737) (0.0140::0.0140) (0.5523::0.5523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0666::0.0666) (0.0361::0.0361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1953::1.1953) (0.4093::0.4094)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2168::1.2168) (0.0134::0.0134) (0.4421::0.4421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3959::1.3959) (0.4517::0.4517)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4056::1.4056) (0.0135::0.0135) (0.4789::0.4789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2747::0.2747) (0.1739::0.1739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1728::0.1735) (0.1540::0.1556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2231::0.2231) (0.2006::0.2006)) (IOPATH D Q (0.2191::0.2192) (0.1683::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2008::0.2008)) (IOPATH D Q (0.2194::0.2195) (0.1683::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2119) (0.1623::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1891::0.1891) (0.2026::0.2026)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6903::1.6903) (0.5512::0.5513)) (IOPATH TE_B Z () () (0.0535::0.0535) (1.7121::1.7121) (0.0036::0.0036) (0.5767::0.5767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0853::0.0853) (0.1061::0.1061)) (IOPATH B X (0.0922::0.0922) (0.1380::0.1380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4735::1.4735) (0.4889::0.4890)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4994::1.4994) (0.0123::0.0123) (0.5266::0.5266)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1764::1.1764) (0.4047::0.4048)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2004::1.2004) (0.0125::0.0125) (0.4391::0.4391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0912::0.0912) (0.1267::0.1267)) (IOPATH B X (0.0855::0.0855) (0.1147::0.1147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6689::1.6689) (0.5336::0.5337)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6911::1.6911) (0.0126::0.0126) (0.5693::0.5693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2598::1.2598) (0.4273::0.4274)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2806::1.2806) (0.0135::0.0135) (0.4605::0.4605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2146::0.2146) (0.1663::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2101::0.2103) (0.1666::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1901::0.1901) (0.2030::0.2030)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2532::0.2532) (0.1524::0.1524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4193::1.4193) (0.4673::0.4674)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4417::1.4417) (0.0127::0.0127) (0.5017::0.5017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3305::1.3305) (0.4398::0.4399)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3503::1.3503) (0.0138::0.0138) (0.4726::0.4726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0996::0.0996) (0.1404::0.1404)) (IOPATH B X (0.0932::0.0932) (0.1235::0.1235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2135::0.2137) (0.1641::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1869::0.1869) (0.1651::0.1651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5532::1.5532) (0.5069::0.5070)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5747::1.5747) (0.0131::0.0131) (0.5402::0.5402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2159::0.2162) (0.1700::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8993::1.8993) (0.5986::0.5986)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.9046::1.9046) (0.0141::0.0141) (0.6216::0.6216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7661::1.7661) (0.5747::0.5748)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7756::1.7756) (0.0131::0.0131) (0.6026::0.6026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4222::1.4222) (0.4630::0.4631)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4360::1.4360) (0.0141::0.0141) (0.4924::0.4924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8489::1.8489) (0.5893::0.5894)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8589::1.8589) (0.0126::0.0126) (0.6185::0.6185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1894::0.1894) (0.2028::0.2028)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0542::0.0542) (0.0326::0.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2085::0.2087) (0.1586::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1992::0.1992)) (IOPATH D Q (0.2173::0.2175) (0.1708::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2120::0.2120) (0.1634::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2087) (0.1644::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2145::0.2147) (0.1677::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1595::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1921::1.1921) (0.4093::0.4093)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2164::1.2164) (0.0129::0.0129) (0.4434::0.4434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2002::0.2002) (0.2080::0.2080)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5218::1.5218) (0.4840::0.4841)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5404::1.5404) (0.0121::0.0121) (0.5176::0.5176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2142::0.2144) (0.1741::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1682::1.1682) (0.3998::0.3999)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1911::1.1911) (0.0128::0.0128) (0.4341::0.4341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0935::0.0935) (0.1385::0.1386)) (IOPATH B X (0.0864::0.0864) (0.1153::0.1153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0877::0.0877) (0.1117::0.1118)) (IOPATH B X (0.0892::0.0892) (0.1241::0.1241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3862::1.3862) (0.4486::0.4487)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3901::1.3901) (0.0143::0.0143) (0.4726::0.4726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4189::1.4189) (0.4598::0.4599)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4435::1.4435) (0.0131::0.0131) (0.4976::0.4976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6714::1.6714) (0.5345::0.5346)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6823::1.6823) (0.0134::0.0134) (0.5629::0.5629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1878::1.1878) (0.4065::0.4066)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2153::1.2153) (0.0127::0.0127) (0.4440::0.4440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0684::0.0684) (0.0351::0.0351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1992::0.1992)) (IOPATH D Q (0.2166::0.2166) (0.1636::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0879::0.0879) (0.1087::0.1087)) (IOPATH B X (0.0927::0.0927) (0.1335::0.1335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2131::0.2134) (0.1672::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2138::0.2142) (0.1767::0.1832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2028::0.2028) (0.2093::0.2093)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0868::0.0868) (0.1130::0.1130)) (IOPATH B X (0.0859::0.0859) (0.1159::0.1159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2107::0.2107) (0.1782::0.1782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0597::0.0597) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2092::0.2093) (0.1594::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5849::1.5849) (0.5042::0.5043)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5908::1.5908) (0.0134::0.0134) (0.5290::0.5290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2100::0.2101) (0.1655::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4434::1.4434) (0.4698::0.4699)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4572::1.4572) (0.0133::0.0133) (0.4985::0.4985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3082::1.3082) (0.4257::0.4258)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3259::1.3259) (0.0133::0.0133) (0.4578::0.4578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1606::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2351::1.2351) (0.4143::0.4143)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2571::1.2571) (0.0130::0.0130) (0.4478::0.4478)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3889::1.3889) (0.4554::0.4554)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4146::1.4146) (0.0127::0.0127) (0.4920::0.4920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4838::1.4838) (0.4852::0.4853)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4918::1.4918) (0.0131::0.0131) (0.5107::0.5107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2104::0.2104) (0.1675::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1910::0.1910) (0.2035::0.2035)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2226::0.2226) (0.2003::0.2003)) (IOPATH D Q (0.2186::0.2186) (0.1672::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2149::0.2149) (0.1643::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4727::1.4727) (0.4802::0.4803)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4866::1.4866) (0.0139::0.0139) (0.5094::0.5094)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1203::0.1203) (0.1167::0.1167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2169::0.2169) (0.1690::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1001::0.1001) (0.1450::0.1451)) (IOPATH B X (0.0917::0.0917) (0.1159::0.1159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1336::0.1336)) (IOPATH B X (0.0880::0.0880) (0.1227::0.1227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2170::0.2170) (0.1292::0.1292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1991::0.1991)) (IOPATH D Q (0.2168::0.2169) (0.1664::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2300::0.2300) (0.2045::0.2045)) (IOPATH D Q (0.2262::0.2262) (0.1728::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6429::1.6429) (0.5598::0.5600)) (IOPATH TE_B Z () () (0.0516::0.0516) (1.6738::1.6743) (-0.0002::-0.0002) (0.5773::0.5775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2165::0.2166) (0.1707::0.1725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0946::0.0946) (0.1370::0.1370)) (IOPATH B X (0.0863::0.0863) (0.1118::0.1118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2126::0.2126) (0.1669::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4491::1.4491) (0.4783::0.4783)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.4782::1.4782) (0.0071::0.0071) (0.5199::0.5199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0875::0.0875) (0.1145::0.1145)) (IOPATH B X (0.0857::0.0857) (0.1146::0.1146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2086::0.2086) (0.1595::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2665::1.2665) (0.4223::0.4223)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2914::1.2914) (0.0127::0.0127) (0.4575::0.4575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4621::1.4621) (0.4671::0.4672)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4834::1.4834) (0.0133::0.0133) (0.5014::0.5014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2118::0.2118) (0.1673::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2362::0.2363) (0.1438::0.1438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2098) (0.1605::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3709::1.3709) (0.4538::0.4539)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3920::1.3920) (0.0137::0.0137) (0.4870::0.4870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4215::1.4215) (0.4741::0.4742)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4360::1.4360) (0.0137::0.0137) (0.5037::0.5037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9207::1.9207) (0.5914::0.5915)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9298::1.9298) (0.0137::0.0137) (0.6184::0.6184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2124::0.2130) (0.1694::0.1811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2877::1.2877) (0.4349::0.4350)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2987::1.2987) (0.0129::0.0129) (0.4608::0.4608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7465::1.7465) (0.5606::0.5607)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7491::1.7491) (0.0129::0.0129) (0.5779::0.5779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3129::1.3129) (0.4434::0.4435)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3298::1.3298) (0.0139::0.0139) (0.4736::0.4736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2252::0.2252) (0.2018::0.2018)) (IOPATH D Q (0.2226::0.2232) (0.1799::0.1904)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2397::0.2397) (0.2100::0.2100)) (IOPATH D Q (0.2357::0.2357) (0.1773::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2530::0.2531) (0.1597::0.1597)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2166::0.2172) (0.1724::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2120::0.2120) (0.1600::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2174::0.2175) (0.1690::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6841::1.6841) (0.5439::0.5440)) (IOPATH TE_B Z () () (0.0558::0.0558) (1.6858::1.6858) (0.0080::0.0080) (0.5730::0.5730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2467::0.2467) (0.1518::0.1518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2156::0.2159) (0.1703::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2166::0.2166) (0.1632::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0310::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4716::1.4716) (0.4833::0.4834)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4909::1.4909) (0.0138::0.0138) (0.5102::0.5102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1187::0.1187) (0.1157::0.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2161::1.2161) (0.4162::0.4163)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2410::1.2410) (0.0129::0.0129) (0.4515::0.4515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3305::1.3305) (0.4339::0.4340)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3452::1.3452) (0.0133::0.0133) (0.4654::0.4654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0888::0.0888) (0.1171::0.1171)) (IOPATH B X (0.0867::0.0867) (0.1158::0.1158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0920::0.0920) (0.1276::0.1277)) (IOPATH B X (0.0864::0.0864) (0.1163::0.1163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2162::1.2162) (0.4041::0.4041)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2433::1.2433) (0.0131::0.0131) (0.4423::0.4423)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2030::0.2030) (0.2093::0.2093)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4755::1.4755) (0.4902::0.4903)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4970::1.4970) (0.0130::0.0130) (0.5256::0.5256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1498::0.1498) (0.1370::0.1370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4508::1.4508) (0.4831::0.4832)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4672::1.4672) (0.0140::0.0140) (0.5133::0.5133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6795::1.6795) (0.5400::0.5401)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6902::1.6902) (0.0123::0.0123) (0.5650::0.5650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2123::0.2131) (0.1703::0.1838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2087::0.2089) (0.1610::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0977::0.0977) (0.1403::0.1404)) (IOPATH B X (0.0919::0.0919) (0.1238::0.1238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0579::0.0579) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1961::1.1961) (0.3975::0.3976)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2155::1.2155) (0.0134::0.0134) (0.4301::0.4301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8301::1.8301) (0.5706::0.5707)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8449::1.8449) (0.0123::0.0123) (0.6047::0.6047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2397::0.2397) (0.2100::0.2100)) (IOPATH D Q (0.2356::0.2358) (0.1775::0.1811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2617::0.2618) (0.2009::0.2027)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2097) (0.1594::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2117) (0.1625::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3827::1.3827) (0.4623::0.4623)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.3814::1.3814) (0.0182::0.0182) (0.4655::0.4655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5518::1.5518) (0.5060::0.5061)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5575::1.5575) (0.0129::0.0129) (0.5296::0.5296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0491::0.0491) (0.0299::0.0299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2027::0.2027) (0.1723::0.1723)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4738::1.4738) (0.4798::0.4799)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4874::1.4874) (0.0139::0.0139) (0.5095::0.5095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2165::0.2166) (0.1653::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2255::0.2255) (0.2019::0.2019)) (IOPATH D Q (0.2213::0.2214) (0.1683::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2163::1.2163) (0.4064::0.4065)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2390::1.2390) (0.0138::0.0138) (0.4411::0.4411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2151::0.2152) (0.1702::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1862::0.1869) (0.1362::0.1404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2425::1.2425) (0.4165::0.4166)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2620::1.2620) (0.0140::0.0140) (0.4454::0.4454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1235::0.1235) (0.1190::0.1190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2397::0.2397) (0.2100::0.2100)) (IOPATH D Q (0.2358::0.2359) (0.1783::0.1812)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4610::1.4609) (0.4723::0.4662)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4709::1.4709) (0.0139::0.0139) (0.4966::0.4966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2080) (0.1593::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2500::0.2500) (0.2159::0.2159)) (IOPATH D Q (0.2459::0.2460) (0.1827::0.1850)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0881::0.0881) (0.1107::0.1107)) (IOPATH B X (0.0875::0.0875) (0.1143::0.1143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0994::0.0994) (0.1303::0.1303)) (IOPATH B X (0.1023::0.1023) (0.1490::0.1490)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2501::0.2502) (0.1583::0.1583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1603::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9727::1.9728) (0.6401::0.6402)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9970::1.9970) (0.0120::0.0120) (0.6733::0.6733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3997::1.3997) (0.4569::0.4569)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4185::1.4185) (0.0133::0.0133) (0.4897::0.4897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6756::1.6756) (0.5482::0.5482)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.6690::1.6690) (0.0185::0.0185) (0.5432::0.5432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0651::0.0651) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1595::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2495::1.2495) (0.4145::0.4146)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2744::1.2744) (0.0121::0.0121) (0.4509::0.4509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4260::1.4260) (0.4636::0.4636)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4494::1.4494) (0.0123::0.0123) (0.4983::0.4983)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2088) (0.1644::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2254::0.2254) (0.2019::0.2019)) (IOPATH D Q (0.2220::0.2220) (0.1734::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4702::1.4702) (0.4887::0.4888)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4909::1.4909) (0.0134::0.0134) (0.5229::0.5229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4273::1.4273) (0.4660::0.4661)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4378::1.4378) (0.0138::0.0138) (0.4931::0.4931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2136::0.2136) (0.1640::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3102::1.3102) (0.4347::0.4348)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3195::1.3195) (0.0132::0.0132) (0.4605::0.4605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8277::1.8277) (0.5831::0.5832)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8252::1.8252) (0.0140::0.0140) (0.6034::0.6034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2151) (0.1648::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2541::0.2542) (0.1617::0.1617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2094) (0.1599::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2590::1.2590) (0.4267::0.4268)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2814::1.2814) (0.0131::0.0131) (0.4608::0.4608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2095::0.2097) (0.1691::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3929::1.3929) (0.4596::0.4626)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3989::1.3989) (0.0135::0.0135) (0.4832::0.4832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4662::1.4662) (0.4874::0.4875)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4812::1.4812) (0.0133::0.0133) (0.5181::0.5181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1795::0.1795) (0.1577::0.1577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4298::1.4298) (0.4634::0.4635)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4365::1.4365) (0.0134::0.0134) (0.4844::0.4844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5510::1.5510) (0.5055::0.5055)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5571::1.5571) (0.0139::0.0139) (0.5270::0.5270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1992::0.1992) (0.2075::0.2075)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2102::0.2106) (0.1686::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1986::0.1986)) (IOPATH D Q (0.2159::0.2160) (0.1652::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2819::0.2820) (0.1774::0.1774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2129::0.2129) (0.1627::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1201::0.1201) (0.1167::0.1167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2270::0.2270) (0.2028::0.2028)) (IOPATH D Q (0.2229::0.2231) (0.1694::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2099::0.2099) (0.1662::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2113) (0.1619::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2339::0.2339) (0.1411::0.1411)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2379::1.2379) (0.4068::0.4069)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2605::1.2605) (0.0127::0.0127) (0.4413::0.4413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7417::1.7417) (0.5443::0.5444)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7454::1.7454) (0.0133::0.0133) (0.5671::0.5671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2113::0.2114) (0.1643::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2420::1.2420) (0.4126::0.4127)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2636::1.2636) (0.0132::0.0132) (0.4460::0.4460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2097::0.2098) (0.1634::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4741::1.4741) (0.4926::0.4926)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4972::1.4972) (0.0124::0.0124) (0.5257::0.5257)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2835::1.2835) (0.4333::0.4333)) (IOPATH TE_B Z () () (0.0557::0.0557) (1.2860::1.2860) (0.0172::0.0172) (0.4400::0.4400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0903::0.0903) (0.1227::0.1227)) (IOPATH B X (0.0871::0.0871) (0.1199::0.1199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0652::0.0652) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2128::0.2128) (0.1698::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7411::1.7411) (0.5469::0.5470)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7483::1.7483) (0.0134::0.0134) (0.5733::0.5733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0509::0.0509) (0.0306::0.0306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2075::1.2075) (0.4027::0.4028)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2264::1.2264) (0.0140::0.0140) (0.4349::0.4349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5007::1.5007) (0.4995::0.4996)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5243::1.5243) (0.0126::0.0126) (0.5340::0.5340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2226::0.2226) (0.2003::0.2003)) (IOPATH D Q (0.2187::0.2189) (0.1686::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1856::0.1860) (0.1706::0.1726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2127::0.2128) (0.1639::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2593::1.2593) (0.4218::0.4218)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2820::1.2820) (0.0127::0.0127) (0.4559::0.4559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8506::1.8506) (0.5819::0.5820)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.8469::1.8469) (0.0144::0.0144) (0.5998::0.5998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2121::0.2125) (0.1667::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7276::1.7276) (0.5539::0.5540)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7356::1.7356) (0.0136::0.0136) (0.5812::0.5812)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2120::0.2126) (0.1715::0.1825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5788::1.5788) (0.4968::0.4969)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5908::1.5908) (0.0139::0.0139) (0.5254::0.5254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2130::0.2133) (0.1680::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2594::0.2594) (0.2208::0.2208)) (IOPATH D Q (0.2552::0.2552) (0.1870::0.1886)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0643::0.0643) (0.0349::0.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2110::0.2110) (0.2133::0.2133)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2142::0.2144) (0.1691::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5395::1.5394) (0.4993::0.4994)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5473::1.5473) (0.0141::0.0141) (0.5252::0.5252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7328::1.7328) (0.5451::0.5452)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7388::1.7388) (0.0133::0.0133) (0.5716::0.5716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1623::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3154::1.3154) (0.4426::0.4426)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.3107::1.3107) (0.0180::0.0180) (0.4408::0.4408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2104::0.2107) (0.1668::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2084::0.2084) (0.1594::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5639::1.5639) (0.4946::0.4947)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5719::1.5719) (0.0143::0.0143) (0.5199::0.5199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3496::1.3496) (0.4550::0.4551)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3692::1.3692) (0.0129::0.0129) (0.4855::0.4855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1732::0.1749) (0.1618::0.1692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8123::1.8122) (0.5764::0.5764)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.8443::1.8443) (0.0101::0.0101) (0.6172::0.6172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2114::0.2117) (0.1640::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2170::0.2170) (0.1705::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4478::1.4478) (0.4727::0.4728)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4695::1.4695) (0.0132::0.0132) (0.5067::0.5067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2156::0.2157) (0.1672::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2107::0.2110) (0.1718::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5066::1.5066) (0.4921::0.4922)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5218::1.5218) (0.0139::0.0139) (0.5228::0.5228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2192::1.2192) (0.4075::0.4076)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2390::1.2390) (0.0137::0.0137) (0.4381::0.4381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4076::1.4076) (0.4588::0.4589)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4228::1.4228) (0.0138::0.0138) (0.4888::0.4888)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2151::0.2153) (0.1651::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2148::0.2148) (0.1668::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2646::0.2647) (0.1668::0.1668)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3120::1.3120) (0.4326::0.4326)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3225::1.3225) (0.0132::0.0132) (0.4574::0.4574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3935::1.3935) (0.4545::0.4592)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4064::1.4064) (0.0136::0.0136) (0.4831::0.4831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2017::0.2017) (0.2087::0.2087)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2114) (0.1623::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2144::0.2150) (0.1717::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3500::1.3500) (0.4428::0.4429)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3673::1.3673) (0.0140::0.0140) (0.4744::0.4744)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6301::1.6301) (0.5350::0.5351)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6387::1.6387) (0.0136::0.0136) (0.5610::0.5610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4083::1.4083) (0.4584::0.4585)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4144::1.4144) (0.0143::0.0143) (0.4829::0.4829)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2106) (0.1604::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2089::0.2091) (0.1648::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2083) (0.1598::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2108::0.2108) (0.1611::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2140::0.2147) (0.1709::0.1833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2119) (0.1619::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2124::0.2127) (0.1663::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0223::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2200::0.2205) (0.1736::0.1841)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4052::1.4052) (0.4686::0.4687)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4088::1.4088) (0.0139::0.0139) (0.4908::0.4908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4898::1.4898) (0.4850::0.4851)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5108::1.5108) (0.0130::0.0130) (0.5184::0.5184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3316::1.3316) (0.4491::0.4492)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3537::1.3537) (0.0128::0.0128) (0.4839::0.4839)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2130::0.2130) (0.1601::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2288::1.2288) (0.4139::0.4139)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2618::1.2618) (0.0120::0.0120) (0.4540::0.4540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2127::0.2129) (0.1659::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5278::1.5278) (0.4974::0.4975)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5456::1.5456) (0.0130::0.0130) (0.5290::0.5290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3852::1.3852) (0.4640::0.4640)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4004::1.4004) (0.0141::0.0141) (0.4942::0.4942)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7416::1.7416) (0.5489::0.5489)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7444::1.7444) (0.0134::0.0134) (0.5733::0.5733)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2096) (0.1601::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2105::0.2107) (0.1670::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0665::0.0665) (0.0356::0.0356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2109::0.2109) (0.1604::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8278::1.8278) (0.5641::0.5642)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.8319::1.8319) (0.0143::0.0143) (0.5900::0.5900)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.8118::1.8118) (0.5881::0.5881)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.8098::1.8101) (0.0185::0.0185) (0.5923::0.5926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2460::1.2460) (0.4183::0.4184)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2703::1.2703) (0.0131::0.0131) (0.4577::0.4577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7285::1.7285) (0.5554::0.5555)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7343::1.7343) (0.0127::0.0127) (0.5818::0.5818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2134::0.2140) (0.1720::0.1827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1989::0.1989)) (IOPATH D Q (0.2162::0.2163) (0.1640::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2220::0.2220) (0.2000::0.2000)) (IOPATH D Q (0.2179::0.2179) (0.1646::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5444::1.5444) (0.4952::0.4953)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5593::1.5593) (0.0130::0.0130) (0.5256::0.5256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1919::0.1919) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2105) (0.1660::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6285::1.6285) (0.5252::0.5253)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6367::1.6367) (0.0131::0.0131) (0.5516::0.5516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2103::0.2103) (0.1616::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1772::0.1777) (0.1685::0.1707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1989::0.1989) (0.2073::0.2073)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2129::0.2129) (0.1682::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2155::0.2156) (0.1678::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1918::1.1918) (0.4090::0.4091)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2137::1.2137) (0.0133::0.0133) (0.4414::0.4414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2539::1.2539) (0.4268::0.4269)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2782::1.2782) (0.0126::0.0126) (0.4608::0.4608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2156::0.2158) (0.1644::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2334::0.2334) (0.2064::0.2064)) (IOPATH D Q (0.2291::0.2292) (0.1713::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5465::1.5465) (0.5021::0.5022)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5532::1.5532) (0.0130::0.0130) (0.5256::0.5256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2160::0.2162) (0.1669::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2142::0.2144) (0.1655::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2435::1.2435) (0.4215::0.4215)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.2461::1.2461) (0.0182::0.0182) (0.4303::0.4303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2128::0.2129) (0.1615::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4806::1.4806) (0.4910::0.4910)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4768::1.4771) (0.0184::0.0184) (0.4920::0.4923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4134::1.4134) (0.4657::0.4658)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4375::1.4375) (0.0123::0.0123) (0.5004::0.5004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4996::1.4996) (0.4793::0.4817)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5208::1.5208) (0.0126::0.0126) (0.5139::0.5139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0548::0.0548) (0.0329::0.0329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2798::0.2799) (0.1770::0.1770)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0691::0.0691) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0966::0.0966) (0.1465::0.1465)) (IOPATH B X (0.0885::0.0885) (0.1144::0.1144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2093) (0.1617::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1967::0.1967)) (IOPATH D Q (0.2142::0.2142) (0.1709::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2870::1.2870) (0.4363::0.4364)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3098::1.3098) (0.0134::0.0134) (0.4692::0.4692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1934::0.1934) (0.2046::0.2046)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2114) (0.1624::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2766::0.2767) (0.1743::0.1743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0560::0.0560) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4130::1.4130) (0.4536::0.4536)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4314::1.4314) (0.0135::0.0135) (0.4827::0.4827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3627::1.3627) (0.4484::0.4485)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3812::1.3812) (0.0132::0.0132) (0.4805::0.4805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1978::0.1978) (0.2068::0.2068)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3199::1.3199) (0.4349::0.4350)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3342::1.3342) (0.0133::0.0133) (0.4633::0.4633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2145::0.2145) (0.1624::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1587::0.1589) (0.1488::0.1493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2151::0.2152) (0.1668::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2126::0.2127) (0.1699::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1779::1.1779) (0.4036::0.4037)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2014::1.2014) (0.0132::0.0132) (0.4380::0.4380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7083::1.7083) (0.5346::0.5347)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7171::1.7171) (0.0126::0.0126) (0.5605::0.5605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2914::1.2914) (0.4316::0.4317)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3189::1.3189) (0.0120::0.0120) (0.4681::0.4681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2090::0.2091) (0.1617::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5329::1.5328) (0.4830::0.4830)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5408::1.5408) (0.0136::0.0136) (0.5084::0.5084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4138::1.4138) (0.4674::0.4675)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4327::1.4327) (0.0129::0.0129) (0.5036::0.5036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3325::1.3325) (0.4305::0.4306)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.3392::1.3392) (0.0146::0.0146) (0.4571::0.4571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4871::1.4871) (0.4767::0.4768)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5002::1.5002) (0.0131::0.0131) (0.5080::0.5080)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3029::1.3029) (0.4296::0.4297)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3256::1.3256) (0.0131::0.0131) (0.4643::0.4643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2318::0.2318) (0.1426::0.1426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2109::0.2113) (0.1670::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0203::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2679::0.2679) (0.1698::0.1698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4200::0.4200) (0.2992::0.2992)) (IOPATH D Q (0.4156::0.4156) (0.2643::0.2652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0645::0.0645) (0.0349::0.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1751::0.1751) (0.1636::0.1636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2100::0.2106) (0.1689::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1940::1.1940) (0.4012::0.4013)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2129::1.2129) (0.0133::0.0133) (0.4330::0.4330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5289::1.5289) (0.5074::0.5075)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5548::1.5548) (0.0120::0.0120) (0.5426::0.5426)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6828::1.6828) (0.5371::0.5372)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6842::1.6842) (0.0140::0.0140) (0.5595::0.5595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2139::0.2139) (0.1664::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2098::0.2098) (0.2127::0.2127)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1338::0.1338)) (IOPATH B X (0.0852::0.0852) (0.1116::0.1116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5283::1.5283) (0.4987::0.4988)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5455::1.5455) (0.0141::0.0141) (0.5364::0.5364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1972::0.1972) (0.2065::0.2065)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2096::0.2096) (0.1587::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2368::0.2368) (0.1459::0.1459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4882::1.4882) (0.4768::0.4769)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5065::1.5065) (0.0134::0.0134) (0.5107::0.5107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2714::0.2715) (0.1716::0.1716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2522::1.2522) (0.4257::0.4258)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2775::1.2775) (0.0130::0.0130) (0.4616::0.4616)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8222::1.8222) (0.5903::0.5904)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8258::1.8258) (0.0140::0.0140) (0.6144::0.6144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2127) (0.1625::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1384::0.1385)) (IOPATH B X (0.0844::0.0844) (0.1106::0.1106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0965::0.0965) (0.1372::0.1372)) (IOPATH B X (0.0912::0.0912) (0.1251::0.1251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2114) (0.1619::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3988::1.3988) (0.4572::0.4573)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4140::1.4140) (0.0128::0.0128) (0.4861::0.4861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2098::0.2100) (0.1657::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6068::1.6068) (0.5117::0.5117)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6117::1.6117) (0.0138::0.0138) (0.5358::0.5358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1986::0.1986) (0.2072::0.2072)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1923::0.1923) (0.2042::0.2042)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8634::1.8634) (0.5881::0.5882)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8754::1.8754) (0.0135::0.0135) (0.6183::0.6183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2127::0.2127) (0.1635::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2087::0.2093) (0.1665::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2128::0.2132) (0.1678::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2311::0.2311) (0.2051::0.2051)) (IOPATH D Q (0.2268::0.2268) (0.1699::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2124::0.2130) (0.1692::0.1803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1987::0.1987) (0.2073::0.2073)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2239::0.2239) (0.2010::0.2010)) (IOPATH D Q (0.2209::0.2211) (0.1766::0.1807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2550::1.2551) (0.4199::0.4199)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.2697::1.2697) (0.0086::0.0086) (0.4550::0.4550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2115::0.2116) (0.1611::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0610::0.0613) (0.0335::0.0335)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5533::1.5533) (0.5054::0.5055)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5758::1.5758) (0.0125::0.0125) (0.5358::0.5358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2128) (0.1642::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2090::0.2092) (0.1649::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4054::1.4054) (0.4590::0.4591)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4246::1.4246) (0.0135::0.0135) (0.4921::0.4921)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1722::1.1722) (0.3944::0.3945)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.1952::1.1952) (0.0134::0.0134) (0.4281::0.4281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2574::1.2574) (0.4190::0.4191)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2758::1.2758) (0.0131::0.0131) (0.4507::0.4507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2092) (0.1609::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2101::0.2101) (0.1622::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2105::0.2107) (0.1638::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2117::0.2120) (0.1659::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0665::0.0665) (0.0359::0.0359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2096) (0.1605::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2108::0.2110) (0.1652::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2159::0.2170) (0.1752::0.1926)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0050::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0950::0.0950) (0.1416::0.1417)) (IOPATH B X (0.0884::0.0884) (0.1186::0.1186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1879::0.1879) (0.2019::0.2019)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0893::0.0893) (0.1192::0.1192)) (IOPATH B X (0.0866::0.0866) (0.1164::0.1164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2829::1.2829) (0.4220::0.4221)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2999::1.2999) (0.0134::0.0134) (0.4542::0.4542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2243::0.2243) (0.2012::0.2012)) (IOPATH D Q (0.2201::0.2202) (0.1670::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0955::0.0955) (0.1430::0.1431)) (IOPATH B X (0.0898::0.0898) (0.1223::0.1223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1967::0.1967) (0.2063::0.2063)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2086::0.2087) (0.1595::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2727::1.2727) (0.4215::0.4216)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3000::1.3000) (0.0123::0.0123) (0.4593::0.4593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3768::1.3768) (0.4463::0.4464)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3867::1.3867) (0.0140::0.0140) (0.4741::0.4741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5138::1.5138) (0.5023::0.5023)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5239::1.5239) (0.0127::0.0127) (0.5279::0.5279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5506::1.5506) (0.4910::0.4911)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.5587::1.5587) (0.0146::0.0146) (0.5166::0.5166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7470::1.7470) (0.5672::0.5672)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7510::1.7510) (0.0125::0.0125) (0.5925::0.5925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6813::1.6813) (0.5354::0.5355)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6859::1.6859) (0.0133::0.0133) (0.5604::0.5604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2126::0.2127) (0.1647::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2424::1.2424) (0.4212::0.4212)) (IOPATH TE_B Z () () (0.0556::0.0556) (1.2453::1.2453) (0.0174::0.0174) (0.4289::0.4289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2181::0.2181) (0.1747::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1359::0.1359) (0.1051::0.1051)) (IOPATH A Y (0.1906::0.1906) (0.0350::0.0350)) (IOPATH B Y (0.1771::0.1771) (0.0365::0.0365)) (IOPATH C Y (0.1520::0.1520) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1313::0.1313) (0.1433::0.1433)) (IOPATH D X (0.1296::0.1296) (0.1469::0.1469)) (IOPATH A_N X (0.1741::0.1741) (0.1399::0.1399)) (IOPATH B_N X (0.1796::0.1796) (0.1486::0.1486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2104) (0.1630::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1315::0.1315) (0.1436::0.1436)) (IOPATH D X (0.1294::0.1294) (0.1468::0.1468)) (IOPATH A_N X (0.1739::0.1739) (0.1398::0.1398)) (IOPATH B_N X (0.1789::0.1789) (0.1482::0.1482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1306::0.1306) (0.1347::0.1347)) (IOPATH C X (0.1304::0.1304) (0.1430::0.1430)) (IOPATH D X (0.1300::0.1300) (0.1516::0.1516)) (IOPATH A_N X (0.1661::0.1661) (0.1402::0.1402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1363::0.1365)) (IOPATH B X (0.0855::0.0855) (0.1130::0.1130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2171::0.2172) (0.1654::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1288::0.1288) (0.1407::0.1407)) (IOPATH D X (0.1276::0.1276) (0.1454::0.1454)) (IOPATH A_N X (0.1731::0.1731) (0.1388::0.1388)) (IOPATH B_N X (0.1775::0.1775) (0.1471::0.1471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1300::0.1300) (0.1342::0.1342)) (IOPATH C X (0.1299::0.1299) (0.1420::0.1420)) (IOPATH D X (0.1300::0.1300) (0.1516::0.1516)) (IOPATH A_N X (0.1676::0.1676) (0.1409::0.1409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5369::1.5368) (0.5013::0.5014)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5559::1.5559) (0.0136::0.0136) (0.5401::0.5401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0523::0.0523) (0.0311::0.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1322::0.1322) (0.1360::0.1360)) (IOPATH C X (0.1315::0.1315) (0.1432::0.1432)) (IOPATH D X (0.1316::0.1316) (0.1529::0.1529)) (IOPATH A_N X (0.1687::0.1687) (0.1417::0.1417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2400::0.2401) (0.1475::0.1475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1347::0.1347) (0.1251::0.1251)) (IOPATH B X (0.1402::0.1402) (0.1425::0.1425)) (IOPATH C X (0.1392::0.1392) (0.1514::0.1514)) (IOPATH D X (0.1381::0.1381) (0.1557::0.1557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4893::1.4893) (0.4802::0.4803)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5122::1.5122) (0.0130::0.0130) (0.5171::0.5171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3351::1.3351) (0.4513::0.4514)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3578::1.3578) (0.0136::0.0136) (0.4855::0.4855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0656::0.0656) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5543::1.5543) (0.5141::0.5142)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5773::1.5773) (0.0128::0.0128) (0.5481::0.5481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7651::1.7651) (0.5751::0.5752)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7722::1.7722) (0.0134::0.0134) (0.6002::0.6002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2140::0.2140) (0.1672::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2238::0.2238) (0.2010::0.2010)) (IOPATH D Q (0.2198::0.2200) (0.1685::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3494::1.3494) (0.4476::0.4477)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3720::1.3720) (0.0127::0.0127) (0.4821::0.4821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0885::0.0885) (0.1178::0.1179)) (IOPATH B X (0.0874::0.0874) (0.1211::0.1211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4216::1.4216) (0.4635::0.4665)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4393::1.4393) (0.0137::0.0137) (0.4940::0.4940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1152::0.1152) (0.1130::0.1130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5358::1.5358) (0.4967::0.4968)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5456::1.5456) (0.0135::0.0135) (0.5239::0.5239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9864::1.9864) (0.6154::0.6155)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9923::1.9923) (0.0136::0.0136) (0.6349::0.6349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1995::0.1995) (0.2076::0.2076)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0513::0.0513) (0.0316::0.0316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5002::1.5002) (0.4821::0.4822)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5179::1.5179) (0.0126::0.0126) (0.5159::0.5159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2142::0.2142) (0.1635::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0941::0.0941) (0.1292::0.1292)) (IOPATH B X (0.0956::0.0956) (0.1440::0.1440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0911::0.0911) (0.1193::0.1194)) (IOPATH B X (0.0880::0.0880) (0.1147::0.1147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2125::0.2129) (0.1688::0.1763)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0192::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4484::1.4484) (0.4683::0.4683)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4573::1.4573) (0.0142::0.0142) (0.4946::0.4946)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2854::1.2854) (0.4359::0.4360)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2989::1.2989) (0.0133::0.0133) (0.4634::0.4634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2131::0.2131) (0.1640::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2109::0.2114) (0.1697::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1986::0.1986)) (IOPATH D Q (0.2157::0.2158) (0.1638::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.4678::0.4678) (0.3339::0.3339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3432::1.3432) (0.4424::0.4425)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.3708::1.3708) (0.0109::0.0109) (0.4785::0.4785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2118) (0.1605::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4266::1.4266) (0.4782::0.4783)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4477::1.4477) (0.0135::0.0135) (0.5110::0.5110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2097) (0.1603::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2108) (0.1596::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2357::1.2357) (0.4121::0.4121)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2596::1.2596) (0.0129::0.0129) (0.4467::0.4467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3551::1.3551) (0.4561::0.4561)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3739::1.3739) (0.0136::0.0136) (0.4864::0.4864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6727::1.6727) (0.5360::0.5361)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6803::1.6803) (0.0124::0.0124) (0.5621::0.5621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0687::0.0687) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1412::0.1412)) (IOPATH B X (0.0857::0.0857) (0.1132::0.1132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2601::1.2601) (0.4213::0.4213)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2838::1.2838) (0.0138::0.0138) (0.4566::0.4566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1601::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1384::0.1385)) (IOPATH B X (0.0860::0.0860) (0.1150::0.1150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1308::0.1309)) (IOPATH B X (0.0867::0.0867) (0.1189::0.1189)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1897::0.1897) (0.2029::0.2029)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2109::0.2109) (0.1619::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2125::0.2126) (0.1629::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1993::0.1993)) (IOPATH D Q (0.2166::0.2166) (0.1626::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0312::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1493::0.1493) (0.1374::0.1374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0500::0.0500) (0.0310::0.0310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2162::0.2163) (0.1651::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0897::0.0897) (0.1209::0.1209)) (IOPATH B X (0.0873::0.0873) (0.1200::0.1200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2128::0.2136) (0.1676::0.1814)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2118::0.2123) (0.1709::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0909::0.0909) (0.1252::0.1253)) (IOPATH B X (0.0853::0.0853) (0.1134::0.1134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2151::0.2153) (0.1649::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3102::1.3102) (0.4275::0.4276)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3269::1.3269) (0.0134::0.0134) (0.4600::0.4600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4033::0.4033) (0.2904::0.2904)) (IOPATH D Q (0.3990::0.3990) (0.2569::0.2580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1618::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2131::0.2141) (0.1734::0.1892)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0065::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3912::1.3912) (0.4676::0.4676)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4122::1.4122) (0.0132::0.0132) (0.4985::0.4985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6513::1.6513) (0.5247::0.5248)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6535::1.6535) (0.0142::0.0142) (0.5481::0.5481)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3787::1.3787) (0.4568::0.4569)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4000::1.4000) (0.0130::0.0130) (0.4948::0.4948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3658::1.3658) (0.4512::0.4512)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3772::1.3772) (0.0141::0.0141) (0.4756::0.4756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1866::0.1866) (0.1633::0.1633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6721::1.6721) (0.5381::0.5382)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6840::1.6840) (0.0127::0.0127) (0.5649::0.5649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2262::0.2262) (0.2024::0.2024)) (IOPATH D Q (0.2221::0.2221) (0.1679::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2435::0.2435) (0.2121::0.2121)) (IOPATH D Q (0.2391::0.2391) (0.1759::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2345::0.2345) (0.2070::0.2070)) (IOPATH D Q (0.2304::0.2305) (0.1739::0.1755)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0616::0.0616) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2106::0.2109) (0.1644::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2080) (0.1596::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0645::0.0645) (0.0380::0.0380)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2080::0.2081) (0.1591::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4918::1.4918) (0.4837::0.4838)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5116::1.5116) (0.0127::0.0127) (0.5168::0.5168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2664::1.2664) (0.4211::0.4212)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2910::1.2910) (0.0128::0.0128) (0.4571::0.4571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0924::0.0924) (0.1375::0.1376)) (IOPATH B X (0.0848::0.0848) (0.1123::0.1123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1610::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1990::0.1990) (0.2074::0.2074)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4658::1.4658) (0.4752::0.4752)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4873::1.4873) (0.0132::0.0132) (0.5079::0.5079)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1363::0.1363)) (IOPATH B X (0.0866::0.0866) (0.1185::0.1185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2091::0.2091) (0.1682::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3724::1.3724) (0.4592::0.4593)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3905::1.3905) (0.0142::0.0142) (0.4915::0.4915)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2127::0.2127) (0.1632::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1917::0.1917) (0.2038::0.2038)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3333::1.3333) (0.4489::0.4490)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3553::1.3553) (0.0134::0.0134) (0.4831::0.4831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1967::0.1967)) (IOPATH D Q (0.2130::0.2131) (0.1627::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2275::0.2275) (0.1379::0.1379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2633::0.2633) (0.1660::0.1660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0941::0.0941) (0.1349::0.1350)) (IOPATH B X (0.0899::0.0899) (0.1277::0.1277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7474::1.7474) (0.5703::0.5704)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7569::1.7569) (0.0128::0.0128) (0.5970::0.5970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5461::1.5461) (0.5036::0.4972)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5630::1.5630) (0.0127::0.0127) (0.5301::0.5301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3133::1.3133) (0.4449::0.4449)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3420::1.3420) (0.0125::0.0125) (0.4825::0.4825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4754::1.4754) (0.4894::0.4895)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4823::1.4823) (0.0135::0.0135) (0.5136::0.5136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6403::1.6403) (0.5200::0.5201)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6534::1.6534) (0.0130::0.0130) (0.5494::0.5494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2092::0.2092) (0.1675::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4260::1.4259) (0.4683::0.4684)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4375::1.4375) (0.0136::0.0136) (0.4962::0.4962)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8422::1.8422) (0.5794::0.5795)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.8395::1.8395) (0.0142::0.0142) (0.5961::0.5961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4574::1.4574) (0.4726::0.4727)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4669::1.4669) (0.0133::0.0133) (0.4994::0.4994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2106) (0.1617::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2270::0.2271) (0.1344::0.1344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1992::0.1992)) (IOPATH D Q (0.2178::0.2185) (0.1742::0.1856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1969::1.1969) (0.3941::0.3942)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2174::1.2174) (0.0130::0.0130) (0.4290::0.4290)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3472::1.3472) (0.4528::0.4529)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3699::1.3699) (0.0132::0.0132) (0.4880::0.4880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2084::0.2085) (0.1643::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2131::0.2131) (0.1643::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0501::0.0501) (0.0306::0.0306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2146::0.2146) (0.1638::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2004::1.2004) (0.4044::0.4045)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2269::1.2269) (0.0133::0.0133) (0.4459::0.4459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2543::1.2543) (0.4275::0.4276)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2758::1.2758) (0.0137::0.0137) (0.4603::0.4603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1951::0.1951) (0.2055::0.2055)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2221::0.2221) (0.2000::0.2000)) (IOPATH D Q (0.2185::0.2186) (0.1704::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2516::0.2517) (0.1580::0.1580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2122) (0.1629::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2136) (0.1634::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2091::0.2091) (0.1626::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2091) (0.1657::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1276::0.1276)) (IOPATH B X (0.0874::0.0874) (0.1178::0.1178)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7861::1.7861) (0.5602::0.5602)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7990::1.7990) (0.0134::0.0134) (0.5842::0.5842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2645::0.2646) (0.1640::0.1640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1681::0.1681) (0.1609::0.1609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1371::0.1371) (0.1098::0.1098)) (IOPATH A Y (0.1929::0.1929) (0.0364::0.0364)) (IOPATH B Y (0.1794::0.1794) (0.0374::0.0374)) (IOPATH C Y (0.1540::0.1540) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1562::0.1562) (0.1351::0.1351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2145::0.2148) (0.1690::0.1761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2413::1.2413) (0.4117::0.4118)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2624::1.2624) (0.0136::0.0136) (0.4456::0.4456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1380::0.1380) (0.1527::0.1527)) (IOPATH D X (0.1345::0.1345) (0.1543::0.1543)) (IOPATH A_N X (0.1826::0.1826) (0.1440::0.1440)) (IOPATH B_N X (0.1891::0.1891) (0.1522::0.1522)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1400::0.1400) (0.1547::0.1547)) (IOPATH D X (0.1361::0.1361) (0.1554::0.1554)) (IOPATH A_N X (0.1842::0.1842) (0.1451::0.1451)) (IOPATH B_N X (0.1900::0.1900) (0.1533::0.1533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6756::1.6756) (0.5404::0.5404)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6762::1.6762) (0.0139::0.0139) (0.5615::0.5615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1418::0.1418) (0.1465::0.1465)) (IOPATH C X (0.1402::0.1402) (0.1548::0.1548)) (IOPATH D X (0.1380::0.1380) (0.1612::0.1612)) (IOPATH A_N X (0.1775::0.1775) (0.1466::0.1466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5926::1.5926) (0.5145::0.5146)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5991::1.5991) (0.0141::0.0141) (0.5401::0.5401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2093::0.2098) (0.1653::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1375::0.1375) (0.1509::0.1509)) (IOPATH D X (0.1347::0.1347) (0.1543::0.1543)) (IOPATH A_N X (0.1846::0.1846) (0.1443::0.1443)) (IOPATH B_N X (0.1893::0.1893) (0.1524::0.1524)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2125::0.2128) (0.1757::0.1805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0145::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4212::1.4212) (0.4743::0.4744)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4359::1.4359) (0.0139::0.0139) (0.5035::0.5035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1360::0.1360) (0.1418::0.1418)) (IOPATH C X (0.1342::0.1342) (0.1489::0.1489)) (IOPATH D X (0.1328::0.1328) (0.1570::0.1570)) (IOPATH A_N X (0.1747::0.1747) (0.1431::0.1431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0664::0.0664) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3085::1.3085) (0.4436::0.4437)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3347::1.3347) (0.0118::0.0118) (0.4783::0.4783)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2395::1.2395) (0.4107::0.4108)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2624::1.2624) (0.0137::0.0137) (0.4459::0.4459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1398::0.1398) (0.1450::0.1450)) (IOPATH C X (0.1374::0.1374) (0.1513::0.1513)) (IOPATH D X (0.1360::0.1360) (0.1597::0.1597)) (IOPATH A_N X (0.1774::0.1774) (0.1453::0.1453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6664::1.6664) (0.5369::0.5369)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.6961::1.6961) (0.0090::0.0090) (0.5760::0.5760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1336::0.1336) (0.1267::0.1267)) (IOPATH B X (0.1382::0.1382) (0.1442::0.1442)) (IOPATH C X (0.1357::0.1357) (0.1519::0.1519)) (IOPATH D X (0.1329::0.1329) (0.1548::0.1548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6056::1.6056) (0.5277::0.5277)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5692::1.5692) (0.0184::0.0184) (0.5072::0.5072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2114::0.2114) (0.1630::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2094::0.2097) (0.1650::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2110::0.2112) (0.1653::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1596::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2143::0.2146) (0.1742::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4298::1.4298) (0.4681::0.4681)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4555::1.4555) (0.0123::0.0123) (0.5042::0.5042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4663::1.4663) (0.4795::0.4827)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4848::1.4848) (0.0133::0.0133) (0.5097::0.5097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2832::0.2833) (0.1787::0.1787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1261::0.1262)) (IOPATH B X (0.0905::0.0905) (0.1268::0.1268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2271::0.2271) (0.2028::0.2028)) (IOPATH D Q (0.2235::0.2237) (0.1739::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0871::0.0871) (0.1126::0.1126)) (IOPATH B X (0.0893::0.0893) (0.1278::0.1278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1367::0.1367) (0.1326::0.1326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2122) (0.1606::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2123::0.2128) (0.1757::0.1827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0528::0.0528) (0.0318::0.0318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2608::1.2608) (0.4291::0.4292)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2854::1.2854) (0.0135::0.0135) (0.4644::0.4644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3945::1.3945) (0.4672::0.4673)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4041::1.4041) (0.0127::0.0127) (0.4926::0.4926)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4671::1.4671) (0.4884::0.4885)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4788::1.4788) (0.0133::0.0133) (0.5168::0.5168)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4399::1.4399) (0.4797::0.4797)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4461::1.4461) (0.0141::0.0141) (0.5038::0.5038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5518::1.5518) (0.5015::0.5016)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5607::1.5607) (0.0126::0.0126) (0.5282::0.5282)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6175::1.6175) (0.5318::0.5319)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6188::1.6188) (0.0138::0.0138) (0.5530::0.5530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4147::1.4147) (0.4593::0.4633)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4330::1.4330) (0.0133::0.0133) (0.4916::0.4916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2662::0.2662) (0.1675::0.1675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2608::1.2608) (0.4297::0.4298)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2817::1.2817) (0.0128::0.0128) (0.4614::0.4614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4624::1.4624) (0.4864::0.4865)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4796::1.4796) (0.0131::0.0131) (0.5171::0.5171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2320::1.2320) (0.4154::0.4154)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2557::1.2557) (0.0127::0.0127) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1928::0.1928) (0.2043::0.2043)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2118) (0.1611::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3162::1.3162) (0.4357::0.4358)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.3289::1.3289) (0.0146::0.0146) (0.4638::0.4638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3438::1.3438) (0.4514::0.4515)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3500::1.3500) (0.0138::0.0138) (0.4747::0.4747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3145::1.3145) (0.4340::0.4341)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3223::1.3223) (0.0138::0.0138) (0.4574::0.4574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2541::0.2542) (0.1586::0.1586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2459::0.2459) (0.2038::0.2042)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1611::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2106::0.2106) (0.2131::0.2131)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4618::1.4618) (0.4861::0.4861)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4885::1.4885) (0.0123::0.0123) (0.5241::0.5241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2130::0.2130) (0.1694::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2148::0.2148) (0.1646::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2230::0.2230) (0.2005::0.2005)) (IOPATH D Q (0.2191::0.2191) (0.1675::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0668::0.0668) (0.0372::0.0372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0505::0.0505) (0.0320::0.0320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2442::0.2443) (0.1531::0.1531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2564::1.2564) (0.4159::0.4160)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2758::1.2758) (0.0139::0.0139) (0.4488::0.4488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2907::1.2907) (0.4355::0.4356)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3123::1.3123) (0.0132::0.0132) (0.4693::0.4693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2192::0.2193) (0.1671::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2148::0.2150) (0.1651::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2113::0.2113) (0.1636::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1077::0.1077) (0.1081::0.1081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2220::1.2220) (0.4155::0.4156)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2438::1.2438) (0.0137::0.0137) (0.4493::0.4493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2099::0.2101) (0.1604::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2129::0.2129) (0.1624::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9452::1.9452) (0.6246::0.6247)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.9423::1.9423) (0.0139::0.0139) (0.6467::0.6467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2247::0.2247) (0.2015::0.2015)) (IOPATH D Q (0.2206::0.2207) (0.1681::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6656::1.6656) (0.5452::0.5452)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.6215::1.6215) (0.0185::0.0185) (0.5184::0.5184)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2092::0.2092) (0.1656::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5222::1.5222) (0.4840::0.4841)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5346::1.5346) (0.0142::0.0142) (0.5105::0.5105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0915::0.0915) (0.1279::0.1279)) (IOPATH B X (0.0876::0.0876) (0.1240::0.1240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7052::1.7052) (0.5318::0.5319)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7074::1.7074) (0.0139::0.0139) (0.5555::0.5555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2203::0.2203) (0.1988::0.1988)) (IOPATH D Q (0.2171::0.2178) (0.1727::0.1843)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2114::0.2117) (0.1727::0.1781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0163::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2129::0.2129) (0.1634::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2871::1.2871) (0.4381::0.4381)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.3193::1.3193) (0.0103::0.0103) (0.4758::0.4758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7110::1.7110) (0.5507::0.5508)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7201::1.7201) (0.0133::0.0133) (0.5777::0.5777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2193::1.2193) (0.4144::0.4144)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2194::1.2195) (0.0185::0.0185) (0.4195::0.4195)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2610::1.2610) (0.4289::0.4290)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2843::1.2843) (0.0132::0.0132) (0.4631::0.4631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7191::1.7191) (0.5412::0.5413)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7263::1.7263) (0.0136::0.0136) (0.5687::0.5687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2432::0.2432) (0.2120::0.2120)) (IOPATH D Q (0.2391::0.2391) (0.1788::0.1805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6927::1.6927) (0.5446::0.5447)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7115::1.7115) (0.0128::0.0128) (0.5780::0.5780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2083::0.2083) (0.1575::0.1579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0492::0.0492) (0.0305::0.0305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4016::1.4016) (0.4573::0.4574)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4075::1.4075) (0.0142::0.0142) (0.4809::0.4810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2148::0.2149) (0.1672::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1835::0.1835) (0.1999::0.1999)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1994::0.1994) (0.2076::0.2076)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0624)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3799::1.3799) (0.4519::0.4520)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3951::1.3951) (0.0142::0.0142) (0.4821::0.4821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2102::0.2102) (0.1587::0.1587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2118) (0.1613::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5086::1.5086) (0.5028::0.5029)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5283::1.5283) (0.0138::0.0138) (0.5340::0.5340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2139::0.2139) (0.1623::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2132::0.2137) (0.1709::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2667::0.2668) (0.1683::0.1683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[21\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4381::1.4381) (0.4786::0.4786)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.4344::1.4344) (0.0180::0.0180) (0.4785::0.4786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2095) (0.1614::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3747::1.3747) (0.4555::0.4556)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3962::1.3962) (0.0133::0.0133) (0.4883::0.4883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4342::1.4342) (0.4794::0.4795)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4501::1.4501) (0.0140::0.0140) (0.5091::0.5091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3980::1.3980) (0.4615::0.4616)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4180::1.4180) (0.0130::0.0130) (0.4997::0.4997)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4151::0.4151) (0.2967::0.2967)) (IOPATH D Q (0.4109::0.4110) (0.2641::0.2678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6281::1.6281) (0.5236::0.5237)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6303::1.6303) (0.0135::0.0135) (0.5468::0.5468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3463::1.3463) (0.4358::0.4359)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3665::1.3665) (0.0134::0.0134) (0.4713::0.4713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5481::1.5481) (0.5029::0.5030)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5614::1.5614) (0.0140::0.0140) (0.5325::0.5325)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2100::0.2100) (0.1595::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4909::1.4909) (0.4760::0.4761)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5014::1.5014) (0.0127::0.0127) (0.5059::0.5058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2093) (0.1606::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2542::0.2542) (0.1605::0.1605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1994::0.1994) (0.2076::0.2076)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2917::1.2917) (0.4214::0.4214)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3072::1.3072) (0.0132::0.0132) (0.4531::0.4531)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4531::1.4531) (0.4830::0.4830)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.4543::1.4543) (0.0182::0.0182) (0.4904::0.4904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4324::1.4324) (0.4636::0.4637)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4470::1.4470) (0.0131::0.0131) (0.4938::0.4938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1888::1.1888) (0.3988::0.3989)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2054::1.2054) (0.0139::0.0139) (0.4289::0.4289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2152::0.2156) (0.1758::0.1820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2347::0.2347) (0.2072::0.2072)) (IOPATH D Q (0.2306::0.2306) (0.1739::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0657::0.0657) (0.0347::0.0347)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2114) (0.1626::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3884::1.3884) (0.4560::0.4561)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3951::1.3951) (0.0142::0.0142) (0.4776::0.4776)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3856::1.3856) (0.4648::0.4648)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4081::1.4081) (0.0137::0.0137) (0.4998::0.4998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2130) (0.1630::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0530::0.0530) (0.0320::0.0320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2383::0.2383) (0.2092::0.2092)) (IOPATH D Q (0.2344::0.2344) (0.1775::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2396::1.2396) (0.4244::0.4245)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2600::1.2600) (0.0135::0.0135) (0.4552::0.4552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2163::0.2164) (0.1269::0.1269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2430::0.2430) (0.2119::0.2119)) (IOPATH D Q (0.2389::0.2390) (0.1787::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2082) (0.1594::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2837::1.2837) (0.4278::0.4278)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3104::1.3104) (0.0117::0.0117) (0.4624::0.4624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2470::1.2470) (0.4247::0.4248)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2758::1.2758) (0.0132::0.0132) (0.4623::0.4623)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2469::1.2469) (0.4134::0.4135)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2675::1.2675) (0.0127::0.0127) (0.4468::0.4468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2088) (0.1598::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2126) (0.1628::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2225::0.2225) (0.2002::0.2002)) (IOPATH D Q (0.2195::0.2195) (0.1755::0.1755)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5433::1.5433) (0.4931::0.4932)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5522::1.5522) (0.0142::0.0142) (0.5204::0.5204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3623::1.3623) (0.4483::0.4483)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3820::1.3820) (0.0137::0.0137) (0.4806::0.4806)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9886::1.9886) (0.6302::0.6303)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9879::1.9879) (0.0137::0.0137) (0.6528::0.6528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0979::0.0979) (0.1359::0.1360)) (IOPATH B X (0.0902::0.0902) (0.1169::0.1169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2393::0.2393) (0.1452::0.1452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1885::0.1885) (0.2023::0.2023)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1707::0.1719) (0.1620::0.1648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2133::0.2134) (0.1680::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4729::1.4729) (0.4689::0.4690)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4870::1.4870) (0.0135::0.0135) (0.4985::0.4985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2115) (0.1614::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2124::0.2124) (0.1633::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0591::0.0591) (0.0353::0.0353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2108::0.2111) (0.1699::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0681::0.0681) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2523::1.2523) (0.4203::0.4204)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2789::1.2789) (0.0125::0.0125) (0.4558::0.4558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6307::1.6307) (0.5105::0.5106)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6391::1.6391) (0.0130::0.0130) (0.5369::0.5369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1932::0.1932) (0.2046::0.2046)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8740::1.8740) (0.6303::0.6304)) (IOPATH TE_B Z () () (0.0501::0.0501) (1.9205::1.9205) (-0.0031::-0.0031) (0.6565::0.6565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2096::0.2096) (0.1613::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2398::1.2398) (0.4221::0.4222)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2600::1.2600) (0.0138::0.0138) (0.4541::0.4541)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6137::1.6137) (0.5196::0.5196)) (IOPATH TE_B Z () () (0.0540::0.0540) (1.6610::1.6610) (0.0045::0.0045) (0.5713::0.5713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2110::0.2111) (0.1692::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1595::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2182::0.2183) (0.1667::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5126::1.5126) (0.4896::0.4896)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5334::1.5334) (0.0129::0.0129) (0.5240::0.5240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.9772::1.9772) (0.6366::0.6366)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.9670::1.9673) (0.0186::0.0186) (0.6273::0.6277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2088) (0.1607::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2128::0.2130) (0.1632::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2102::0.2104) (0.1636::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2126::0.2128) (0.1654::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2125::0.2131) (0.1696::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2151::0.2153) (0.1662::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4171::1.4171) (0.4555::0.4556)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4376::1.4376) (0.0137::0.0137) (0.4897::0.4897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2096::0.2096) (0.1604::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2089) (0.1643::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2092::0.2094) (0.1641::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2141::0.2143) (0.1730::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2892::1.2892) (0.4272::0.4272)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3204::1.3204) (0.0115::0.0115) (0.4664::0.4664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5460::1.5460) (0.5046::0.5081)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5553::1.5553) (0.0135::0.0135) (0.5284::0.5284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2113) (0.1626::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4124::1.4124) (0.4628::0.4629)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4311::1.4311) (0.0130::0.0130) (0.4952::0.4952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2183::0.2186) (0.1715::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4877::1.4877) (0.4799::0.4799)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5013::1.5013) (0.0131::0.0131) (0.5097::0.5097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1852::0.1852) (0.2006::0.2006)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2124::0.2128) (0.1758::0.1821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1002::0.1002) (0.1528::0.1528)) (IOPATH B X (0.0928::0.0928) (0.1200::0.1200)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3080::1.3080) (0.4419::0.4420)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3303::1.3303) (0.0132::0.0132) (0.4762::0.4762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2038::1.2038) (0.3986::0.3987)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2245::1.2245) (0.0132::0.0132) (0.4333::0.4333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2102) (0.1647::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2852::0.2853) (0.1795::0.1795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6127::1.6127) (0.5138::0.5069)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6175::1.6175) (0.0138::0.0138) (0.5346::0.5346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2133::1.2133) (0.4076::0.4077)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2379::1.2379) (0.0129::0.0129) (0.4438::0.4438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6908::1.6908) (0.5454::0.5455)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6996::1.6996) (0.0130::0.0130) (0.5721::0.5721)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3233::1.3233) (0.4251::0.4252)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3329::1.3329) (0.0137::0.0137) (0.4510::0.4510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2087) (0.1652::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2194::0.2194) (0.1683::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0516::0.0516) (0.0314::0.0314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2148::0.2150) (0.1698::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2619::0.2620) (0.1652::0.1652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1485::0.1485) (0.1267::0.1267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2494::1.2494) (0.4167::0.4168)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2678::1.2678) (0.0134::0.0134) (0.4482::0.4482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2111) (0.1613::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3289::1.3289) (0.4445::0.4413)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3511::1.3511) (0.0132::0.0132) (0.4809::0.4809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5079::1.5079) (0.4967::0.4967)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.5354::1.5354) (0.0102::0.0102) (0.5346::0.5346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2090::0.2090) (0.1579::0.1579)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2141::0.2141) (0.2148::0.2148)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2095::0.2095) (0.1654::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6089::1.6089) (0.5164::0.5165)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6198::1.6198) (0.0134::0.0134) (0.5439::0.5439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4499::1.4499) (0.4682::0.4683)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4605::1.4605) (0.0135::0.0135) (0.4964::0.4964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2145::0.2147) (0.1665::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8298::1.8298) (0.5715::0.5716)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8370::1.8370) (0.0136::0.0136) (0.5943::0.5943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2874::1.2874) (0.4292::0.4293)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3011::1.3011) (0.0134::0.0134) (0.4578::0.4578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2093::0.2094) (0.1708::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1902::0.1902) (0.2031::0.2031)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1326::0.1326) (0.1271::0.1271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0948::0.0948) (0.1392::0.1393)) (IOPATH B X (0.0871::0.0871) (0.1140::0.1140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4907::1.4907) (0.4814::0.4815)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4967::1.4967) (0.0138::0.0138) (0.5059::0.5059)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2120) (0.1649::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2823::0.2824) (0.1762::0.1762)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5202::1.5202) (0.4841::0.4842)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5377::1.5377) (0.0130::0.0130) (0.5145::0.5145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2408::1.2409) (0.4169::0.4169)) (IOPATH TE_B Z () () (0.0564::0.0564) (1.2678::1.2678) (0.0091::0.0091) (0.4540::0.4540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2174::0.2174) (0.1667::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2121::0.2122) (0.1633::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2087::0.2089) (0.1608::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9678::1.9678) (0.6183::0.6183)) (IOPATH TE_B Z () () (0.0571::0.0571) (1.9873::1.9873) (0.0105::0.0105) (0.6521::0.6521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2693::0.2695) (0.1699::0.1699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6308::1.6308) (0.5471::0.5473)) (IOPATH TE_B Z () () (0.0472::0.0472) (1.6860::1.6860) (-0.0054::-0.0054) (0.5861::0.5861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2158::0.2158) (0.1638::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1674::0.1681) (0.1558::0.1574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2348::0.2348) (0.2072::0.2072)) (IOPATH D Q (0.2307::0.2309) (0.1736::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2123::0.2128) (0.1698::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1705::0.1716) (0.1587::0.1632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4103::1.4103) (0.4569::0.4569)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.4318::1.4318) (0.0087::0.0087) (0.4963::0.4963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3875::1.3875) (0.4587::0.4588)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4074::1.4074) (0.0138::0.0138) (0.4909::0.4909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1704::0.1704) (0.1526::0.1526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2117) (0.1619::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2111::0.2113) (0.1654::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1442::0.1442) (0.1352::0.1352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2123::0.2128) (0.1685::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2125) (0.1630::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2117::0.2119) (0.1653::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2144::0.2144) (0.1632::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0948::0.0948) (0.1415::0.1417)) (IOPATH B X (0.0879::0.0879) (0.1172::0.1172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1800::0.1800) (0.1575::0.1575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1969::0.1969) (0.2064::0.2064)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2111::0.2111) (0.1612::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2131::0.2133) (0.1688::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2709::1.2709) (0.4196::0.4197)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2933::1.2933) (0.0122::0.0122) (0.4544::0.4544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1980::0.1980) (0.2069::0.2069)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5108::1.5108) (0.4897::0.4898)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5173::1.5173) (0.0131::0.0131) (0.5142::0.5142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0913::0.0913) (0.1230::0.1231)) (IOPATH B X (0.0887::0.0887) (0.1215::0.1215)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1931::0.1931) (0.1760::0.1760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5598::1.5598) (0.5024::0.5025)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5717::1.5717) (0.0142::0.0142) (0.5309::0.5309)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2101::0.2104) (0.1697::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5370::1.5370) (0.4930::0.4930)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5398::1.5398) (0.0143::0.0143) (0.5151::0.5151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1733::1.1733) (0.3919::0.3919)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.1972::1.1972) (0.0134::0.0134) (0.4278::0.4278)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6795::1.6795) (0.5335::0.5336)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6937::1.6937) (0.0135::0.0135) (0.5653::0.5653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2130::1.2130) (0.4131::0.4132)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2381::1.2381) (0.0131::0.0131) (0.4491::0.4491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4205::1.4205) (0.4656::0.4657)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4293::1.4293) (0.0142::0.0142) (0.4912::0.4912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7191::1.7191) (0.5555::0.5484)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7280::1.7280) (0.0126::0.0126) (0.5754::0.5754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3402::1.3402) (0.4494::0.4495)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3545::1.3545) (0.0132::0.0132) (0.4788::0.4788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2369::1.2369) (0.4026::0.4026)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2618::1.2618) (0.0137::0.0137) (0.4417::0.4417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0885::0.0885) (0.1192::0.1193)) (IOPATH B X (0.0859::0.0859) (0.1167::0.1167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2160::0.2168) (0.1727::0.1864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0677::0.0677) (0.0362::0.0362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3491::1.3491) (0.4554::0.4555)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3742::1.3742) (0.0124::0.0124) (0.4904::0.4904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7704::1.7704) (0.5576::0.5577)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7686::1.7686) (0.0142::0.0142) (0.5732::0.5732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2450::1.2450) (0.4166::0.4167)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2697::1.2697) (0.0127::0.0127) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2114::0.2116) (0.1699::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2103::0.2103) (0.1616::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2128::0.2130) (0.1674::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2140::0.2143) (0.1690::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1609::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2120::0.2121) (0.1654::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2085) (0.1595::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8435::1.8435) (0.5711::0.5712)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8521::1.8521) (0.0134::0.0134) (0.6020::0.6020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2250::0.2250) (0.2017::0.2017)) (IOPATH D Q (0.2207::0.2208) (0.1665::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2751::0.2752) (0.1726::0.1726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0687::0.0687) (0.0369::0.0369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2825::1.2825) (0.4352::0.4352)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3037::1.3037) (0.0137::0.0137) (0.4679::0.4679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2094::0.2096) (0.1624::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1946::0.1946) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3520::1.3520) (0.4559::0.4560)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3730::1.3730) (0.0139::0.0139) (0.4887::0.4887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1423::0.1423) (0.1314::0.1314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2118::0.2120) (0.1634::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3951::1.3951) (0.4568::0.4568)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4171::1.4171) (0.0137::0.0137) (0.4904::0.4904)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9933::1.9933) (0.6253::0.6254)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9973::1.9973) (0.0138::0.0138) (0.6480::0.6480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2149::0.2149) (0.1714::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1915::0.1915) (0.2037::0.2037)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5013::1.5013) (0.4849::0.4850)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5201::1.5201) (0.0133::0.0133) (0.5185::0.5185)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2387::0.2387) (0.1485::0.1485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2092::0.2096) (0.1702::0.1768)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2777::0.2778) (0.1741::0.1741)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2154::0.2154) (0.1652::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4484::1.4483) (0.4685::0.4686)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4591::1.4591) (0.0136::0.0136) (0.4959::0.4959)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2851::1.2851) (0.4360::0.4361)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3003::1.3003) (0.0139::0.0139) (0.4643::0.4643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1332::0.1332)) (IOPATH B X (0.0856::0.0856) (0.1146::0.1146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5123::1.5123) (0.4791::0.4792)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5242::1.5242) (0.0129::0.0129) (0.5072::0.5072)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6114::1.6113) (0.5164::0.5165)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6217::1.6217) (0.0131::0.0131) (0.5446::0.5446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2361::0.2361) (0.2079::0.2079)) (IOPATH D Q (0.2320::0.2320) (0.1751::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1446::0.1446) (0.1343::0.1343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2340::1.2340) (0.4109::0.4110)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2566::1.2566) (0.0119::0.0119) (0.4451::0.4451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2723::0.2724) (0.1709::0.1709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2082::0.2083) (0.1622::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5936::1.5936) (0.5132::0.5133)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6049::1.6049) (0.0133::0.0133) (0.5406::0.5406)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0829::0.0829) (0.1007::0.1007)) (IOPATH B X (0.0882::0.0882) (0.1270::0.1270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3446::1.3447) (0.4430::0.4430)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3654::1.3654) (0.0121::0.0121) (0.4746::0.4746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2129::0.2133) (0.1701::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2125::0.2125) (0.1641::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8300::1.8300) (0.5883::0.5883)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.8477::1.8477) (0.0091::0.0091) (0.6231::0.6231)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4492::1.4491) (0.4723::0.4724)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4698::1.4698) (0.0124::0.0124) (0.5054::0.5054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2153::0.2154) (0.1700::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2194::1.2194) (0.4071::0.4072)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2409::1.2409) (0.0138::0.0138) (0.4409::0.4409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3199::0.3199) (0.2508::0.2508)) (IOPATH D Q (0.3157::0.3157) (0.2158::0.2166)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1394::0.1394) (0.1348::0.1348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2180::0.2185) (0.1734::0.1828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2276::0.2276) (0.1342::0.1342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2071::0.2071) (0.2114::0.2114)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2111::0.2111) (0.1645::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2151::0.2151) (0.1624::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0909::0.0909) (0.1259::0.1260)) (IOPATH B X (0.0845::0.0845) (0.1114::0.1114)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2119) (0.1620::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2281::0.2282) (0.1785::0.1803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0616::0.0616) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3791::1.3791) (0.4633::0.4633)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4011::1.4011) (0.0127::0.0127) (0.4960::0.4960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2092::0.2092) (0.1653::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0956::0.0956) (0.1335::0.1336)) (IOPATH B X (0.0894::0.0894) (0.1211::0.1211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2135) (0.1633::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1610::0.1610) (0.1477::0.1477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0757::0.0757) (0.0381::0.0381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6767::1.6767) (0.5483::0.5484)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6779::1.6779) (0.0133::0.0133) (0.5700::0.5700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1978::0.1978)) (IOPATH D Q (0.2150::0.2153) (0.1676::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3958::1.3958) (0.4530::0.4530)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4130::1.4130) (0.0132::0.0132) (0.4842::0.4842)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3630::1.3630) (0.4439::0.4440)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3780::1.3780) (0.0133::0.0133) (0.4752::0.4752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2135) (0.1627::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6539::1.6539) (0.5453::0.5454)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6726::1.6726) (0.0125::0.0125) (0.5754::0.5754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2111::0.2116) (0.1682::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2734::1.2734) (0.4194::0.4195)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2958::1.2958) (0.0131::0.0131) (0.4544::0.4544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2115::1.2115) (0.4027::0.4028)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2322::1.2322) (0.0136::0.0136) (0.4365::0.4365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2305::1.2305) (0.4094::0.4094)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2545::1.2545) (0.0125::0.0125) (0.4452::0.4452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3979::1.3979) (0.4505::0.4506)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4109::1.4109) (0.0135::0.0135) (0.4818::0.4818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7488::1.7488) (0.5691::0.5692)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7522::1.7522) (0.0144::0.0144) (0.5941::0.5941)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5891::1.5891) (0.5090::0.5091)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.5921::1.5921) (0.0146::0.0146) (0.5318::0.5318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2121) (0.1672::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4538::1.4538) (0.4646::0.4647)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4737::1.4737) (0.0130::0.0130) (0.5007::0.5007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2504::0.2518) (0.1777::0.1821)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2403::0.2403) (0.2104::0.2104)) (IOPATH D Q (0.2360::0.2360) (0.1751::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1965::0.1965)) (IOPATH D Q (0.2138::0.2141) (0.1720::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2005::0.2018) (0.1820::0.1879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2122::0.2122) (0.1615::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2216::0.2216) (0.1997::0.1997)) (IOPATH D Q (0.2178::0.2178) (0.1669::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2904::0.2905) (0.1825::0.1825)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4198::1.4198) (0.4665::0.4666)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4369::1.4369) (0.0136::0.0136) (0.4984::0.4984)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2151::0.2151) (0.2152::0.2152)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2086) (0.1605::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3317::1.3317) (0.4424::0.4424)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3519::1.3519) (0.0136::0.0136) (0.4753::0.4753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1879::0.1886) (0.1680::0.1697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1984::0.1984)) (IOPATH D Q (0.2160::0.2160) (0.1676::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1864::0.1864) (0.1483::0.1483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2087) (0.1589::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0899::0.0899) (0.1160::0.1160)) (IOPATH B X (0.0897::0.0897) (0.1217::0.1217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2155::0.2155) (0.1659::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2126::0.2128) (0.1665::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4284::1.4284) (0.4764::0.4765)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4413::1.4413) (0.0136::0.0136) (0.5052::0.5052)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8035::1.8035) (0.5549::0.5550)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8082::1.8082) (0.0136::0.0136) (0.5803::0.5803)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2081) (0.1596::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4593::1.4593) (0.4797::0.4797)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4669::1.4669) (0.0138::0.0138) (0.5031::0.5031)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2043::1.2043) (0.4115::0.4116)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2301::1.2301) (0.0136::0.0136) (0.4476::0.4476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2136::0.2137) (0.1628::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2100::0.2106) (0.1679::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1400::0.1400)) (IOPATH B X (0.0869::0.0869) (0.1183::0.1183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3264::1.3264) (0.4375::0.4376)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3437::1.3437) (0.0132::0.0132) (0.4689::0.4689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5462::1.5462) (0.4988::0.4988)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5612::1.5612) (0.0126::0.0126) (0.5292::0.5292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4182::1.4182) (0.4627::0.4627)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4241::1.4241) (0.0139::0.0139) (0.4864::0.4864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0632::0.0632) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4994::1.4994) (0.4808::0.4809)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5113::1.5113) (0.0133::0.0133) (0.5107::0.5107)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2658::0.2658) (0.1671::0.1671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0581::0.0581) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7927::1.7927) (0.5861::0.5861)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.8202::1.8202) (0.0114::0.0114) (0.6204::0.6204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2283::0.2283) (0.2035::0.2035)) (IOPATH D Q (0.2241::0.2242) (0.1693::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2407::0.2407) (0.2105::0.2105)) (IOPATH D Q (0.2365::0.2366) (0.1773::0.1794)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1879::0.1879) (0.2020::0.2020)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2107::0.2107) (0.1617::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2535::0.2549) (0.1816::0.1861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2152::0.2153) (0.1665::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1796::1.1796) (0.3877::0.3878)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2025::1.2025) (0.0134::0.0134) (0.4248::0.4248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2110::0.2110) (0.1701::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4241::1.4241) (0.4687::0.4688)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4464::1.4464) (0.0132::0.0132) (0.5089::0.5089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2140::0.2140) (0.1670::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1607::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6025::1.6025) (0.5029::0.5030)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6183::1.6183) (0.0122::0.0122) (0.5349::0.5349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2145::0.2145) (0.1675::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0884::0.0884) (0.1162::0.1162)) (IOPATH B X (0.0874::0.0874) (0.1196::0.1196)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2153::0.2154) (0.1656::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0944::0.0944) (0.1304::0.1305)) (IOPATH B X (0.0934::0.0934) (0.1370::0.1370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0645::0.0645) (0.0348::0.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6655::1.6655) (0.5405::0.5405)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6889::1.6889) (0.0117::0.0117) (0.5738::0.5738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5889::1.5889) (0.5111::0.5112)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5952::1.5952) (0.0136::0.0136) (0.5353::0.5353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2375::1.2375) (0.4221::0.4222)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2596::1.2596) (0.0132::0.0132) (0.4554::0.4554)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2211::0.2211) (0.1993::0.1993)) (IOPATH D Q (0.2178::0.2183) (0.1724::0.1820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0171::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3896::1.3896) (0.4597::0.4598)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4156::1.4156) (0.0121::0.0121) (0.4943::0.4943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[15\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5450::1.5450) (0.5099::0.5099)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5350::1.5350) (0.0184::0.0184) (0.5018::0.5018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5247::1.5247) (0.4921::0.4922)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5273::1.5273) (0.0137::0.0137) (0.5145::0.5145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4052::1.4052) (0.4697::0.4698)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4194::1.4194) (0.0140::0.0140) (0.4988::0.4988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6251::1.6251) (0.5113::0.5114)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6323::1.6323) (0.0138::0.0138) (0.5372::0.5372)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0955::0.0955) (0.1391::0.1391)) (IOPATH B X (0.0881::0.0881) (0.1164::0.1164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1137::0.1137) (0.1253::0.1262)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2286::0.2286) (0.2037::0.2037)) (IOPATH D Q (0.2246::0.2246) (0.1710::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4632::1.4632) (0.4874::0.4875)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4828::1.4828) (0.0123::0.0123) (0.5206::0.5206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1912::1.1912) (0.3968::0.3968)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2178::1.2178) (0.0127::0.0127) (0.4348::0.4348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5227::1.5226) (0.4919::0.4919)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5427::1.5427) (0.0135::0.0135) (0.5241::0.5241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2111::0.2116) (0.1698::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2125::0.2126) (0.1617::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2117) (0.1604::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1871::0.1871) (0.2016::0.2016)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3935::1.3935) (0.4655::0.4655)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.3879::1.3879) (0.0184::0.0184) (0.4632::0.4632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1222::0.1222) (0.1162::0.1162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4373::1.4373) (0.4777::0.4778)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4529::1.4529) (0.0138::0.0138) (0.5087::0.5087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2150) (0.1633::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2125::0.2127) (0.1666::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2084) (0.1605::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4122::1.4122) (0.4544::0.4545)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4328::1.4328) (0.0125::0.0125) (0.4898::0.4898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2120) (0.1627::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2094::0.2094) (0.1577::0.1588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0307::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2332::1.2332) (0.4199::0.4200)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2597::1.2597) (0.0129::0.0129) (0.4567::0.4567)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2140::0.2140) (0.1636::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7304::1.7304) (0.5433::0.5433)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7436::1.7436) (0.0126::0.0126) (0.5734::0.5734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3160::1.3160) (0.4351::0.4351)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3295::1.3295) (0.0132::0.0132) (0.4639::0.4639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3426::1.3426) (0.4450::0.4451)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3492::1.3492) (0.0143::0.0143) (0.4690::0.4690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4889::1.4889) (0.4890::0.4891)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4927::1.4927) (0.0136::0.0136) (0.5097::0.5097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0469::0.0469) (0.0296::0.0296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5508::1.5508) (0.5041::0.5042)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5707::1.5707) (0.0124::0.0124) (0.5387::0.5387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3189::1.3189) (0.4446::0.4447)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3269::1.3269) (0.0136::0.0136) (0.4688::0.4688)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1237::0.1237) (0.1099::0.1099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2065::0.2065) (0.2110::0.2110)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2091) (0.1589::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4431::1.4430) (0.4622::0.4623)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4577::1.4577) (0.0139::0.0139) (0.4922::0.4922)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2605::1.2605) (0.4278::0.4279)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2804::1.2804) (0.0132::0.0132) (0.4601::0.4601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2081) (0.1600::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0664::0.0664) (0.0373::0.0373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5554::1.5554) (0.5031::0.5032)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5788::1.5788) (0.0123::0.0123) (0.5387::0.5387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0954::0.0954) (0.1184::0.1184)) (IOPATH B X (0.0967::0.0967) (0.1303::0.1303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1791::0.1791) (0.1536::0.1537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2399::0.2399) (0.2101::0.2101)) (IOPATH D Q (0.2358::0.2358) (0.1767::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2140::0.2150) (0.1740::0.1888)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0897)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0076::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2102::0.2106) (0.1661::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2330::0.2330) (0.1389::0.1389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5014::1.5014) (0.4980::0.4981)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5270::1.5270) (0.0126::0.0126) (0.5344::0.5344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2106) (0.1620::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2150::0.2150) (0.1628::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2124::0.2124) (0.1602::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2105::0.2106) (0.1644::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2223::1.2223) (0.4185::0.4185)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2470::1.2470) (0.0132::0.0132) (0.4516::0.4516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3490::0.3490) (0.2818::0.2818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2108::0.2112) (0.1692::0.1773)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2455::0.2456) (0.1469::0.1469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2266::0.2266) (0.2025::0.2025)) (IOPATH D Q (0.2224::0.2225) (0.1689::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2135::0.2136) (0.1628::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1316::0.1316) (0.1268::0.1268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2874::1.2874) (0.4345::0.4345)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2973::1.2973) (0.0135::0.0135) (0.4602::0.4602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2137::0.2138) (0.1633::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5282::1.5282) (0.4876::0.4876)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5393::1.5393) (0.0140::0.0140) (0.5181::0.5181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2116::0.2116) (0.1699::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3974::1.3974) (0.4636::0.4602)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4131::1.4131) (0.0134::0.0134) (0.4909::0.4909)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2357::0.2357) (0.1474::0.1474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5030::1.5030) (0.4846::0.4847)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5096::1.5096) (0.0127::0.0127) (0.5099::0.5099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0490::0.0490) (0.0303::0.0303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2132::0.2133) (0.1629::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2147::0.2147) (0.1712::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1251::0.1251) (0.1115::0.1115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2517::1.2517) (0.4196::0.4196)) (IOPATH TE_B Z () () (0.0562::0.0562) (1.2807::1.2807) (0.0089::0.0089) (0.4588::0.4588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7276::1.7275) (0.5516::0.5517)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7295::1.7295) (0.0140::0.0140) (0.5683::0.5683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2467::0.2467) (0.1517::0.1517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6874::1.6874) (0.5384::0.5385)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7074::1.7074) (0.0124::0.0124) (0.5719::0.5719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2027::0.2027) (0.2092::0.2092)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2107) (0.1617::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4518::1.4518) (0.4826::0.4826)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4204::1.4204) (0.0184::0.0184) (0.4661::0.4661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2101::0.2107) (0.1689::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6838::1.6838) (0.5476::0.5476)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6957::1.6957) (0.0120::0.0120) (0.5830::0.5830)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2200::0.2200) (0.1730::0.1748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3081::1.3081) (0.4405::0.4406)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3307::1.3307) (0.0131::0.0131) (0.4753::0.4753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2121::1.2121) (0.4126::0.4126)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2361::1.2361) (0.0132::0.0132) (0.4479::0.4479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5351::1.5351) (0.4991::0.4991)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5544::1.5544) (0.0138::0.0138) (0.5321::0.5321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1901::0.1901) (0.2031::0.2031)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2145::0.2146) (0.1685::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7556::1.7556) (0.5531::0.5532)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7648::1.7648) (0.0134::0.0134) (0.5808::0.5808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2121::0.2123) (0.1637::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2111::0.2112) (0.1605::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1401::0.1401) (0.1326::0.1326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4309::1.4309) (0.4686::0.4687)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4520::1.4520) (0.0133::0.0133) (0.5029::0.5029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2021::0.2021) (0.2089::0.2089)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2093::0.2094) (0.1642::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2043::0.2043) (0.2100::0.2100)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0695::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2095) (0.1611::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1595::0.1595) (0.1450::0.1450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4954::1.4954) (0.4843::0.4844)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5025::1.5025) (0.0141::0.0141) (0.5091::0.5091)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2088) (0.1601::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2908::1.2908) (0.4196::0.4197)) (IOPATH TE_B Z () () (0.0576::0.0577) (1.3092::1.3092) (0.0139::0.0139) (0.4538::0.4538)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3841::1.3841) (0.4438::0.4438)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3997::1.3997) (0.0130::0.0130) (0.4768::0.4768)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4313::1.4312) (0.4602::0.4603)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4408::1.4408) (0.0140::0.0140) (0.4887::0.4887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1242::0.1242) (0.1092::0.1092)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1852::1.1852) (0.3935::0.3936)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2065::1.2065) (0.0137::0.0137) (0.4274::0.4274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1658::1.1658) (0.3914::0.3915)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.1881::1.1881) (0.0132::0.0132) (0.4247::0.4247)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6447::1.6447) (0.5306::0.5307)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6465::1.6465) (0.0136::0.0136) (0.5529::0.5529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2146::0.2147) (0.1653::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2598::1.2598) (0.4278::0.4279)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2828::1.2828) (0.0131::0.0131) (0.4617::0.4617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1576::0.1576) (0.1484::0.1484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4585::1.4585) (0.4735::0.4735)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4787::1.4787) (0.0134::0.0134) (0.5076::0.5076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3439::1.3439) (0.4419::0.4419)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3505::1.3505) (0.0142::0.0142) (0.4656::0.4656)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2142::0.2144) (0.1689::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0652::0.0652) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5132::1.5132) (0.4866::0.4867)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5256::1.5256) (0.0135::0.0135) (0.5156::0.5156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0648::0.0648) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3364::1.3364) (0.4336::0.4337)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3519::1.3519) (0.0131::0.0131) (0.4659::0.4659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2639::0.2639) (0.1665::0.1665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2408::0.2408) (0.1852::0.1870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2377::1.2377) (0.4163::0.4164)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2578::1.2578) (0.0126::0.0126) (0.4467::0.4467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1856::0.1856) (0.1620::0.1620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2107) (0.1659::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1899::0.1899) (0.2030::0.2030)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1911::0.1911) (0.1664::0.1664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2334::0.2334) (0.2064::0.2064)) (IOPATH D Q (0.2292::0.2292) (0.1710::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2108::0.2108) (0.1625::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2074::1.2074) (0.4025::0.4026)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2279::1.2279) (0.0136::0.0136) (0.4358::0.4358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2123::0.2126) (0.1669::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4182::1.4182) (0.4567::0.4568)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4380::1.4380) (0.0136::0.0136) (0.4912::0.4912)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2036::0.2036) (0.2096::0.2096)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1312::0.1312) (0.1263::0.1263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2587::0.2587) (0.1991::0.2009)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6064::1.6063) (0.5108::0.5109)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6123::1.6123) (0.0128::0.0128) (0.5354::0.5354)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1606::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2114) (0.1624::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2121::0.2123) (0.1668::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4720::1.4720) (0.4684::0.4685)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4819::1.4819) (0.0139::0.0139) (0.4943::0.4943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4096::1.4096) (0.4592::0.4601)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4302::1.4302) (0.0131::0.0131) (0.4933::0.4933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6428::1.6428) (0.5279::0.5280)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6486::1.6486) (0.0132::0.0132) (0.5523::0.5523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2978::1.2978) (0.4374::0.4374)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.3019::1.3019) (0.0180::0.0180) (0.4483::0.4483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2132::0.2132) (0.1613::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2029::0.2029) (0.2093::0.2093)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0632::0.0632) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2729::0.2731) (0.1730::0.1730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2177::0.2182) (0.1793::0.1870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2143::0.2144) (0.1645::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8386::1.8386) (0.6007::0.6009)) (IOPATH TE_B Z () () (0.0507::0.0507) (1.8791::1.8791) (-0.0020::-0.0020) (0.6307::0.6307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6394::1.6394) (0.5554::0.5555)) (IOPATH TE_B Z () () (0.0443::0.0443) (1.7039::1.7039) (-0.0076::-0.0076) (0.5907::0.5907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2969::1.2969) (0.4368::0.4368)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.3272::1.3272) (0.0082::0.0082) (0.4813::0.4813)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2089::0.2090) (0.1592::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5216::1.5216) (0.4962::0.4963)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5307::1.5307) (0.0132::0.0132) (0.5221::0.5221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2084) (0.1603::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2091::0.2095) (0.1675::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4887::1.4887) (0.4825::0.4826)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5122::1.5122) (0.0128::0.0128) (0.5161::0.5161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2093::0.2093) (0.1610::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7129::1.7129) (0.5591::0.5591)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.7064::1.7064) (0.0187::0.0187) (0.5556::0.5556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1965::0.1965)) (IOPATH D Q (0.2139::0.2139) (0.1699::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1312::0.1312) (0.1264::0.1264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2226::0.2226) (0.2003::0.2003)) (IOPATH D Q (0.2195::0.2201) (0.1740::0.1852)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1606::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1872::0.1872) (0.2016::0.2016)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1091::0.1092) (0.0984::0.0999)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2291::0.2291) (0.2040::0.2040)) (IOPATH D Q (0.2250::0.2251) (0.1712::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2102::0.2102) (0.1628::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3133::1.3133) (0.4315::0.4316)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3295::1.3295) (0.0131::0.0131) (0.4621::0.4621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2163::0.2163) (0.1685::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0535::0.0535) (0.0328::0.0328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2043::1.2043) (0.3998::0.3998)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2247::1.2247) (0.0134::0.0134) (0.4337::0.4337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2357::1.2357) (0.4204::0.4205)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2625::1.2625) (0.0122::0.0122) (0.4574::0.4574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2143::0.2145) (0.1634::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2125::1.2125) (0.4058::0.4059)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2362::1.2362) (0.0139::0.0139) (0.4415::0.4415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6175::1.6175) (0.5174::0.5175)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6240::1.6240) (0.0142::0.0142) (0.5428::0.5428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2305::0.2305) (0.2048::0.2048)) (IOPATH D Q (0.2264::0.2265) (0.1714::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6921::1.6921) (0.5523::0.5524)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6985::1.6985) (0.0139::0.0139) (0.5780::0.5780)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3382::1.3382) (0.4392::0.4393)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3539::1.3539) (0.0142::0.0142) (0.4698::0.4698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3560::1.3560) (0.4570::0.4571)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3723::1.3723) (0.0139::0.0139) (0.4869::0.4869)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4104::1.4104) (0.4613::0.4614)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4225::1.4225) (0.0137::0.0137) (0.4893::0.4893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2205::1.2205) (0.4164::0.4164)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2465::1.2465) (0.0123::0.0123) (0.4523::0.4523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2044::0.2044) (0.2100::0.2100)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2317::1.2317) (0.4093::0.4094)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2529::1.2529) (0.0130::0.0129) (0.4432::0.4432)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6706::1.6706) (0.5249::0.5250)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6736::1.6736) (0.0140::0.0140) (0.5483::0.5483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3412::1.3412) (0.4394::0.4395)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3651::1.3651) (0.0128::0.0128) (0.4758::0.4758)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5496::1.5496) (0.4909::0.4910)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5587::1.5587) (0.0131::0.0131) (0.5180::0.5180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2160::0.2163) (0.1719::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0921::0.0921) (0.1301::0.1302)) (IOPATH B X (0.0842::0.0842) (0.1112::0.1112)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2099::0.2106) (0.1717::0.1824)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0111::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1272::0.1272) (0.1045::0.1045)) (IOPATH A Y (0.1801::0.1801) (0.0328::0.0328)) (IOPATH B Y (0.1682::0.1682) (0.0350::0.0350)) (IOPATH C Y (0.1418::0.1418) (0.0314::0.0314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1715::0.1729) (0.1623::0.1655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2098::0.2098) (0.1613::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1354::0.1354) (0.1460::0.1460)) (IOPATH D X (0.1350::0.1350) (0.1521::0.1521)) (IOPATH A_N X (0.1785::0.1785) (0.1430::0.1430)) (IOPATH B_N X (0.1855::0.1855) (0.1526::0.1526)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1333::0.1333) (0.1456::0.1456)) (IOPATH D X (0.1310::0.1310) (0.1489::0.1489)) (IOPATH A_N X (0.1745::0.1745) (0.1402::0.1402)) (IOPATH B_N X (0.1790::0.1790) (0.1486::0.1486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2577::0.2577) (0.2199::0.2199)) (IOPATH D Q (0.2535::0.2536) (0.1867::0.1880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1368::0.1368) (0.1398::0.1398)) (IOPATH C X (0.1350::0.1350) (0.1461::0.1461)) (IOPATH D X (0.1359::0.1359) (0.1572::0.1572)) (IOPATH A_N X (0.1710::0.1710) (0.1437::0.1437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1315::0.1315) (0.1427::0.1427)) (IOPATH D X (0.1314::0.1314) (0.1492::0.1492)) (IOPATH A_N X (0.1754::0.1754) (0.1406::0.1406)) (IOPATH B_N X (0.1818::0.1818) (0.1499::0.1499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1308::0.1308) (0.1345::0.1345)) (IOPATH C X (0.1310::0.1310) (0.1427::0.1427)) (IOPATH D X (0.1322::0.1322) (0.1542::0.1542)) (IOPATH A_N X (0.1702::0.1702) (0.1425::0.1425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2121::0.2122) (0.1654::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2080) (0.1605::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1327::0.1327) (0.1367::0.1367)) (IOPATH C X (0.1306::0.1306) (0.1423::0.1423)) (IOPATH D X (0.1317::0.1318) (0.1538::0.1539)) (IOPATH A_N X (0.1673::0.1673) (0.1409::0.1409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2092) (0.1598::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1216::0.1216) (0.1157::0.1157)) (IOPATH B X (0.1289::0.1289) (0.1344::0.1344)) (IOPATH C X (0.1265::0.1265) (0.1414::0.1414)) (IOPATH D X (0.1265::0.1265) (0.1474::0.1474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4544::1.4544) (0.4730::0.4731)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4774::1.4774) (0.0135::0.0135) (0.5090::0.5090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2279::0.2280) (0.1369::0.1369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2136::0.2136) (0.1610::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2007::0.2007)) (IOPATH D Q (0.2196::0.2198) (0.1698::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2043::0.2043) (0.2099::0.2099)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2144::0.2144) (0.1630::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2143::0.2143) (0.1625::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4882::1.4882) (0.4780::0.4781)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5001::1.5001) (0.0131::0.0131) (0.5063::0.5063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4219::1.4219) (0.4612::0.4613)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4329::1.4329) (0.0134::0.0134) (0.4887::0.4887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5525::1.5525) (0.5123::0.5124)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5610::1.5610) (0.0133::0.0133) (0.5384::0.5384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.2046::0.2046) (0.1172::0.1174)) (IOPATH A Y (0.2179::0.2179) (0.0468::0.0468)) (IOPATH B Y (0.2035::0.2035) (0.0466::0.0466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.1549::0.1549) (0.1571::0.1571)) (IOPATH C X (0.1568::0.1568) (0.1639::0.1641)) (IOPATH A_N X (0.1881::0.1881) (0.1609::0.1609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0666::0.0666) (0.0376::0.0376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0650::0.0650) (0.0360::0.0360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.1248::0.1248) (0.1363::0.1363)) (IOPATH C X (0.1269::0.1269) (0.1433::0.1435)) (IOPATH A_N X (0.1584::0.1584) (0.1413::0.1413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.0992::0.0992) (0.1076::0.1076)) (IOPATH B X (0.1035::0.1035) (0.1209::0.1209)) (IOPATH C X (0.1049::0.1049) (0.1273::0.1275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4624::1.4624) (0.4716::0.4717)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4742::1.4742) (0.0137::0.0137) (0.5004::0.5004)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4550::1.4550) (0.4835::0.4835)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4560::1.4560) (0.0185::0.0185) (0.4969::0.4969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2148::0.2148) (0.1642::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2351::0.2351) (0.1428::0.1428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2137::0.2138) (0.1646::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9842::1.9842) (0.6299::0.6299)) (IOPATH TE_B Z () () (0.0563::0.0563) (2.0009::2.0009) (0.0090::0.0090) (0.6659::0.6659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6118::1.6118) (0.5217::0.5217)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6228::1.6228) (0.0123::0.0123) (0.5489::0.5489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0538::0.0538) (0.0326::0.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1415::0.1415) (0.1317::0.1317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2080) (0.1597::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9988::1.9988) (0.6646::0.6648)) (IOPATH TE_B Z () () (0.0469::0.0469) (2.0532::2.0532) (-0.0056::-0.0056) (0.6920::0.6920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1272::0.1272) (0.1216::0.1216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2637::0.2638) (0.1673::0.1673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3849::0.3849) (0.2823::0.2823)) (IOPATH D Q (0.3806::0.3806) (0.2485::0.2485)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2096::0.2099) (0.1720::0.1778)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5610::1.5610) (0.5085::0.5110)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5823::1.5823) (0.0127::0.0127) (0.5431::0.5431)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4324::1.4324) (0.4631::0.4632)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4582::1.4582) (0.0120::0.0120) (0.4993::0.4993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2128) (0.1626::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2115::0.2118) (0.1675::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2127) (0.1628::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3121::1.3121) (0.4429::0.4430)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3269::1.3269) (0.0122::0.0122) (0.4716::0.4716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2588::0.2593) (0.1630::0.1630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8206::1.8206) (0.5816::0.5817)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8255::1.8255) (0.0135::0.0135) (0.6050::0.6050)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2238::0.2238) (0.2010::0.2010)) (IOPATH D Q (0.2199::0.2200) (0.1693::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2558::1.2558) (0.4169::0.4170)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2768::1.2768) (0.0132::0.0132) (0.4496::0.4496)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2025::0.2027) (0.1479::0.1810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2112) (0.1612::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2118::0.2118) (0.1930::0.1930)) (IOPATH D Q (0.2088::0.2088) (0.1684::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2146::0.2147) (0.1641::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2144::1.2144) (0.4153::0.4154)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2350::1.2350) (0.0129::0.0129) (0.4474::0.4474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2115) (0.1620::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2134::0.2134) (0.1629::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7256::1.7256) (0.5625::0.5625)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7257::1.7257) (0.0142::0.0142) (0.5850::0.5850)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0984::0.0984) (0.1382::0.1382)) (IOPATH B X (0.0902::0.0902) (0.1163::0.1163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3365::1.3365) (0.4381::0.4382)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3510::1.3510) (0.0140::0.0140) (0.4680::0.4680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2083) (0.1598::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2430::1.2430) (0.4137::0.4138)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2675::1.2675) (0.0128::0.0128) (0.4494::0.4494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3498::1.3498) (0.4548::0.4549)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3676::1.3676) (0.0138::0.0138) (0.4860::0.4860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0635::0.0635) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2472::1.2472) (0.4241::0.4242)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2691::1.2691) (0.0130::0.0130) (0.4581::0.4581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3035::1.3035) (0.4311::0.4312)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3273::1.3273) (0.0131::0.0131) (0.4649::0.4649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2107::0.2107) (0.1621::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7128::1.7128) (0.5344::0.5345)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7320::1.7320) (0.0121::0.0121) (0.5683::0.5683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3370::1.3370) (0.4496::0.4497)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3630::1.3630) (0.0126::0.0126) (0.4860::0.4860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1537::0.1537) (0.1366::0.1366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2558::0.2559) (0.1942::0.1966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6231::1.6231) (0.5246::0.5247)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6287::1.6287) (0.0134::0.0134) (0.5501::0.5501)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8455::1.8455) (0.5974::0.5975)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8638::1.8638) (0.0133::0.0133) (0.6311::0.6311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1973::0.1973)) (IOPATH D Q (0.2140::0.2141) (0.1631::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2162::0.2167) (0.1722::0.1811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0169::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2608::1.2608) (0.4276::0.4277)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2839::1.2839) (0.0131::0.0131) (0.4625::0.4625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2919::1.2919) (0.4376::0.4376)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3100::1.3100) (0.0138::0.0138) (0.4683::0.4683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8414::1.8414) (0.5681::0.5682)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8519::1.8519) (0.0133::0.0133) (0.5985::0.5985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2799::0.2800) (0.1748::0.1748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2118::0.2128) (0.1669::0.1831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1607::0.1608) (0.1336::0.1358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2093::0.2093) (0.1611::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2094) (0.1608::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2689::0.2689) (0.1706::0.1706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1998::0.1998) (0.2078::0.2078)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3819::1.3819) (0.4567::0.4568)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4037::1.4037) (0.0137::0.0137) (0.4896::0.4896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1619::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2011::0.2011) (0.2084::0.2084)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1969::0.1969)) (IOPATH D Q (0.2137::0.2139) (0.1660::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2089::0.2094) (0.1672::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3979::1.3978) (0.4538::0.4539)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4158::1.4158) (0.0139::0.0139) (0.4871::0.4871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6149::1.6149) (0.5303::0.5304)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6221::1.6221) (0.0136::0.0136) (0.5553::0.5553)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2151::0.2153) (0.1646::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2145::0.2145) (0.1692::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2357::1.2357) (0.4150::0.4151)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2544::1.2544) (0.0139::0.0139) (0.4456::0.4456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2087::0.2087) (0.1598::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3771::1.3771) (0.4545::0.4546)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3961::1.3961) (0.0135::0.0135) (0.4857::0.4857)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0694::0.0694) (0.0441::0.0441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5961::1.5961) (0.5159::0.5160)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6086::1.6086) (0.0138::0.0138) (0.5456::0.5456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2103::0.2106) (0.1678::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3681::1.3681) (0.4527::0.4557)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3728::1.3728) (0.0133::0.0133) (0.4800::0.4800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2118::0.2121) (0.1659::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2133::0.2137) (0.1676::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0982::0.0982) (0.1431::0.1432)) (IOPATH B X (0.0915::0.0915) (0.1212::0.1212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4946::1.4946) (0.4885::0.4886)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5045::1.5045) (0.0137::0.0137) (0.5145::0.5145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4582::1.4582) (0.4732::0.4733)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4765::1.4765) (0.0134::0.0134) (0.5061::0.5061)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2630::0.2631) (0.1663::0.1663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2149::0.2153) (0.1774::0.1833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0133::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2123) (0.1672::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8134::1.8135) (0.5646::0.5646)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8225::1.8225) (0.0117::0.0117) (0.5933::0.5933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1025::0.1025) (0.1535::0.1535)) (IOPATH B X (0.0949::0.0949) (0.1210::0.1210)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8488::1.8488) (0.5882::0.5882)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8596::1.8596) (0.0118::0.0118) (0.6167::0.6167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1396::0.1398)) (IOPATH B X (0.0899::0.0899) (0.1307::0.1307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2439::0.2439) (0.2124::0.2124)) (IOPATH D Q (0.2397::0.2397) (0.1781::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0889::0.0889) (0.1119::0.1119)) (IOPATH B X (0.0897::0.0897) (0.1212::0.1212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1950::0.1950)) (IOPATH D Q (0.2112::0.2115) (0.1668::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2097::0.2100) (0.1727::0.1774)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2098::0.2100) (0.1661::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1920::0.1920) (0.1710::0.1710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1259::0.1259) (0.1115::0.1115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5069::1.5069) (0.4933::0.4934)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5247::1.5247) (0.0135::0.0135) (0.5304::0.5304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2749::0.2750) (0.1742::0.1742)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2131::0.2131) (0.2143::0.2143)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0736::0.0736) (0.0361::0.0361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2764::1.2764) (0.4191::0.4191)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3001::1.3001) (0.0129::0.0129) (0.4558::0.4558)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3169::1.3169) (0.4454::0.4455)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3309::1.3309) (0.0123::0.0123) (0.4716::0.4716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3980::1.3980) (0.4614::0.4615)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4135::1.4135) (0.0132::0.0132) (0.4966::0.4966)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2105::0.2107) (0.1669::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1986::0.1986) (0.2072::0.2072)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0625)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2624::0.2625) (0.2017::0.2038)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2138::0.2138) (0.1631::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2113::0.2115) (0.1693::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1669::0.1669) (0.1407::0.1407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4524::1.4524) (0.4653::0.4653)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4609::1.4609) (0.0142::0.0142) (0.4935::0.4935)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2081::0.2081) (0.1572::0.1572)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2135::0.2135) (0.1682::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2179::0.2181) (0.1766::0.1811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1366::0.1366) (0.1275::0.1275)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2110::1.2110) (0.4015::0.4016)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2315::1.2315) (0.0134::0.0134) (0.4356::0.4356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2134) (0.1627::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2764::1.2764) (0.4232::0.4233)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2968::1.2968) (0.0138::0.0138) (0.4565::0.4565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0915::0.0915) (0.1276::0.1277)) (IOPATH B X (0.0874::0.0874) (0.1224::0.1224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2296::1.2296) (0.4094::0.4094)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2496::1.2496) (0.0136::0.0136) (0.4417::0.4417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7440::1.7440) (0.5566::0.5567)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7416::1.7416) (0.0140::0.0140) (0.5755::0.5755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6445::1.6445) (0.5142::0.5143)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6596::1.6596) (0.0120::0.0120) (0.5440::0.5440)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2126::0.2126) (0.1654::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2324::0.2324) (0.2278::0.2278)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0068::0.0080)) (SETUP (negedge D) (posedge CLK) (0.2154::0.2204)) (HOLD (posedge D) (posedge CLK) (0.0189::0.0202)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5301::1.5301) (0.5061::0.5062)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5501::1.5501) (0.0130::0.0130) (0.5394::0.5394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2345::1.2345) (0.4109::0.4110)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2561::1.2561) (0.0132::0.0132) (0.4438::0.4438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7386::1.7386) (0.5681::0.5681)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7610::1.7610) (0.0123::0.0123) (0.6029::0.6029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2124::0.2124) (0.1648::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7381::1.7381) (0.5437::0.5438)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7413::1.7413) (0.0136::0.0136) (0.5684::0.5684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1327::0.1327)) (IOPATH B X (0.0856::0.0856) (0.1131::0.1131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[17\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1657::0.1657) (0.1563::0.1573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0535::0.0535) (0.0321::0.0321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1294::0.1294) (0.1144::0.1144)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7124::1.7124) (0.5339::0.5340)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7239::1.7239) (0.0134::0.0134) (0.5622::0.5622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2080::0.2082) (0.1606::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1920::0.1920) (0.2040::0.2040)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1884::0.1884) (0.2022::0.2022)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2122) (0.1614::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1988::0.1988)) (IOPATH D Q (0.2172::0.2179) (0.1731::0.1855)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0132::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2089::0.2091) (0.1603::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2081) (0.1591::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2840::0.2846) (0.2013::0.2056)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2246::0.2246) (0.1348::0.1348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3502::1.3502) (0.4525::0.4525)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3683::1.3683) (0.0134::0.0134) (0.4845::0.4845)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0603::0.0603) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1875::0.1875) (0.2017::0.2017)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2107::0.2111) (0.1674::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0198::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0633::0.0633) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1914::0.1914) (0.2037::0.2037)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0625)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2114::0.2114) (0.1618::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2192::0.2193) (0.1674::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2085) (0.1591::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2118::0.2119) (0.1653::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1369::0.1370)) (IOPATH B X (0.0871::0.0871) (0.1197::0.1197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2900::1.2900) (0.4380::0.4381)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3074::1.3074) (0.0140::0.0140) (0.4672::0.4672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0676::0.0676) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3297::1.3297) (0.4489::0.4490)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3466::1.3466) (0.0128::0.0128) (0.4786::0.4786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5065::1.5065) (0.4981::0.4982)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5208::1.5208) (0.0129::0.0129) (0.5279::0.5279)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0553::0.0553) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4076::1.4076) (0.4486::0.4487)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4087::1.4087) (0.0143::0.0143) (0.4685::0.4685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1362::0.1362) (0.1268::0.1268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4076::1.4076) (0.4551::0.4552)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4335::1.4335) (0.0131::0.0131) (0.4931::0.4931)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5088::1.5088) (0.4926::0.4927)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5253::1.5253) (0.0128::0.0128) (0.5241::0.5241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2151::0.2152) (0.1639::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2376::1.2376) (0.4209::0.4210)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2537::1.2537) (0.0127::0.0127) (0.4508::0.4508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4050::1.4050) (0.4740::0.4741)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4139::1.4139) (0.0134::0.0134) (0.4953::0.4953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2391::0.2391) (0.2317::0.2317)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0056::0.0070)) (SETUP (negedge D) (posedge CLK) (0.2169::0.2230)) (HOLD (posedge D) (posedge CLK) (0.0200::0.0217)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0852::0.0852) (0.1025::0.1025)) (IOPATH B X (0.0890::0.0890) (0.1227::0.1227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7962::1.7962) (0.5851::0.5852)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8155::1.8155) (0.0129::0.0129) (0.6181::0.6181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0919::0.0919) (0.1226::0.1226)) (IOPATH B X (0.0946::0.0946) (0.1404::0.1404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2090::0.2097) (0.1690::0.1800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2151::0.2157) (0.1732::0.1832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0139::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2189::0.2190) (0.1747::0.1755)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2083) (0.1581::0.1591)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1219::0.1219) (0.1076::0.1076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5619::1.5619) (0.5151::0.5152)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5805::1.5805) (0.0135::0.0135) (0.5483::0.5483)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2246::0.2246) (0.2014::0.2014)) (IOPATH D Q (0.2206::0.2206) (0.1686::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2122::0.2123) (0.1670::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2123) (0.1622::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2496::0.2496) (0.1590::0.1590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2553::1.2553) (0.4123::0.4124)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2774::1.2774) (0.0135::0.0135) (0.4485::0.4485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3190::1.3190) (0.4315::0.4316)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3264::1.3264) (0.0144::0.0144) (0.4569::0.4569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2130::0.2131) (0.1661::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2042::0.2042) (0.2099::0.2099)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1775::0.1775) (0.1674::0.1674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2341::0.2341) (0.2068::0.2068)) (IOPATH D Q (0.2297::0.2298) (0.1716::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2106::0.2107) (0.1630::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0991::0.0991) (0.1453::0.1453)) (IOPATH B X (0.0930::0.0930) (0.1239::0.1239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4746::1.4746) (0.4694::0.4694)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4903::1.4903) (0.0129::0.0129) (0.4968::0.4968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2086::0.2087) (0.1586::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1366::0.1366) (0.1255::0.1255)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2452::0.2452) (0.2131::0.2131)) (IOPATH D Q (0.2410::0.2411) (0.1794::0.1819)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1950::0.1950)) (IOPATH D Q (0.2118::0.2122) (0.1720::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0166::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2359::1.2359) (0.4207::0.4208)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2586::1.2586) (0.0127::0.0127) (0.4540::0.4540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0519::0.0519) (0.0318::0.0318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2098) (0.1614::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3917::1.3917) (0.4648::0.4649)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4138::1.4138) (0.0131::0.0131) (0.4995::0.4995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6506::1.6506) (0.5243::0.5244)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6547::1.6547) (0.0138::0.0138) (0.5485::0.5485)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2322::0.2322) (0.2277::0.2277)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0065::0.0077)) (SETUP (negedge D) (posedge CLK) (0.2158::0.2209)) (HOLD (posedge D) (posedge CLK) (0.0192::0.0206)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2457::0.2457) (0.2134::0.2134)) (IOPATH D Q (0.2416::0.2416) (0.1801::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4611::1.4611) (0.4859::0.4860)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4819::1.4819) (0.0131::0.0131) (0.5191::0.5191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2122::0.2124) (0.1650::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5254::1.5254) (0.4933::0.4934)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5460::1.5460) (0.0131::0.0131) (0.5270::0.5270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3056::1.3056) (0.4353::0.4353)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3263::1.3263) (0.0135::0.0135) (0.4729::0.4729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6529::1.6529) (0.5408::0.5409)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6715::1.6715) (0.0133::0.0133) (0.5751::0.5751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6484::1.6484) (0.5149::0.5150)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6485::1.6485) (0.0140::0.0140) (0.5362::0.5362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5616::1.5616) (0.4960::0.4960)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5753::1.5753) (0.0126::0.0126) (0.5229::0.5229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0954::0.0954) (0.1308::0.1309)) (IOPATH B X (0.0894::0.0894) (0.1186::0.1186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4984::1.4984) (0.4855::0.4856)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5156::1.5156) (0.0130::0.0130) (0.5171::0.5171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2004::0.2004) (0.2081::0.2081)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2128) (0.1639::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8235::1.8234) (0.5898::0.5899)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8298::1.8298) (0.0136::0.0136) (0.6172::0.6172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2121::0.2122) (0.1638::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1793::0.1793) (0.1560::0.1560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1942::0.1942) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4523::1.4523) (0.4724::0.4725)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4686::1.4686) (0.0131::0.0131) (0.5035::0.5035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2092) (0.1656::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0640::0.0640) (0.0351::0.0351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2471::0.2471) (0.2142::0.2142)) (IOPATH D Q (0.2429::0.2429) (0.1793::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3728::1.3728) (0.4597::0.4598)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3890::1.3890) (0.0138::0.0138) (0.4907::0.4907)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2108::0.2114) (0.1685::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1841::0.1841) (0.1606::0.1606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5533::1.5533) (0.5129::0.5129)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5703::1.5703) (0.0130::0.0130) (0.5454::0.5454)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0515::0.0515) (0.0315::0.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2374::0.2374) (0.2087::0.2087)) (IOPATH D Q (0.2333::0.2334) (0.1762::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2111::0.2111) (0.1645::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2597::1.2597) (0.4264::0.4264)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2824::1.2824) (0.0142::0.0142) (0.4612::0.4612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5564::1.5564) (0.5055::0.5056)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5835::1.5836) (0.0122::0.0122) (0.5435::0.5435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7151::1.7151) (0.5361::0.5362)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7250::1.7250) (0.0136::0.0136) (0.5635::0.5635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2095) (0.1603::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3970::1.3970) (0.4482::0.4482)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4079::1.4079) (0.0138::0.0138) (0.4751::0.4751)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2339::0.2339) (0.2287::0.2287)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0047::0.0061)) (SETUP (negedge D) (posedge CLK) (0.2184::0.2235)) (HOLD (posedge D) (posedge CLK) (0.0211::0.0227)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0941::0.0941) (0.1417::0.1417)) (IOPATH B X (0.0880::0.0880) (0.1198::0.1198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2914::0.2914) (0.1832::0.1832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3286::1.3286) (0.4464::0.4465)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3463::1.3463) (0.0137::0.0137) (0.4778::0.4778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4353::1.4353) (0.4666::0.4667)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4435::1.4435) (0.0132::0.0132) (0.4923::0.4923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2097::1.2097) (0.4041::0.4042)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2305::1.2305) (0.0131::0.0131) (0.4370::0.4370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2208::0.2208) (0.1991::0.1991)) (IOPATH D Q (0.2173::0.2175) (0.1708::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3857::1.3857) (0.4532::0.4533)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4080::1.4080) (0.0128::0.0128) (0.4884::0.4884)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2083::0.2085) (0.1630::0.1679)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2128::0.2136) (0.1706::0.1840)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0117::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2228::0.2228) (0.2004::0.2004)) (IOPATH D Q (0.2190::0.2190) (0.1689::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2082::0.2082) (0.1592::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2229::0.2229) (0.2005::0.2005)) (IOPATH D Q (0.2197::0.2202) (0.1738::0.1838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1967::0.1967)) (IOPATH D Q (0.2135::0.2138) (0.1664::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2138::0.2140) (0.1622::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1620::0.1620) (0.1382::0.1382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1719::0.1720) (0.1407::0.1425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0639::0.0639) (0.0348::0.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2863::1.2863) (0.4298::0.4299)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3029::1.3029) (0.0128::0.0128) (0.4586::0.4586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2407::0.2407) (0.1459::0.1459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2118::0.2119) (0.1706::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2646::0.2646) (0.1674::0.1674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2733::1.2733) (0.4239::0.4240)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2940::1.2940) (0.0137::0.0137) (0.4559::0.4559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2368::0.2368) (0.2083::0.2083)) (IOPATH D Q (0.2328::0.2328) (0.1754::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5093::1.5093) (0.4881::0.4882)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5119::1.5119) (0.0142::0.0142) (0.5099::0.5099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1320::0.1321) (0.1194::0.1208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2098::0.2102) (0.1655::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2094::0.2094) (0.1631::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2113) (0.1608::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2971::1.2971) (0.4311::0.4312)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3121::1.3121) (0.0140::0.0140) (0.4606::0.4606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2138::0.2141) (0.1676::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5423::1.5423) (0.4938::0.4939)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5435::1.5435) (0.0142::0.0142) (0.5171::0.5171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2460::0.2461) (0.1477::0.1477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2111::0.2111) (0.1625::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2084::0.2086) (0.1636::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2631::0.2632) (0.1672::0.1672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1608::0.1616) (0.1506::0.1523)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2320::0.2320) (0.2275::0.2275)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0018::0.0033)) (SETUP (negedge D) (posedge CLK) (0.2223::0.2292)) (HOLD (posedge D) (posedge CLK) (0.0244::0.0262)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[6\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1644::0.1644) (0.1487::0.1487)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3096::1.3096) (0.4429::0.4430)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3354::1.3354) (0.0122::0.0122) (0.4792::0.4792)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5288::1.5287) (0.4938::0.4938)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5581::1.5581) (0.0115::0.0115) (0.5315::0.5315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2089::0.2089) (0.1671::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6927::1.6927) (0.5561::0.5562)) (IOPATH TE_B Z () () (0.0528::0.0528) (1.7180::1.7181) (0.0021::0.0021) (0.5887::0.5887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2134::0.2135) (0.1650::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2239::0.2239) (0.2010::0.2010)) (IOPATH D Q (0.2199::0.2199) (0.1667::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4925::1.4925) (0.4859::0.4860)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5086::1.5086) (0.0138::0.0138) (0.5162::0.5162)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7754::1.7754) (0.5537::0.5538)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7808::1.7808) (0.0132::0.0132) (0.5775::0.5775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2254::0.2254) (0.2019::0.2019)) (IOPATH D Q (0.2229::0.2240) (0.1795::0.1966)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0020)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0053::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8957::1.8957) (0.5872::0.5872)) (IOPATH TE_B Z () () (0.0556::0.0556) (1.9244::1.9244) (0.0077::0.0077) (0.6292::0.6292)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5498::1.5498) (0.4997::0.4997)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5703::1.5703) (0.0131::0.0131) (0.5337::0.5337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1964::0.1964) (0.2061::0.2061)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2294::1.2294) (0.4195::0.4195)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2559::1.2559) (0.0123::0.0123) (0.4562::0.4562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2242::0.2242) (0.2012::0.2012)) (IOPATH D Q (0.2207::0.2209) (0.1727::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2810::1.2810) (0.4332::0.4333)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3042::1.3042) (0.0131::0.0131) (0.4676::0.4676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2255::0.2255) (0.2019::0.2019)) (IOPATH D Q (0.2214::0.2214) (0.1677::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7634::1.7634) (0.5627::0.5628)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7716::1.7716) (0.0140::0.0140) (0.5905::0.5905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2091::0.2094) (0.1676::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2489::0.2489) (0.2152::0.2152)) (IOPATH D Q (0.2447::0.2448) (0.1819::0.1842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2997::1.2997) (0.4292::0.4293)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3140::1.3140) (0.0138::0.0138) (0.4585::0.4585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9970::1.9970) (0.6273::0.6274)) (IOPATH TE_B Z () () (0.0582::0.0582) (2.0049::2.0049) (0.0130::0.0130) (0.6547::0.6547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2080) (0.1598::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0565::0.0565) (0.0342::0.0342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2508::0.2508) (0.1938::0.1956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2120::0.2122) (0.1643::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2085::0.2085) (0.1617::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2102) (0.1644::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4276::1.4276) (0.4755::0.4755)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.4211::1.4211) (0.0184::0.0184) (0.4719::0.4719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2611::1.2611) (0.4297::0.4298)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2853::1.2853) (0.0126::0.0126) (0.4640::0.4640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2124) (0.1628::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2126::0.2126) (0.1663::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4626::1.4626) (0.4867::0.4868)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4804::1.4804) (0.0135::0.0135) (0.5177::0.5177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3459::1.3459) (0.4459::0.4460)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3571::1.3571) (0.0133::0.0133) (0.4728::0.4728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1725::0.1753) (0.1606::0.1667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2354::0.2354) (0.2296::0.2296)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0040::0.0053)) (SETUP (negedge D) (posedge CLK) (0.2194::0.2249)) (HOLD (posedge D) (posedge CLK) (0.0220::0.0236)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5104::1.5104) (0.4827::0.4828)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5310::1.5310) (0.0126::0.0126) (0.5171::0.5171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3381::1.3381) (0.4365::0.4365)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3520::1.3520) (0.0129::0.0129) (0.4674::0.4674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1800::0.1814) (0.1324::0.1374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2126) (0.1638::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2377::1.2377) (0.4140::0.4140)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2589::1.2589) (0.0136::0.0136) (0.4479::0.4479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3530::1.3530) (0.4447::0.4448)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3726::1.3726) (0.0136::0.0136) (0.4781::0.4781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5107::1.5107) (0.4792::0.4793)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5121::1.5121) (0.0141::0.0141) (0.5005::0.5005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4481::1.4481) (0.4694::0.4695)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4712::1.4712) (0.0126::0.0126) (0.5060::0.5060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2041::0.2041) (0.2099::0.2099)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1483::0.1483) (0.1605::0.1605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2211::1.2211) (0.4107::0.4108)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2400::1.2400) (0.0130::0.0130) (0.4465::0.4465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2339::0.2340) (0.1383::0.1383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2112::0.2114) (0.1621::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2104) (0.1621::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2143::0.2148) (0.1720::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0157::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2447::0.2447) (0.2129::0.2129)) (IOPATH D Q (0.2404::0.2405) (0.1780::0.1803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2102::0.2102) (0.1594::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2129::0.2135) (0.1714::0.1822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4735::1.4735) (0.4880::0.4881)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4772::1.4772) (0.0136::0.0136) (0.5110::0.5110)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2406::0.2406) (0.1467::0.1467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6324::1.6323) (0.5137::0.5138)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.6357::1.6357) (0.0146::0.0146) (0.5362::0.5362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2090::0.2090) (0.1580::0.1580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0310::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1717::0.1729) (0.1602::0.1629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5271::1.5271) (0.4880::0.4881)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5317::1.5317) (0.0133::0.0133) (0.5117::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2088) (0.1590::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2132::0.2132) (0.1612::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2114::0.2116) (0.1658::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3334::1.3334) (0.4314::0.4315)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3573::1.3573) (0.0124::0.0124) (0.4696::0.4696)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0482::0.0482) (0.0299::0.0299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2310::0.2310) (0.2268::0.2268)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0032::0.0046)) (SETUP (negedge D) (posedge CLK) (0.2205::0.2264)) (HOLD (posedge D) (posedge CLK) (0.0229::0.0246)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2142::0.2142) (0.1641::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1985::0.1985) (0.2071::0.2071)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2007::0.2007)) (IOPATH D Q (0.2191::0.2191) (0.1641::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1491::0.1491) (0.1463::0.1463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2137::0.2138) (0.1634::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2898::1.2898) (0.4325::0.4325)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3060::1.3060) (0.0134::0.0134) (0.4605::0.4605)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1844::0.1844) (0.2003::0.2003)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2087) (0.1586::0.1593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4926::1.4926) (0.4863::0.4864)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5131::1.5131) (0.0131::0.0131) (0.5180::0.5180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2095::0.2101) (0.1701::0.1802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6876::1.6876) (0.5417::0.5417)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7120::1.7120) (0.0121::0.0121) (0.5754::0.5754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4635::1.4634) (0.4689::0.4690)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4935::1.4935) (0.0114::0.0114) (0.5100::0.5100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6825::1.6825) (0.5535::0.5535)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6959::1.6959) (0.0123::0.0123) (0.5832::0.5832)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2121) (0.1628::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2574::0.2574) (0.1618::0.1618)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5969::1.5969) (0.5147::0.5148)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6044::1.6044) (0.0133::0.0133) (0.5413::0.5413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4207::1.4207) (0.4634::0.4634)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.4532::1.4532) (0.0083::0.0083) (0.5060::0.5060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.1868::1.1868) (0.4049::0.4049)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.1892::1.1892) (0.0185::0.0185) (0.4141::0.4141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2084::0.2084) (0.1577::0.1582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7442::1.7442) (0.5562::0.5563)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7541::1.7541) (0.0131::0.0131) (0.5848::0.5848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9019::1.9018) (0.5984::0.5985)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9043::1.9043) (0.0129::0.0129) (0.6234::0.6234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2102::0.2102) (0.1618::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4240::1.4240) (0.4700::0.4701)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4389::1.4389) (0.0136::0.0136) (0.4947::0.4947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0680::0.0680) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2928::1.2928) (0.4312::0.4313)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3021::1.3021) (0.0124::0.0124) (0.4551::0.4551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2089) (0.1587::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2345::0.2345) (0.2071::0.2071)) (IOPATH D Q (0.2302::0.2302) (0.1709::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2261::0.2261) (0.2023::0.2023)) (IOPATH D Q (0.2224::0.2227) (0.1719::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2126::0.2131) (0.1704::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2421::0.2421) (0.2114::0.2114)) (IOPATH D Q (0.2380::0.2381) (0.1782::0.1805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2142::0.2144) (0.1650::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3545::1.3545) (0.4567::0.4568)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3764::1.3764) (0.0126::0.0126) (0.4892::0.4892)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2357::0.2357) (0.2077::0.2077)) (IOPATH D Q (0.2315::0.2315) (0.1738::0.1742)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[1\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2374::0.2374) (0.2307::0.2307)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0098::0.0109)) (SETUP (negedge D) (posedge CLK) (0.2091::0.2157)) (HOLD (posedge D) (posedge CLK) (0.0154::0.0167)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2128::0.2128) (0.1707::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4939::1.4939) (0.4830::0.4831)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5101::1.5101) (0.0127::0.0127) (0.5146::0.5146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1240::0.1240) (0.2057::0.2057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1038::0.1039) (0.0942::0.0956)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2315::1.2315) (0.4092::0.4093)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2545::1.2545) (0.0125::0.0125) (0.4442::0.4442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6047::1.6047) (0.5212::0.5213)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6268::1.6268) (0.0127::0.0127) (0.5565::0.5565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[11\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5179::1.5179) (0.5020::0.5020)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5094::1.5094) (0.0185::0.0185) (0.4964::0.4964)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6777::1.6777) (0.5360::0.5361)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6875::1.6875) (0.0133::0.0133) (0.5632::0.5632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3464::1.3464) (0.4527::0.4528)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3692::1.3692) (0.0138::0.0138) (0.4871::0.4871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5550::1.5550) (0.4998::0.4999)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5644::1.5644) (0.0134::0.0134) (0.5265::0.5265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5223::1.5223) (0.4851::0.4852)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5381::1.5381) (0.0136::0.0136) (0.5165::0.5165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1703::1.1703) (0.4039::0.4040)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.1913::1.1913) (0.0128::0.0128) (0.4349::0.4349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3909::1.3909) (0.4594::0.4595)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4019::1.4019) (0.0140::0.0140) (0.4837::0.4837)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2090::0.2090) (0.1674::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2017::1.2017) (0.4110::0.4111)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2258::1.2258) (0.0129::0.0129) (0.4457::0.4457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1351::0.1351) (0.1250::0.1250)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1978::0.1978)) (IOPATH D Q (0.2149::0.2149) (0.1647::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1878::1.1878) (0.4068::0.4069)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2092::1.2092) (0.0129::0.0129) (0.4396::0.4396)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2092::0.2094) (0.1661::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2155::0.2157) (0.1651::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2142::0.2149) (0.1717::0.1832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8075::1.8075) (0.5595::0.5596)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8155::1.8155) (0.0130::0.0130) (0.5880::0.5880)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2008::0.2008)) (IOPATH D Q (0.2194::0.2194) (0.1675::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0619::0.0619) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0633::0.0633) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2252::0.2252) (0.2017::0.2017)) (IOPATH D Q (0.2209::0.2209) (0.1668::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2096::0.2097) (0.1652::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0540::0.0540) (0.0328::0.0328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5922::1.5922) (0.5192::0.5192)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5987::1.5987) (0.0132::0.0132) (0.5416::0.5416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2133::0.2135) (0.1712::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2622::0.2622) (0.1663::0.1663)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1928::0.1928) (0.2044::0.2044)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4661::1.4661) (0.4817::0.4756)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4805::1.4805) (0.0136::0.0136) (0.5058::0.5058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2051::1.2051) (0.3946::0.3947)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2256::1.2256) (0.0129::0.0129) (0.4299::0.4299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3594::1.3594) (0.4481::0.4482)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3691::1.3691) (0.0140::0.0140) (0.4743::0.4743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4831::1.4831) (0.4849::0.4850)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4925::1.4925) (0.0134::0.0134) (0.5102::0.5102)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2086::0.2087) (0.1637::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2124::0.2126) (0.1632::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2097) (0.1607::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5611::1.5611) (0.5075::0.5076)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5805::1.5805) (0.0134::0.0134) (0.5415::0.5415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8367::1.8367) (0.5820::0.5820)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8531::1.8531) (0.0132::0.0132) (0.6131::0.6131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4400::1.4400) (0.4723::0.4724)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4605::1.4605) (0.0128::0.0128) (0.5067::0.5067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1329::0.1329)) (IOPATH B X (0.0868::0.0868) (0.1194::0.1194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2119::0.2121) (0.1672::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2086::0.2088) (0.1656::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0967::0.0967) (0.1390::0.1390)) (IOPATH B X (0.0893::0.0893) (0.1173::0.1173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4356::1.4356) (0.4704::0.4727)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4531::1.4531) (0.0142::0.0142) (0.5023::0.5023)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8200::1.8200) (0.5802::0.5802)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8244::1.8244) (0.0136::0.0136) (0.6033::0.6033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1705::0.1705) (0.1500::0.1500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2087) (0.1648::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2407::0.2407) (0.2106::0.2106)) (IOPATH D Q (0.2365::0.2365) (0.1752::0.1761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4188::1.4188) (0.4653::0.4653)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4377::1.4377) (0.0133::0.0133) (0.4978::0.4978)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2113) (0.1615::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5504::1.5504) (0.4993::0.4994)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5578::1.5578) (0.0135::0.0135) (0.5252::0.5252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2797::1.2797) (0.4144::0.4145)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2968::1.2968) (0.0120::0.0120) (0.4488::0.4488)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1874::0.1874) (0.2017::0.2017)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3520::1.3520) (0.4533::0.4533)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.3487::1.3488) (0.0185::0.0185) (0.4547::0.4547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1716::0.1735) (0.1567::0.1634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2109::0.2110) (0.1602::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2117) (0.1617::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2108::0.2110) (0.1636::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0240::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2095::0.2095) (0.1604::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2087::0.2088) (0.1606::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3061::1.3061) (0.4366::0.4366)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3351::1.3351) (0.0131::0.0131) (0.4787::0.4787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2003::0.2003) (0.2080::0.2080)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2087::0.2088) (0.1645::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5795::1.5795) (0.5125::0.5126)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5964::1.5964) (0.0131::0.0131) (0.5436::0.5436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3274::1.3274) (0.4295::0.4296)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3456::1.3456) (0.0133::0.0133) (0.4614::0.4614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1590::0.1590) (0.1321::0.1342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6204::1.6204) (0.5188::0.5189)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6267::1.6267) (0.0128::0.0128) (0.5456::0.5456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3269::1.3269) (0.4273::0.4274)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3420::1.3420) (0.0139::0.0139) (0.4602::0.4602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2121::0.2121) (0.1606::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2191::0.2191) (0.1980::0.1980)) (IOPATH D Q (0.2156::0.2156) (0.1673::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2504::1.2504) (0.4092::0.4093)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2721::1.2721) (0.0131::0.0131) (0.4419::0.4419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8481::1.8481) (0.6004::0.6005)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8622::1.8622) (0.0138::0.0138) (0.6312::0.6312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2922::1.2922) (0.4373::0.4373)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3167::1.3167) (0.0126::0.0126) (0.4732::0.4732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2112) (0.1630::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2160::1.2160) (0.4041::0.4042)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2409::1.2409) (0.0130::0.0129) (0.4409::0.4409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4452::1.4452) (0.4734::0.4735)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4689::1.4689) (0.0129::0.0129) (0.5051::0.5051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0973::0.0973) (0.1423::0.1423)) (IOPATH B X (0.0912::0.0912) (0.1226::0.1226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2137::0.2139) (0.1641::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6778::1.6778) (0.5348::0.5349)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6847::1.6847) (0.0129::0.0129) (0.5615::0.5615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9378::1.9378) (0.6096::0.6097)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9484::1.9484) (0.0134::0.0134) (0.6299::0.6299)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8315::1.8315) (0.5747::0.5748)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8349::1.8350) (0.0127::0.0127) (0.5986::0.5986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2092) (0.1612::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0927::0.0927) (0.1411::0.1412)) (IOPATH B X (0.0865::0.0865) (0.1176::0.1176)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0574::0.0574) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0642::0.0642) (0.0348::0.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2099) (0.1613::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1918::0.1918) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0621::0.0624)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2289::0.2289) (0.2038::0.2038)) (IOPATH D Q (0.2250::0.2250) (0.1708::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2137::0.2137) (0.1698::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5469::1.5469) (0.5027::0.5028)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5516::1.5516) (0.0141::0.0141) (0.5213::0.5213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2109::0.2115) (0.1682::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2054::0.2054) (0.2105::0.2105)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2083::0.2086) (0.1635::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1968::0.1968) (0.2063::0.2063)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2821::1.2821) (0.4201::0.4202)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3022::1.3022) (0.0135::0.0135) (0.4545::0.4545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4930::1.4930) (0.4881::0.4881)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5056::1.5056) (0.0123::0.0123) (0.5122::0.5122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2109::0.2110) (0.1606::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.3021::0.3022) (0.1894::0.1894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2323::1.2323) (0.4129::0.4130)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2526::1.2526) (0.0134::0.0134) (0.4462::0.4462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4599::1.4599) (0.4765::0.4765)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4730::1.4730) (0.0140::0.0140) (0.5047::0.5047)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2152::0.2153) (0.1654::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2169::0.2170) (0.1714::0.1736)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2002::0.2002)) (IOPATH D Q (0.2189::0.2189) (0.1702::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1990::0.1990)) (IOPATH D Q (0.2163::0.2164) (0.1648::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2139::0.2140) (0.1639::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2800::0.2801) (0.1761::0.1761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1304::0.1305)) (IOPATH B X (0.0865::0.0865) (0.1174::0.1174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2122::0.2122) (0.1619::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5059::1.5059) (0.4922::0.4923)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5244::1.5244) (0.0133::0.0133) (0.5244::0.5244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9683::1.9683) (0.6208::0.6209)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9818::1.9818) (0.0133::0.0133) (0.6433::0.6433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4031::1.4031) (0.4696::0.4697)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4233::1.4233) (0.0128::0.0128) (0.5020::0.5020)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2104::0.2104) (0.1617::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0924::0.0924) (0.1433::0.1434)) (IOPATH B X (0.0865::0.0865) (0.1188::0.1188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1207::0.1207) (0.1018::0.1018)) (IOPATH A Y (0.1748::0.1748) (0.0317::0.0317)) (IOPATH B Y (0.1595::0.1595) (0.0323::0.0323)) (IOPATH C Y (0.1352::0.1352) (0.0298::0.0298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2106::0.2113) (0.1682::0.1799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1352::0.1352) (0.1460::0.1460)) (IOPATH D X (0.1339::0.1339) (0.1502::0.1502)) (IOPATH A_N X (0.1768::0.1768) (0.1421::0.1421)) (IOPATH B_N X (0.1813::0.1813) (0.1506::0.1506)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2062::0.2062) (0.2109::0.2109)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2389::0.2389) (0.2095::0.2095)) (IOPATH D Q (0.2347::0.2348) (0.1754::0.1781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2145::0.2149) (0.1748::0.1813)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0981::0.0981) (0.1344::0.1345)) (IOPATH B X (0.0920::0.0920) (0.1228::0.1228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2081::0.2081) (0.1601::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1314::0.1314) (0.1422::0.1422)) (IOPATH D X (0.1311::0.1311) (0.1481::0.1481)) (IOPATH A_N X (0.1740::0.1740) (0.1402::0.1402)) (IOPATH B_N X (0.1802::0.1802) (0.1493::0.1493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1283::0.1283) (0.1395::0.1395)) (IOPATH D X (0.1283::0.1283) (0.1459::0.1459)) (IOPATH A_N X (0.1733::0.1733) (0.1391::0.1391)) (IOPATH B_N X (0.1757::0.1757) (0.1465::0.1465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1270::0.1270) (0.1312::0.1312)) (IOPATH C X (0.1290::0.1290) (0.1417::0.1417)) (IOPATH D X (0.1290::0.1290) (0.1507::0.1507)) (IOPATH A_N X (0.1635::0.1635) (0.1386::0.1386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2026::0.2026) (0.2091::0.2091)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4256::1.4256) (0.4662::0.4693)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4404::1.4404) (0.0141::0.0141) (0.4939::0.4939)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2458::0.2458) (0.2135::0.2135)) (IOPATH D Q (0.2417::0.2418) (0.1803::0.1821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2114::0.2115) (0.1672::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0540::0.0540) (0.0328::0.0328)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3067::1.3067) (0.4296::0.4297)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3208::1.3208) (0.0133::0.0133) (0.4590::0.4590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1316::0.1316) (0.1352::0.1352)) (IOPATH C X (0.1307::0.1307) (0.1417::0.1417)) (IOPATH D X (0.1320::0.1320) (0.1532::0.1532)) (IOPATH A_N X (0.1670::0.1670) (0.1410::0.1410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1339::0.1339) (0.1364::0.1364)) (IOPATH C X (0.1344::0.1344) (0.1446::0.1446)) (IOPATH D X (0.1358::0.1358) (0.1562::0.1562)) (IOPATH A_N X (0.1724::0.1724) (0.1445::0.1445)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1216::0.1216) (0.1158::0.1158)) (IOPATH B X (0.1249::0.1249) (0.1303::0.1303)) (IOPATH C X (0.1251::0.1251) (0.1398::0.1398)) (IOPATH D X (0.1254::0.1254) (0.1457::0.1457)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2121::0.2121) (0.1633::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4997::1.4997) (0.4960::0.4961)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5055::1.5055) (0.0141::0.0141) (0.5205::0.5205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2542::0.2543) (0.1570::0.1570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0522::0.0522) (0.0311::0.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2080) (0.1590::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2101::0.2104) (0.1636::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2102) (0.1602::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2141::0.2141) (0.1624::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1807::0.1807) (0.1583::0.1583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5377::1.5377) (0.4935::0.4936)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5476::1.5476) (0.0134::0.0134) (0.5209::0.5209)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2595::0.2596) (0.1635::0.1635)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6763::1.6763) (0.5309::0.5310)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6803::1.6803) (0.0134::0.0134) (0.5542::0.5542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7953::1.7954) (0.5881::0.5881)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.8239::1.8239) (0.0109::0.0109) (0.6236::0.6236)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5298::1.5298) (0.5068::0.5069)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5461::1.5461) (0.0136::0.0136) (0.5365::0.5365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2337::1.2337) (0.4103::0.4104)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2535::1.2535) (0.0135::0.0135) (0.4422::0.4422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7352::1.7352) (0.5629::0.5629)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.7629::1.7629) (0.0114::0.0114) (0.6034::0.6034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2429::1.2429) (0.4130::0.4131)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2660::1.2660) (0.0128::0.0128) (0.4482::0.4482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2123::0.2125) (0.1652::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2464::1.2464) (0.4241::0.4242)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2716::1.2716) (0.0131::0.0131) (0.4596::0.4596)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0929::0.0929) (0.1430::0.1431)) (IOPATH B X (0.0864::0.0864) (0.1165::0.1165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7767::1.7767) (0.5657::0.5658)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7772::1.7772) (0.0132::0.0132) (0.5860::0.5860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0869::0.0869) (0.1118::0.1118)) (IOPATH B X (0.0863::0.0863) (0.1157::0.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7443::1.7443) (0.5527::0.5528)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7520::1.7520) (0.0136::0.0136) (0.5788::0.5788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1796::0.1810) (0.1656::0.1717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2142::0.2144) (0.1647::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2507::1.2507) (0.4250::0.4251)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2717::1.2717) (0.0134::0.0134) (0.4581::0.4581)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2043::1.2043) (0.3964::0.3965)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2263::1.2263) (0.0132::0.0132) (0.4326::0.4326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2246::0.2246) (0.2198::0.2198)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4968::1.4968) (0.4864::0.4865)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5185::1.5185) (0.0128::0.0128) (0.5212::0.5212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1133::0.1133) (0.1277::0.1277)) (IOPATH B X (0.1120::0.1120) (0.1296::0.1296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8522::1.8522) (0.5865::0.5866)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8644::1.8644) (0.0137::0.0137) (0.6161::0.6161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2097) (0.1609::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0895::0.0895) (0.1183::0.1183)) (IOPATH B X (0.0873::0.0873) (0.1174::0.1174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2519::0.2519) (0.2169::0.2169)) (IOPATH D Q (0.2476::0.2476) (0.1831::0.1831)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0547::0.0547) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2233::0.2233) (0.2007::0.2007)) (IOPATH D Q (0.2207::0.2211) (0.1793::0.1856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9280::1.9280) (0.5871::0.5872)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9395::1.9395) (0.0132::0.0132) (0.6143::0.6143)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7167::1.7167) (0.5386::0.5386)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7150::1.7150) (0.0144::0.0144) (0.5588::0.5588)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6102::1.6101) (0.5156::0.5157)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6138::1.6138) (0.0139::0.0139) (0.5393::0.5393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2082::0.2082) (0.1594::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2111::0.2114) (0.1671::0.1741)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0205::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1918::0.1918) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2122) (0.1624::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2554::0.2554) (0.1611::0.1611)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2217::0.2217) (0.1998::0.1998)) (IOPATH D Q (0.2184::0.2187) (0.1724::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8447::1.8447) (0.6016::0.6016)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.8713::1.8713) (0.0102::0.0102) (0.6373::0.6373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4963::1.4963) (0.4752::0.4753)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5105::1.5105) (0.0131::0.0131) (0.5045::0.5045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2124::0.2129) (0.1705::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2294::1.2294) (0.4190::0.4191)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2525::1.2525) (0.0123::0.0123) (0.4537::0.4537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2345::1.2345) (0.4119::0.4120)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2503::1.2503) (0.0132::0.0132) (0.4413::0.4413)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2147::0.2149) (0.1642::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4060::1.4060) (0.4707::0.4708)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4112::1.4112) (0.0132::0.0132) (0.4934::0.4934)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5175::1.5174) (0.5037::0.5038)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5405::1.5405) (0.0138::0.0138) (0.5382::0.5382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2105::0.2105) (0.1695::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2519::0.2521) (0.1608::0.1608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2143::0.2143) (0.1638::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0941::0.0941) (0.1461::0.1462)) (IOPATH B X (0.0877::0.0877) (0.1181::0.1181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2255::0.2255) (0.2019::0.2019)) (IOPATH D Q (0.2220::0.2222) (0.1736::0.1781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2181::0.2182) (0.1662::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2082::0.2083) (0.1598::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5625::1.5625) (0.5154::0.5155)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5827::1.5827) (0.0128::0.0128) (0.5500::0.5500)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1827::0.1827) (0.1758::0.1759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2147::0.2147) (0.1649::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2097::0.2099) (0.1678::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2100) (0.1609::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1996::0.1996) (0.1615::0.1615)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4471::1.4471) (0.4720::0.4721)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4691::1.4691) (0.0129::0.0129) (0.5048::0.5048)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0904::0.0904) (0.1208::0.1208)) (IOPATH B X (0.0905::0.0905) (0.1291::0.1291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2108::0.2108) (0.1622::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2236::0.2236) (0.2008::0.2008)) (IOPATH D Q (0.2206::0.2208) (0.1764::0.1816)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5144::1.5144) (0.4801::0.4802)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5157::1.5157) (0.0140::0.0140) (0.5006::0.5006)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0523::0.0523) (0.0321::0.0321)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4873::1.4873) (0.4771::0.4772)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4960::1.4960) (0.0135::0.0135) (0.5054::0.5054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2794::0.2795) (0.1748::0.1748)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4085::1.4085) (0.4600::0.4601)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4279::1.4279) (0.0132::0.0132) (0.4923::0.4923)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2146::0.2151) (0.1691::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0179::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1672::0.1672) (0.1584::0.1584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3076::1.3076) (0.4253::0.4254)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3202::1.3202) (0.0134::0.0134) (0.4519::0.4519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0695::0.0695) (0.0434::0.0434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1982::0.1982) (0.2070::0.2070)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2108) (0.1616::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2090::1.2090) (0.4128::0.4129)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2300::1.2300) (0.0137::0.0137) (0.4451::0.4451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2486::0.2487) (0.1533::0.1533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4820::1.4819) (0.4758::0.4759)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4920::1.4920) (0.0136::0.0136) (0.5029::0.5029)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2111::0.2113) (0.1624::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2122::0.2123) (0.1627::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2159::0.2160) (0.1674::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2131::0.2131) (0.1684::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3027::1.3027) (0.4321::0.4321)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3259::1.3259) (0.0125::0.0125) (0.4645::0.4645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2093) (0.1605::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6353::1.6353) (0.5127::0.5128)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6581::1.6581) (0.0126::0.0126) (0.5471::0.5471)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5587::1.5587) (0.4904::0.4905)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5652::1.5652) (0.0133::0.0133) (0.5153::0.5153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2121::0.2121) (0.1621::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5010::1.5010) (0.4918::0.4919)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5230::1.5230) (0.0127::0.0127) (0.5312::0.5312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2116::0.2119) (0.1657::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2123::0.2125) (0.1643::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3279::1.3279) (0.4394::0.4395)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3477::1.3477) (0.0138::0.0138) (0.4728::0.4728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0946::0.0946) (0.1374::0.1375)) (IOPATH B X (0.0875::0.0875) (0.1165::0.1165)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2249::1.2249) (0.4059::0.4060)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2470::1.2470) (0.0132::0.0132) (0.4404::0.4404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5276::1.5275) (0.4948::0.4948)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5479::1.5479) (0.0131::0.0131) (0.5295::0.5295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2051::0.2051) (0.2104::0.2104)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2122::0.2124) (0.1674::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1437::0.1437) (0.1374::0.1374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7399::1.7399) (0.5463::0.5463)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7458::1.7458) (0.0138::0.0138) (0.5728::0.5728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2106::0.2109) (0.1745::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2109::0.2109) (0.1610::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4468::1.4468) (0.4630::0.4631)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4604::1.4604) (0.0141::0.0141) (0.4940::0.4940)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0526::0.0526) (0.0323::0.0323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1381::0.1381) (0.1289::0.1289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8709::1.8709) (0.6036::0.6037)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8805::1.8805) (0.0126::0.0126) (0.6334::0.6334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4481::1.4481) (0.4676::0.4677)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4653::1.4653) (0.0130::0.0130) (0.4967::0.4967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7181::1.7181) (0.5403::0.5404)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7245::1.7245) (0.0123::0.0123) (0.5666::0.5666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0687::0.0687) (0.0367::0.0367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2093::0.2096) (0.1725::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2224::0.2224) (0.2002::0.2002)) (IOPATH D Q (0.2189::0.2193) (0.1720::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4257::1.4257) (0.4722::0.4663)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4408::1.4408) (0.0135::0.0135) (0.4969::0.4969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2672::0.2672) (0.2246::0.2246)) (IOPATH D Q (0.2630::0.2631) (0.1908::0.1932)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0509::0.0509) (0.0313::0.0313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2108::0.2109) (0.1671::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9589::1.9590) (0.6070::0.6070)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9759::1.9759) (0.0120::0.0120) (0.6384::0.6384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2045::1.2045) (0.4122::0.4123)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2268::1.2268) (0.0128::0.0128) (0.4453::0.4453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3277::1.3277) (0.4416::0.4417)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3443::1.3443) (0.0139::0.0139) (0.4713::0.4713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2151::0.2153) (0.1719::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1832::0.1832) (0.1476::0.1499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2049::0.2049) (0.1550::0.1649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0678::0.0678) (0.0363::0.0363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2127::1.2127) (0.4138::0.4139)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2401::1.2401) (0.0127::0.0127) (0.4511::0.4511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2097::0.2097) (0.1582::0.1582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0312::0.0312)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3846::1.3846) (0.4536::0.4536)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4096::1.4096) (0.0131::0.0131) (0.4898::0.4898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8140::1.8139) (0.5790::0.5791)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8228::1.8228) (0.0134::0.0134) (0.6081::0.6081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5032::1.5032) (0.4841::0.4842)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5206::1.5206) (0.0133::0.0133) (0.5166::0.5166)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1751::0.1751) (0.1616::0.1621)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2121::0.2121) (0.1692::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0839::0.0839) (0.1015::0.1015)) (IOPATH B X (0.0920::0.0920) (0.1379::0.1379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2195::0.2198) (0.1776::0.1829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2609::0.2610) (0.1661::0.1661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2300::1.2300) (0.4205::0.4206)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2509::1.2509) (0.0129::0.0129) (0.4528::0.4528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1322::0.1322)) (IOPATH B X (0.0868::0.0868) (0.1188::0.1188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0764::0.0764) (0.0459::0.0459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2122::0.2124) (0.1649::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1737::0.1737) (0.1460::0.1460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2083::0.2085) (0.1608::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5084::1.5084) (0.4863::0.4864)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5153::1.5153) (0.0134::0.0134) (0.5125::0.5125)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5568::1.5567) (0.4978::0.4979)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5694::1.5694) (0.0132::0.0132) (0.5291::0.5291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1303::0.1308) (0.1017::0.1051)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2152::0.2156) (0.1718::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5318::1.5318) (0.4845::0.4846)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5392::1.5392) (0.0142::0.0142) (0.5105::0.5105)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3204::1.3204) (0.4353::0.4353)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3379::1.3379) (0.0133::0.0133) (0.4655::0.4655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1775::1.1775) (0.4038::0.4039)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.1999::1.1999) (0.0130::0.0130) (0.4367::0.4367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2687::0.2687) (0.1697::0.1697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2140::1.2140) (0.4145::0.4146)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2379::1.2379) (0.0128::0.0128) (0.4493::0.4493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7103::1.7103) (0.5358::0.5359)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7100::1.7100) (0.0143::0.0143) (0.5570::0.5570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2094::0.2101) (0.1651::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2096) (0.1602::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1609::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5190::1.5190) (0.4967::0.4968)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5327::1.5327) (0.0139::0.0139) (0.5256::0.5256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2113::0.2113) (0.1629::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2122::0.2128) (0.1684::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2111) (0.1616::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2105) (0.1616::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2089) (0.1594::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2870::0.2870) (0.1805::0.1805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1617::0.1622) (0.1530::0.1540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8708::1.8708) (0.6336::0.6339)) (IOPATH TE_B Z () () (0.0306::0.0306) (1.9681::1.9681) (-0.0180::-0.0180) (0.6510::0.6510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1943::0.1943) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2777::1.2777) (0.4224::0.4225)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3025::1.3025) (0.0126::0.0126) (0.4592::0.4592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2681::0.2682) (0.1701::0.1701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2095::0.2095) (0.1618::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5269::1.5269) (0.4949::0.4950)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5480::1.5480) (0.0132::0.0132) (0.5296::0.5296)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2128::0.2128) (0.1646::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2108::0.2114) (0.1702::0.1804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0137::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3895::1.3895) (0.4467::0.4468)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4094::1.4094) (0.0130::0.0130) (0.4805::0.4805)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5215::1.5215) (0.4936::0.4937)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5465::1.5465) (0.0128::0.0128) (0.5267::0.5267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4930::1.4930) (0.4855::0.4856)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5135::1.5135) (0.0137::0.0137) (0.5182::0.5182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4027::1.4027) (0.4682::0.4682)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.3979::1.3979) (0.0185::0.0185) (0.4677::0.4677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3037::1.3037) (0.4420::0.4421)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3194::1.3194) (0.0137::0.0137) (0.4704::0.4704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0479::0.0479) (0.0297::0.0297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0827::0.0827) (0.0994::0.0995)) (IOPATH B X (0.0855::0.0855) (0.1156::0.1156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9980::1.9980) (0.6299::0.6300)) (IOPATH TE_B Z () () (0.0577::0.0577) (2.0052::2.0052) (0.0137::0.0137) (0.6566::0.6566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8160::1.8159) (0.5729::0.5730)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8177::1.8177) (0.0129::0.0129) (0.5947::0.5947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2152::0.2155) (0.1732::0.1789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0182::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4461::1.4461) (0.4652::0.4653)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4589::1.4589) (0.0143::0.0143) (0.4945::0.4945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2128::0.2136) (0.1706::0.1843)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2353::0.2353) (0.1836::0.1859)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4018::1.4018) (0.4602::0.4603)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4197::1.4197) (0.0124::0.0124) (0.4925::0.4925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2099::0.2099) (0.1593::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4716::1.4716) (0.4808::0.4809)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4772::1.4772) (0.0141::0.0141) (0.5043::0.5043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2515::0.2515) (0.2167::0.2167)) (IOPATH D Q (0.2474::0.2474) (0.1838::0.1838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2133::0.2135) (0.1663::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2144::0.2144) (0.1644::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3522::1.3522) (0.4452::0.4452)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3795::1.3795) (0.0123::0.0123) (0.4822::0.4822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2121::0.2124) (0.1643::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2267::1.2267) (0.4080::0.4081)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2474::1.2474) (0.0129::0.0129) (0.4416::0.4416)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4450::1.4450) (0.4639::0.4640)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4614::1.4614) (0.0140::0.0140) (0.4967::0.4967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2080::0.2080) (0.1582::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1612::0.1612) (0.1475::0.1475)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2139::0.2140) (0.1652::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2161::1.2161) (0.4015::0.4016)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2412::1.2412) (0.0125::0.0125) (0.4392::0.4392)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6917::1.6917) (0.5436::0.5437)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7043::1.7043) (0.0124::0.0124) (0.5728::0.5728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5969::1.5969) (0.5145::0.5146)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6003::1.6003) (0.0132::0.0132) (0.5381::0.5381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2535::1.2535) (0.4121::0.4122)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2726::1.2726) (0.0133::0.0133) (0.4459::0.4459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2096::0.2096) (0.1678::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2136::0.2136) (0.1640::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2105::0.2105) (0.1638::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0487::0.0487) (0.0302::0.0302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4719::1.4719) (0.4803::0.4804)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4856::1.4856) (0.0139::0.0139) (0.5097::0.5097)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2127) (0.1639::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1988::0.1988)) (IOPATH D Q (0.2165::0.2166) (0.1678::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6743::1.6743) (0.5374::0.5375)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6816::1.6816) (0.0129::0.0129) (0.5641::0.5641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2099::0.2101) (0.1681::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0212::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1926::1.1926) (0.4009::0.4010)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2188::1.2188) (0.0130::0.0130) (0.4369::0.4369)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2693::0.2694) (0.1703::0.1703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2287::0.2287) (0.2037::0.2037)) (IOPATH D Q (0.2245::0.2245) (0.1689::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2151::1.2152) (0.4090::0.4091)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2353::1.2353) (0.0137::0.0137) (0.4458::0.4458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2800::1.2800) (0.4343::0.4344)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3015::1.3015) (0.0136::0.0136) (0.4675::0.4675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1931::0.1931) (0.2045::0.2045)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5166::1.5166) (0.4868::0.4869)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5260::1.5260) (0.0139::0.0139) (0.5135::0.5135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2173::0.2174) (0.1671::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2210::0.2210) (0.1316::0.1316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2130::0.2130) (0.2142::0.2142)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5309::1.5309) (0.4974::0.4975)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5489::1.5489) (0.0136::0.0136) (0.5304::0.5304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2851::0.2852) (0.1774::0.1774)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6934::1.6934) (0.5442::0.5442)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7153::1.7153) (0.0120::0.0120) (0.5773::0.5773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6821::1.6822) (0.5461::0.5461)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6934::1.6934) (0.0122::0.0122) (0.5750::0.5750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2140::0.2141) (0.1658::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1998::0.1998) (0.2077::0.2077)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0698)) (SETUP (negedge GATE) (posedge CLK) (0.0621::0.0628)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4162::1.4162) (0.4651::0.4651)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4397::1.4397) (0.0123::0.0123) (0.4967::0.4967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2138::0.2139) (0.1633::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4961::1.4961) (0.4975::0.4976)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5164::1.5164) (0.0130::0.0130) (0.5302::0.5302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2105::0.2105) (0.1593::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3315::1.3315) (0.4414::0.4415)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3572::1.3572) (0.0126::0.0126) (0.4786::0.4786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5528::1.5528) (0.5040::0.5040)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5722::1.5722) (0.0136::0.0136) (0.5374::0.5374)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9004::1.9004) (0.5986::0.5986)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8979::1.8979) (0.0140::0.0140) (0.6175::0.6175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2168::0.2169) (0.1676::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2267::0.2267) (0.1363::0.1363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2083::0.2085) (0.1630::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4287::1.4287) (0.4778::0.4778)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4441::1.4441) (0.0136::0.0136) (0.5074::0.5074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8453::1.8453) (0.5840::0.5841)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8537::1.8537) (0.0135::0.0135) (0.6043::0.6043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2118::0.2119) (0.1617::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2866::1.2866) (0.4192::0.4193)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2938::1.2938) (0.0135::0.0135) (0.4447::0.4447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0645::0.0645) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0644::0.0644) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5366::1.5366) (0.5022::0.5023)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5450::1.5450) (0.0126::0.0126) (0.5263::0.5263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2097::0.2103) (0.1669::0.1782)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2155::0.2157) (0.1633::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2869::1.2869) (0.4277::0.4278)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3031::1.3031) (0.0135::0.0135) (0.4569::0.4569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2097::0.2100) (0.1638::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2359::0.2359) (0.1452::0.1452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0530::0.0530) (0.0320::0.0320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2134::0.2137) (0.1717::0.1772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2123::0.2123) (0.1632::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2329::0.2329) (0.1386::0.1386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2148::0.2148) (0.1649::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1692::1.1692) (0.4016::0.4017)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.1883::1.1883) (0.0139::0.0139) (0.4324::0.4324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1997::0.1997) (0.2077::0.2077)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2095::0.2097) (0.1653::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1961::0.1961) (0.2059::0.2059)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2126::0.2127) (0.1653::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3860::1.3860) (0.4497::0.4498)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3928::1.3928) (0.0142::0.0142) (0.4740::0.4740)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2097) (0.1596::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3451::1.3451) (0.4439::0.4440)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3585::1.3585) (0.0139::0.0139) (0.4727::0.4727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1836::1.1836) (0.3966::0.3967)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2024::1.2024) (0.0140::0.0140) (0.4271::0.4271)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2138::0.2140) (0.1642::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4418::1.4418) (0.4838::0.4839)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4660::1.4660) (0.0126::0.0126) (0.5172::0.5172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4180::1.4180) (0.4583::0.4584)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4471::1.4471) (0.0118::0.0118) (0.4995::0.4995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3457::1.3457) (0.4327::0.4328)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3663::1.3663) (0.0125::0.0125) (0.4689::0.4689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6661::1.6661) (0.5273::0.5274)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6744::1.6744) (0.0134::0.0134) (0.5540::0.5540)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1810::0.1810) (0.1659::0.1659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2114::0.2116) (0.1668::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1904::0.1904) (0.2032::0.2032)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0697)) (SETUP (negedge GATE) (posedge CLK) (0.0621::0.0625)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2102::0.2108) (0.1681::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0966::0.0966) (0.1403::0.1403)) (IOPATH B X (0.0892::0.0892) (0.1169::0.1169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2617::1.2617) (0.4285::0.4286)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2812::1.2812) (0.0134::0.0134) (0.4601::0.4601)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8152::1.8151) (0.5709::0.5710)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8217::1.8217) (0.0136::0.0136) (0.5985::0.5985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2106::0.2108) (0.1631::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2512::0.2512) (0.2165::0.2165)) (IOPATH D Q (0.2471::0.2471) (0.1821::0.1833)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0618::0.0618) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2252::0.2252) (0.2017::0.2017)) (IOPATH D Q (0.2215::0.2218) (0.1721::0.1787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2230::0.2230) (0.2005::0.2005)) (IOPATH D Q (0.2204::0.2216) (0.1781::0.1960)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0045::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1887::0.1915) (0.1676::0.1737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2577::0.2577) (0.2199::0.2199)) (IOPATH D Q (0.2534::0.2535) (0.1855::0.1890)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2108::0.2109) (0.1662::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8990::1.8990) (0.5877::0.5878)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9049::1.9049) (0.0138::0.0138) (0.6131::0.6131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0924::0.0924) (0.1363::0.1363)) (IOPATH B X (0.0857::0.0857) (0.1160::0.1160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2107::0.2111) (0.1746::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1981::0.1981) (0.2069::0.2069)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2117::0.2117) (0.1930::0.1930)) (IOPATH D Q (0.2086::0.2087) (0.1672::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1803::0.1803) (0.1576::0.1576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3877::1.3877) (0.4550::0.4551)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4095::1.4095) (0.0128::0.0128) (0.4883::0.4883)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2352::1.2352) (0.4140::0.4141)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2543::1.2543) (0.0138::0.0138) (0.4460::0.4460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5905::1.5905) (0.5100::0.5101)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5977::1.5977) (0.0141::0.0141) (0.5362::0.5362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3378::1.3378) (0.4526::0.4527)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3576::1.3576) (0.0129::0.0129) (0.4827::0.4827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4622::1.4622) (0.4666::0.4667)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4707::1.4707) (0.0141::0.0141) (0.4910::0.4910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2104::0.2104) (0.1705::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0226)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2159::0.2160) (0.1668::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1956::0.1956) (0.2057::0.2057)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0697::0.0701)) (SETUP (negedge GATE) (posedge CLK) (0.0626::0.0630)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2735::0.2736) (0.1728::0.1728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2094::0.2094) (0.1641::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1900::0.1900) (0.1629::0.1629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2085::0.2085) (0.1575::0.1575)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0312::0.0312)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2092) (0.1606::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4327::1.4327) (0.4688::0.4689)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4546::1.4546) (0.0132::0.0132) (0.5018::0.5018)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4935::1.4935) (0.4844::0.4845)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5088::1.5088) (0.0139::0.0139) (0.5150::0.5150)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2660::1.2660) (0.4201::0.4202)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2855::1.2855) (0.0137::0.0137) (0.4528::0.4528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3667::1.3667) (0.4451::0.4452)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3863::1.3863) (0.0137::0.0137) (0.4796::0.4796)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1992::0.1992) (0.2075::0.2075)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4199::1.4199) (0.4667::0.4668)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4347::1.4347) (0.0138::0.0138) (0.4969::0.4969)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2086::0.2088) (0.1628::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1420::0.1421)) (IOPATH B X (0.0857::0.0857) (0.1147::0.1147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9406::1.9406) (0.6247::0.6248)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9453::1.9453) (0.0131::0.0131) (0.6507::0.6507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2835::1.2835) (0.4229::0.4229)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2941::1.2941) (0.0132::0.0132) (0.4499::0.4499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1466::0.1467)) (IOPATH B X (0.0868::0.0868) (0.1175::0.1175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2096) (0.1614::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1322::0.1322) (0.1789::0.1798)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.A0BUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1898::0.1898) (0.1905::0.1905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3105::1.3105) (0.4349::0.4350)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3281::1.3281) (0.0140::0.0140) (0.4661::0.4661)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2128::0.2130) (0.1632::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2100::0.2106) (0.1670::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5527::1.5527) (0.5117::0.5118)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5616::1.5616) (0.0136::0.0136) (0.5382::0.5382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3161::1.3161) (0.4357::0.4357)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3232::1.3232) (0.0143::0.0143) (0.4591::0.4591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1196::0.1196) (0.1036::0.1036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5445::1.5445) (0.4958::0.4959)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5615::1.5615) (0.0136::0.0136) (0.5276::0.5276)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4735::1.4735) (0.4811::0.4812)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4876::1.4876) (0.0125::0.0125) (0.5099::0.5099)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2277::0.2277) (0.2032::0.2032)) (IOPATH D Q (0.2234::0.2235) (0.1684::0.1707)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2343::0.2344) (0.1450::0.1450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2276::0.2276) (0.2031::0.2031)) (IOPATH D Q (0.2247::0.2257) (0.1788::0.1942)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0089::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1992::0.1992) (0.2075::0.2075)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2212::1.2212) (0.4168::0.4169)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2543::1.2543) (0.0121::0.0121) (0.4582::0.4582)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2094::0.2094) (0.1582::0.1582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2304::0.2304) (0.2047::0.2047)) (IOPATH D Q (0.2262::0.2263) (0.1706::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4731::1.4731) (0.4857::0.4890)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4909::1.4909) (0.0130::0.0130) (0.5203::0.5203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2140::0.2140) (0.1618::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2143::0.2145) (0.1688::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4481::1.4481) (0.4735::0.4736)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4633::1.4633) (0.0141::0.0141) (0.5028::0.5028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6426::1.6426) (0.5123::0.5123)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6464::1.6464) (0.0134::0.0134) (0.5365::0.5365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0723::0.0723) (0.0376::0.0376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2101::0.2102) (0.1649::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0654::0.0654) (0.0361::0.0361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8392::1.8392) (0.5839::0.5840)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8444::1.8444) (0.0127::0.0127) (0.6025::0.6025)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1993::1.1993) (0.4028::0.4029)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2237::1.2237) (0.0131::0.0131) (0.4378::0.4378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1975::0.1975)) (IOPATH D Q (0.2144::0.2144) (0.1643::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1235::0.1235) (0.1197::0.1197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1589::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2385::0.2385) (0.2093::0.2093)) (IOPATH D Q (0.2357::0.2365) (0.1860::0.1988)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0104::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2274::0.2274) (0.2030::0.2030)) (IOPATH D Q (0.2233::0.2233) (0.1698::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4987::1.4987) (0.4757::0.4758)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5144::1.5144) (0.0130::0.0130) (0.5101::0.5101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8198::1.8198) (0.5719::0.5720)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8191::1.8191) (0.0137::0.0137) (0.5908::0.5908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0909::0.0909) (0.1268::0.1269)) (IOPATH B X (0.0872::0.0872) (0.1235::0.1235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5500::1.5500) (0.5001::0.5002)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5588::1.5588) (0.0131::0.0131) (0.5270::0.5270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2117::0.2117) (0.1600::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2135::0.2140) (0.1721::0.1806)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0936::0.0936) (0.1387::0.1387)) (IOPATH B X (0.0866::0.0866) (0.1157::0.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0934::0.0934) (0.1411::0.1412)) (IOPATH B X (0.0873::0.0873) (0.1191::0.1191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2191::1.2191) (0.4163::0.4164)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2409::1.2409) (0.0133::0.0133) (0.4491::0.4491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2107::0.2108) (0.1617::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2424::1.2424) (0.4132::0.4133)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2670::1.2670) (0.0126::0.0126) (0.4492::0.4492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2154::0.2154) (0.1648::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6368::1.6368) (0.5107::0.5108)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6428::1.6428) (0.0133::0.0133) (0.5362::0.5362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2139::0.2139) (0.1621::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2107::0.2107) (0.1590::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2085::0.2085) (0.1591::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2092::0.2095) (0.1681::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4632::1.4632) (0.4697::0.4698)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4873::1.4873) (0.0123::0.0123) (0.5035::0.5035)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1912::0.1912) (0.2036::0.2036)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4629::1.4629) (0.4762::0.4701)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4843::1.4843) (0.0126::0.0126) (0.5074::0.5074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2437::0.2437) (0.2123::0.2123)) (IOPATH D Q (0.2396::0.2397) (0.1791::0.1815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2088::0.2089) (0.1596::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9691::1.9691) (0.6213::0.6214)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9817::1.9817) (0.0138::0.0138) (0.6439::0.6439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2428::0.2428) (0.2117::0.2117)) (IOPATH D Q (0.2386::0.2386) (0.1769::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3983::1.3983) (0.4578::0.4579)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4203::1.4203) (0.0134::0.0134) (0.4913::0.4913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2538::0.2538) (0.2180::0.2180)) (IOPATH D Q (0.2497::0.2498) (0.1852::0.1870)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2639::0.2641) (0.1666::0.1666)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2157::0.2157) (0.1719::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4338::1.4338) (0.4816::0.4816)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4507::1.4507) (0.0137::0.0137) (0.5090::0.5090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[27\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7850::1.7850) (0.5802::0.5802)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.7219::1.7219) (0.0186::0.0186) (0.5371::0.5371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4681::1.4681) (0.4824::0.4825)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4857::1.4857) (0.0135::0.0135) (0.5186::0.5186)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2124::0.2124) (0.1934::0.1934)) (IOPATH D Q (0.2085::0.2085) (0.1604::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4280::1.4280) (0.4681::0.4682)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4460::1.4460) (0.0132::0.0132) (0.5002::0.5002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1990::0.1990)) (IOPATH D Q (0.2171::0.2171) (0.1694::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2114::0.2115) (0.1617::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3084::1.3084) (0.4327::0.4328)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3228::1.3228) (0.0133::0.0133) (0.4604::0.4604)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0576::0.0576) (0.0336::0.0336)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1577::0.1577) (0.1454::0.1455)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2155::0.2156) (0.1704::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2505::0.2506) (0.1600::0.1600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2594::1.2594) (0.4274::0.4275)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2870::1.2870) (0.0120::0.0120) (0.4649::0.4649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2096::0.2096) (0.1613::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2090::0.2091) (0.1627::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3849::1.3849) (0.4465::0.4465)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3957::1.3957) (0.0124::0.0124) (0.4749::0.4749)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0847::0.0847) (0.0987::0.0987)) (IOPATH B X (0.0942::0.0942) (0.1394::0.1394)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4320::1.4320) (0.4630::0.4631)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.4380::1.4380) (0.0146::0.0146) (0.4876::0.4876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4606::1.4606) (0.4747::0.4748)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4791::1.4791) (0.0129::0.0129) (0.5066::0.5066)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2128::0.2129) (0.1632::0.1651)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0961::0.0961) (0.1367::0.1368)) (IOPATH B X (0.0888::0.0888) (0.1172::0.1172)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1410::0.1410) (0.1322::0.1322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5460::1.5460) (0.4929::0.4930)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5590::1.5590) (0.0131::0.0131) (0.5241::0.5241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2599::1.2599) (0.4282::0.4283)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2845::1.2845) (0.0135::0.0135) (0.4630::0.4630)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1927::0.1927) (0.2044::0.2044)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5372::1.5372) (0.4955::0.4956)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5463::1.5463) (0.0142::0.0142) (0.5228::0.5228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3468::1.3468) (0.4534::0.4534)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3543::1.3543) (0.0141::0.0141) (0.4763::0.4763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2303::0.2303) (0.1412::0.1412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4641::1.4641) (0.4878::0.4879)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4831::1.4831) (0.0140::0.0140) (0.5202::0.5202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.1108::0.1109) (0.0958::0.0959)) (IOPATH A Y (0.1294::0.1294) (0.0312::0.0312)) (IOPATH B Y (0.1149::0.1150) (0.0304::0.0304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2538::0.2538) (0.2180::0.2180)) (IOPATH D Q (0.2497::0.2498) (0.1858::0.1873)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2165::0.2167) (0.1734::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.1114::0.1114) (0.1275::0.1275)) (IOPATH C X (0.1092::0.1092) (0.1302::0.1302)) (IOPATH A_N X (0.1450::0.1450) (0.1304::0.1304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2115::0.2117) (0.1633::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.1103::0.1103) (0.1261::0.1262)) (IOPATH C X (0.1085::0.1085) (0.1296::0.1297)) (IOPATH A_N X (0.1452::0.1452) (0.1301::0.1301)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2161::0.2161) (0.1648::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0714::0.0714) (0.0407::0.0407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.1153::0.1153) (0.1207::0.1207)) (IOPATH B X (0.1196::0.1196) (0.1351::0.1351)) (IOPATH C X (0.1165::0.1165) (0.1380::0.1381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7413::1.7413) (0.5476::0.5477)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7423::1.7423) (0.0140::0.0140) (0.5697::0.5697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2090::0.2090) (0.1640::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2116) (0.1624::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5603::1.5602) (0.5078::0.5079)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5775::1.5775) (0.0141::0.0141) (0.5401::0.5401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2506::1.2506) (0.4247::0.4248)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2685::1.2685) (0.0138::0.0138) (0.4557::0.4557)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2046::1.2046) (0.3970::0.3971)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2264::1.2264) (0.0130::0.0130) (0.4329::0.4329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5008::1.5008) (0.4972::0.4972)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5205::1.5205) (0.0133::0.0133) (0.5311::0.5311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2083::0.2085) (0.1635::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2592::1.2592) (0.4207::0.4208)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2845::1.2845) (0.0130::0.0130) (0.4577::0.4577)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2102::0.2105) (0.1654::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8539::1.8539) (0.5872::0.5873)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8571::1.8571) (0.0140::0.0140) (0.6100::0.6100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0987::0.0987) (0.1399::0.1400)) (IOPATH B X (0.0903::0.0903) (0.1158::0.1158)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6081::1.6081) (0.5124::0.5125)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6128::1.6128) (0.0138::0.0138) (0.5370::0.5370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7255::1.7255) (0.5510::0.5511)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7313::1.7313) (0.0130::0.0130) (0.5763::0.5763)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2113::0.2115) (0.1674::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2149::0.2153) (0.1741::0.1807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9410::1.9410) (0.6145::0.6146)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.9532::1.9532) (0.0135::0.0135) (0.6362::0.6362)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4046::1.4046) (0.4545::0.4546)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4215::1.4215) (0.0130::0.0130) (0.4861::0.4861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1297::0.1297)) (IOPATH B X (0.0858::0.0858) (0.1148::0.1148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2095) (0.1614::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6337::1.6337) (0.5156::0.5157)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6425::1.6425) (0.0144::0.0144) (0.5419::0.5419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0851::0.0851) (0.1052::0.1052)) (IOPATH B X (0.0882::0.0882) (0.1232::0.1232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2092) (0.1649::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2425::0.2425) (0.2116::0.2116)) (IOPATH D Q (0.2382::0.2382) (0.1762::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0871::0.0871) (0.1063::0.1063)) (IOPATH B X (0.0926::0.0926) (0.1333::0.1333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5875::1.5875) (0.5223::0.5223)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.5751::1.5751) (0.0187::0.0187) (0.5116::0.5117)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2119::0.2121) (0.1678::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2375::0.2375) (0.2088::0.2088)) (IOPATH D Q (0.2332::0.2332) (0.1735::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2850::1.2850) (0.4253::0.4253)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3070::1.3070) (0.0135::0.0135) (0.4598::0.4598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5947::1.5946) (0.5120::0.5121)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6119::1.6119) (0.0135::0.0135) (0.5452::0.5452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3068::1.3068) (0.4412::0.4412)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3289::1.3289) (0.0134::0.0134) (0.4753::0.4753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2110) (0.1612::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3503::1.3503) (0.4536::0.4537)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3669::1.3669) (0.0140::0.0140) (0.4840::0.4840)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2112::0.2115) (0.1662::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2776::0.2777) (0.1746::0.1746)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2092::0.2093) (0.1640::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2126) (0.1625::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0611::0.0611) (0.0348::0.0348)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2136) (0.1639::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2108::0.2110) (0.1659::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0588::0.0588) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4517::1.4517) (0.4838::0.4839)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4701::1.4701) (0.0138::0.0138) (0.5156::0.5156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2108::0.2108) (0.1640::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2645::0.2645) (0.1662::0.1662)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1987::0.1987)) (IOPATH D Q (0.2162::0.2162) (0.1658::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0940::0.0940) (0.1424::0.1425)) (IOPATH B X (0.0860::0.0860) (0.1116::0.1116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2143::0.2147) (0.1770::0.1846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3725::1.3725) (0.4528::0.4529)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3904::1.3904) (0.0143::0.0143) (0.4818::0.4818)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1941::0.1941) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1145::0.1145) (0.1615::0.1616)) (IOPATH B X (0.1091::0.1091) (0.1367::0.1367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6200::1.6200) (0.5319::0.5319)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.6095::1.6095) (0.0186::0.0186) (0.5239::0.5239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4024::1.4024) (0.4484::0.4485)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4240::1.4240) (0.0132::0.0132) (0.4863::0.4863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2160::0.2162) (0.1692::0.1736)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3073::1.3073) (0.4248::0.4249)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3223::1.3223) (0.0133::0.0133) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6884::1.6884) (0.5390::0.5391)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6933::1.6933) (0.0125::0.0125) (0.5638::0.5638)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3556::1.3556) (0.4583::0.4584)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3772::1.3772) (0.0126::0.0126) (0.4903::0.4903)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2135) (0.1641::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6206::1.6206) (0.5137::0.5138)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6261::1.6261) (0.0143::0.0143) (0.5387::0.5387)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1410::0.1410)) (IOPATH B X (0.0845::0.0845) (0.1104::0.1104)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0889::0.0889) (0.1147::0.1148)) (IOPATH B X (0.0875::0.0875) (0.1157::0.1157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4127::1.4127) (0.4716::0.4717)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4231::1.4231) (0.0132::0.0132) (0.4975::0.4975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2319::1.2319) (0.4097::0.4098)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2544::1.2544) (0.0132::0.0132) (0.4446::0.4446)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2119) (0.1618::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2130::0.2130) (0.1635::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2099) (0.1606::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2151::0.2152) (0.1711::0.1739)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2988::0.2989) (0.1866::0.1866)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2118::0.2121) (0.1659::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0675::0.0675) (0.0376::0.0376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2120::0.2120) (0.1642::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1609::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2284::1.2284) (0.4110::0.4111)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2477::1.2477) (0.0139::0.0139) (0.4434::0.4434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5262::1.5262) (0.4972::0.4972)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5500::1.5500) (0.0128::0.0128) (0.5308::0.5308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1969::0.1969) (0.2064::0.2064)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2087::0.2089) (0.1623::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0254::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7439::1.7439) (0.5546::0.5547)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7504::1.7504) (0.0130::0.0130) (0.5801::0.5801)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2598::0.2598) (0.1649::0.1649)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2129::0.2129) (0.1663::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2136::0.2138) (0.1630::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4444::1.4444) (0.4599::0.4600)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4662::1.4662) (0.0127::0.0127) (0.4944::0.4944)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2477::1.2477) (0.4244::0.4245)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2684::1.2684) (0.0136::0.0136) (0.4573::0.4573)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2155::0.2156) (0.1649::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2119::0.2119) (0.1640::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0607::0.0607) (0.0370::0.0370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2474::1.2474) (0.4145::0.4145)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2720::1.2720) (0.0126::0.0126) (0.4508::0.4508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7226::1.7226) (0.5472::0.5473)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7269::1.7269) (0.0134::0.0134) (0.5719::0.5719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2169::0.2169) (0.1651::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2027::0.2027) (0.2092::0.2092)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0902::0.0902) (0.1086::0.1087)) (IOPATH B X (0.0915::0.0915) (0.1194::0.1194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2143::0.2143) (0.1680::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1971::0.1971)) (IOPATH D Q (0.2138::0.2138) (0.1639::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4274::1.4274) (0.4757::0.4758)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4457::1.4457) (0.0126::0.0126) (0.5073::0.5073)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1285::0.1286)) (IOPATH B X (0.0869::0.0869) (0.1167::0.1167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5441::1.5441) (0.4928::0.4929)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5591::1.5591) (0.0122::0.0122) (0.5254::0.5254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3658::1.3658) (0.4580::0.4580)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3756::1.3756) (0.0142::0.0142) (0.4841::0.4841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1919::0.1919) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9408::1.9407) (0.5948::0.5948)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9402::1.9402) (0.0136::0.0136) (0.6173::0.6173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1980::0.1980)) (IOPATH D Q (0.2151::0.2151) (0.1642::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2222::0.2222) (0.2000::0.2000)) (IOPATH D Q (0.2180::0.2181) (0.1659::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2122::0.2122) (0.1630::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0946::0.0946) (0.1397::0.1397)) (IOPATH B X (0.0889::0.0889) (0.1216::0.1216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0634::0.0634) (0.0350::0.0350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2116::0.2123) (0.1682::0.1802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0148::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2090) (0.1654::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2513::0.2513) (0.2166::0.2166)) (IOPATH D Q (0.2472::0.2473) (0.1838::0.1856)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1850::0.1851) (0.1443::0.1456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2490::1.2491) (0.4163::0.4164)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.2781::1.2781) (0.0109::0.0109) (0.4529::0.4529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1883::0.1884) (0.1499::0.1512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2127::0.2128) (0.1622::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5607::1.5607) (0.5056::0.5057)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5822::1.5822) (0.0129::0.0129) (0.5414::0.5414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4144::1.4144) (0.4667::0.4668)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4327::1.4327) (0.0136::0.0136) (0.4981::0.4981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2117::0.2118) (0.1651::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0641::0.0641) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5071::1.5071) (0.4895::0.4896)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5247::1.5247) (0.0132::0.0132) (0.5216::0.5216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2136::0.2137) (0.1659::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2133) (0.1623::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2292::1.2292) (0.4186::0.4187)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2533::1.2533) (0.0138::0.0138) (0.4542::0.4542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1581::0.1588)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2089::0.2089) (0.1578::0.1578)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2018::0.2018) (0.2088::0.2088)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2096) (0.1596::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0907::0.0907) (0.1218::0.1219)) (IOPATH B X (0.0866::0.0866) (0.1145::0.1145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[29\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4176::1.4176) (0.4726::0.4726)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4144::1.4145) (0.0185::0.0185) (0.4737::0.4737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2091::0.2093) (0.1613::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3244::1.3244) (0.4473::0.4474)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3412::1.3412) (0.0134::0.0134) (0.4760::0.4760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0864::0.0864) (0.1123::0.1123)) (IOPATH B X (0.0848::0.0848) (0.1124::0.1124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6838::1.6838) (0.5241::0.5242)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6855::1.6855) (0.0142::0.0142) (0.5474::0.5474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1891::0.1891) (0.2026::0.2026)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0623)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2947::1.2947) (0.4394::0.4395)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3166::1.3166) (0.0130::0.0130) (0.4728::0.4728)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3383::1.3383) (0.4438::0.4439)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3500::1.3500) (0.0141::0.0141) (0.4684::0.4684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5419::1.5419) (0.5005::0.4941)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5535::1.5535) (0.0127::0.0127) (0.5244::0.5244)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2149::0.2149) (0.1629::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4869::1.4869) (0.4784::0.4785)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5072::1.5072) (0.0122::0.0122) (0.5131::0.5131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2092) (0.1601::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2093::0.2096) (0.1659::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3044::1.3044) (0.4309::0.4310)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3246::1.3246) (0.0134::0.0134) (0.4641::0.4641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5778::1.5778) (0.5135::0.5135)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6051::1.6051) (0.0124::0.0123) (0.5491::0.5491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2097) (0.1606::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2101::0.2105) (0.1668::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0190::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0693::0.0693) (0.0400::0.0400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3941::0.3941) (0.2860::0.2860)) (IOPATH D Q (0.3900::0.3901) (0.2542::0.2571)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5215::1.5215) (0.4895::0.4896)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5426::1.5426) (0.0132::0.0132) (0.5232::0.5232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2153::0.2153) (0.1646::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1913::0.1913) (0.2037::0.2037)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5179::1.5179) (0.4840::0.4841)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5415::1.5415) (0.0127::0.0127) (0.5211::0.5211)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1969::0.1969)) (IOPATH D Q (0.2144::0.2144) (0.1721::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2457::0.2458) (0.1518::0.1518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0477::0.0477) (0.0300::0.0300)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3306::1.3306) (0.4488::0.4488)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3527::1.3527) (0.0134::0.0134) (0.4828::0.4828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2097::0.2097) (0.1656::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4975::1.4975) (0.4962::0.4963)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5146::1.5146) (0.0142::0.0142) (0.5283::0.5283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8182::1.8182) (0.5800::0.5800)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8277::1.8277) (0.0128::0.0128) (0.5995::0.6067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3774::1.3774) (0.4516::0.4517)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3942::1.3942) (0.0138::0.0138) (0.4795::0.4795)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2113) (0.1618::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3978::1.3978) (0.4534::0.4535)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4158::1.4158) (0.0127::0.0127) (0.4871::0.4871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2092) (0.1601::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6082::1.6082) (0.5128::0.5129)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6219::1.6219) (0.0130::0.0130) (0.5444::0.5444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4569::1.4569) (0.4848::0.4849)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4684::1.4684) (0.0135::0.0135) (0.5122::0.5122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4675::1.4675) (0.4731::0.4732)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4744::1.4744) (0.0135::0.0135) (0.4994::0.4994)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8665::1.8665) (0.5908::0.5909)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.8638::1.8638) (0.0142::0.0142) (0.6100::0.6100)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2095::0.2095) (0.1649::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2156::0.2157) (0.1645::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2092) (0.1603::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0872::0.0872) (0.1120::0.1120)) (IOPATH B X (0.0876::0.0876) (0.1202::0.1202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2889::1.2889) (0.4359::0.4359)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3026::1.3026) (0.0140::0.0140) (0.4641::0.4641)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2154::0.2158) (0.1716::0.1805)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3819::1.3819) (0.4546::0.4547)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3884::1.3884) (0.0141::0.0141) (0.4788::0.4788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1908::1.1908) (0.3981::0.3982)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2111::1.2111) (0.0130::0.0130) (0.4304::0.4304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2097::0.2097) (0.1614::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1366::0.1366) (0.1067::0.1067)) (IOPATH A Y (0.1896::0.1896) (0.0348::0.0348)) (IOPATH B Y (0.1769::0.1769) (0.0367::0.0367)) (IOPATH C Y (0.1524::0.1524) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1983::0.1983)) (IOPATH D Q (0.2165::0.2168) (0.1738::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1424::0.1424) (0.1525::0.1525)) (IOPATH D X (0.1407::0.1407) (0.1567::0.1568)) (IOPATH A_N X (0.1858::0.1858) (0.1478::0.1478)) (IOPATH B_N X (0.1891::0.1891) (0.1559::0.1559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1392::0.1392) (0.1495::0.1495)) (IOPATH D X (0.1387::0.1387) (0.1553::0.1553)) (IOPATH A_N X (0.1838::0.1838) (0.1464::0.1464)) (IOPATH B_N X (0.1885::0.1885) (0.1552::0.1552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1347::0.1347) (0.1381::0.1381)) (IOPATH C X (0.1336::0.1336) (0.1454::0.1454)) (IOPATH D X (0.1344::0.1344) (0.1561::0.1561)) (IOPATH A_N X (0.1711::0.1711) (0.1434::0.1434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1311::0.1311) (0.1433::0.1433)) (IOPATH D X (0.1298::0.1298) (0.1482::0.1482)) (IOPATH A_N X (0.1741::0.1741) (0.1396::0.1396)) (IOPATH B_N X (0.1796::0.1796) (0.1484::0.1484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2126::0.2131) (0.1677::0.1779)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0178::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1322::0.1322) (0.1359::0.1359)) (IOPATH C X (0.1333::0.1333) (0.1454::0.1454)) (IOPATH D X (0.1334::0.1334) (0.1554::0.1554)) (IOPATH A_N X (0.1707::0.1707) (0.1430::0.1430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1394::0.1394) (0.1419::0.1419)) (IOPATH C X (0.1391::0.1391) (0.1500::0.1500)) (IOPATH D X (0.1391::0.1391) (0.1601::0.1601)) (IOPATH A_N X (0.1751::0.1751) (0.1465::0.1465)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1351::0.1351) (0.1253::0.1253)) (IOPATH B X (0.1416::0.1416) (0.1437::0.1437)) (IOPATH C X (0.1409::0.1409) (0.1534::0.1534)) (IOPATH D X (0.1397::0.1397) (0.1580::0.1580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1951::0.1951) (0.1689::0.1689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2157::0.2159) (0.1724::0.1776)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0199::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1721::1.1722) (0.3934::0.3934)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.1915::1.1915) (0.0136::0.0136) (0.4256::0.4256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2111::0.2111) (0.1681::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0245)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2127) (0.1633::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5886::1.5886) (0.5036::0.5037)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5969::1.5969) (0.0131::0.0131) (0.5303::0.5303)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2571::1.2571) (0.4184::0.4185)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2832::1.2832) (0.0133::0.0133) (0.4555::0.4555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0454::0.0454) (0.0289::0.0289)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0775::0.0775) (0.0412::0.0412)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2081) (0.1597::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2786::1.2786) (0.4231::0.4232)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2994::1.2994) (0.0136::0.0136) (0.4569::0.4569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2100::0.2100) (0.1662::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1941::0.1941) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2087::0.2087) (0.1598::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2125::0.2131) (0.1696::0.1800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0155::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8623::1.8623) (0.5801::0.5802)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8754::1.8754) (0.0134::0.0134) (0.6058::0.6058)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2118::0.2121) (0.1659::0.1721)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2129::0.2131) (0.1647::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2104) (0.1623::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2118::0.2121) (0.1671::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2162::0.2166) (0.1783::0.1848)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1901::0.1907) (0.1630::0.1646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2137::0.2141) (0.1679::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5129::1.5129) (0.4938::0.4939)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5204::1.5204) (0.0141::0.0141) (0.5191::0.5191)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2154::0.2154) (0.1641::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3833::1.3833) (0.4627::0.4628)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3982::1.3982) (0.0139::0.0139) (0.4920::0.4920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2780::1.2780) (0.4291::0.4292)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3043::1.3043) (0.0118::0.0118) (0.4686::0.4686)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7412::1.7412) (0.5525::0.5526)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7446::1.7446) (0.0138::0.0138) (0.5697::0.5697)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2114::0.2115) (0.1670::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4734::1.4734) (0.4868::0.4808)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4977::1.4977) (0.0129::0.0129) (0.5177::0.5177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1761::1.1761) (0.3973::0.3973)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.1994::1.1994) (0.0127::0.0127) (0.4308::0.4308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2101::0.2102) (0.1610::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5341::1.5341) (0.4881::0.4882)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5402::1.5402) (0.0132::0.0132) (0.5130::0.5130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0675::0.0675) (0.0360::0.0360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2612::0.2613) (0.1657::0.1657)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6829::1.6829) (0.5425::0.5426)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6891::1.6891) (0.0133::0.0133) (0.5658::0.5658)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1660::0.1660) (0.1477::0.1477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1945::0.1945) (0.2052::0.2052)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2110::0.2110) (0.1691::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0632::0.0632) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1751::0.1751) (0.1595::0.1595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[0\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1344::0.1344) (0.2704::0.2704)) (IOPATH A1 X (0.1436::0.1436) (0.2803::0.2803)) (IOPATH A2 X (0.1396::0.1396) (0.2728::0.2728)) (IOPATH A3 X (0.1347::0.1347) (0.2624::0.2624)) (IOPATH (posedge S0) X (0.1539::0.1539) (0.2918::0.2918)) (IOPATH (negedge S0) X (0.2276::0.2276) (0.2337::0.2337)) (IOPATH (posedge S1) X (0.1141::0.1141) (0.1611::0.1611)) (IOPATH (negedge S1) X (0.1505::0.1505) (0.1441::0.1441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2096::0.2096) (0.1582::0.1582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0312::0.0312)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1779::0.1779) (0.1493::0.1493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2097) (0.1603::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4968::1.4968) (0.4973::0.4974)) (IOPATH TE_B Z () () (0.0581::0.0580) (1.5205::1.5205) (0.0125::0.0125) (0.5332::0.5332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2819::0.2820) (0.1778::0.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0513::0.0513) (0.0308::0.0308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5545::1.5545) (0.5138::0.5139)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5742::1.5742) (0.0130::0.0130) (0.5460::0.5460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3487::1.3487) (0.4450::0.4451)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3703::1.3703) (0.0127::0.0127) (0.4797::0.4797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2669::0.2669) (0.1691::0.1691)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3965::1.3965) (0.4571::0.4572)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4175::1.4175) (0.0131::0.0131) (0.4899::0.4899)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2110::0.2110) (0.1665::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5364::1.5364) (0.5050::0.5051)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5385::1.5385) (0.0138::0.0138) (0.5205::0.5205)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2986::1.2986) (0.4285::0.4286)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3179::1.3179) (0.0133::0.0133) (0.4608::0.4608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2144::0.2145) (0.1664::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2895::1.2895) (0.4356::0.4357)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3102::1.3102) (0.0128::0.0128) (0.4690::0.4690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4959::1.4959) (0.4764::0.4765)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5121::1.5121) (0.0129::0.0129) (0.5081::0.5081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4565::1.4565) (0.4856::0.4856)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4769::1.4769) (0.0129::0.0129) (0.5193::0.5193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4476::1.4476) (0.4835::0.4836)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4525::1.4525) (0.0138::0.0138) (0.5044::0.5044)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2835::1.2835) (0.4282::0.4282)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.2965::1.2965) (0.0146::0.0146) (0.4609::0.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5253::1.5252) (0.4979::0.4980)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5311::1.5311) (0.0130::0.0130) (0.5277::0.5277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2094) (0.1611::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2184::0.2184) (0.1975::0.1975)) (IOPATH D Q (0.2144::0.2146) (0.1654::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2521::0.2522) (0.1610::0.1610)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2108::0.2113) (0.1688::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2259::1.2259) (0.4091::0.4092)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2429::1.2429) (0.0134::0.0134) (0.4397::0.4397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0620::0.0620) (0.0340::0.0340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1965::0.1965) (0.2061::0.2061)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2132::0.2139) (0.1677::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0153::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2099::0.2099) (0.1605::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2118) (0.1621::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[1\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1389::0.1389) (0.2751::0.2751)) (IOPATH A1 X (0.1453::0.1453) (0.2833::0.2833)) (IOPATH A2 X (0.1429::0.1429) (0.2766::0.2766)) (IOPATH A3 X (0.1406::0.1406) (0.2677::0.2677)) (IOPATH (posedge S0) X (0.1575::0.1575) (0.2957::0.2957)) (IOPATH (negedge S0) X (0.2312::0.2312) (0.2378::0.2378)) (IOPATH (posedge S1) X (0.1177::0.1177) (0.1647::0.1647)) (IOPATH (negedge S1) X (0.1540::0.1540) (0.1473::0.1474)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3431::1.3431) (0.4326::0.4327)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3637::1.3637) (0.0129::0.0129) (0.4650::0.4650)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2035::0.2035) (0.2096::0.2096)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2086::0.2087) (0.1599::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2574::1.2574) (0.4164::0.4165)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2768::1.2768) (0.0135::0.0135) (0.4494::0.4494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2119::0.2120) (0.1626::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2699::1.2699) (0.4321::0.4322)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2914::1.2914) (0.0137::0.0137) (0.4646::0.4646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2145::0.2145) (0.1632::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9246::1.9246) (0.5927::0.5928)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9337::1.9337) (0.0133::0.0133) (0.6248::0.6248)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.A0BUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.3692::0.3692) (0.2669::0.2669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2106) (0.1608::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2099::0.2099) (0.1597::0.1597)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4028::1.4028) (0.4618::0.4618)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.4202::1.4202) (0.0103::0.0103) (0.4953::0.4953)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2103::0.2109) (0.1699::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0933::0.0933) (0.1419::0.1419)) (IOPATH B X (0.0853::0.0853) (0.1120::0.1120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2100::0.2107) (0.1687::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0135::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1596::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6600::1.6600) (0.5435::0.5436)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6690::1.6690) (0.0133::0.0133) (0.5712::0.5712)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6681::1.6681) (0.5350::0.5351)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6762::1.6762) (0.0123::0.0123) (0.5566::0.5566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1917::0.1917) (0.1620::0.1620)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6464::1.6464) (0.5251::0.5251)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6667::1.6667) (0.0128::0.0128) (0.5587::0.5587)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3664::0.3664) (0.2735::0.2735)) (IOPATH D Q (0.3622::0.3622) (0.2407::0.2407)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3013::1.3013) (0.4303::0.4270)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3191::1.3191) (0.0140::0.0140) (0.4598::0.4598)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6510::1.6510) (0.5383::0.5384)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6729::1.6729) (0.0123::0.0123) (0.5755::0.5755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1978::0.1978) (0.2068::0.2068)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2148::0.2148) (0.1647::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[2\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1565::0.1565) (0.2949::0.2949)) (IOPATH A1 X (0.1630::0.1630) (0.3031::0.3031)) (IOPATH A2 X (0.1608::0.1608) (0.2961::0.2961)) (IOPATH A3 X (0.1554::0.1554) (0.2849::0.2849)) (IOPATH (posedge S0) X (0.1743::0.1743) (0.3139::0.3139)) (IOPATH (negedge S0) X (0.2479::0.2479) (0.2565::0.2565)) (IOPATH (posedge S1) X (0.1345::0.1345) (0.1815::0.1815)) (IOPATH (negedge S1) X (0.1702::0.1702) (0.1624::0.1624)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2088::0.2089) (0.1602::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1673::0.1673) (0.1479::0.1479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2225::0.2225) (0.2002::0.2002)) (IOPATH D Q (0.2191::0.2194) (0.1723::0.1793)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4430::1.4430) (0.4692::0.4693)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4575::1.4575) (0.0142::0.0142) (0.4952::0.4952)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2421::0.2421) (0.2114::0.2114)) (IOPATH D Q (0.2377::0.2378) (0.1761::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1963::0.1963)) (IOPATH D Q (0.2127::0.2129) (0.1646::0.1700)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2091::0.2091) (0.1620::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0524::0.0524) (0.0315::0.0315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1857::0.1857) (0.1730::0.1730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1836::0.1836) (0.1998::0.1998)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2112::0.2112) (0.1604::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3684::1.3684) (0.4484::0.4485)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3896::1.3896) (0.0133::0.0133) (0.4831::0.4831)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4156::1.4156) (0.4609::0.4610)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4317::1.4317) (0.0140::0.0140) (0.4920::0.4920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3104::1.3104) (0.4344::0.4345)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3309::1.3309) (0.0134::0.0134) (0.4679::0.4679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2110::0.2110) (0.1687::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5459::1.5459) (0.4962::0.4963)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5493::1.5493) (0.0135::0.0135) (0.5188::0.5188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5507::1.5507) (0.5125::0.5126)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5649::1.5649) (0.0140::0.0140) (0.5408::0.5408)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2171::0.2172) (0.1664::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6500::1.6500) (0.5330::0.5331)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6577::1.6577) (0.0129::0.0129) (0.5600::0.5600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4200::1.4200) (0.4582::0.4583)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4445::1.4445) (0.0119::0.0119) (0.4965::0.4965)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1726::0.1726) (0.1593::0.1593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4679::1.4679) (0.4741::0.4741)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4794::1.4794) (0.0127::0.0127) (0.5010::0.5010)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2367::0.2367) (0.1447::0.1447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2196::1.2196) (0.4158::0.4159)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2361::1.2361) (0.0138::0.0138) (0.4459::0.4459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0944::0.0944) (0.1460::0.1461)) (IOPATH B X (0.0866::0.0866) (0.1127::0.1127)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2374::0.2374) (0.2087::0.2087)) (IOPATH D Q (0.2350::0.2353) (0.1892::0.1943)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0142::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2038::1.2038) (0.4108::0.4109)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2234::1.2234) (0.0137::0.0137) (0.4425::0.4425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6683::1.6683) (0.5299::0.5300)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6767::1.6767) (0.0136::0.0136) (0.5561::0.5561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0734::0.0734) (0.0388::0.0388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4349::1.4349) (0.4674::0.4674)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4414::1.4414) (0.0142::0.0142) (0.4913::0.4913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2094::0.2094) (0.1629::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2139::0.2143) (0.1708::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0975::0.0975) (0.1417::0.1418)) (IOPATH B X (0.0891::0.0891) (0.1140::0.1140)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[3\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1782::0.1782) (0.3174::0.3174)) (IOPATH A1 X (0.1852::0.1852) (0.3260::0.3260)) (IOPATH A2 X (0.1818::0.1818) (0.3176::0.3176)) (IOPATH A3 X (0.1762::0.1762) (0.3059::0.3059)) (IOPATH (posedge S0) X (0.1960::0.1960) (0.3353::0.3353)) (IOPATH (negedge S0) X (0.2695::0.2695) (0.2787::0.2787)) (IOPATH (posedge S1) X (0.1560::0.1560) (0.2015::0.2015)) (IOPATH (negedge S1) X (0.1914::0.1914) (0.1808::0.1808)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1389::0.1389)) (IOPATH B X (0.0877::0.0877) (0.1226::0.1226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2111::0.2114) (0.1672::0.1731)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2723::1.2723) (0.4300::0.4300)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.2753::1.2753) (0.0182::0.0182) (0.4400::0.4400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0697::0.0697) (0.0353::0.0353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2356::0.2356) (0.1407::0.1407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4866::1.4866) (0.4928::0.4928)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4867::1.4870) (0.0184::0.0184) (0.4995::0.4998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2025::1.2025) (0.4123::0.4123)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2316::1.2316) (0.0132::0.0132) (0.4502::0.4502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2522::1.2522) (0.4246::0.4247)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2726::1.2726) (0.0127::0.0127) (0.4572::0.4572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4256::1.4256) (0.4664::0.4695)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4445::1.4445) (0.0137::0.0137) (0.4970::0.4970)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2134) (0.1628::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2148::0.2152) (0.1722::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8223::1.8223) (0.5763::0.5764)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8240::1.8240) (0.0137::0.0137) (0.5977::0.5977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2151::0.2151) (0.1672::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2135::0.2137) (0.1646::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5395::1.5395) (0.4945::0.4880)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5531::1.5531) (0.0135::0.0135) (0.5214::0.5214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2244::0.2244) (0.2013::0.2013)) (IOPATH D Q (0.2201::0.2201) (0.1655::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2159::0.2159) (0.1669::0.1683)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6106::1.6106) (0.5164::0.5177)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6123::1.6123) (0.0138::0.0138) (0.5378::0.5378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2114::0.2116) (0.1651::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2409::1.2409) (0.4130::0.4130)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2675::1.2675) (0.0125::0.0125) (0.4492::0.4492)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6429::1.6429) (0.5175::0.5176)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6515::1.6515) (0.0130::0.0130) (0.5433::0.5433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2001::0.2001) (0.2079::0.2079)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2090) (0.1603::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3076::1.3076) (0.4376::0.4376)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3354::1.3354) (0.0120::0.0120) (0.4727::0.4727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2089::0.2095) (0.1663::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2127::0.2130) (0.1658::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0232::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2147::0.2148) (0.1643::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2434::1.2434) (0.4232::0.4232)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2636::1.2636) (0.0138::0.0138) (0.4544::0.4544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2143::0.2147) (0.1703::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1364::0.1364)) (IOPATH B X (0.0865::0.0865) (0.1171::0.1171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0979::0.0979) (0.1300::0.1300)) (IOPATH B X (0.0932::0.0932) (0.1213::0.1213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6566::1.6566) (0.5286::0.5287)) (IOPATH TE_B Z () () (0.0540::0.0540) (1.7099::1.7099) (0.0045::0.0045) (0.5838::0.5838)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5159::1.5159) (0.4814::0.4815)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5254::1.5254) (0.0128::0.0128) (0.5082::0.5082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[4\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1913::0.1913) (0.3288::0.3288)) (IOPATH A1 X (0.2002::0.2002) (0.3385::0.3385)) (IOPATH A2 X (0.1977::0.1977) (0.3305::0.3305)) (IOPATH A3 X (0.1937::0.1937) (0.3196::0.3196)) (IOPATH (posedge S0) X (0.2117::0.2117) (0.3477::0.3477)) (IOPATH (negedge S0) X (0.2853::0.2853) (0.2916::0.2916)) (IOPATH (posedge S1) X (0.1717::0.1717) (0.2135::0.2135)) (IOPATH (negedge S1) X (0.2070::0.2070) (0.1925::0.1925)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2154::0.2158) (0.1759::0.1821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0151::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8977::1.8977) (0.6004::0.6005)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9131::1.9131) (0.0136::0.0136) (0.6329::0.6329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2260::0.2260) (0.2022::0.2022)) (IOPATH D Q (0.2226::0.2230) (0.1740::0.1822)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0197::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4723::1.4723) (0.4816::0.4817)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4936::1.4936) (0.0128::0.0128) (0.5163::0.5163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0568::0.0568) (0.0329::0.0329)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2946::1.2946) (0.4219::0.4220)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3136::1.3136) (0.0137::0.0137) (0.4551::0.4551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2124::0.2124) (0.1636::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2102::0.2105) (0.1657::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1995::0.1995)) (IOPATH D Q (0.2174::0.2175) (0.1686::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2153::0.2153) (0.1634::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4705::1.4705) (0.4884::0.4885)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4906::1.4906) (0.0137::0.0137) (0.5227::0.5227)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2811::0.2811) (0.1753::0.1753)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2122::0.2124) (0.1632::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2098::0.2099) (0.1657::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2592::1.2592) (0.4268::0.4269)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2903::1.2903) (0.0116::0.0116) (0.4672::0.4672)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1980::0.1980)) (IOPATH D Q (0.2155::0.2159) (0.1685::0.1753)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4628::1.4628) (0.4790::0.4791)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4811::1.4811) (0.0130::0.0130) (0.5111::0.5111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1981::0.1981) (0.2069::0.2069)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2083::0.2084) (0.1635::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2131::0.2143) (0.1733::0.1912)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0902)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0027)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0045::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5446::1.5445) (0.4927::0.4928)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5582::1.5582) (0.0131::0.0131) (0.5230::0.5230)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1318::0.1319)) (IOPATH B X (0.0850::0.0850) (0.1126::0.1126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2587::1.2587) (0.4210::0.4211)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2815::1.2815) (0.0133::0.0133) (0.4603::0.4603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0941::0.0941) (0.1415::0.1416)) (IOPATH B X (0.0867::0.0867) (0.1142::0.1142)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2399::0.2399) (0.2322::0.2322)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2369::0.2441)) (HOLD (posedge D) (posedge CLK) (0.0363::0.0387)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0660::0.0660) (0.0355::0.0355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5389::1.5389) (0.5003::0.5004)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.5411::1.5411) (0.0144::0.0144) (0.5212::0.5212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2889::0.2890) (0.1810::0.1810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2092) (0.1597::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2301::1.2301) (0.4113::0.4114)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2542::1.2542) (0.0129::0.0129) (0.4453::0.4453)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7337::1.7337) (0.5461::0.5462)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7411::1.7411) (0.0131::0.0131) (0.5737::0.5737)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3164::1.3164) (0.4366::0.4367)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3346::1.3346) (0.0133::0.0133) (0.4681::0.4681)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2053::0.2053) (0.2105::0.2105)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3335::1.3335) (0.4286::0.4286)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3431::1.3431) (0.0137::0.0137) (0.4575::0.4575)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3116::1.3116) (0.4276::0.4277)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3264::1.3264) (0.0131::0.0131) (0.4586::0.4586)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1252::0.1253)) (IOPATH B X (0.0881::0.0881) (0.1156::0.1156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2302::1.2302) (0.4186::0.4187)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2532::1.2532) (0.0142::0.0142) (0.4534::0.4534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2154::0.2158) (0.1777::0.1842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0905::0.0905) (0.1254::0.1255)) (IOPATH B X (0.0864::0.0864) (0.1203::0.1203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0512::0.0512) (0.0311::0.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2342::0.2342) (0.2069::0.2069)) (IOPATH D Q (0.2300::0.2301) (0.1726::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1157::0.1157) (0.1137::0.1137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2702::0.2703) (0.1703::0.1703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[5\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2056::0.2056) (0.3405::0.3405)) (IOPATH A1 X (0.2138::0.2138) (0.3498::0.3498)) (IOPATH A2 X (0.2110::0.2110) (0.3414::0.3414)) (IOPATH A3 X (0.2061::0.2061) (0.3297::0.3297)) (IOPATH (posedge S0) X (0.2254::0.2254) (0.3587::0.3587)) (IOPATH (negedge S0) X (0.2989::0.2989) (0.3029::0.3029)) (IOPATH (posedge S1) X (0.1854::0.1854) (0.2240::0.2240)) (IOPATH (negedge S1) X (0.2206::0.2206) (0.2026::0.2026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0974::0.0974) (0.1316::0.1317)) (IOPATH B X (0.0989::0.0989) (0.1464::0.1464)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2594::1.2594) (0.4213::0.4214)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2778::1.2778) (0.0134::0.0134) (0.4574::0.4574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2126::0.2126) (0.1648::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2273::0.2273) (0.1327::0.1327)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2238::0.2238) (0.2009::0.2009)) (IOPATH D Q (0.2207::0.2207) (0.1764::0.1764)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2905::1.2905) (0.4308::0.4308)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3130::1.3130) (0.0132::0.0132) (0.4698::0.4698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2201::1.2201) (0.4073::0.4074)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2443::1.2443) (0.0127::0.0127) (0.4434::0.4434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4481::1.4481) (0.4715::0.4716)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4726::1.4726) (0.0122::0.0122) (0.5085::0.5085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2094::0.2094) (0.1624::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9458::1.9458) (0.6266::0.6267)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9493::1.9493) (0.0136::0.0136) (0.6519::0.6519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2115::0.2117) (0.1694::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2165::0.2166) (0.1656::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2095::0.2095) (0.1582::0.1582)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4030::1.4030) (0.4500::0.4501)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4146::1.4146) (0.0138::0.0138) (0.4800::0.4800)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5210::1.5210) (0.4796::0.4797)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5267::1.5267) (0.0138::0.0138) (0.5036::0.5036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2480::0.2480) (0.2368::0.2368)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2655::0.2759)) (HOLD (posedge D) (posedge CLK) (0.0601::0.0632)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0949::0.0949) (0.1401::0.1401)) (IOPATH B X (0.0877::0.0877) (0.1159::0.1159)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2104) (0.1622::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2008::0.2008) (0.2083::0.2083)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4771::1.4771) (0.4734::0.4735)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4953::1.4953) (0.0130::0.0130) (0.5028::0.5028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5495::1.5495) (0.5104::0.5105)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5639::1.5639) (0.0134::0.0134) (0.5410::0.5410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2329::0.2329) (0.2282::0.2282)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2435::0.2537)) (HOLD (posedge D) (posedge CLK) (0.0417::0.0454)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1963::0.1963)) (IOPATH D Q (0.2129::0.2131) (0.1658::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5205::1.5205) (0.4912::0.4968)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5309::1.5309) (0.0138::0.0138) (0.5182::0.5182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1971::0.1971)) (IOPATH D Q (0.2137::0.2138) (0.1643::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0961::0.0961) (0.1407::0.1407)) (IOPATH B X (0.0884::0.0884) (0.1151::0.1151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0992::0.0992) (0.1440::0.1441)) (IOPATH B X (0.0918::0.0918) (0.1193::0.1193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2849::1.2849) (0.4268::0.4269)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3120::1.3120) (0.0120::0.0120) (0.4633::0.4633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1036::0.1036) (0.1495::0.1496)) (IOPATH B X (0.0972::0.0972) (0.1264::0.1264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2116::0.2123) (0.1681::0.1803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0146::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2387::0.2387) (0.2315::0.2315)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2344::0.2411)) (HOLD (posedge D) (posedge CLK) (0.0342::0.0360)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0892::0.0892) (0.1188::0.1188)) (IOPATH B X (0.0877::0.0877) (0.1203::0.1203)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7087::1.7088) (0.5540::0.5540)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7184::1.7184) (0.0116::0.0116) (0.5835::0.5835)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[6\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.1999::0.1999) (0.3359::0.3359)) (IOPATH A1 X (0.2098::0.2098) (0.3462::0.3462)) (IOPATH A2 X (0.2051::0.2051) (0.3367::0.3367)) (IOPATH A3 X (0.1999::0.1999) (0.3249::0.3249)) (IOPATH (posedge S0) X (0.2200::0.2200) (0.3543::0.3543)) (IOPATH (negedge S0) X (0.2935::0.2935) (0.2984::0.2984)) (IOPATH (posedge S1) X (0.1799::0.1799) (0.2198::0.2198)) (IOPATH (negedge S1) X (0.2153::0.2153) (0.1986::0.1986)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0959::0.0959) (0.1270::0.1271)) (IOPATH B X (0.0911::0.0911) (0.1177::0.1177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2315::1.2315) (0.4202::0.4203)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2552::1.2552) (0.0131::0.0131) (0.4550::0.4550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2099::0.2105) (0.1691::0.1787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0150::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2113::0.2113) (0.1595::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2825::0.2825) (0.2145::0.2169)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3821::1.3820) (0.4547::0.4548)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3978::1.3978) (0.0142::0.0142) (0.4855::0.4855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2168::0.2168) (0.1652::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2119) (0.1603::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2180::0.2187) (0.1737::0.1861)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2086::0.2088) (0.1640::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2147::0.2147) (0.1631::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1725::0.1726) (0.1413::0.1434)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3759::1.3759) (0.4603::0.4603)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3962::1.3962) (0.0133::0.0133) (0.4937::0.4937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2375::0.2375) (0.2308::0.2308)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2583::0.2654)) (HOLD (posedge D) (posedge CLK) (0.0534::0.0554)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2100::0.2107) (0.1704::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0879::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0223)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2301::0.2301) (0.2262::0.2262)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2366::0.2445)) (HOLD (posedge D) (posedge CLK) (0.0361::0.0383)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1226::0.1226) (0.1040::0.1041)) (IOPATH A Y (0.1740::0.1740) (0.0314::0.0314)) (IOPATH B Y (0.1603::0.1603) (0.0328::0.0328)) (IOPATH C Y (0.1380::0.1380) (0.0306::0.0306)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3533::1.3533) (0.4564::0.4564)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3772::1.3772) (0.0125::0.0125) (0.4893::0.4893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1289::0.1289) (0.1410::0.1410)) (IOPATH D X (0.1292::0.1292) (0.1481::0.1481)) (IOPATH A_N X (0.1744::0.1744) (0.1397::0.1397)) (IOPATH B_N X (0.1767::0.1767) (0.1469::0.1469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2093) (0.1591::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6243::1.6243) (0.5205::0.5206)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6272::1.6272) (0.0143::0.0143) (0.5421::0.5421)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5438::1.5438) (0.4966::0.4967)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5643::1.5643) (0.0132::0.0132) (0.5313::0.5313)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1334::0.1334) (0.1445::0.1445)) (IOPATH D X (0.1335::0.1335) (0.1514::0.1514)) (IOPATH A_N X (0.1787::0.1787) (0.1426::0.1426)) (IOPATH B_N X (0.1808::0.1808) (0.1498::0.1498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2021::0.2021) (0.2089::0.2089)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4511::0.4511) (0.3140::0.3140)) (IOPATH D Q (0.4467::0.4467) (0.2804::0.2804)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1319::0.1319) (0.1353::0.1353)) (IOPATH C X (0.1321::0.1321) (0.1438::0.1438)) (IOPATH D X (0.1338::0.1338) (0.1561::0.1561)) (IOPATH A_N X (0.1707::0.1707) (0.1430::0.1430)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[0\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2403::0.2403) (0.2324::0.2324)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0092::0.0107)) (SETUP (negedge D) (posedge CLK) (0.2103::0.2169)) (HOLD (posedge D) (posedge CLK) (0.0156::0.0174)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4912::1.4912) (0.4765::0.4765)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5093::1.5093) (0.0114::0.0114) (0.5095::0.5095)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1360::0.1360)) (IOPATH B X (0.0851::0.0851) (0.1126::0.1126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1358::0.1358) (0.1472::0.1472)) (IOPATH D X (0.1344::0.1344) (0.1522::0.1522)) (IOPATH A_N X (0.1777::0.1777) (0.1422::0.1422)) (IOPATH B_N X (0.1819::0.1819) (0.1507::0.1507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4369::1.4369) (0.4758::0.4699)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4504::1.4504) (0.0132::0.0132) (0.4993::0.4993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2179::0.2180) (0.1312::0.1312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1267::0.1267) (0.1314::0.1314)) (IOPATH C X (0.1289::0.1289) (0.1423::0.1423)) (IOPATH D X (0.1289::0.1289) (0.1522::0.1522)) (IOPATH A_N X (0.1640::0.1640) (0.1385::0.1385)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1855::1.1855) (0.3931::0.3932)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2109::1.2109) (0.0137::0.0137) (0.4310::0.4310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0951::0.0951) (0.1264::0.1264)) (IOPATH B X (0.0916::0.0916) (0.1221::0.1221)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1306::0.1306) (0.1344::0.1344)) (IOPATH C X (0.1325::0.1325) (0.1451::0.1451)) (IOPATH D X (0.1325::0.1325) (0.1550::0.1550)) (IOPATH A_N X (0.1674::0.1674) (0.1409::0.1409)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2529::1.2529) (0.4208::0.4208)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2784::1.2784) (0.0124::0.0124) (0.4607::0.4607)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2146::0.2152) (0.1728::0.1838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1273::0.1273) (0.1197::0.1197)) (IOPATH B X (0.1327::0.1327) (0.1365::0.1365)) (IOPATH C X (0.1344::0.1344) (0.1487::0.1487)) (IOPATH D X (0.1332::0.1332) (0.1532::0.1532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5524::1.5524) (0.4940::0.4940)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5532::1.5532) (0.0142::0.0142) (0.5167::0.5167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1703::1.1703) (0.4027::0.4027)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.1896::1.1896) (0.0138::0.0138) (0.4337::0.4337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2117) (0.1626::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2119::0.2119) (0.1601::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0309)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2317::0.2317) (0.2273::0.2273)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2319::0.2394)) (HOLD (posedge D) (posedge CLK) (0.0321::0.0341)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6339::1.6339) (0.5158::0.5159)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6397::1.6397) (0.0143::0.0143) (0.5399::0.5399)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3888::1.3888) (0.4529::0.4529)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3980::1.3980) (0.0136::0.0136) (0.4791::0.4791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__mux4_1") (INSTANCE BANK128\[0\]\.RAM128\.Do0MUX\.M\[2\]\.MUX\[7\]) (DELAY (ABSOLUTE (IOPATH A0 X (0.2190::0.2190) (0.3519::0.3519)) (IOPATH A1 X (0.2284::0.2284) (0.3619::0.3619)) (IOPATH A2 X (0.2287::0.2287) (0.3552::0.3552)) (IOPATH A3 X (0.2215::0.2215) (0.3419::0.3419)) (IOPATH (posedge S0) X (0.2400::0.2400) (0.3702::0.3702)) (IOPATH (negedge S0) X (0.3135::0.3135) (0.3149::0.3149)) (IOPATH (posedge S1) X (0.1999::0.1999) (0.2352::0.2352)) (IOPATH (negedge S1) X (0.2351::0.2351) (0.2134::0.2134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2420::0.2420) (0.2113::0.2113)) (IOPATH D Q (0.2378::0.2379) (0.1779::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2215::0.2215) (0.1997::0.1997)) (IOPATH D Q (0.2189::0.2199) (0.1774::0.1929)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0004)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0068::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2096) (0.1615::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0953::0.0953) (0.1461::0.1461)) (IOPATH B X (0.0913::0.0913) (0.1288::0.1288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2349::0.2349) (0.1438::0.1438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0688::0.0688) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2110::0.2110) (0.1608::0.1615)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1891::0.1891) (0.1619::0.1619)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2415::0.2415) (0.2110::0.2110)) (IOPATH D Q (0.2374::0.2374) (0.1779::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2862::1.2862) (0.4314::0.4315)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3086::1.3086) (0.0137::0.0137) (0.4633::0.4633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2122::0.2125) (0.1655::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2465::1.2465) (0.4235::0.4236)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2677::1.2677) (0.0132::0.0132) (0.4562::0.4562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2500::1.2500) (0.4250::0.4251)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2728::1.2728) (0.0133::0.0133) (0.4584::0.4584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7360::1.7360) (0.5659::0.5659)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.7338::1.7338) (0.0187::0.0187) (0.5701::0.5701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2081) (0.1591::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1985::0.1985) (0.2071::0.2071)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2288::0.2288) (0.2038::0.2038)) (IOPATH D Q (0.2247::0.2247) (0.1691::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3666::1.3666) (0.4586::0.4586)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3782::1.3782) (0.0136::0.0136) (0.4863::0.4863)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2292::0.2292) (0.2256::0.2256)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2648::0.2748)) (HOLD (posedge D) (posedge CLK) (0.0591::0.0620)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9865::1.9865) (0.6282::0.6283)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.9926::1.9926) (0.0125::0.0125) (0.6536::0.6536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2120::0.2120) (0.1702::0.1713)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6127::1.6127) (0.5202::0.5203)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6239::1.6239) (0.0131::0.0131) (0.5477::0.5477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2287::0.2287) (0.2037::0.2037)) (IOPATH D Q (0.2247::0.2248) (0.1710::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2321::0.2321) (0.2276::0.2276)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2325::0.2387)) (HOLD (posedge D) (posedge CLK) (0.0325::0.0345)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2140::0.2140) (0.1640::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2480::0.2480) (0.1565::0.1565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3581::1.3581) (0.4482::0.4448)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3796::1.3796) (0.0119::0.0119) (0.4797::0.4797)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4031::1.4030) (0.4493::0.4494)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4160::1.4160) (0.0131::0.0131) (0.4782::0.4782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4787::1.4787) (0.4815::0.4816)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4877::1.4877) (0.0140::0.0140) (0.5037::0.5037)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[1\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2311::0.2311) (0.2269::0.2269)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0100::0.0113)) (SETUP (negedge D) (posedge CLK) (0.2090::0.2149)) (HOLD (posedge D) (posedge CLK) (0.0150::0.0164)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6372::1.6372) (0.5203::0.5204)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6440::1.6440) (0.0128::0.0128) (0.5466::0.5466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2098::0.2098) (0.1645::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1592::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2480::0.2481) (0.1923::0.1945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0918::0.0918) (0.1123::0.1123)) (IOPATH B X (0.0945::0.0945) (0.1285::0.1285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2546::1.2547) (0.4197::0.4198)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2736::1.2736) (0.0121::0.0121) (0.4499::0.4499)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2327::0.2327) (0.2280::0.2280)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2309::0.2395)) (HOLD (posedge D) (posedge CLK) (0.0313::0.0336)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2110::0.2112) (0.1641::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2125) (0.1630::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8334::1.8334) (0.5728::0.5728)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.8616::1.8616) (0.0091::0.0091) (0.6138::0.6138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1614::0.1614) (0.1355::0.1355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2485::0.2486) (0.1528::0.1528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0962::0.0962) (0.1365::0.1365)) (IOPATH B X (0.0894::0.0894) (0.1194::0.1194)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2673::0.2673) (0.2047::0.2065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6131::1.6131) (0.5244::0.5244)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6367::1.6367) (0.0122::0.0122) (0.5585::0.5585)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0511::0.0511) (0.0312::0.0312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2090::0.2091) (0.1647::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5053::1.5053) (0.4793::0.4794)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5219::1.5219) (0.0138::0.0138) (0.5106::0.5106)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1967::0.1967)) (IOPATH D Q (0.2132::0.2133) (0.1646::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2102::0.2104) (0.1691::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2385::0.2385) (0.2093::0.2093)) (IOPATH D Q (0.2345::0.2346) (0.1770::0.1798)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2252::0.2252) (0.2018::0.2018)) (IOPATH D Q (0.2211::0.2211) (0.1678::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2338::0.2338) (0.2286::0.2286)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2628::0.2693)) (HOLD (posedge D) (posedge CLK) (0.0575::0.0604)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2170::0.2171) (0.1669::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2122::0.2126) (0.1668::0.1751)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2135::0.2137) (0.1670::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1963::0.1963) (0.2061::0.2061)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1950::0.1950) (0.2054::0.2054)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2302::0.2302) (0.2262::0.2262)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0004)) (SETUP (negedge D) (posedge CLK) (0.2265::0.2339)) (HOLD (posedge D) (posedge CLK) (0.0279::0.0299)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2867::1.2867) (0.4224::0.4225)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3093::1.3093) (0.0127::0.0127) (0.4578::0.4578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1595::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[2\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2449::0.2449) (0.2351::0.2351)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0014)) (SETUP (negedge D) (posedge CLK) (0.2251::0.2303)) (HOLD (posedge D) (posedge CLK) (0.0267::0.0285)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5478::1.5478) (0.5106::0.5106)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5503::1.5503) (0.0133::0.0133) (0.5322::0.5322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4887::1.4887) (0.4823::0.4824)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5052::1.5052) (0.0132::0.0132) (0.5132::0.5132)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2087::0.2089) (0.1657::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2089::0.2089) (0.1624::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2099::0.2100) (0.1707::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0221)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2174::0.2175) (0.1668::0.1699)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5814::1.5814) (0.5247::0.5248)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6045::1.6045) (0.0125::0.0125) (0.5570::0.5570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2039::1.2039) (0.3994::0.3995)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2247::1.2247) (0.0136::0.0136) (0.4334::0.4334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5396::1.5396) (0.5083::0.5083)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5425::1.5425) (0.0185::0.0185) (0.5242::0.5242)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2113::0.2113) (0.1626::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2330::1.2330) (0.4110::0.4111)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2559::1.2559) (0.0130::0.0130) (0.4459::0.4459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2349::0.2349) (0.2293::0.2293)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0011::0.0027)) (SETUP (negedge D) (posedge CLK) (0.2232::0.2299)) (HOLD (posedge D) (posedge CLK) (0.0252::0.0270)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5896::1.5896) (0.5037::0.5038)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.5926::1.5926) (0.0146::0.0146) (0.5240::0.5240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3330::1.3330) (0.4384::0.4385)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3466::1.3466) (0.0136::0.0136) (0.4664::0.4664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2161::1.2161) (0.4165::0.4166)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2401::1.2401) (0.0125::0.0125) (0.4508::0.4508)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2087::0.2091) (0.1651::0.1722)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6897::1.6897) (0.5411::0.5412)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6938::1.6938) (0.0144::0.0144) (0.5659::0.5659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0985::0.0985) (0.1280::0.1280)) (IOPATH B X (0.0971::0.0971) (0.1316::0.1316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4033::1.4033) (0.4492::0.4493)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.4165::1.4165) (0.0144::0.0144) (0.4804::0.4804)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0890::0.0890) (0.1116::0.1116)) (IOPATH B X (0.0921::0.0921) (0.1298::0.1298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4753::1.4753) (0.4899::0.4900)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4990::1.4990) (0.0129::0.0129) (0.5269::0.5269)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2212::1.2212) (0.4167::0.4168)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2450::1.2450) (0.0125::0.0125) (0.4515::0.4515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0670::0.0670) (0.0360::0.0360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1938::0.1938) (0.2049::0.2049)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2093::0.2094) (0.1591::0.1621)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8309::1.8308) (0.5734::0.5735)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8485::1.8485) (0.0118::0.0117) (0.6069::0.6069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2284::0.2284) (0.1342::0.1342)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2099::0.2099) (0.1604::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3245::1.3245) (0.4343::0.4344)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3447::1.3447) (0.0136::0.0136) (0.4683::0.4683)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2144::0.2146) (0.1684::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0233::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2153::0.2155) (0.1682::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3820::1.3820) (0.4540::0.4541)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4011::1.4011) (0.0137::0.0137) (0.4871::0.4871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2135::0.2135) (0.1631::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1182::0.1182) (0.1154::0.1154)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2370::0.2370) (0.2305::0.2305)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2637::0.2744)) (HOLD (posedge D) (posedge CLK) (0.0576::0.0606)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2116) (0.1625::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1618::0.1618) (0.1507::0.1512)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8682::1.8682) (0.5949::0.5950)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8726::1.8726) (0.0136::0.0136) (0.6190::0.6190)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2109::0.2112) (0.1719::0.1761)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0180::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2797::0.2797) (0.1761::0.1761)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2357::0.2357) (0.2297::0.2297)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2326::0.2397)) (HOLD (posedge D) (posedge CLK) (0.0328::0.0352)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2109::0.2109) (0.1642::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2003::0.2003) (0.2080::0.2080)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1951::1.1951) (0.4083::0.4084)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2210::1.2210) (0.0136::0.0136) (0.4450::0.4450)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1944::0.1944) (0.1689::0.1689)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2867::1.2867) (0.4278::0.4279)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3044::1.3044) (0.0132::0.0132) (0.4593::0.4593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[3\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2435::0.2435) (0.2343::0.2343)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0088::0.0101)) (SETUP (negedge D) (posedge CLK) (0.2117::0.2171)) (HOLD (posedge D) (posedge CLK) (0.0163::0.0179)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1978::0.1978)) (IOPATH D Q (0.2148::0.2150) (0.1649::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4878::1.4878) (0.4764::0.4765)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5038::1.5038) (0.0126::0.0126) (0.5090::0.5090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4284::1.4284) (0.4769::0.4770)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4411::1.4411) (0.0133::0.0133) (0.5045::0.5045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3848::1.3848) (0.4650::0.4651)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3912::1.3912) (0.0139::0.0139) (0.4879::0.4879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5513::1.5513) (0.5138::0.5138)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5578::1.5578) (0.0128::0.0128) (0.5361::0.5361)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2406::0.2406) (0.1448::0.1448)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4694::1.4693) (0.4760::0.4760)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4855::1.4855) (0.0138::0.0138) (0.5070::0.5070)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2134::0.2138) (0.1764::0.1829)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0127::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2365::0.2365) (0.2302::0.2302)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2281::0.2348)) (HOLD (posedge D) (posedge CLK) (0.0294::0.0312)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1671::0.1671) (0.1559::0.1559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2110::0.2112) (0.1658::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4191::1.4191) (0.4673::0.4674)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4247::1.4247) (0.0142::0.0142) (0.4861::0.4861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2166::0.2166) (0.1662::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9672::1.9672) (0.6253::0.6254)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.9926::1.9926) (0.0114::0.0114) (0.6626::0.6626)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2467::0.2467) (0.1493::0.1493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2124::0.2127) (0.1672::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2080::0.2081) (0.1586::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9711::1.9711) (0.6378::0.6379)) (IOPATH TE_B Z () () (0.0563::0.0563) (2.0055::2.0055) (0.0090::0.0090) (0.6778::0.6778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0912::0.0912) (0.1270::0.1271)) (IOPATH B X (0.0876::0.0876) (0.1241::0.1241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3978::1.3978) (0.4603::0.4545)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4204::1.4204) (0.0122::0.0122) (0.4910::0.4910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3909::1.3908) (0.4662::0.4663)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4132::1.4132) (0.0132::0.0132) (0.5014::0.5014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2120::0.2120) (0.1617::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2027::0.2027) (0.2092::0.2092)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2261::0.2261) (0.2023::0.2023)) (IOPATH D Q (0.2224::0.2227) (0.1726::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1581::0.1581) (0.1427::0.1427)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3096::1.3096) (0.4341::0.4341)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3205::1.3205) (0.0135::0.0135) (0.4603::0.4603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2104::0.2104) (0.1676::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2495::0.2495) (0.2377::0.2377)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2550::0.2608)) (HOLD (posedge D) (posedge CLK) (0.0511::0.0537)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2041::0.2041) (0.2099::0.2099)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0696)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0624)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2082::0.2082) (0.1605::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1175::0.1175) (0.1149::0.1149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2162::0.2163) (0.1673::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5263::1.5263) (0.4848::0.4849)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5431::1.5431) (0.0122::0.0122) (0.5163::0.5163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2084::0.2084) (0.1632::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0268)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2027::0.2027) (0.2092::0.2092)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2301::0.2301) (0.2262::0.2262)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2354::0.2445)) (HOLD (posedge D) (posedge CLK) (0.0352::0.0376)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2106) (0.1622::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2083::0.2083) (0.1616::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[4\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2342::0.2342) (0.2289::0.2289)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0069::0.0083)) (SETUP (negedge D) (posedge CLK) (0.2150::0.2209)) (HOLD (posedge D) (posedge CLK) (0.0185::0.0201)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2136::0.2136) (0.1629::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2117::0.2117) (0.1663::0.1672)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5410::1.5410) (0.4975::0.4976)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5491::1.5491) (0.0127::0.0127) (0.5233::0.5233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2318::0.2318) (0.2274::0.2274)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0026::0.0041)) (SETUP (negedge D) (posedge CLK) (0.2214::0.2275)) (HOLD (posedge D) (posedge CLK) (0.0235::0.0252)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1788::1.1788) (0.4044::0.4045)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2014::1.2014) (0.0132::0.0132) (0.4384::0.4384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6831::1.6831) (0.5371::0.5372)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6838::1.6838) (0.0137::0.0137) (0.5529::0.5529)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4136::1.4136) (0.4523::0.4524)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4278::1.4278) (0.0140::0.0140) (0.4852::0.4852)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6815::1.6815) (0.5244::0.5245)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6887::1.6887) (0.0139::0.0139) (0.5494::0.5494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2110::0.2110) (0.1664::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7375::1.7375) (0.5683::0.5683)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7543::1.7543) (0.0140::0.0140) (0.5982::0.5982)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2109) (0.1613::0.1632)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2468::1.2468) (0.4259::0.4260)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2747::1.2747) (0.0135::0.0135) (0.4622::0.4622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3485::1.3485) (0.4540::0.4541)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3650::1.3650) (0.0138::0.0138) (0.4836::0.4836)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7671::1.7671) (0.5510::0.5511)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7718::1.7718) (0.0138::0.0138) (0.5779::0.5779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4749::1.4749) (0.4898::0.4899)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4965::1.4965) (0.0137::0.0137) (0.5251::0.5251)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2439::1.2439) (0.4155::0.4155)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2701::1.2701) (0.0126::0.0126) (0.4520::0.4520)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0604::0.0604) (0.0349::0.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7439::1.7438) (0.5524::0.5525)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.7507::1.7507) (0.0130::0.0130) (0.5786::0.5786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2137::0.2143) (0.1742::0.1848)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2092::0.2092) (0.1613::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2214::0.2214) (0.1996::0.1996)) (IOPATH D Q (0.2182::0.2187) (0.1735::0.1834)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8559::1.8559) (0.5913::0.5914)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8656::1.8656) (0.0122::0.0122) (0.6128::0.6128)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2096) (0.1601::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2903::0.2903) (0.1816::0.1816)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2135) (0.1610::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2081::0.2083) (0.1627::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2244::0.2244) (0.2013::0.2013)) (IOPATH D Q (0.2206::0.2208) (0.1704::0.1750)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2341::0.2341) (0.2288::0.2288)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2562::0.2641)) (HOLD (posedge D) (posedge CLK) (0.0520::0.0545)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2033::0.2033) (0.2095::0.2095)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4002::1.4002) (0.4678::0.4679)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4207::1.4207) (0.0137::0.0137) (0.5012::0.5012)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1211::0.1211) (0.1174::0.1174)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2099::0.2099) (0.1586::0.1586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0310::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2114::0.2116) (0.1674::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2323::0.2323) (0.2277::0.2277)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2376::0.2452)) (HOLD (posedge D) (posedge CLK) (0.0368::0.0393)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3799::1.3799) (0.4542::0.4542)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3980::1.3980) (0.0141::0.0141) (0.4828::0.4828)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[5\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2532::0.2532) (0.2399::0.2399)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0068::0.0080)) (SETUP (negedge D) (posedge CLK) (0.2158::0.2197)) (HOLD (posedge D) (posedge CLK) (0.0189::0.0203)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[24\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3023::1.3023) (0.4388::0.4388)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.2983::1.2984) (0.0180::0.0180) (0.4379::0.4379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4547::1.4547) (0.4838::0.4839)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4697::1.4697) (0.0135::0.0135) (0.5135::0.5135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2584::0.2585) (0.1631::0.1631)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2155::0.2155) (0.1636::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2786::1.2786) (0.4205::0.4205)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2926::1.2926) (0.0132::0.0132) (0.4498::0.4498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3100::1.3100) (0.4287::0.4288)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3207::1.3207) (0.0130::0.0130) (0.4556::0.4556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[20\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2054::1.2054) (0.4104::0.4104)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2038::1.2038) (0.0185::0.0185) (0.4135::0.4135)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5262::1.5262) (0.5037::0.5038)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5285::1.5285) (0.0136::0.0136) (0.5263::0.5263)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4048::1.4048) (0.4706::0.4707)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4262::1.4262) (0.0124::0.0124) (0.5043::0.5043)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0656::0.0656) (0.0353::0.0353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2093::0.2101) (0.1683::0.1817)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1963::0.1963)) (IOPATH D Q (0.2125::0.2127) (0.1636::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2229::1.2229) (0.4043::0.4044)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2409::1.2409) (0.0139::0.0139) (0.4366::0.4366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2383::1.2383) (0.4223::0.4223)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2552::1.2552) (0.0135::0.0135) (0.4521::0.4521)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3770::1.3770) (0.4525::0.4526)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3981::1.3981) (0.0132::0.0132) (0.4865::0.4865)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2324::0.2324) (0.2279::0.2279)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0012::0.0024)) (SETUP (negedge D) (posedge CLK) (0.2236::0.2295)) (HOLD (posedge D) (posedge CLK) (0.0255::0.0269)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3678::1.3678) (0.4520::0.4521)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3722::1.3722) (0.0140::0.0140) (0.4747::0.4747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5582::1.5582) (0.4901::0.4902)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5734::1.5734) (0.0131::0.0131) (0.5199::0.5199)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3608::1.3608) (0.4393::0.4394)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3695::1.3695) (0.0133::0.0133) (0.4674::0.4674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2279::0.2279) (0.2033::0.2033)) (IOPATH D Q (0.2239::0.2240) (0.1708::0.1744)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1191::0.1192) (0.1060::0.1074)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0925::0.0925) (0.1287::0.1288)) (IOPATH B X (0.0860::0.0860) (0.1137::0.1137)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2008::0.2008)) (IOPATH D Q (0.2194::0.2194) (0.1675::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7804::1.7804) (0.5582::0.5582)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8008::1.8008) (0.0123::0.0123) (0.5893::0.5893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1626::0.1627) (0.1345::0.1366)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[22\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1669::0.1673) (0.1538::0.1547)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2155::1.2155) (0.4004::0.4005)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2354::1.2354) (0.0137::0.0137) (0.4346::0.4346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2135::0.2136) (0.1633::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2108::0.2108) (0.1673::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2379::0.2379) (0.2090::0.2090)) (IOPATH D Q (0.2339::0.2341) (0.1772::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Do_CLKBUF\[3\]) (DELAY (ABSOLUTE (IOPATH A X (0.1212::0.1212) (0.1175::0.1175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2422::0.2422) (0.2335::0.2335)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0000::0.0000)) (SETUP (negedge D) (posedge CLK) (0.2547::0.2604)) (HOLD (posedge D) (posedge CLK) (0.0509::0.0532)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1910::0.1910) (0.2035::0.2035)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2131::0.2131) (0.1631::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2115) (0.1617::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0676::0.0676) (0.0360::0.0360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[6\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2435::0.2435) (0.2342::0.2342)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0030::0.0045)) (SETUP (negedge D) (posedge CLK) (0.2211::0.2257)) (HOLD (posedge D) (posedge CLK) (0.0230::0.0248)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1738::0.1746) (0.1659::0.1695)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6472::1.6472) (0.5263::0.5264)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6574::1.6574) (0.0131::0.0131) (0.5551::0.5551)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6666::1.6666) (0.5271::0.5272)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6743::1.6743) (0.0131::0.0131) (0.5536::0.5536)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[0\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2608::0.2608) (0.2442::0.2442)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0003::0.0018)) (SETUP (negedge D) (posedge CLK) (0.2243::0.2314)) (HOLD (posedge D) (posedge CLK) (0.0262::0.0280)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2129::0.2129) (0.1626::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6490::1.6490) (0.5261::0.5262)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6678::1.6678) (0.0124::0.0124) (0.5600::0.5600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6617::1.6617) (0.5357::0.5411)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6712::1.6712) (0.0120::0.0120) (0.5636::0.5636)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2115::0.2115) (0.1662::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2121::1.2121) (0.4036::0.4037)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2306::1.2306) (0.0134::0.0134) (0.4356::0.4356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2803::1.2803) (0.4345::0.4346)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3031::1.3031) (0.0131::0.0131) (0.4687::0.4687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2085) (0.1599::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5928::1.5928) (0.5123::0.5124)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6030::1.6030) (0.0132::0.0132) (0.5400::0.5400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7364::1.7363) (0.5453::0.5454)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.7359::1.7359) (0.0142::0.0142) (0.5675::0.5675)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2117::0.2120) (0.1651::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2125::0.2126) (0.1631::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4907::1.4907) (0.4860::0.4861)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5084::1.5084) (0.0136::0.0136) (0.5177::0.5177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2127::0.2129) (0.1712::0.1760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2133::0.2134) (0.1627::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2553::0.2553) (0.1937::0.1955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2711::0.2711) (0.1705::0.1705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2118::0.2122) (0.1672::0.1747)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0974::0.0974) (0.1418::0.1419)) (IOPATH B X (0.0901::0.0901) (0.1180::0.1180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2149::0.2153) (0.1718::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2209::0.2209) (0.1992::0.1992)) (IOPATH D Q (0.2168::0.2170) (0.1659::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2140::0.2140) (0.1635::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4206::1.4206) (0.4753::0.4753)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4421::1.4421) (0.0132::0.0132) (0.5081::0.5081)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2510::0.2510) (0.2164::0.2164)) (IOPATH D Q (0.2468::0.2470) (0.1830::0.1857)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1951::0.1951)) (IOPATH D Q (0.2116::0.2116) (0.1673::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2690::0.2690) (0.1710::0.1710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2089) (0.1602::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[25\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.7545::1.7545) (0.5713::0.5713)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.7502::1.7505) (0.0185::0.0185) (0.5698::0.5701)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3519::1.3519) (0.4544::0.4545)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3686::1.3686) (0.0138::0.0138) (0.4855::0.4855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dfxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.Do0_REG\.OUTREG_BYTE\[3\]\.Do_FF\[7\]) (DELAY (ABSOLUTE (IOPATH (posedge CLK) Q (0.2335::0.2335) (0.2285::0.2285)) ) ) (TIMINGCHECK (WIDTH (posedge CLK) (0.4455::0.4455)) (WIDTH (negedge CLK) (0.4578::0.4578)) (SETUP (posedge D) (posedge CLK) (0.0054::0.0067)) (SETUP (negedge D) (posedge CLK) (0.2175::0.2229)) (HOLD (posedge D) (posedge CLK) (0.0204::0.0219)) (HOLD (negedge D) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4252::1.4252) (0.4680::0.4681)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4375::1.4375) (0.0138::0.0138) (0.4955::0.4955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2925::1.2925) (0.4284::0.4284)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3089::1.3089) (0.0130::0.0130) (0.4593::0.4593)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2183::1.2183) (0.4151::0.4152)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2393::1.2393) (0.0137::0.0137) (0.4476::0.4476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2106::0.2110) (0.1683::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0183::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2112::0.2114) (0.1643::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2005::1.2005) (0.4017::0.4018)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2226::1.2226) (0.0132::0.0132) (0.4353::0.4353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2190::0.2190) (0.1979::0.1979)) (IOPATH D Q (0.2151::0.2152) (0.1662::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2645::0.2645) (0.1676::0.1676)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6748::1.6747) (0.5501::0.5501)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6785::1.6785) (0.0136::0.0136) (0.5699::0.5699)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2176::0.2176) (0.1970::0.1970)) (IOPATH D Q (0.2136::0.2136) (0.1645::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3311::1.3311) (0.4502::0.4503)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3469::1.3469) (0.0139::0.0139) (0.4793::0.4793)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2897::1.2897) (0.4366::0.4367)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3125::1.3125) (0.0131::0.0131) (0.4706::0.4706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5476::1.5476) (0.5021::0.5022)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5532::1.5532) (0.0140::0.0140) (0.5261::0.5261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4977::1.4977) (0.4781::0.4781)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5203::1.5203) (0.0124::0.0124) (0.5157::0.5157)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3913::1.3913) (0.4479::0.4480)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3976::1.3976) (0.0142::0.0142) (0.4700::0.4700)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2161::0.2165) (0.1695::0.1777)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2058::0.2058) (0.2107::0.2107)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2436::1.2436) (0.4221::0.4222)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2638::1.2638) (0.0126::0.0126) (0.4546::0.4546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4166::1.4166) (0.4734::0.4735)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4347::1.4347) (0.0136::0.0136) (0.5053::0.5053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1987::0.1987)) (IOPATH D Q (0.2174::0.2180) (0.1752::0.1862)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5267::1.5267) (0.4966::0.4967)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5348::1.5348) (0.0140::0.0140) (0.5229::0.5229)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0879::0.0879) (0.1168::0.1168)) (IOPATH B X (0.0884::0.0884) (0.1259::0.1259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2504::0.2504) (0.1560::0.1560)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2097::0.2099) (0.1657::0.1716)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2679::0.2679) (0.1693::0.1693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0947::0.0947) (0.1317::0.1317)) (IOPATH B X (0.0871::0.0871) (0.1141::0.1141)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2005::0.2005) (0.2081::0.2081)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2538::0.2539) (0.1583::0.1583)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2306::0.2306) (0.2048::0.2048)) (IOPATH D Q (0.2264::0.2265) (0.1711::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2172::0.2172) (0.1671::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4656::1.4656) (0.4814::0.4753)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4845::1.4845) (0.0136::0.0136) (0.5087::0.5087)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2128::0.2129) (0.1703::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0211::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2122) (0.1679::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5401::1.5400) (0.4917::0.4918)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5489::1.5489) (0.0139::0.0139) (0.5187::0.5187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1592::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1512::0.1512) (0.1277::0.1277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2428::0.2428) (0.1962::0.1963)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4570::1.4570) (0.4691::0.4691)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4771::1.4771) (0.0132::0.0132) (0.5033::0.5033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6140::1.6140) (0.5189::0.5190)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6192::1.6192) (0.0132::0.0132) (0.5436::0.5436)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2129::0.2131) (0.1654::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2146::0.2146) (0.1689::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0681::0.0681) (0.0365::0.0365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1378::0.1378) (0.1308::0.1308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4827::1.4827) (0.4745::0.4746)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4837::1.4837) (0.0143::0.0143) (0.4976::0.4976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6610::1.6611) (0.5304::0.5304)) (IOPATH TE_B Z () () (0.0443::0.0443) (1.7585::1.7585) (-0.0076::-0.0076) (0.6120::0.6120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4115::1.4115) (0.4666::0.4666)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.4291::1.4291) (0.0082::0.0082) (0.5032::0.5032)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5265::1.5265) (0.4999::0.5033)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5353::1.5353) (0.0132::0.0132) (0.5233::0.5233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9260::1.9260) (0.6250::0.6251)) (IOPATH TE_B Z () () (0.0526::0.0526) (1.9522::1.9524) (0.0018::0.0018) (0.6544::0.6545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2163::0.2163) (0.1678::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1930::0.1930) (0.2045::0.2045)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0934::0.0934) (0.1314::0.1315)) (IOPATH B X (0.0862::0.0862) (0.1160::0.1160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4559::1.4559) (0.4718::0.4719)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4782::1.4782) (0.0128::0.0128) (0.5076::0.5076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1955::1.1955) (0.4091::0.4092)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2176::1.2176) (0.0132::0.0132) (0.4417::0.4417)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2236::0.2236) (0.2009::0.2009)) (IOPATH D Q (0.2196::0.2198) (0.1680::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[16\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1781::0.1781) (0.1665::0.1665)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5331::1.5331) (0.5000::0.5000)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5512::1.5512) (0.0120::0.0120) (0.5314::0.5314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1742::0.1742) (0.1657::0.1664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0884::0.0884) (0.1046::0.1046)) (IOPATH B X (0.0920::0.0920) (0.1239::0.1239)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0848::0.0848) (0.1017::0.1017)) (IOPATH B X (0.0893::0.0893) (0.1246::0.1246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8225::1.8225) (0.5923::0.5924)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8337::1.8337) (0.0126::0.0126) (0.6204::0.6204)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2089::0.2095) (0.1648::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2116::0.2117) (0.1621::0.1658)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2095::0.2095) (0.1602::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2113::0.2114) (0.1618::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2083) (0.1601::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2143::0.2146) (0.1676::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1851::0.1851) (0.1613::0.1613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0810::0.0810) (0.0433::0.0433)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2145::0.2145) (0.1612::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2135::0.2140) (0.1693::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0748::0.0748) (0.0389::0.0389)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2298::1.2298) (0.4096::0.4097)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2531::1.2531) (0.0139::0.0139) (0.4443::0.4443)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7322::1.7322) (0.5456::0.5457)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7383::1.7383) (0.0139::0.0139) (0.5711::0.5711)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2132::0.2134) (0.1663::0.1710)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3200::1.3200) (0.4466::0.4467)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.3359::1.3359) (0.0142::0.0142) (0.4759::0.4759)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3046::1.3046) (0.4249::0.4249)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3214::1.3214) (0.0139::0.0139) (0.4570::0.4570)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3175::1.3175) (0.4374::0.4375)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3304::1.3304) (0.0137::0.0137) (0.4659::0.4659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2063::0.2063) (0.1756::0.1756)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2289::1.2289) (0.4137::0.4138)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2510::1.2510) (0.0135::0.0135) (0.4511::0.4511)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2098) (0.1603::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6787::1.6787) (0.5260::0.5261)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6783::1.6783) (0.0144::0.0144) (0.5477::0.5477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2575::1.2575) (0.4191::0.4192)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2785::1.2785) (0.0129::0.0129) (0.4517::0.4517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1440::0.1440) (0.1326::0.1326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2095::0.2095) (0.1595::0.1595)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6840::1.6840) (0.5319::0.5319)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6871::1.6871) (0.0140::0.0140) (0.5550::0.5550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5567::1.5567) (0.5036::0.5037)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5785::1.5785) (0.0128::0.0128) (0.5393::0.5393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1908::0.1908) (0.2034::0.2034)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0510::0.0510) (0.0310::0.0310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7180::1.7180) (0.5392::0.5392)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7256::1.7256) (0.0131::0.0131) (0.5660::0.5660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4076::1.4076) (0.4634::0.4635)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4242::1.4242) (0.0135::0.0135) (0.4948::0.4948)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0523::0.0523) (0.0314::0.0314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1312::0.1313)) (IOPATH B X (0.0868::0.0868) (0.1193::0.1193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4254::1.4254) (0.4537::0.4538)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4368::1.4368) (0.0138::0.0138) (0.4809::0.4809)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1749::1.1749) (0.4026::0.4027)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.1982::1.1982) (0.0142::0.0142) (0.4370::0.4370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2571::1.2571) (0.4184::0.4185)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2776::1.2776) (0.0140::0.0140) (0.4516::0.4516)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2333::0.2333) (0.2064::0.2064)) (IOPATH D Q (0.2290::0.2291) (0.1714::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2079) (0.1578::0.1587)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1682::0.1687) (0.1561::0.1572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2508::0.2509) (0.1592::0.1592)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1981::0.1981) (0.2070::0.2070)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0975::0.0975) (0.1525::0.1525)) (IOPATH B X (0.0904::0.0904) (0.1181::0.1181)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2450::0.2450) (0.2130::0.2130)) (IOPATH D Q (0.2409::0.2409) (0.1803::0.1803)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2114::0.2118) (0.1668::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2093::0.2093) (0.1581::0.1585)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0308::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2106::0.2106) (0.1618::0.1634)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2108::0.2110) (0.1668::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0225::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0853::0.0853) (0.1061::0.1061)) (IOPATH B X (0.0893::0.0893) (0.1277::0.1277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2100::0.2101) (0.1640::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1946::0.1946)) (IOPATH D Q (0.2099::0.2099) (0.1605::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2844::1.2844) (0.4248::0.4249)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2988::1.2988) (0.0137::0.0137) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2109::0.2110) (0.1602::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3751::1.3751) (0.4553::0.4554)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3963::1.3963) (0.0133::0.0133) (0.4885::0.4885)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2091::0.2092) (0.1622::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2123::0.2124) (0.1642::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0282)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2142::0.2143) (0.1624::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0611::0.0611) (0.0355::0.0355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5069::1.5069) (0.4908::0.4909)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5157::1.5157) (0.0133::0.0133) (0.5167::0.5167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5430::1.5430) (0.4947::0.4948)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5567::1.5567) (0.0127::0.0127) (0.5252::0.5252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5184::1.5184) (0.4895::0.4896)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5290::1.5290) (0.0137::0.0137) (0.5170::0.5170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2103::0.2103) (0.1683::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0875::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5437::1.5437) (0.5025::0.5026)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5579::1.5579) (0.0138::0.0138) (0.5281::0.5281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1996::0.1996) (0.2077::0.2077)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1475::0.1475) (0.1404::0.1404)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6779::1.6779) (0.5485::0.5487)) (IOPATH TE_B Z () () (0.0469::0.0469) (1.7338::1.7338) (-0.0057::-0.0057) (0.5855::0.5855)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2081::0.2081) (0.1602::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6680::1.6681) (0.5342::0.5342)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.6946::1.6946) (0.0109::0.0109) (0.5713::0.5713)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3190::1.3190) (0.4386::0.4386)) (IOPATH TE_B Z () () (0.0565::0.0565) (1.3396::1.3396) (0.0095::0.0095) (0.4739::0.4739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2511::1.2511) (0.4238::0.4238)) (IOPATH TE_B Z () () (0.0556::0.0556) (1.2553::1.2553) (0.0174::0.0174) (0.4330::0.4330)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5259::1.5259) (0.4857::0.4858)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5521::1.5521) (0.0120::0.0120) (0.5243::0.5243)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0947::0.0947) (0.1408::0.1409)) (IOPATH B X (0.0868::0.0868) (0.1130::0.1130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0944::0.0944) (0.1503::0.1504)) (IOPATH B X (0.0868::0.0868) (0.1131::0.1131)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2130::0.2131) (0.1654::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1989::0.1989)) (IOPATH D Q (0.2173::0.2174) (0.1731::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4957::1.4957) (0.4952::0.4953)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5128::1.5128) (0.0142::0.0142) (0.5272::0.5272)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1427::0.1428) (0.1211::0.1234)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0957::0.0957) (0.1326::0.1326)) (IOPATH B X (0.0899::0.0899) (0.1214::0.1214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7664::1.7664) (0.5740::0.5741)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7711::1.7711) (0.0135::0.0135) (0.5995::0.5995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.0977::0.0977) (0.1017::0.1017)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2470::1.2470) (0.4239::0.4240)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2713::1.2713) (0.0128::0.0128) (0.4590::0.4590)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2210::0.2210) (0.1993::0.1993)) (IOPATH D Q (0.2176::0.2179) (0.1716::0.1790)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1994::0.1994) (0.2076::0.2076)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0692)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2422::0.2422) (0.2114::0.2114)) (IOPATH D Q (0.2380::0.2380) (0.1765::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2097::0.2103) (0.1687::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2139::0.2140) (0.1648::0.1670)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2126::0.2126) (0.1656::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3939::1.3939) (0.4661::0.4662)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4081::1.4081) (0.0131::0.0131) (0.4950::0.4950)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0681::0.0681) (0.0333::0.0333)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4361::1.4361) (0.4681::0.4682)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4496::1.4496) (0.0140::0.0140) (0.4974::0.4974)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1841::1.1841) (0.3909::0.3910)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2093::1.2093) (0.0127::0.0127) (0.4286::0.4286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2543::1.2543) (0.4260::0.4261)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2730::1.2730) (0.0138::0.0138) (0.4574::0.4574)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1706::1.1706) (0.4028::0.4029)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.1925::1.1925) (0.0134::0.0134) (0.4360::0.4360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2108) (0.1595::0.1599)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6344::1.6344) (0.5147::0.5148)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6364::1.6364) (0.0142::0.0142) (0.5376::0.5376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1924::0.1924) (0.2042::0.2042)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2581::1.2581) (0.4210::0.4211)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2810::1.2810) (0.0134::0.0134) (0.4548::0.4548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3412::1.3412) (0.4419::0.4420)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3563::1.3563) (0.0133::0.0133) (0.4692::0.4692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4624::1.4624) (0.4862::0.4863)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4876::1.4876) (0.0126::0.0126) (0.5226::0.5226)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0507::0.0507) (0.0310::0.0310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2092) (0.1601::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3406::1.3406) (0.4424::0.4425)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3580::1.3580) (0.0124::0.0124) (0.4722::0.4722)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1919::0.1919) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2087) (0.1649::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2408::1.2408) (0.4228::0.4229)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2679::1.2679) (0.0130::0.0130) (0.4603::0.4603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6182::1.6182) (0.5317::0.5318)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6374::1.6374) (0.0133::0.0133) (0.5664::0.5664)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2140::0.2141) (0.1644::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6702::1.6702) (0.5330::0.5331)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6724::1.6724) (0.0135::0.0135) (0.5552::0.5552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3559::1.3559) (0.4553::0.4554)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3743::1.3743) (0.0135::0.0135) (0.4870::0.4870)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5106::1.5106) (0.4799::0.4800)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5180::1.5180) (0.0141::0.0141) (0.5046::0.5046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2094::0.2094) (0.1605::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0900::0.0900) (0.1177::0.1177)) (IOPATH B X (0.0893::0.0893) (0.1214::0.1214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2426::0.2426) (0.1884::0.1906)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1374::0.1374) (0.1285::0.1285)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2103::0.2108) (0.1676::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2146::0.2147) (0.1627::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1405::0.1405)) (IOPATH B X (0.0868::0.0868) (0.1182::0.1182)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2105::0.2109) (0.1662::0.1743)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0200::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0946::0.0946) (0.1346::0.1347)) (IOPATH B X (0.0870::0.0870) (0.1149::0.1149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2322::0.2322) (0.2057::0.2057)) (IOPATH D Q (0.2281::0.2281) (0.1707::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2127) (0.1640::0.1640)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4266::1.4266) (0.4753::0.4754)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4477::1.4477) (0.0137::0.0137) (0.5093::0.5093)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2116::0.2121) (0.1670::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2230::0.2230) (0.1332::0.1332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4292::1.4292) (0.4760::0.4760)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4213::1.4213) (0.0184::0.0184) (0.4706::0.4706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2633::0.2634) (0.1660::0.1660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2117::0.2121) (0.1668::0.1745)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7273::1.7273) (0.5542::0.5543)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7368::1.7368) (0.0131::0.0131) (0.5822::0.5822)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6130::1.6130) (0.5267::0.5200)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6202::1.6202) (0.0136::0.0136) (0.5456::0.5456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2923::1.2923) (0.4369::0.4370)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3119::1.3119) (0.0135::0.0135) (0.4685::0.4685)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2099) (0.1614::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4119::1.4119) (0.4635::0.4665)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4246::1.4246) (0.0132::0.0132) (0.4896::0.4896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2207::0.2207) (0.1991::0.1991)) (IOPATH D Q (0.2165::0.2165) (0.1635::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2425::0.2426) (0.1880::0.1898)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6411::1.6411) (0.5292::0.5328)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6465::1.6465) (0.0135::0.0135) (0.5505::0.5505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1906::0.1906) (0.2032::0.2032)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5328::1.5328) (0.4945::0.4946)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5418::1.5418) (0.0137::0.0137) (0.5212::0.5212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2166::0.2166) (0.1668::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0628::0.0628) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2373::0.2373) (0.1379::0.1379)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2206::0.2206) (0.1990::0.1990)) (IOPATH D Q (0.2170::0.2173) (0.1695::0.1762)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0220::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4719::1.4719) (0.4775::0.4776)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4877::1.4877) (0.0132::0.0132) (0.5085::0.5085)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3434::1.3434) (0.4531::0.4532)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3553::1.3553) (0.0136::0.0136) (0.4799::0.4799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH D_N Y (0.1454::0.1454) (0.1094::0.1094)) (IOPATH A Y (0.1974::0.1974) (0.0363::0.0363)) (IOPATH B Y (0.1842::0.1842) (0.0380::0.0380)) (IOPATH C Y (0.1592::0.1592) (0.0349::0.0349)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH C X (0.1345::0.1345) (0.1457::0.1457)) (IOPATH D X (0.1346::0.1346) (0.1526::0.1526)) (IOPATH A_N X (0.1779::0.1779) (0.1424::0.1424)) (IOPATH B_N X (0.1832::0.1832) (0.1513::0.1513)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2120::0.2122) (0.1660::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2241::0.2241) (0.2012::0.2012)) (IOPATH D Q (0.2216::0.2227) (0.1788::0.1963)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0023)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0049::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH C X (0.1320::0.1320) (0.1441::0.1441)) (IOPATH D X (0.1314::0.1314) (0.1501::0.1502)) (IOPATH A_N X (0.1746::0.1746) (0.1401::0.1401)) (IOPATH B_N X (0.1791::0.1791) (0.1484::0.1484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8444::1.8445) (0.5967::0.5968)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.8614::1.8614) (0.0117::0.0117) (0.6206::0.6206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH B X (0.1324::0.1324) (0.1361::0.1361)) (IOPATH C X (0.1318::0.1318) (0.1440::0.1440)) (IOPATH D X (0.1332::0.1332) (0.1559::0.1559)) (IOPATH A_N X (0.1681::0.1681) (0.1415::0.1415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6132::1.6133) (0.5199::0.5199)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6319::1.6319) (0.0118::0.0118) (0.5517::0.5517)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2102) (0.1605::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4bb_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND4) (DELAY (ABSOLUTE (IOPATH C X (0.1364::0.1364) (0.1468::0.1468)) (IOPATH D X (0.1367::0.1367) (0.1543::0.1543)) (IOPATH A_N X (0.1804::0.1804) (0.1439::0.1439)) (IOPATH B_N X (0.1852::0.1852) (0.1528::0.1528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2339::0.2339) (0.1444::0.1444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND5) (DELAY (ABSOLUTE (IOPATH B X (0.1357::0.1357) (0.1384::0.1384)) (IOPATH C X (0.1359::0.1359) (0.1468::0.1468)) (IOPATH D X (0.1375::0.1375) (0.1594::0.1594)) (IOPATH A_N X (0.1736::0.1736) (0.1452::0.1452)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0469::0.0469) (0.0297::0.0297)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4b_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND6) (DELAY (ABSOLUTE (IOPATH B X (0.1342::0.1342) (0.1375::0.1375)) (IOPATH C X (0.1334::0.1334) (0.1448::0.1448)) (IOPATH D X (0.1350::0.1350) (0.1573::0.1573)) (IOPATH A_N X (0.1703::0.1703) (0.1429::0.1429)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and4_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.AND7) (DELAY (ABSOLUTE (IOPATH A X (0.1230::0.1230) (0.1169::0.1169)) (IOPATH B X (0.1289::0.1289) (0.1341::0.1341)) (IOPATH C X (0.1279::0.1279) (0.1429::0.1429)) (IOPATH D X (0.1284::0.1284) (0.1498::0.1498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4925::1.4925) (0.4842::0.4897)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5104::1.5104) (0.0135::0.0135) (0.5163::0.5163)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2111::0.2113) (0.1748::0.1781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4709::1.4709) (0.4847::0.4786)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4926::1.4926) (0.0126::0.0126) (0.5138::0.5138)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0881::0.0881) (0.1092::0.1092)) (IOPATH B X (0.0896::0.0896) (0.1213::0.1213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0857::0.0857) (0.1041::0.1041)) (IOPATH B X (0.0929::0.0929) (0.1367::0.1367)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2181::0.2182) (0.1659::0.1678)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2118::0.2121) (0.1692::0.1760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0241)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2442::1.2442) (0.4082::0.4083)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2681::1.2681) (0.0129::0.0129) (0.4447::0.4447)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2887::1.2887) (0.4373::0.4374)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3028::1.3028) (0.0123::0.0123) (0.4643::0.4643)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2453::0.2453) (0.1505::0.1505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1831::0.1844) (0.1669::0.1698)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2943::0.2943) (0.2207::0.2207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2289::0.2289) (0.2218::0.2218)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0932::0.0932) (0.1318::0.1318)) (IOPATH B X (0.0857::0.0857) (0.1145::0.1145)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2226::0.2226) (0.2003::0.2003)) (IOPATH D Q (0.2187::0.2189) (0.1688::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3136::1.3136) (0.4450::0.4451)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3316::1.3316) (0.0132::0.0132) (0.4752::0.4752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1131::0.1131) (0.1236::0.1241)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2093::0.2093) (0.1696::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2095::0.2096) (0.1625::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0700::0.0700) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1958::0.1958) (0.2058::0.2058)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2105::0.2105) (0.1687::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2129::0.2130) (0.1632::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1104::0.1104) (0.0991::0.1007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2158::1.2158) (0.4167::0.4168)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2359::1.2359) (0.0136::0.0136) (0.4477::0.4477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2257::0.2257) (0.2020::0.2020)) (IOPATH D Q (0.2222::0.2222) (0.1723::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6924::1.6924) (0.5528::0.5529)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6909::1.6909) (0.0140::0.0140) (0.5726::0.5726)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4117::1.4117) (0.4639::0.4640)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4274::1.4274) (0.0134::0.0134) (0.4945::0.4945)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0515::0.0515) (0.0318::0.0318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2120) (0.1633::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4718::1.4718) (0.4809::0.4809)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4922::1.4922) (0.0130::0.0130) (0.5149::0.5149)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2330::1.2330) (0.4124::0.4124)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2546::1.2546) (0.0132::0.0132) (0.4462::0.4462)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6048::1.6048) (0.5303::0.5304)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6287::1.6287) (0.0123::0.0123) (0.5640::0.5640)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5954::1.5954) (0.5247::0.5247)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5637::1.5637) (0.0184::0.0184) (0.5083::0.5083)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6398::1.6397) (0.5093::0.5094)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6440::1.6440) (0.0136::0.0136) (0.5340::0.5340)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3400::1.3400) (0.4367::0.4367)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3591::1.3591) (0.0137::0.0137) (0.4705::0.4705)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5610::1.5610) (0.5151::0.5152)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5704::1.5704) (0.0134::0.0134) (0.5410::0.5410)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2515::1.2515) (0.4208::0.4209)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2763::1.2763) (0.0132::0.0132) (0.4549::0.4549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8294::1.8294) (0.5716::0.5717)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8397::1.8397) (0.0134::0.0134) (0.6001::0.6001)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1622::0.1622) (0.1468::0.1468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0852::0.0852) (0.1008::0.1008)) (IOPATH B X (0.0889::0.0889) (0.1207::0.1207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2606::0.2607) (0.1653::0.1653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2141::0.2144) (0.1699::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0209::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0963::0.0963) (0.1156::0.1156)) (IOPATH B X (0.0989::0.0989) (0.1315::0.1315)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2151::0.2157) (0.1726::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4594::1.4594) (0.4859::0.4860)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4767::1.4767) (0.0134::0.0134) (0.5179::0.5179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2452::0.2452) (0.2294::0.2294)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0692::0.0692) (0.0373::0.0373)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2077::0.2078) (0.1584::0.1593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2104) (0.1595::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4289::1.4289) (0.4770::0.4771)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4440::1.4440) (0.0129::0.0129) (0.5067::0.5067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1978::0.1978)) (IOPATH D Q (0.2147::0.2148) (0.1637::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WEBUF\[0\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1662::0.1662) (0.1451::0.1451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2217::0.2217) (0.1998::0.1998)) (IOPATH D Q (0.2175::0.2175) (0.1641::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5526::1.5526) (0.5133::0.5133)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5614::1.5614) (0.0134::0.0134) (0.5388::0.5388)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4736::1.4736) (0.4872::0.4812)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4988::1.4988) (0.0131::0.0131) (0.5188::0.5188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4669::1.4669) (0.4769::0.4770)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4836::1.4836) (0.0129::0.0129) (0.5088::0.5088)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3573::1.3573) (0.4479::0.4444)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3722::1.3722) (0.0127::0.0127) (0.4747::0.4747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4216::1.4216) (0.4694::0.4725)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4293::1.4293) (0.0134::0.0134) (0.4920::0.4920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2117) (0.1610::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4826::1.4826) (0.4861::0.4861)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4903::1.4903) (0.0127::0.0127) (0.5090::0.5090)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2614::0.2614) (0.1645::0.1645)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2134::0.2134) (0.1636::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2085) (0.1598::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4667::1.4667) (0.4727::0.4728)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4862::1.4862) (0.0127::0.0127) (0.5071::0.5071)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2111::0.2111) (0.1588::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0309::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9786::1.9786) (0.6253::0.6253)) (IOPATH TE_B Z () () (0.0558::0.0558) (2.0025::2.0025) (0.0080::0.0080) (0.6634::0.6634)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2138::0.2138) (0.1630::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5601::1.5601) (0.5065::0.5066)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5790::1.5790) (0.0135::0.0135) (0.5397::0.5397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2236::0.2236) (0.2008::0.2008)) (IOPATH D Q (0.2195::0.2195) (0.1673::0.1673)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2090::0.2094) (0.1690::0.1752)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3746::0.3746) (0.2769::0.2769)) (IOPATH D Q (0.3703::0.3704) (0.2434::0.2445)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2086::0.2088) (0.1604::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2348::0.2348) (0.1441::0.1441)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2133::0.2143) (0.1735::0.1893)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0899)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0007)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0065::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4633::1.4633) (0.4738::0.4739)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4809::1.4809) (0.0137::0.0137) (0.5062::0.5062)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2093) (0.1604::0.1617)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3060::1.3060) (0.4271::0.4272)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3135::1.3135) (0.0143::0.0143) (0.4533::0.4533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2613::1.2613) (0.4293::0.4294)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2862::1.2862) (0.0132::0.0132) (0.4651::0.4651)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2108::0.2108) (0.1607::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2009::0.2009) (0.2083::0.2083)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1897::0.1897) (0.2028::0.2028)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2243::0.2243) (0.2012::0.2012)) (IOPATH D Q (0.2202::0.2203) (0.1682::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2412::0.2412) (0.2108::0.2108)) (IOPATH D Q (0.2369::0.2369) (0.1746::0.1758)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2339::0.2339) (0.2067::0.2067)) (IOPATH D Q (0.2301::0.2304) (0.1763::0.1826)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5130::1.5130) (0.4811::0.4811)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5289::1.5289) (0.0129::0.0129) (0.5122::0.5122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1952::0.1952)) (IOPATH D Q (0.2108::0.2108) (0.1609::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0590::0.0590) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1935::0.1935)) (IOPATH D Q (0.2085::0.2085) (0.1597::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.1950::1.1950) (0.4073::0.4073)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.1979::1.1979) (0.0185::0.0185) (0.4213::0.4213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7066::1.7066) (0.5303::0.5303)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7103::1.7103) (0.0138::0.0138) (0.5542::0.5542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2090::0.2090) (0.1681::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1777::0.1777) (0.1642::0.1642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2427::1.2427) (0.4136::0.4136)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2651::1.2651) (0.0138::0.0138) (0.4472::0.4472)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0560::0.0560) (0.0331::0.0331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3469::1.3469) (0.4475::0.4476)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3660::1.3660) (0.0140::0.0140) (0.4789::0.4789)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3084::1.3084) (0.4417::0.4418)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3291::1.3291) (0.0135::0.0135) (0.4755::0.4755)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2099::0.2099) (0.1613::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7463::1.7463) (0.5546::0.5574)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7463::1.7463) (0.0140::0.0140) (0.5682::0.5682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5821::1.5821) (0.5209::0.5210)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6018::1.6018) (0.0133::0.0133) (0.5546::0.5546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6105::1.6105) (0.5095::0.5096)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6232::1.6232) (0.0126::0.0126) (0.5371::0.5371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2232::0.2232) (0.2006::0.2006)) (IOPATH D Q (0.2190::0.2191) (0.1667::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8047::1.8047) (0.5629::0.5630)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8258::1.8258) (0.0127::0.0127) (0.6005::0.6005)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5014::1.5014) (0.4986::0.4986)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5211::1.5211) (0.0132::0.0132) (0.5318::0.5318)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8456::1.8456) (0.6002::0.6002)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8616::1.8616) (0.0131::0.0131) (0.6302::0.6302)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2562::1.2562) (0.4162::0.4163)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2803::1.2803) (0.0132::0.0132) (0.4518::0.4518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2880::1.2880) (0.4253::0.4254)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3130::1.3130) (0.0122::0.0122) (0.4622::0.4622)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8567::1.8566) (0.5931::0.5932)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8634::1.8634) (0.0136::0.0136) (0.6125::0.6188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.CLKBUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2141::0.2141) (0.1786::0.1786)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2121) (0.1627::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2107::0.2108) (0.1639::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2091::0.2098) (0.1682::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7248::1.7248) (0.5488::0.5489)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7316::1.7316) (0.0139::0.0139) (0.5757::0.5757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[2\]\.FLOATBUF0\[19\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4662::1.4662) (0.4868::0.4868)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.4567::1.4567) (0.0179::0.0179) (0.4784::0.4784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9444::1.9444) (0.6283::0.6284)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9538::1.9538) (0.0125::0.0125) (0.6550::0.6550)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2115::0.2121) (0.1707::0.1809)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0138::0.0228)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2085::0.2086) (0.1644::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0685::0.0685) (0.0351::0.0351)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0643::0.0643) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1828::0.1828) (0.1514::0.1514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2185::0.2185) (0.1722::0.1743)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2727::0.2728) (0.1724::0.1724)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2525::0.2526) (0.1578::0.1578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3780::1.3780) (0.4492::0.4493)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3997::1.3997) (0.0134::0.0134) (0.4841::0.4841)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2194::0.2194) (0.1982::0.1982)) (IOPATH D Q (0.2155::0.2155) (0.1660::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3754::1.3754) (0.4512::0.4513)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3972::1.3972) (0.0131::0.0131) (0.4851::0.4851)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2230::0.2230) (0.2005::0.2005)) (IOPATH D Q (0.2190::0.2191) (0.1681::0.1706)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3639::1.3639) (0.4486::0.4487)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3713::1.3713) (0.0134::0.0134) (0.4709::0.4709)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2572::0.2572) (0.1629::0.1629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5392::1.5392) (0.4701::0.4701)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5488::1.5488) (0.0138::0.0138) (0.4961::0.4961)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4012::1.4012) (0.4599::0.4600)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4075::1.4075) (0.0139::0.0139) (0.4833::0.4833)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3649::1.3649) (0.4472::0.4473)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3738::1.3738) (0.0132::0.0132) (0.4731::0.4731)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2897::1.2897) (0.4371::0.4372)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3077::1.3077) (0.0137::0.0137) (0.4680::0.4680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2387::0.2387) (0.2094::0.2094)) (IOPATH D Q (0.2350::0.2351) (0.1798::0.1827)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3480::1.3480) (0.4462::0.4463)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3655::1.3655) (0.0138::0.0138) (0.4765::0.4765)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2135) (0.1638::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2328::1.2328) (0.4148::0.4149)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2528::1.2528) (0.0139::0.0139) (0.4509::0.4509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4612::1.4612) (0.4781::0.4782)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4829::1.4829) (0.0128::0.0128) (0.5130::0.5130)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2098) (0.1607::0.1627)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4054::1.4054) (0.4692::0.4693)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4098::1.4098) (0.0139::0.0139) (0.4916::0.4916)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2165::0.2165) (0.1270::0.1270)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8136::1.8136) (0.5743::0.5744)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8330::1.8330) (0.0137::0.0137) (0.6089::0.6089)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2121::0.2124) (0.1680::0.1737)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2123::0.2123) (0.1647::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0272::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0501::0.0501) (0.0311::0.0311)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5059::1.5059) (0.4921::0.4922)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5308::1.5308) (0.0124::0.0124) (0.5286::0.5286)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1931::0.1931) (0.2045::0.2045)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2104::0.2107) (0.1662::0.1733)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0208::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2334::0.2334) (0.1376::0.1376)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1922::0.1922) (0.2041::0.2041)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2110::0.2114) (0.1664::0.1757)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2819::1.2819) (0.4337::0.4337)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3047::1.3047) (0.0127::0.0127) (0.4677::0.4677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2117::0.2120) (0.1751::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0143::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2094::0.2096) (0.1592::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2081::0.2081) (0.1607::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2088) (0.1643::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4575::1.4575) (0.4725::0.4726)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4592::1.4592) (0.0142::0.0142) (0.4938::0.4938)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2129::0.2130) (0.1665::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2467::0.2468) (0.1514::0.1514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0462::0.0462) (0.0291::0.0291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2445::0.2446) (0.1895::0.1917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2123::0.2123) (0.1623::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5172::1.5173) (0.4868::0.4869)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5289::1.5289) (0.0136::0.0136) (0.5096::0.5096)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2157::1.2157) (0.4149::0.4150)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2395::1.2395) (0.0132::0.0132) (0.4491::0.4491)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2284::0.2284) (0.2036::0.2036)) (IOPATH D Q (0.2256::0.2259) (0.1811::0.1864)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1729::0.1729) (0.1509::0.1509)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2802::1.2802) (0.4346::0.4346)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3064::1.3064) (0.0122::0.0122) (0.4710::0.4710)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2240::0.2240) (0.2011::0.2011)) (IOPATH D Q (0.2205::0.2205) (0.1704::0.1726)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0259::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7361::1.7360) (0.5450::0.5451)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7420::1.7420) (0.0134::0.0134) (0.5714::0.5714)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2181::0.2181) (0.1645::0.1655)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2103::0.2108) (0.1743::0.1815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0120::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2094::0.2094) (0.1604::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4873::1.4873) (0.4803::0.4804)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5029::1.5029) (0.0138::0.0138) (0.5115::0.5115)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7980::1.7980) (0.5746::0.5746)) (IOPATH TE_B Z () () (0.0556::0.0556) (1.8308::1.8308) (0.0077::0.0077) (0.6156::0.6156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5294::1.5294) (0.4992::0.4993)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5496::1.5496) (0.0131::0.0131) (0.5332::0.5332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1810::0.1810) (0.1468::0.1486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2373::1.2373) (0.4213::0.4214)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2555::1.2555) (0.0135::0.0135) (0.4510::0.4510)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7405::1.7405) (0.5499::0.5500)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7486::1.7486) (0.0136::0.0136) (0.5760::0.5760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7351::1.7351) (0.5553::0.5554)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.7600::1.7600) (0.0118::0.0118) (0.5927::0.5927)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1916::0.1916) (0.1660::0.1660)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7750::1.7750) (0.5622::0.5622)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7775::1.7775) (0.0134::0.0134) (0.5791::0.5791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2116::0.2117) (0.1662::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0263)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2120::0.2121) (0.1696::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0231::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2844::1.2844) (0.4262::0.4263)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3036::1.3036) (0.0135::0.0135) (0.4572::0.4572)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7280::1.7280) (0.5559::0.5560)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7398::1.7398) (0.0126::0.0126) (0.5854::0.5854)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3648::1.3648) (0.4584::0.4585)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3793::1.3793) (0.0131::0.0131) (0.4864::0.4864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2080::0.2081) (0.1586::0.1606)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0482::0.0482) (0.0304::0.0304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2106) (0.1611::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2121::0.2124) (0.1661::0.1725)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3520::1.3520) (0.4560::0.4561)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3738::1.3738) (0.0133::0.0133) (0.4893::0.4893)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0928::0.0928) (0.1341::0.1341)) (IOPATH B X (0.0848::0.0848) (0.1116::0.1116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2126::0.2126) (0.1691::0.1694)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0243::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2101::0.2101) (0.1615::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2133) (0.1636::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0290::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5015::1.5015) (0.4852::0.4853)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5134::1.5134) (0.0136::0.0136) (0.5136::0.5136)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4405::1.4405) (0.4665::0.4666)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4597::1.4597) (0.0121::0.0120) (0.4992::0.4992)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2430::1.2430) (0.4176::0.4177)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2641::1.2641) (0.0136::0.0136) (0.4546::0.4546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1976::0.1976)) (IOPATH D Q (0.2146::0.2147) (0.1649::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2082::0.2082) (0.1609::0.1612)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4143::1.4143) (0.4651::0.4651)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4335::1.4335) (0.0136::0.0136) (0.4981::0.4981)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2083::0.2083) (0.1616::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2788::0.2789) (0.1760::0.1760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5139::1.5139) (0.4781::0.4781)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5152::1.5152) (0.0141::0.0141) (0.4995::0.4995)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4975::1.4975) (0.4765::0.4766)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5107::1.5107) (0.0142::0.0142) (0.5053::0.5053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3987::1.3987) (0.4546::0.4547)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4061::1.4061) (0.0138::0.0138) (0.4799::0.4799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2279::1.2279) (0.4172::0.4173)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2520::1.2520) (0.0128::0.0128) (0.4527::0.4527)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2323::1.2323) (0.4087::0.4088)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2532::1.2532) (0.0134::0.0134) (0.4425::0.4425)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2107::0.2107) (0.1609::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1915::1.1915) (0.3973::0.3974)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2107::1.2107) (0.0130::0.0130) (0.4293::0.4293)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1977::0.1977) (0.2068::0.2068)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2217::0.2217) (0.1998::0.1998)) (IOPATH D Q (0.2176::0.2178) (0.1664::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5135::1.5135) (0.4890::0.4891)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5325::1.5325) (0.0130::0.0129) (0.5228::0.5228)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6843::1.6843) (0.5394::0.5395)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6918::1.6918) (0.0139::0.0139) (0.5652::0.5652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2119) (0.1620::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2704::0.2705) (0.1708::0.1708)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2101::0.2101) (0.1662::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4412::1.4412) (0.4795::0.4795)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.4443::1.4443) (0.0182::0.0182) (0.4949::0.4949)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2138::0.2144) (0.1704::0.1820)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0144::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2603::1.2603) (0.4216::0.4217)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.2785::1.2785) (0.0142::0.0142) (0.4576::0.4576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2148::0.2148) (0.1647::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2102::0.2103) (0.1719::0.1740)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0195::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2620::0.2621) (0.1646::0.1646)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2173::0.2173) (0.1665::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2097::0.2098) (0.1637::0.1669)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0562::0.0562) (0.0331::0.0331)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5455::1.5455) (0.5003::0.5004)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5602::1.5602) (0.0138::0.0138) (0.5308::0.5308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2131::0.2131) (0.1608::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0309::0.0310)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3175::1.3175) (0.4386::0.4387)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3415::1.3415) (0.0124::0.0124) (0.4788::0.4788)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4880::1.4879) (0.4827::0.4828)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4928::1.4928) (0.0137::0.0137) (0.5065::0.5065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2158::0.2158) (0.1958::0.1958)) (IOPATH D Q (0.2115::0.2115) (0.1596::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2758::0.2759) (0.1739::0.1739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2091::0.2093) (0.1659::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1932::0.1932) (0.2045::0.2045)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2115::0.2115) (0.1611::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4559::1.4559) (0.4736::0.4737)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4763::1.4763) (0.0131::0.0131) (0.5065::0.5065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2099::0.2107) (0.1687::0.1815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0121::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1598::0.1605)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2089) (0.1610::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6534::1.6534) (0.5462::0.5463)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6779::1.6779) (0.0121::0.0121) (0.5782::0.5782)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6513::1.6513) (0.5356::0.5356)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6731::1.6731) (0.0123::0.0123) (0.5679::0.5679)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5288::1.5288) (0.4951::0.4952)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5525::1.5525) (0.0114::0.0114) (0.5310::0.5310)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6849::1.6849) (0.5395::0.5396)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6923::1.6923) (0.0133::0.0133) (0.5652::0.5652)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5220::1.5220) (0.4902::0.4903)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5440::1.5440) (0.0132::0.0132) (0.5259::0.5259)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3500::0.3500) (0.2653::0.2653)) (IOPATH D Q (0.3458::0.3459) (0.2327::0.2338)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1911::0.1911) (0.2035::0.2035)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1903::0.1903) (0.2032::0.2032)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4984::1.4985) (0.4818::0.4818)) (IOPATH TE_B Z () () (0.0559::0.0559) (1.5290::1.5290) (0.0083::0.0083) (0.5216::0.5216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2521::1.2521) (0.4250::0.4251)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2729::1.2729) (0.0135::0.0135) (0.4584::0.4584)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0960::0.0960) (0.1399::0.1400)) (IOPATH B X (0.0893::0.0893) (0.1197::0.1197)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3269::1.3269) (0.4388::0.4389)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.3500::1.3500) (0.0128::0.0128) (0.4732::0.4732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8188::1.8188) (0.5791::0.5792)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8290::1.8290) (0.0131::0.0131) (0.6068::0.6068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0580::0.0580) (0.0338::0.0338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2605::0.2605) (0.2213::0.2213)) (IOPATH D Q (0.2563::0.2563) (0.1875::0.1875)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4522::1.4522) (0.4717::0.4718)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4667::1.4667) (0.0136::0.0136) (0.5016::0.5016)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1445::0.1445) (0.1346::0.1346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2096::0.2096) (0.1615::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8661::1.8661) (0.5919::0.5920)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.8713::1.8713) (0.0141::0.0141) (0.6156::0.6156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2863::1.2863) (0.4284::0.4284)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2956::1.2956) (0.0124::0.0124) (0.4532::0.4532)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2119::0.2121) (0.1622::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0618::0.0618) (0.0391::0.0391)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2171::0.2171) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2131) (0.1630::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2096::0.2100) (0.1665::0.1749)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0875::0.0875) (0.1141::0.1141)) (IOPATH B X (0.0870::0.0870) (0.1192::0.1192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0724::0.0724) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2360::0.2360) (0.2079::0.2079)) (IOPATH D Q (0.2321::0.2322) (0.1762::0.1789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4669::1.4669) (0.4721::0.4722)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4839::1.4839) (0.0128::0.0128) (0.5036::0.5036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1930::0.1930) (0.2045::0.2045)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0684)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0610)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5587::1.5587) (0.5079::0.5079)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5796::1.5796) (0.0138::0.0138) (0.5479::0.5479)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2097::0.2098) (0.1605::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6868::1.6868) (0.5243::0.5244)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6948::1.6948) (0.0134::0.0134) (0.5503::0.5503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4038::1.4038) (0.4584::0.4585)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4211::1.4211) (0.0136::0.0136) (0.4895::0.4895)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2043::1.2043) (0.4131::0.4132)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2250::1.2250) (0.0128::0.0128) (0.4438::0.4438)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1243::0.1244) (0.1019::0.1345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4375::1.4375) (0.4705::0.4728)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4481::1.4481) (0.0140::0.0140) (0.4975::0.4975)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1889::0.1889) (0.2025::0.2025)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1736::1.1736) (0.3966::0.3967)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.1974::1.1974) (0.0131::0.0131) (0.4317::0.4317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2412::0.2412) (0.1459::0.1459)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2584::1.2584) (0.4229::0.4230)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2820::1.2820) (0.0129::0.0129) (0.4609::0.4609)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2121::0.2121) (0.1624::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1961::0.1961) (0.2060::0.2060)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2111::1.2111) (0.4082::0.4083)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2323::1.2323) (0.0129::0.0129) (0.4400::0.4400)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2159::0.2159) (0.1646::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3824::1.3824) (0.4492::0.4493)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4069::1.4069) (0.0126::0.0126) (0.4864::0.4864)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7997::1.7997) (0.5616::0.5617)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.8096::1.8096) (0.0126::0.0126) (0.5887::0.5887)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2122::0.2123) (0.1672::0.1701)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2085::0.2085) (0.1642::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2095::0.2095) (0.1613::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7568::1.7568) (0.5559::0.5559)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7674::1.7674) (0.0130::0.0130) (0.5848::0.5848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2082::0.2085) (0.1628::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1917::0.1917) (0.2038::0.2038)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2890::0.2891) (0.1784::0.1784)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2115::0.2116) (0.1615::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0968::0.0968) (0.1326::0.1326)) (IOPATH B X (0.0907::0.0907) (0.1206::0.1206)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2112::0.2114) (0.1702::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0188::0.0231)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0960::0.0960) (0.1401::0.1402)) (IOPATH B X (0.0878::0.0878) (0.1134::0.1134)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2158::0.2158) (0.1703::0.1725)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2085::0.2085) (0.1606::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5116::1.5117) (0.4915::0.4916)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5176::1.5176) (0.0132::0.0132) (0.5156::0.5156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2092::0.2093) (0.1680::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5585::1.5585) (0.5018::0.5019)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5716::1.5716) (0.0133::0.0133) (0.5316::0.5316)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2053::0.2053) (0.2105::0.2105)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0693::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0620)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2420::0.2420) (0.1503::0.1503)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2146::0.2148) (0.1644::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2253::0.2253) (0.2018::0.2018)) (IOPATH D Q (0.2211::0.2211) (0.1680::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0931::0.0931) (0.1357::0.1357)) (IOPATH B X (0.0898::0.0898) (0.1307::0.1307)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0591::0.0591) (0.0344::0.0344)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2684::0.2686) (0.1690::0.1690)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0858::0.0858) (0.1010::0.1011)) (IOPATH B X (0.0896::0.0896) (0.1212::0.1212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2960::1.2960) (0.4284::0.4285)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3063::1.3063) (0.0140::0.0140) (0.4552::0.4552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5423::1.5423) (0.4949::0.4950)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5503::1.5503) (0.0134::0.0134) (0.5213::0.5213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1214::0.1214) (0.1084::0.1084)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2183::0.2184) (0.1668::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2656::0.2657) (0.1680::0.1680)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2124::0.2126) (0.1675::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2213::0.2213) (0.1995::0.1995)) (IOPATH D Q (0.2175::0.2176) (0.1685::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2081::0.2083) (0.1623::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0274)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2102::0.2108) (0.1681::0.1786)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3110::1.3110) (0.4317::0.4317)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.3403::1.3403) (0.0086::0.0086) (0.4727::0.4727)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2240::0.2240) (0.2011::0.2011)) (IOPATH D Q (0.2201::0.2203) (0.1694::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5310::1.5310) (0.4956::0.4957)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5521::1.5521) (0.0128::0.0128) (0.5284::0.5284)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2225::0.2225) (0.2002::0.2002)) (IOPATH D Q (0.2188::0.2191) (0.1705::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0224::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2100::0.2100) (0.2127::0.2127)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0622)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2104::0.2107) (0.1656::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4895::1.4895) (0.4806::0.4807)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5095::1.5095) (0.0135::0.0135) (0.5153::0.5153)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8956::1.8956) (0.6017::0.6018)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9171::1.9171) (0.0119::0.0119) (0.6359::0.6359)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5496::1.5496) (0.5014::0.5014)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5750::1.5750) (0.0122::0.0122) (0.5371::0.5371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2158::0.2159) (0.1742::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0216::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2790::1.2790) (0.4241::0.4242)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3017::1.3017) (0.0132::0.0132) (0.4591::0.4591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2183::0.2184) (0.1674::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2277::0.2277) (0.2032::0.2032)) (IOPATH D Q (0.2253::0.2257) (0.1839::0.1902)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0892)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0129::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7660::1.7660) (0.5743::0.5743)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7705::1.7705) (0.0136::0.0136) (0.5991::0.5991)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4068::1.4068) (0.4647::0.4647)) (IOPATH TE_B Z () () (0.0553::0.0553) (1.4407::1.4407) (0.0071::0.0071) (0.5076::0.5076)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[0\]) (DELAY (ABSOLUTE (IOPATH A X (0.1384::0.1384) (0.1288::0.1288)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2117::0.2117) (0.1658::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3024::1.3024) (0.4386::0.4386)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3221::1.3221) (0.0133::0.0133) (0.4716::0.4716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2179::0.2179) (0.1972::0.1972)) (IOPATH D Q (0.2138::0.2139) (0.1635::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0948::0.0948) (0.1388::0.1389)) (IOPATH B X (0.0896::0.0896) (0.1240::0.1240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9898::1.9898) (0.6183::0.6184)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.9917::1.9917) (0.0136::0.0136) (0.6375::0.6375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0691::0.0691) (0.0363::0.0363)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1962::0.1962) (0.2060::0.2060)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2118::0.2121) (0.1675::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0217::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0953::0.0953) (0.1398::0.1399)) (IOPATH B X (0.0876::0.0876) (0.1147::0.1147)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2115::0.2115) (0.1633::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1262::0.1262) (0.1122::0.1122)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1669::0.1675) (0.1487::0.1502)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2109::0.2111) (0.1672::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2626::1.2627) (0.4260::0.4260)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2860::1.2860) (0.0123::0.0123) (0.4589::0.4589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2201::0.2201) (0.1987::0.1987)) (IOPATH D Q (0.2161::0.2161) (0.1646::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4563::1.4563) (0.4709::0.4709)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4734::1.4734) (0.0133::0.0133) (0.5026::0.5026)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3450::1.3450) (0.4450::0.4451)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3553::1.3553) (0.0140::0.0140) (0.4706::0.4706)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5427::1.5427) (0.5095::0.5096)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5517::1.5517) (0.0127::0.0127) (0.5364::0.5364)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3364::1.3364) (0.4335::0.4336)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3513::1.3513) (0.0139::0.0139) (0.4655::0.4655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2377::1.2377) (0.4138::0.4139)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2597::1.2597) (0.0135::0.0135) (0.4480::0.4480)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1984::0.1984)) (IOPATH D Q (0.2153::0.2153) (0.1622::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6148::1.6148) (0.5229::0.5230)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6302::1.6302) (0.0138::0.0138) (0.5543::0.5543)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3522::1.3522) (0.4437::0.4438)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3731::1.3731) (0.0132::0.0132) (0.4773::0.4773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2236::1.2236) (0.4036::0.4037)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.2429::1.2429) (0.0144::0.0144) (0.4370::0.4370)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5202::1.5202) (0.4921::0.4922)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5268::1.5268) (0.0133::0.0133) (0.5167::0.5167)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2577::0.2578) (0.1983::0.2002)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4515::1.4515) (0.4769::0.4769)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4757::1.4757) (0.0129::0.0129) (0.5118::0.5118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1384::0.1385) (0.1175::0.1192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2128::0.2128) (0.1677::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6918::1.6918) (0.5407::0.5408)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6985::1.6985) (0.0129::0.0129) (0.5673::0.5673)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2241::0.2241) (0.2011::0.2011)) (IOPATH D Q (0.2202::0.2204) (0.1701::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[18\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2055::0.2055) (0.1827::0.1827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2199::1.2199) (0.4079::0.4080)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2470::1.2470) (0.0131::0.0131) (0.4460::0.4460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4747::1.4747) (0.4909::0.4910)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4966::1.4966) (0.0130::0.0130) (0.5253::0.5253)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0950::0.0950) (0.1478::0.1478)) (IOPATH B X (0.0892::0.0892) (0.1213::0.1213)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[1\]) (DELAY (ABSOLUTE (IOPATH A X (0.1415::0.1415) (0.1305::0.1305)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2132::0.2132) (0.1657::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2126::0.2128) (0.1634::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7362::1.7362) (0.5479::0.5480)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7525::1.7525) (0.0123::0.0123) (0.5799::0.5799)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.4950::0.4951) (0.2998::0.2998)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0506::0.0506) (0.0314::0.0314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2160::0.2162) (0.1658::0.1703)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2149::0.2156) (0.1689::0.1815)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2122::0.2122) (0.1614::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0966::0.0966) (0.1286::0.1287)) (IOPATH B X (0.0935::0.0935) (0.1261::0.1261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0907::0.0907) (0.1264::0.1268)) (IOPATH B X (0.0910::0.0910) (0.1378::0.1378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2429::0.2429) (0.2118::0.2118)) (IOPATH D Q (0.2387::0.2389) (0.1781::0.1825)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2088) (0.1598::0.1603)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2094::0.2099) (0.1678::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6758::1.6758) (0.5400::0.5400)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6794::1.6794) (0.0129::0.0129) (0.5642::0.5642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1195::0.1195) (0.1059::0.1060)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5255::1.5256) (0.4858::0.4859)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5379::1.5379) (0.0123::0.0123) (0.5146::0.5146)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0636::0.0636) (0.0345::0.0345)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4744::1.4744) (0.4834::0.4835)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4945::1.4945) (0.0129::0.0129) (0.5222::0.5222)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2103::1.2103) (0.4038::0.4039)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2307::1.2307) (0.0134::0.0134) (0.4357::0.4357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3402::1.3402) (0.4435::0.4436)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3532::1.3532) (0.0133::0.0133) (0.4719::0.4719)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2259::0.2259) (0.2022::0.2022)) (IOPATH D Q (0.2222::0.2225) (0.1725::0.1781)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2131::0.2136) (0.1690::0.1795)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0164::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1850::0.1850) (0.2006::0.2006)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5262::1.5262) (0.4905::0.4906)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5353::1.5353) (0.0139::0.0139) (0.5177::0.5177)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2217::0.2217) (0.1998::0.1998)) (IOPATH D Q (0.2180::0.2182) (0.1695::0.1748)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2155::0.2155) (0.1639::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4877::1.4877) (0.4766::0.4767)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5065::1.5065) (0.0133::0.0133) (0.5103::0.5103)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6841::1.6841) (0.5358::0.5359)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6994::1.6994) (0.0133::0.0133) (0.5629::0.5629)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1590::0.1594)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2098::0.2100) (0.1665::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0869::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0251)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4686::1.4686) (0.4790::0.4791)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4893::1.4893) (0.0126::0.0126) (0.5111::0.5111)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2127::0.2127) (0.1614::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0304::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2114::0.2118) (0.1660::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0264)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4202::1.4202) (0.4678::0.4679)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4388::1.4388) (0.0133::0.0133) (0.5053::0.5053)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2122::0.2127) (0.1712::0.1797)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0154::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.DEC0\.ABUF\[2\]) (DELAY (ABSOLUTE (IOPATH A X (0.1365::0.1365) (0.1254::0.1254)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1676::0.1677) (0.1554::0.1556)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4275::1.4275) (0.4765::0.4765)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4383::1.4383) (0.0138::0.0138) (0.5028::0.5028)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2105::0.2105) (0.1589::0.1596)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2150::0.2150) (0.1952::0.1952)) (IOPATH D Q (0.2121::0.2130) (0.1701::0.1838)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0890)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0114::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4746::1.4746) (0.4850::0.4882)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4809::1.4809) (0.0140::0.0140) (0.5067::0.5067)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0926::0.0926) (0.1363::0.1365)) (IOPATH B X (0.0850::0.0850) (0.1129::0.1129)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2921::1.2921) (0.4273::0.4274)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3016::1.3016) (0.0133::0.0133) (0.4535::0.4535)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0856::0.0856) (0.1087::0.1087)) (IOPATH B X (0.0874::0.0874) (0.1217::0.1217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2150::0.2150) (0.1649::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.2747::0.2754) (0.1949::0.1993)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2125::0.2127) (0.1672::0.1738)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1943::0.1943) (0.2051::0.2051)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2127::0.2127) (0.1936::0.1936)) (IOPATH D Q (0.2093::0.2096) (0.1657::0.1723)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0210::0.0255)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2163::0.2164) (0.1683::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2094) (0.1601::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2317::0.2317) (0.2054::0.2054)) (IOPATH D Q (0.2273::0.2274) (0.1703::0.1712)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1984::0.1984)) (IOPATH D Q (0.2157::0.2160) (0.1667::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2130::0.2132) (0.1642::0.1690)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2312::1.2312) (0.4097::0.4098)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2510::1.2510) (0.0136::0.0136) (0.4424::0.4424)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6046::1.6045) (0.5214::0.5215)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6308::1.6308) (0.0114::0.0114) (0.5648::0.5648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3455::1.3455) (0.4473::0.4473)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3709::1.3709) (0.0118::0.0118) (0.4879::0.4879)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1891::1.1891) (0.4001::0.4002)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2125::1.2125) (0.0128::0.0128) (0.4341::0.4341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5611::1.5611) (0.5151::0.5152)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5639::1.5639) (0.0132::0.0132) (0.5365::0.5365)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2132::0.2132) (0.1702::0.1734)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0218::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3817::1.3817) (0.4448::0.4449)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3981::1.3981) (0.0133::0.0133) (0.4747::0.4747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.DEC0\.ENBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1225::0.1231) (0.0971::0.0988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2537::1.2537) (0.4258::0.4259)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2747::1.2747) (0.0134::0.0134) (0.4594::0.4594)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1814::1.1814) (0.3913::0.3914)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2035::1.2035) (0.0132::0.0132) (0.4268::0.4268)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1972::0.1972)) (IOPATH D Q (0.2139::0.2140) (0.1642::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3951::1.3951) (0.4660::0.4660)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.3882::1.3883) (0.0180::0.0180) (0.4612::0.4612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4416::1.4416) (0.4808::0.4809)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4635::1.4635) (0.0128::0.0128) (0.5151::0.5151)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4214::1.4214) (0.4630::0.4631)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4440::1.4440) (0.0124::0.0124) (0.4987::0.4987)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0665::0.0665) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6611::1.6611) (0.5189::0.5190)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6686::1.6686) (0.0134::0.0134) (0.5458::0.5458)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0628::0.0628) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8165::1.8165) (0.5678::0.5679)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8269::1.8269) (0.0132::0.0132) (0.5968::0.5968)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2128::0.2130) (0.1654::0.1687)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8165::1.8165) (0.5747::0.5748)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.8140::1.8140) (0.0144::0.0144) (0.5924::0.5924)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2154::0.2154) (0.1955::0.1955)) (IOPATH D Q (0.2120::0.2120) (0.1665::0.1681)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2096::0.2097) (0.1631::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2108::0.2112) (0.1687::0.1756)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0187::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2195::0.2195) (0.1982::0.1982)) (IOPATH D Q (0.2155::0.2156) (0.1662::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2098::0.2099) (0.1663::0.1685)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1837::0.1837) (0.1613::0.1613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5851::1.5851) (0.5054::0.5089)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.5888::1.5888) (0.0140::0.0140) (0.5281::0.5281)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2188::0.2188) (0.1978::0.1978)) (IOPATH D Q (0.2147::0.2147) (0.1630::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2106::0.2111) (0.1683::0.1772)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0170::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2179::0.2180) (0.1283::0.1283)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3617::1.3617) (0.4565::0.4566)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3765::1.3765) (0.0132::0.0132) (0.4860::0.4860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4853::1.4853) (0.4922::0.4922)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4947::1.4947) (0.0132::0.0132) (0.5187::0.5187)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[12\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5202::1.5202) (0.5026::0.5026)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.5117::1.5117) (0.0184::0.0184) (0.4967::0.4967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4726::1.4726) (0.4824::0.4825)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4956::1.4956) (0.0138::0.0138) (0.5183::0.5183)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4670::1.4670) (0.4703::0.4704)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4762::1.4762) (0.0143::0.0143) (0.4985::0.4985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2086::0.2086) (0.1628::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2179::0.2180) (0.1675::0.1705)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1814::0.1814) (0.1603::0.1603)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5539::1.5539) (0.4967::0.4968)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5750::1.5750) (0.0128::0.0128) (0.5326::0.5326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1960::0.1960) (0.2059::0.2059)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0687::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2374::0.2374) (0.1407::0.1407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2078::0.2078) (0.1575::0.1581)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0308)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.EN0BUF\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1047::0.1048) (0.0967::0.0980)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4345::1.4345) (0.4685::0.4686)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4563::1.4563) (0.0129::0.0129) (0.5033::0.5033)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2078::0.2078) (0.1592::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2113::0.2114) (0.1668::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2134::0.2135) (0.1633::0.1648)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1982::0.1982) (0.2070::0.2070)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2192::0.2192) (0.1981::0.1981)) (IOPATH D Q (0.2155::0.2158) (0.1679::0.1732)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1917::0.1917) (0.1757::0.1757)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0694::0.0694) (0.0356::0.0356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4224::1.4224) (0.4758::0.4759)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4417::1.4417) (0.0132::0.0132) (0.5082::0.5082)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5475::1.5475) (0.4976::0.4977)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5563::1.5563) (0.0135::0.0135) (0.5238::0.5238)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2117::0.2120) (0.1685::0.1760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2822::1.2822) (0.4203::0.4204)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2950::1.2950) (0.0134::0.0134) (0.4495::0.4495)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0561::0.0561) (0.0332::0.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2136::0.2137) (0.1684::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2185::0.2185) (0.1976::0.1976)) (IOPATH D Q (0.2142::0.2144) (0.1625::0.1657)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2231::0.2231) (0.2006::0.2006)) (IOPATH D Q (0.2190::0.2190) (0.1655::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2329::1.2329) (0.4197::0.4198)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2590::1.2590) (0.0128::0.0128) (0.4562::0.4562)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7274::1.7274) (0.5394::0.5394)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7340::1.7340) (0.0133::0.0133) (0.5647::0.5647)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2462::0.2462) (0.1552::0.1552)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1977::0.1977) (0.2067::0.2067)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0614::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2084::0.2085) (0.1590::0.1598)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2387::0.2387) (0.1463::0.1463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2140::0.2140) (0.1643::0.1659)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6138::1.6138) (0.5099::0.5100)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6207::1.6207) (0.0133::0.0133) (0.5382::0.5382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2135::0.2137) (0.1640::0.1695)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0251::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8122::1.8122) (0.5747::0.5748)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8257::1.8257) (0.0135::0.0135) (0.6045::0.6045)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2130::0.2130) (0.1938::0.1938)) (IOPATH D Q (0.2089::0.2089) (0.1591::0.1593)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2095) (0.1618::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8550::1.8550) (0.5967::0.5967)) (IOPATH TE_B Z () () (0.0563::0.0563) (1.8776::1.8776) (0.0090::0.0090) (0.6334::0.6334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2195::1.2195) (0.4106::0.4107)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2416::1.2416) (0.0132::0.0132) (0.4484::0.4484)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2895::1.2895) (0.4281::0.4282)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3096::1.3096) (0.0138::0.0138) (0.4617::0.4617)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2086::0.2088) (0.1638::0.1674)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4737::1.4737) (0.4892::0.4892)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4949::1.4949) (0.0131::0.0131) (0.5235::0.5235)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6753::1.6753) (0.5337::0.5338)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6839::1.6839) (0.0137::0.0137) (0.5606::0.5606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2204::0.2204) (0.1989::0.1989)) (IOPATH D Q (0.2163::0.2163) (0.1653::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5031::1.5031) (0.4882::0.4882)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5240::1.5240) (0.0130::0.0130) (0.5202::0.5202)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2235::1.2235) (0.4186::0.4187)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2464::1.2464) (0.0128::0.0128) (0.4518::0.4518)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2093::0.2096) (0.1617::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0252::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2133::0.2134) (0.1626::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9447::1.9447) (0.6248::0.6249)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9539::1.9539) (0.0126::0.0126) (0.6542::0.6542)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0649::0.0649) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8392::1.8392) (0.5830::0.5830)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.8446::1.8446) (0.0123::0.0123) (0.6019::0.6019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3369::1.3369) (0.4489::0.4489)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.3375::1.3375) (0.0182::0.0182) (0.4544::0.4544)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.SEL0BUF) (DELAY (ABSOLUTE (IOPATH A X (0.1343::0.1343) (0.1147::0.1164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3957::1.3957) (0.4601::0.4602)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4112::1.4112) (0.0135::0.0135) (0.4874::0.4874)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1919::0.1919) (0.2039::0.2039)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4173::1.4173) (0.4725::0.4725)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.4074::1.4074) (0.0183::0.0183) (0.4639::0.4639)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2156::0.2156) (0.1642::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4989::1.4989) (0.4793::0.4794)) (IOPATH TE_B Z () () (0.0572::0.0572) (1.5034::1.5034) (0.0146::0.0146) (0.5024::0.5024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.BYTE\[0\]\.FLOATBUF0\[7\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5225::1.5225) (0.5033::0.5033)) (IOPATH TE_B Z () () (0.0549::0.0549) (1.4794::1.4794) (0.0187::0.0187) (0.4766::0.4767)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2399::0.2399) (0.2101::0.2101)) (IOPATH D Q (0.2358::0.2359) (0.1769::0.1792)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1894::0.1894) (0.2027::0.2027)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2142::0.2144) (0.1659::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0253::0.0279)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2091::0.2091) (0.1693::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0227)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2882::1.2882) (0.4356::0.4356)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3050::1.3050) (0.0139::0.0139) (0.4654::0.4654)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2330::1.2330) (0.4195::0.4195)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2568::1.2568) (0.0127::0.0127) (0.4539::0.4539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4052::1.4052) (0.4685::0.4686)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4107::1.4107) (0.0138::0.0138) (0.4920::0.4920)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[5\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1643::0.1643) (0.1482::0.1482)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4578::1.4578) (0.4744::0.4745)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4825::1.4825) (0.0131::0.0131) (0.5101::0.5101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2221::0.2221) (0.2000::0.2000)) (IOPATH D Q (0.2179::0.2181) (0.1659::0.1692)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4652::1.4652) (0.4744::0.4745)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4831::1.4831) (0.0133::0.0133) (0.5069::0.5069)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2694::0.2696) (0.1692::0.1692)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2104::0.2105) (0.1615::0.1625)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[13\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.4036::1.4036) (0.4685::0.4685)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.4005::1.4005) (0.0184::0.0184) (0.4704::0.4704)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3784::1.3784) (0.4497::0.4498)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3963::1.3963) (0.0136::0.0136) (0.4819::0.4819)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1954::0.1954) (0.2056::0.2056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5070::1.5070) (0.4999::0.5000)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5341::1.5341) (0.0123::0.0123) (0.5371::0.5371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2219::0.2219) (0.1999::0.1999)) (IOPATH D Q (0.2184::0.2184) (0.1702::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2138::0.2139) (0.1647::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0463::0.0463) (0.0291::0.0291)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2110::0.2111) (0.1614::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1894::0.1894) (0.2027::0.2027)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0618::0.0624)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2062::0.2062) (0.2110::0.2110)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0664::0.0664) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4273::1.4273) (0.4650::0.4650)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4493::1.4493) (0.0134::0.0134) (0.4990::0.4990)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3051::1.3051) (0.4263::0.4264)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3227::1.3227) (0.0133::0.0133) (0.4591::0.4591)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2143::0.2150) (0.1700::0.1821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0882)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0147::0.0248)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6214::1.6214) (0.5204::0.5135)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.6284::1.6284) (0.0142::0.0142) (0.5414::0.5414)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1576::0.1576) (0.1355::0.1355)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2545::0.2545) (0.2183::0.2183)) (IOPATH D Q (0.2504::0.2505) (0.1856::0.1872)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2585::1.2585) (0.4226::0.4227)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2809::1.2809) (0.0126::0.0126) (0.4602::0.4602)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3895::1.3895) (0.4574::0.4574)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4029::1.4029) (0.0133::0.0133) (0.4824::0.4824)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4333::1.4333) (0.4650::0.4651)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4412::1.4412) (0.0137::0.0137) (0.4905::0.4905)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1916::1.1916) (0.4078::0.4079)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2149::1.2149) (0.0132::0.0132) (0.4422::0.4422)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2149::0.2149) (0.1951::0.1951)) (IOPATH D Q (0.2119::0.2124) (0.1704::0.1801)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5096::1.5095) (0.4773::0.4774)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5225::1.5225) (0.0142::0.0142) (0.5034::0.5034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2122::0.2122) (0.1615::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1896::0.1896) (0.1614::0.1614)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[4\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1705::0.1723) (0.1605::0.1644)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2077::0.2078) (0.1577::0.1586)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0300::0.0306)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.DIBUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1554::0.1554) (0.1449::0.1449)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1336::0.1336) (0.1265::0.1265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2390::1.2390) (0.4220::0.4221)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2624::1.2624) (0.0132::0.0132) (0.4568::0.4568)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7612::1.7612) (0.5854::0.5855)) (IOPATH TE_B Z () () (0.0521::0.0521) (1.7910::1.7910) (0.0007::0.0007) (0.6067::0.6068)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1459::0.1459) (0.1252::0.1252)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2098) (0.1597::0.1600)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7700::1.7699) (0.5551::0.5552)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7745::1.7745) (0.0136::0.0136) (0.5810::0.5810)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0508::0.0508) (0.0322::0.0322)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2826::1.2826) (0.4250::0.4250)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3027::1.3027) (0.0130::0.0130) (0.4565::0.4565)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2178::0.2178) (0.1971::0.1971)) (IOPATH D Q (0.2142::0.2144) (0.1677::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0265)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2081::0.2081) (0.1599::0.1610)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5571::1.5571) (0.5026::0.5027)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5820::1.5820) (0.0128::0.0128) (0.5386::0.5386)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1948::0.1948)) (IOPATH D Q (0.2106::0.2109) (0.1635::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0238::0.0278)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2504::1.2504) (0.4263::0.4263)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.2698::1.2698) (0.0141::0.0141) (0.4566::0.4566)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2112::1.2112) (0.4130::0.4131)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2298::1.2298) (0.0134::0.0134) (0.4442::0.4442)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1833::0.1833) (0.1998::0.1998)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2079::0.2079) (0.1567::0.1580)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0853)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0305::0.0314)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0676::0.0676) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2119) (0.1621::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4948::1.4948) (0.4856::0.4857)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5205::1.5205) (0.0120::0.0120) (0.5216::0.5216)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8574::1.8574) (0.6006::0.6007)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8596::1.8596) (0.0129::0.0129) (0.6240::0.6240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4208::1.4208) (0.4649::0.4650)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4391::1.4391) (0.0134::0.0134) (0.4937::0.4937)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3640::1.3640) (0.4536::0.4537)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3770::1.3770) (0.0143::0.0143) (0.4791::0.4791)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9861::1.9861) (0.6279::0.6280)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.9953::1.9953) (0.0128::0.0128) (0.6549::0.6549)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2099::0.2099) (0.1595::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7174::1.7174) (0.5398::0.5399)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7217::1.7217) (0.0140::0.0140) (0.5642::0.5642)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6083::1.6082) (0.5123::0.5124)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6184::1.6184) (0.0134::0.0134) (0.5407::0.5407)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2119::0.2120) (0.1627::0.1664)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1900::0.1900) (0.2030::0.2030)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0691::0.0695)) (SETUP (negedge GATE) (posedge CLK) (0.0619::0.0624)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.3321::0.3321) (0.2565::0.2565)) (IOPATH D Q (0.3279::0.3279) (0.2230::0.2241)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0565::0.0565) (0.0326::0.0326)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2359::0.2359) (0.2078::0.2078)) (IOPATH D Q (0.2333::0.2342) (0.1855::0.2007)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0882::0.0898)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0002)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0071::0.0216)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2107) (0.1613::0.1641)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2158::0.2158) (0.1634::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0302::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2238::0.2238) (0.2010::0.2010)) (IOPATH D Q (0.2195::0.2195) (0.1648::0.1660)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0303::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2127::0.2131) (0.1705::0.1788)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0168::0.0236)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.6401::1.6401) (0.5378::0.5378)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.6375::1.6378) (0.0185::0.0185) (0.5394::0.5397)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2260::1.2260) (0.4090::0.4091)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2472::1.2472) (0.0137::0.0137) (0.4428::0.4428)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2175::0.2175) (0.1691::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0266::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2375::1.2375) (0.4209::0.4210)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2536::1.2536) (0.0132::0.0132) (0.4507::0.4507)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3624::1.3624) (0.4442::0.4443)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3780::1.3780) (0.0131::0.0131) (0.4747::0.4747)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1948::0.1948)) (IOPATH D Q (0.2102::0.2103) (0.1605::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1950::1.1950) (0.4040::0.4040)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2202::1.2202) (0.0125::0.0125) (0.4435::0.4435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5167::1.5167) (0.4956::0.4957)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5354::1.5354) (0.0133::0.0133) (0.5341::0.5341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2199::0.2199) (0.1985::0.1985)) (IOPATH D Q (0.2158::0.2158) (0.1647::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6733::1.6733) (0.5240::0.5241)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6763::1.6763) (0.0132::0.0132) (0.5466::0.5466)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3467::1.3467) (0.4421::0.4422)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3709::1.3709) (0.0125::0.0125) (0.4781::0.4781)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2491::1.2491) (0.4153::0.4154)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2676::1.2676) (0.0131::0.0131) (0.4476::0.4476)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2107::0.2107) (0.1693::0.1702)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2131::0.2133) (0.1621::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2554::0.2554) (0.1559::0.1559)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2157::0.2157) (0.1645::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[10\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2114::1.2114) (0.4121::0.4121)) (IOPATH TE_B Z () () (0.0550::0.0550) (1.2136::1.2136) (0.0185::0.0185) (0.4212::0.4212)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0704::0.0704) (0.0353::0.0353)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1933::0.1933) (0.2046::0.2046)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0683::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5468::1.5468) (0.5050::0.5051)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5563::1.5563) (0.0129::0.0129) (0.5308::0.5308)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2174::0.2174) (0.1968::0.1968)) (IOPATH D Q (0.2133::0.2134) (0.1636::0.1663)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2153::0.2158) (0.1724::0.1821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0152::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2156::0.2156) (0.1287::0.1287)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3129::1.3129) (0.4301::0.4302)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3295::1.3295) (0.0134::0.0134) (0.4628::0.4628)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2093::0.2094) (0.1649::0.1666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0249::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2072::1.2072) (0.4048::0.4049)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2274::1.2274) (0.0137::0.0137) (0.4375::0.4375)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2218::0.2218) (0.1998::0.1998)) (IOPATH D Q (0.2176::0.2176) (0.1649::0.1667)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0946::0.0946) (0.1398::0.1398)) (IOPATH B X (0.0886::0.0886) (0.1207::0.1207)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2365::1.2365) (0.4215::0.4215)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2582::1.2582) (0.0136::0.0136) (0.4548::0.4548)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6854::1.6854) (0.5373::0.5374)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6984::1.6984) (0.0140::0.0140) (0.5669::0.5669)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2152::0.2152) (0.1267::0.1267)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2114::0.2115) (0.1632::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0267::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0941::0.0941) (0.1296::0.1297)) (IOPATH B X (0.0944::0.0944) (0.1402::0.1402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2106) (0.1611::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4075::1.4075) (0.4695::0.4638)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4268::1.4268) (0.0136::0.0136) (0.5019::0.5019)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6489::1.6490) (0.5290::0.5290)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6672::1.6672) (0.0122::0.0122) (0.5612::0.5612)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2655::0.2655) (0.1670::0.1670)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2137::0.2138) (0.1672::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2120::0.2121) (0.1629::0.1653)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4981::1.4982) (0.4877::0.4877)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5189::1.5189) (0.0123::0.0123) (0.5198::0.5198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4907::1.4907) (0.4857::0.4858)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5108::1.5108) (0.0130::0.0130) (0.5193::0.5193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1944::0.1944)) (IOPATH D Q (0.2098::0.2099) (0.1608::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1963::0.1963) (0.2061::0.2061)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0691)) (SETUP (negedge GATE) (posedge CLK) (0.0616::0.0618)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3261::1.3261) (0.4368::0.4369)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3518::1.3518) (0.0126::0.0126) (0.4734::0.4734)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0724::0.0724) (0.0343::0.0343)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5302::1.5302) (0.5067::0.5068)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5500::1.5500) (0.0136::0.0136) (0.5393::0.5393)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4457::1.4457) (0.4619::0.4620)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.4679::1.4679) (0.0127::0.0127) (0.4967::0.4967)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2098::0.2099) (0.1620::0.1650)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2761::1.2761) (0.4135::0.4136)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2833::1.2833) (0.0135::0.0135) (0.4371::0.4371)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4540::1.4540) (0.4768::0.4768)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4695::1.4695) (0.0136::0.0136) (0.5055::0.5055)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8580::1.8580) (0.5787::0.5788)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8653::1.8653) (0.0135::0.0135) (0.6065::0.6065)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2627::0.2627) (0.1659::0.1659)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7250::1.7250) (0.5490::0.5491)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7314::1.7314) (0.0134::0.0134) (0.5752::0.5752)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1953::0.1953)) (IOPATH D Q (0.2116::0.2118) (0.1671::0.1714)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0227::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2719::1.2719) (0.4226::0.4227)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2883::1.2883) (0.0135::0.0135) (0.4514::0.4514)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4292::1.4292) (0.4772::0.4773)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.4420::1.4420) (0.0143::0.0143) (0.5054::0.5054)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5566::1.5566) (0.4990::0.4991)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5592::1.5592) (0.0134::0.0134) (0.5214::0.5214)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.1001::0.1001) (0.1465::0.1466)) (IOPATH B X (0.0940::0.0940) (0.1246::0.1246)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2141::0.2141) (0.1946::0.1946)) (IOPATH D Q (0.2106::0.2111) (0.1662::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0875)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2095::0.2097) (0.1737::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0888)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0162::0.0192)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[28\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1765::0.1773) (0.1639::0.1677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2459::0.2459) (0.2135::0.2135)) (IOPATH D Q (0.2417::0.2417) (0.1781::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0299::0.0305)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2155::0.2155) (0.1955::0.1955)) (IOPATH D Q (0.2117::0.2117) (0.1632::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2131::0.2131) (0.1675::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2063::1.2063) (0.3981::0.3982)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2250::1.2250) (0.0140::0.0140) (0.4314::0.4314)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4207::1.4207) (0.4705::0.4737)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4334::1.4334) (0.0139::0.0139) (0.5014::0.5014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5377::1.5377) (0.5081::0.5082)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5604::1.5604) (0.0126::0.0126) (0.5437::0.5437)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3822::1.3822) (0.4489::0.4490)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4114::1.4114) (0.0118::0.0118) (0.4894::0.4894)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4130::1.4130) (0.4657::0.4622)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4330::1.4330) (0.0125::0.0125) (0.4960::0.4960)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7764::1.7763) (0.5514::0.5515)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7828::1.7828) (0.0134::0.0134) (0.5787::0.5787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2080) (0.1600::0.1628)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2004::0.2004) (0.2080::0.2080)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0609::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.Do0_REG\.Root_CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1600::0.1600) (0.1578::0.1578)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2278::1.2278) (0.4179::0.4180)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.2475::1.2475) (0.0134::0.0134) (0.4493::0.4493)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2172::0.2172) (0.1967::0.1967)) (IOPATH D Q (0.2137::0.2139) (0.1679::0.1727)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0228::0.0261)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2667::0.2668) (0.1677::0.1677)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7640::1.7640) (0.5639::0.5640)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.7714::1.7714) (0.0136::0.0136) (0.5913::0.5913)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2130::0.2135) (0.1710::0.1800)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0157::0.0234)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0605::0.0605) (0.0356::0.0356)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2077::0.2077) (0.1575::0.1577)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0306::0.0307)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[30\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.3387::1.3387) (0.4494::0.4494)) (IOPATH TE_B Z () () (0.0552::0.0552) (1.3392::1.3392) (0.0182::0.0182) (0.4545::0.4545)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2246::0.2246) (0.2014::0.2014)) (IOPATH D Q (0.2222::0.2227) (0.1821::0.1897)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0893)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0116::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2081::0.2083) (0.1604::0.1643)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.FBUFENBUF0\[3\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.2005::0.2005) (0.1770::0.1775)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1953::0.1953)) (IOPATH D Q (0.2121::0.2126) (0.1697::0.1784)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0167::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9953::1.9953) (0.6253::0.6254)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9999::1.9999) (0.0138::0.0138) (0.6515::0.6515)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2522::0.2523) (0.1606::0.1606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.FBUFENBUF0\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1998::0.1998) (0.1777::0.1787)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.FBUFENBUF0\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1959::0.1961) (0.1657::0.1674)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5100::1.5100) (0.4893::0.4894)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5187::1.5187) (0.0141::0.0141) (0.5148::0.5148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0856::0.0856) (0.1083::0.1083)) (IOPATH B X (0.0864::0.0864) (0.1173::0.1173)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2113::0.2114) (0.1609::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0854::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0536::0.0536) (0.0323::0.0323)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DIBUF\[26\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1852::0.1874) (0.1688::0.1778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2095::0.2099) (0.1678::0.1760)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0174::0.0240)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1752::1.1752) (0.3953::0.3953)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.1947::1.1947) (0.0138::0.0138) (0.4265::0.4265)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2816::0.2817) (0.1760::0.1760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7210::1.7210) (0.5653::0.5654)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.7254::1.7254) (0.0140::0.0140) (0.5844::0.5844)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0930::0.0930) (0.1409::0.1409)) (IOPATH B X (0.0871::0.0871) (0.1192::0.1192)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1968::0.1968)) (IOPATH D Q (0.2134::0.2134) (0.1638::0.1642)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2115::0.2115) (0.1683::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0242::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4882::1.4882) (0.4737::0.4738)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4963::1.4963) (0.0141::0.0141) (0.4988::0.4988)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2097::0.2103) (0.1674::0.1787)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0883)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2604::0.2605) (0.1653::0.1653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2127::0.2127) (0.1637::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2180::0.2180) (0.2167::0.2167)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0686)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8998::1.8998) (0.5934::0.5934)) (IOPATH TE_B Z () () (0.0570::0.0570) (1.9144::1.9144) (0.0105::0.0105) (0.6261::0.6261)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2189::0.2189) (0.1979::0.1979)) (IOPATH D Q (0.2150::0.2151) (0.1655::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0679::0.0679) (0.0352::0.0352)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2080) (0.1604::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4627::1.4627) (0.4862::0.4863)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4782::1.4782) (0.0139::0.0139) (0.5171::0.5171)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2814::1.2814) (0.4332::0.4333)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3007::1.3007) (0.0137::0.0137) (0.4653::0.4653)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4086::1.4086) (0.4554::0.4554)) (IOPATH TE_B Z () () (0.0561::0.0561) (1.4284::1.4284) (0.0087::0.0087) (0.4947::0.4947)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2108::0.2108) (0.1633::0.1646)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0608::0.0608) (0.0341::0.0341)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0684::0.0684) (0.0357::0.0357)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5290::1.5290) (0.5045::0.5046)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5478::1.5478) (0.0127::0.0127) (0.5384::0.5384)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4952::1.4952) (0.4895::0.4895)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5141::1.5141) (0.0137::0.0137) (0.5217::0.5217)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2106::0.2106) (0.1616::0.1630)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2999::1.2999) (0.4307::0.4308)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.3160::1.3160) (0.0138::0.0138) (0.4600::0.4600)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2270::0.2270) (0.2028::0.2028)) (IOPATH D Q (0.2229::0.2230) (0.1694::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9892::1.9892) (0.6182::0.6183)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.9935::1.9935) (0.0130::0.0130) (0.6382::0.6382)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4553::1.4553) (0.4835::0.4835)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4680::1.4680) (0.0137::0.0137) (0.5124::0.5124)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2223::0.2223) (0.2001::0.2001)) (IOPATH D Q (0.2188::0.2188) (0.1720::0.1720)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0256)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3138::1.3138) (0.4337::0.4337)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3201::1.3201) (0.0131::0.0131) (0.4571::0.4571)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0576::0.0576) (0.0334::0.0334)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3990::1.3990) (0.4613::0.4614)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4171::1.4171) (0.0136::0.0136) (0.4889::0.4889)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2111::0.2114) (0.1654::0.1719)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0222::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4719::1.4719) (0.4807::0.4807)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4858::1.4858) (0.0125::0.0125) (0.5101::0.5101)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2162::0.2165) (0.1720::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0194::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0952::0.0952) (0.1360::0.1361)) (IOPATH B X (0.0883::0.0883) (0.1179::0.1179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6131::1.6131) (0.5223::0.5223)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6235::1.6235) (0.0125::0.0125) (0.5494::0.5494)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0890::0.0890) (0.1132::0.1132)) (IOPATH B X (0.0884::0.0884) (0.1175::0.1175)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3810::1.3810) (0.4642::0.4642)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4093::1.4093) (0.0125::0.0125) (0.5024::0.5024)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2135::0.2142) (0.1741::0.1846)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0113::0.0213)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2163::0.2163) (0.1961::0.1961)) (IOPATH D Q (0.2125::0.2125) (0.1631::0.1645)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2577::0.2577) (0.2199::0.2199)) (IOPATH D Q (0.2535::0.2536) (0.1867::0.1880)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0281::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2100::0.2101) (0.1640::0.1671)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0250::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0921::0.0921) (0.1244::0.1244)) (IOPATH B X (0.0881::0.0881) (0.1180::0.1180)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2166::0.2166) (0.1963::0.1963)) (IOPATH D Q (0.2124::0.2125) (0.1620::0.1636)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1941::0.1941) (0.2050::0.2050)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0614)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4450::1.4450) (0.4630::0.4631)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4599::1.4599) (0.0141::0.0141) (0.4955::0.4955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7066::1.7066) (0.5457::0.5458)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7164::1.7164) (0.0126::0.0126) (0.5717::0.5717)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2196::0.2196) (0.1983::0.1983)) (IOPATH D Q (0.2153::0.2153) (0.1622::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0311::0.0311)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6833::1.6833) (0.5295::0.5296)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6867::1.6867) (0.0134::0.0134) (0.5539::0.5539)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2204::1.2204) (0.4092::0.4093)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2452::1.2452) (0.0127::0.0127) (0.4451::0.4451)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[3\]\.FLOATBUF0\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.2505::1.2505) (0.4236::0.4236)) (IOPATH TE_B Z () () (0.0557::0.0557) (1.2567::1.2567) (0.0172::0.0172) (0.4350::0.4350)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1934::0.1934)) (IOPATH D Q (0.2085::0.2088) (0.1625::0.1675)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0241::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4747::1.4747) (0.4898::0.4899)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4949::1.4949) (0.0126::0.0126) (0.5240::0.5240)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1728::1.1728) (0.3953::0.3953)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.1993::1.1993) (0.0123::0.0123) (0.4320::0.4320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2198::0.2198) (0.1985::0.1985)) (IOPATH D Q (0.2157::0.2157) (0.1639::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0295::0.0300)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5853::1.5853) (0.4990::0.4991)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.5902::1.5902) (0.0135::0.0135) (0.5233::0.5233)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2100::0.2100) (0.1596::0.1604)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0298::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[31\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1839::0.1839) (0.1676::0.1687)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2586::1.2586) (0.4227::0.4228)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2826::1.2826) (0.0131::0.0131) (0.4613::0.4613)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.2016::0.2016) (0.1750::0.1750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2814::1.2814) (0.4276::0.4277)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3073::1.3073) (0.0133::0.0133) (0.4693::0.4693)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3314::1.3314) (0.4416::0.4417)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3522::1.3522) (0.0137::0.0137) (0.4750::0.4750)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7380::1.7380) (0.5484::0.5485)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7473::1.7473) (0.0134::0.0134) (0.5771::0.5771)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2106) (0.1613::0.1613)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2173::0.2173) (0.1967::0.1967)) (IOPATH D Q (0.2133::0.2134) (0.1643::0.1677)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0286)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8964::1.8964) (0.5926::0.5927)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.8951::1.8951) (0.0137::0.0137) (0.6109::0.6109)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0628::0.0628) (0.0337::0.0337)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8009::1.8009) (0.5601::0.5602)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8147::1.8147) (0.0134::0.0134) (0.5856::0.5856)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2181::0.2181) (0.1973::0.1973)) (IOPATH D Q (0.2140::0.2140) (0.1623::0.1633)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0297::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4559::1.4559) (0.4720::0.4721)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4665::1.4665) (0.0136::0.0136) (0.5003::0.5003)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2415::0.2415) (0.1460::0.1460)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2642::0.2642) (0.2232::0.2232)) (IOPATH D Q (0.2600::0.2600) (0.1894::0.1894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2093::0.2096) (0.1718::0.1770)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0159::0.0210)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.BYTE\[1\]\.FLOATBUF0\[8\]\.cell) (DELAY (ABSOLUTE (IOPATH A Z (1.5273::1.5273) (0.5047::0.5047)) (IOPATH TE_B Z () () (0.0551::0.0551) (1.5187::1.5187) (0.0184::0.0184) (0.4985::0.4985)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2119::0.2119) (0.1931::0.1931)) (IOPATH D Q (0.2079::0.2080) (0.1603::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0279::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2103::0.2103) (0.1609::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2732::1.2732) (0.4195::0.4196)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2940::1.2940) (0.0136::0.0136) (0.4530::0.4530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1990::0.1990)) (IOPATH D Q (0.2171::0.2174) (0.1713::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0213::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0880::0.0880) (0.1174::0.1175)) (IOPATH B X (0.0864::0.0864) (0.1179::0.1179)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1932::0.1932)) (IOPATH D Q (0.2079::0.2080) (0.1596::0.1609)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5180::1.5180) (0.4940::0.4940)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5411::1.5411) (0.0126::0.0126) (0.5256::0.5256)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5063::1.5063) (0.4768::0.4769)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5120::1.5120) (0.0133::0.0133) (0.5046::0.5046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3418::1.3418) (0.4403::0.4403)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3620::1.3620) (0.0132::0.0132) (0.4735::0.4735)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2393::0.2393) (0.2098::0.2098)) (IOPATH D Q (0.2354::0.2355) (0.1780::0.1807)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0280)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.DIBUF\[14\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1682::0.1688) (0.1575::0.1589)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1862::0.1862) (0.2011::0.2011)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0616)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2646::0.2647) (0.1682::0.1682)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2440::0.2440) (0.2124::0.2124)) (IOPATH D Q (0.2399::0.2399) (0.1793::0.1811)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0290)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2101) (0.1609::0.1639)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0273::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2205::0.2205) (0.1990::0.1990)) (IOPATH D Q (0.2163::0.2164) (0.1648::0.1668)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1939::0.1939)) (IOPATH D Q (0.2101::0.2101) (0.1696::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0230)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4225::1.4225) (0.4785::0.4786)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4388::1.4388) (0.0137::0.0137) (0.5057::0.5057)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4920::1.4920) (0.4839::0.4840)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5095::1.5095) (0.0131::0.0131) (0.5161::0.5161)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3328::1.3328) (0.4481::0.4482)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3516::1.3516) (0.0133::0.0133) (0.4802::0.4802)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2096::0.2096) (0.1608::0.1608)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0577::0.0577) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1898::0.1898) (0.1655::0.1655)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2729::0.2730) (0.1729::0.1729)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2160::0.2160) (0.1959::0.1959)) (IOPATH D Q (0.2121::0.2121) (0.1620::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3482::1.3482) (0.4456::0.4456)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3679::1.3679) (0.0133::0.0133) (0.4777::0.4777)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2106) (0.1613::0.1622)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4246::1.4246) (0.4657::0.4658)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4422::1.4422) (0.0126::0.0126) (0.4976::0.4976)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2874::1.2874) (0.4194::0.4195)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2987::1.2987) (0.0124::0.0124) (0.4489::0.4489)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2187::0.2187) (0.1977::0.1977)) (IOPATH D Q (0.2148::0.2148) (0.1649::0.1654)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2148::0.2148) (0.1950::0.1950)) (IOPATH D Q (0.2110::0.2113) (0.1647::0.1698)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0236::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2090::0.2091) (0.1597::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2910::1.2910) (0.4372::0.4372)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3153::1.3153) (0.0135::0.0135) (0.4732::0.4732)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5823::1.5823) (0.4974::0.4975)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5915::1.5915) (0.0142::0.0142) (0.5277::0.5277)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5077::1.5077) (0.4992::0.4993)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5191::1.5191) (0.0133::0.0133) (0.5274::0.5274)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4195::1.4195) (0.4655::0.4656)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4260::1.4260) (0.0141::0.0141) (0.4897::0.4897)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4355::1.4355) (0.4619::0.4619)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4465::1.4465) (0.0126::0.0126) (0.4861::0.4861)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0936::0.0936) (0.1359::0.1359)) (IOPATH B X (0.0865::0.0865) (0.1156::0.1156)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1935::0.1935) (0.2048::0.2048)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0686::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0612::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2106::0.2115) (0.1660::0.1821)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0122::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1954::0.1954) (0.2056::0.2056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0692::0.0694)) (SETUP (negedge GATE) (posedge CLK) (0.0620::0.0621)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2152::0.2152) (0.1954::0.1954)) (IOPATH D Q (0.2114::0.2114) (0.1625::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2107::0.2112) (0.1690::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0880)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0175::0.0237)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0652::0.0652) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0657::0.0657) (0.0368::0.0368)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2099::0.2101) (0.1612::0.1638)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0274::0.0292)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2152::0.2152) (0.1644::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.1787::1.1787) (0.3868::0.3869)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.2005::1.2005) (0.0130::0.0130) (0.4225::0.4225)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2128::0.2128) (0.1937::0.1937)) (IOPATH D Q (0.2088::0.2090) (0.1609::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2156::0.2156) (0.1956::0.1956)) (IOPATH D Q (0.2121::0.2122) (0.1673::0.1693)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0244::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4412::1.4412) (0.4790::0.4791)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4614::1.4614) (0.0133::0.0133) (0.5133::0.5133)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2352::1.2352) (0.4103::0.4104)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2574::1.2574) (0.0130::0.0130) (0.4444::0.4444)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4237::1.4237) (0.4678::0.4701)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4437::1.4437) (0.0130::0.0130) (0.5014::0.5014)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6177::1.6176) (0.4956::0.4957)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.6179::1.6179) (0.0135::0.0135) (0.5170::0.5170)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2114::0.2116) (0.1644::0.1684)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0248::0.0276)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2113::0.2117) (0.1688::0.1765)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0181::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2567::1.2567) (0.4154::0.4155)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2761::1.2761) (0.0139::0.0139) (0.4486::0.4486)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2080::0.2083) (0.1598::0.1644)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0261::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2083) (0.1595::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0285::0.0295)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2678::1.2678) (0.4261::0.4262)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2896::1.2896) (0.0132::0.0132) (0.4625::0.4625)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8166::1.8166) (0.5745::0.5746)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.8214::1.8214) (0.0130::0.0130) (0.5917::0.5917)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2114::0.2118) (0.1686::0.1759)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0871::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0189::0.0244)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1946::0.1946)) (IOPATH D Q (0.2105::0.2107) (0.1650::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0235::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2193::0.2193) (0.1981::0.1981)) (IOPATH D Q (0.2157::0.2161) (0.1692::0.1775)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0204::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6118::1.6118) (0.5172::0.5173)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.6208::1.6208) (0.0144::0.0144) (0.5435::0.5435)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4121::1.4121) (0.4585::0.4585)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4291::1.4291) (0.0130::0.0130) (0.4868::0.4868)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2131::0.2137) (0.1723::0.1832)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0878::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0125::0.0224)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9371::1.9371) (0.6117::0.6118)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.9348::1.9348) (0.0139::0.0139) (0.6320::0.6320)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2572::0.2572) (0.2197::0.2197)) (IOPATH D Q (0.2531::0.2532) (0.1869::0.1894)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0270::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2183::0.2183) (0.1974::0.1974)) (IOPATH D Q (0.2148::0.2150) (0.1691::0.1754)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0871)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0215::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1981::0.1981) (0.2069::0.2069)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2186::0.2186) (0.1977::0.1977)) (IOPATH D Q (0.2162::0.2166) (0.1784::0.1842)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0885::0.0891)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0134::0.0191)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1634::0.1634) (0.1533::0.1533)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0549::0.0549) (0.0332::0.0332)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2457::0.2457) (0.2134::0.2134)) (IOPATH D Q (0.2415::0.2416) (0.1791::0.1808)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2677::0.2678) (0.1684::0.1684)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0885::0.0885) (0.1177::0.1177)) (IOPATH B X (0.0920::0.0920) (0.1378::0.1378)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2234::0.2234) (0.2007::0.2007)) (IOPATH D Q (0.2199::0.2199) (0.1712::0.1718)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0867)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0262::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3890::1.3890) (0.4575::0.4576)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4106::1.4106) (0.0135::0.0135) (0.4896::0.4896)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2175::0.2175) (0.1969::0.1969)) (IOPATH D Q (0.2149::0.2152) (0.1763::0.1810)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0881::0.0886)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0158::0.0204)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2143::0.2143) (0.1947::0.1947)) (IOPATH D Q (0.2109::0.2109) (0.1669::0.1682)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0254)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6489::1.6489) (0.5205::0.5206)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.6527::1.6527) (0.0139::0.0139) (0.5463::0.5463)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4626::1.4626) (0.4878::0.4879)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.4805::1.4805) (0.0140::0.0140) (0.5188::0.5188)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1985::0.1985) (0.2071::0.2071)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0608::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3352::1.3352) (0.4417::0.4418)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3522::1.3522) (0.0140::0.0140) (0.4716::0.4716)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.7540::0.7540) (0.4381::0.4381)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4690::1.4690) (0.4750::0.4751)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4816::1.4816) (0.0136::0.0136) (0.5036::0.5036)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_4") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.CLKBUF) (DELAY (ABSOLUTE (IOPATH A X (0.1640::0.1640) (0.1469::0.1469)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2166::0.2169) (0.1711::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0214::0.0252)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0666::0.0666) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2130::0.2130) (0.1626::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2212::0.2212) (0.1994::0.1994)) (IOPATH D Q (0.2181::0.2183) (0.1739::0.1785)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0873::0.0876)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0207::0.0238)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2169::0.2169) (0.1965::0.1965)) (IOPATH D Q (0.2125::0.2125) (0.1602::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0852::0.0852)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0312::0.0312)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0477::0.0477) (0.0298::0.0298)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4379::1.4379) (0.4797::0.4798)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4563::1.4563) (0.0138::0.0138) (0.5116::0.5116)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2136::0.2136) (0.1682::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0247::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3737::1.3737) (0.4607::0.4608)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.3915::1.3915) (0.0143::0.0143) (0.4928::0.4928)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2168::0.2168) (0.1964::0.1964)) (IOPATH D Q (0.2128::0.2128) (0.1622::0.1631)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4142::1.4142) (0.4601::0.4601)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.4364::1.4364) (0.0132::0.0132) (0.4943::0.4943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2848::1.2848) (0.4248::0.4249)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3001::1.3001) (0.0133::0.0133) (0.4534::0.4534)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2412::0.2412) (0.1468::0.1468)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2744::0.2745) (0.1738::0.1738)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1994::0.1994) (0.2076::0.2076)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0689::0.0689)) (SETUP (negedge GATE) (posedge CLK) (0.0613::0.0617)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2135::0.2135) (0.1659::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0271::0.0273)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3139::1.3138) (0.4436::0.4437)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.3353::1.3353) (0.0126::0.0126) (0.4779::0.4779)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7037::1.7037) (0.5318::0.5319)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.7087::1.7087) (0.0125::0.0125) (0.5561::0.5561)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2159::0.2159) (0.1958::0.1958)) (IOPATH D Q (0.2118::0.2120) (0.1629::0.1665)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2109::0.2109) (0.1638::0.1656)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0864)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0277)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5472::1.5472) (0.4972::0.4973)) (IOPATH TE_B Z () () (0.0574::0.0574) (1.5534::1.5534) (0.0143::0.0143) (0.5224::0.5224)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2177::0.2177) (0.1970::0.1970)) (IOPATH D Q (0.2137::0.2139) (0.1645::0.1686)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0258::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5449::1.5449) (0.4965::0.4965)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.5637::1.5637) (0.0130::0.0130) (0.5295::0.5295)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3167::1.3167) (0.4386::0.4386)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3281::1.3281) (0.0132::0.0132) (0.4633::0.4633)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4687::1.4687) (0.4713::0.4714)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4828::1.4828) (0.0125::0.0125) (0.5034::0.5034)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2551::1.2551) (0.4156::0.4157)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2773::1.2773) (0.0132::0.0132) (0.4498::0.4498)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5536::1.5536) (0.5003::0.5004)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5797::1.5797) (0.0123::0.0123) (0.5383::0.5383)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2202::0.2202) (0.1987::0.1987)) (IOPATH D Q (0.2162::0.2164) (0.1659::0.1704)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0257::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7251::1.7251) (0.5497::0.5498)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.7318::1.7318) (0.0133::0.0133) (0.5754::0.5754)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2536::0.2537) (0.1546::0.1546)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2764::0.2765) (0.1739::0.1739)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2101::0.2106) (0.1691::0.1789)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0884)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0149::0.0233)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0862::0.0862) (0.1107::0.1107)) (IOPATH B X (0.0860::0.0860) (0.1160::0.1160)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2180::0.2180) (0.1973::0.1973)) (IOPATH D Q (0.2138::0.2138) (0.1626::0.1626)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[0\]\.RAM128\.DIBUF\[9\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1144::0.1144) (0.1123::0.1123)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2229::0.2229) (0.2004::0.2004)) (IOPATH D Q (0.2198::0.2205) (0.1748::0.1872)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0874::0.0885)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0131::0.0239)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2261::0.2261) (0.2022::0.2022)) (IOPATH D Q (0.2219::0.2221) (0.1686::0.1730)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0263::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2185::1.2185) (0.4076::0.4077)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2380::1.2380) (0.0139::0.0139) (0.4402::0.4402)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_16") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.DIBUF\[23\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1769::0.1769) (0.1663::0.1667)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6716::1.6716) (0.5235::0.5236)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6791::1.6791) (0.0130::0.0130) (0.5537::0.5537)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2444::0.2444) (0.2126::0.2126)) (IOPATH D Q (0.2406::0.2409) (0.1829::0.1895)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0221::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2165::0.2165) (0.1962::0.1962)) (IOPATH D Q (0.2132::0.2137) (0.1691::0.1783)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0878)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0177::0.0249)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2167::0.2167) (0.1964::0.1964)) (IOPATH D Q (0.2126::0.2127) (0.1627::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5082::1.5082) (0.5025::0.5026)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.5284::1.5284) (0.0123::0.0123) (0.5338::0.5338)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2092::0.2093) (0.1608::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2157::0.2157) (0.1957::0.1957)) (IOPATH D Q (0.2117::0.2117) (0.1613::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0292::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2020::1.2020) (0.4109::0.4110)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2231::1.2231) (0.0136::0.0136) (0.4439::0.4439)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1962::0.1962)) (IOPATH D Q (0.2128::0.2129) (0.1665::0.1697)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0267)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1943::0.1943)) (IOPATH D Q (0.2100::0.2101) (0.1641::0.1676)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0863::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0246::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2488::1.2488) (0.4155::0.4156)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2734::1.2734) (0.0126::0.0126) (0.4505::0.4505)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8417::1.8417) (0.5952::0.5953)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.8450::1.8450) (0.0134::0.0134) (0.6198::0.6198)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4264::1.4264) (0.4654::0.4654)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4526::1.4526) (0.0117::0.0117) (0.5007::0.5007)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1978::0.1978) (0.2067::0.2067)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0574::0.0574) (0.0339::0.0339)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1960::0.1960)) (IOPATH D Q (0.2120::0.2121) (0.1618::0.1637)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0284::0.0297)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5012::1.5012) (0.4813::0.4814)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5167::1.5167) (0.0121::0.0121) (0.5139::0.5139)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3977::1.3977) (0.4608::0.4609)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4160::1.4160) (0.0126::0.0126) (0.4933::0.4933)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4298::1.4298) (0.4761::0.4761)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4391::1.4391) (0.0142::0.0142) (0.5021::0.5021)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.8173::1.8173) (0.5679::0.5680)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.8176::1.8176) (0.0136::0.0136) (0.5910::0.5910)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.2027::0.2027) (0.2091::0.2091)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0688)) (SETUP (negedge GATE) (posedge CLK) (0.0611::0.0613)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2435::0.2435) (0.2121::0.2121)) (IOPATH D Q (0.2405::0.2411) (0.1880::0.1990)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0877::0.0887)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0130::0.0229)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2892::1.2892) (0.4163::0.4164)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.3053::1.3053) (0.0136::0.0136) (0.4497::0.4497)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2400::1.2400) (0.4110::0.4111)) (IOPATH TE_B Z () () (0.0573::0.0573) (1.2679::1.2679) (0.0109::0.0109) (0.4477::0.4477)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1933::0.1933)) (IOPATH D Q (0.2093::0.2093) (0.1682::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0877)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0229::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2139::0.2139) (0.1945::0.1945)) (IOPATH D Q (0.2100::0.2100) (0.1616::0.1616)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0288::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3038::1.3038) (0.4297::0.4298)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3301::1.3301) (0.0125::0.0125) (0.4671::0.4671)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2133::0.2133) (0.1941::0.1941)) (IOPATH D Q (0.2099::0.2100) (0.1654::0.1688)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0237::0.0260)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1938::0.1938)) (IOPATH D Q (0.2088::0.2089) (0.1598::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0278::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2140::0.2140) (0.1945::0.1945)) (IOPATH D Q (0.2102::0.2104) (0.1642::0.1680)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0245::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4680::1.4680) (0.4799::0.4800)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4858::1.4858) (0.0132::0.0132) (0.5120::0.5120)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2200::0.2200) (0.1986::0.1986)) (IOPATH D Q (0.2159::0.2159) (0.1647::0.1647)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2153::0.2153) (0.1954::0.1954)) (IOPATH D Q (0.2110::0.2111) (0.1603::0.1619)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0293::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3818::1.3818) (0.4551::0.4552)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.3971::1.3971) (0.0139::0.0139) (0.4848::0.4848)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2129::0.2129) (0.1937::0.1937)) (IOPATH D Q (0.2087::0.2088) (0.1595::0.1618)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0671::0.0671) (0.0346::0.0346)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2401::1.2401) (0.4233::0.4234)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2601::1.2601) (0.0132::0.0132) (0.4555::0.4555)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0514::0.0514) (0.0312::0.0312)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1975::0.1975) (0.2066::0.2066)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0684::0.0685)) (SETUP (negedge GATE) (posedge CLK) (0.0607::0.0611)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2134::0.2134) (0.1941::0.1941)) (IOPATH D Q (0.2092::0.2092) (0.1590::0.1602)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0854)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2414::0.2414) (0.2110::0.2110)) (IOPATH D Q (0.2373::0.2374) (0.1773::0.1799)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0276::0.0293)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4308::1.4308) (0.4691::0.4692)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4568::1.4568) (0.0126::0.0126) (0.5063::0.5063)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2195::0.2195) (0.1273::0.1273)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3089::1.3089) (0.4320::0.4320)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3256::1.3256) (0.0134::0.0134) (0.4632::0.4632)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2102::0.2103) (0.1617::0.1635)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0277::0.0289)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2497::0.2497) (0.2157::0.2157)) (IOPATH D Q (0.2455::0.2455) (0.1823::0.1823)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2593::1.2593) (0.4275::0.4276)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2813::1.2813) (0.0130::0.0130) (0.4608::0.4608)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2084::0.2086) (0.1624::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0863)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3860::1.3860) (0.4509::0.4510)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3957::1.3957) (0.0135::0.0135) (0.4760::0.4760)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2993::0.2993) (0.1871::0.1871)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4358::1.4358) (0.4684::0.4685)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.4468::1.4468) (0.0141::0.0141) (0.4955::0.4955)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2097::0.2097) (0.1611::0.1624)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2122::0.2122) (0.1933::0.1933)) (IOPATH D Q (0.2088::0.2088) (0.1643::0.1652)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0868)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0256::0.0262)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6397::1.6397) (0.5242::0.5243)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6522::1.6522) (0.0125::0.0125) (0.5530::0.5530)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2589::1.2590) (0.4208::0.4208)) (IOPATH TE_B Z () () (0.0576::0.0576) (1.2868::1.2868) (0.0115::0.0115) (0.4569::0.4569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5292::1.5292) (0.4855::0.4855)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5386::1.5386) (0.0135::0.0135) (0.5118::0.5118)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5435::1.5435) (0.4916::0.4917)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.5642::1.5642) (0.0122::0.0122) (0.5264::0.5264)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2135::0.2135) (0.1942::0.1942)) (IOPATH D Q (0.2095::0.2097) (0.1619::0.1662)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0255::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4604::1.4604) (0.4786::0.4786)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4832::1.4832) (0.0127::0.0127) (0.5126::0.5126)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0729::0.0729) (0.0456::0.0456)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2228::0.2228) (0.2004::0.2004)) (IOPATH D Q (0.2189::0.2190) (0.1684::0.1709)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0265::0.0283)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.A0BUF\[2\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1306::0.1306) (0.1777::0.1785)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2182::0.2182) (0.1974::0.1974)) (IOPATH D Q (0.2148::0.2151) (0.1697::0.1771)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0868::0.0874)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0201::0.0253)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2422::0.2422) (0.2114::0.2114)) (IOPATH D Q (0.2380::0.2380) (0.1766::0.1767)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0302)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__nor3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND0) (DELAY (ABSOLUTE (IOPATH C_N Y (0.1157::0.1158) (0.0982::0.0992)) (IOPATH A Y (0.1359::0.1359) (0.0340::0.0340)) (IOPATH B Y (0.1190::0.1191) (0.0317::0.0317)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2136::0.2136) (0.1942::0.1942)) (IOPATH D Q (0.2104::0.2110) (0.1682::0.1780)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0872::0.0881)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0160::0.0242)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND1) (DELAY (ABSOLUTE (IOPATH B X (0.1518::0.1518) (0.1596::0.1596)) (IOPATH C X (0.1463::0.1464) (0.1588::0.1597)) (IOPATH A_N X (0.1828::0.1828) (0.1569::0.1569)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0534::0.0534) (0.0324::0.0324)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2245::0.2245) (0.2014::0.2014)) (IOPATH D Q (0.2205::0.2206) (0.1690::0.1715)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0268::0.0285)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3b_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND2) (DELAY (ABSOLUTE (IOPATH B X (0.1172::0.1172) (0.1324::0.1324)) (IOPATH C X (0.1148::0.1148) (0.1350::0.1359)) (IOPATH A_N X (0.1543::0.1543) (0.1360::0.1360)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5508::1.5508) (0.4929::0.4930)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5739::1.5739) (0.0128::0.0128) (0.5304::0.5304)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and3_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.DEC0\.AND3) (DELAY (ABSOLUTE (IOPATH A X (0.1625::0.1625) (0.1519::0.1519)) (IOPATH B X (0.1689::0.1689) (0.1704::0.1704)) (IOPATH C X (0.1625::0.1625) (0.1698::0.1707)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2088::1.2088) (0.4046::0.4046)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2329::1.2329) (0.0132::0.0132) (0.4401::0.4401)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2746::0.2747) (0.1730::0.1730)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4975::1.4975) (0.4879::0.4880)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.5170::1.5170) (0.0138::0.0138) (0.5208::0.5208)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2870::1.2870) (0.4246::0.4247)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3093::1.3093) (0.0134::0.0134) (0.4595::0.4595)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4166::1.4166) (0.4547::0.4548)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4331::1.4331) (0.0138::0.0138) (0.4860::0.4860)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[1\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2146::0.2146) (0.1949::0.1949)) (IOPATH D Q (0.2110::0.2110) (0.1644::0.1649)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0865::0.0865)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0269::0.0272)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2197::0.2197) (0.1984::0.1984)) (IOPATH D Q (0.2157::0.2159) (0.1661::0.1691)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0859::0.0861)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0264::0.0284)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[1\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4635::1.4635) (0.4833::0.4833)) (IOPATH TE_B Z () () (0.0569::0.0569) (1.4845::1.4845) (0.0102::0.0102) (0.5193::0.5193)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2236::1.2236) (0.4183::0.4184)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.2466::1.2466) (0.0132::0.0132) (0.4519::0.4519)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1936::0.1936) (0.2047::0.2047)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0688::0.0690)) (SETUP (negedge GATE) (posedge CLK) (0.0615::0.0615)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.7246::1.7245) (0.5490::0.5491)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.7335::1.7335) (0.0134::0.0134) (0.5773::0.5773)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[0\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6069::1.6069) (0.5121::0.5151)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.6204::1.6204) (0.0130::0.0130) (0.5415::0.5415)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.9461::1.9461) (0.6264::0.6265)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.9425::1.9425) (0.0141::0.0141) (0.6473::0.6473)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2147::0.2147) (0.1950::0.1950)) (IOPATH D Q (0.2106::0.2106) (0.1611::0.1620)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0289::0.0296)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4124::1.4123) (0.4665::0.4666)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.4284::1.4284) (0.0134::0.0134) (0.4943::0.4943)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[1\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2164::0.2164) (0.1961::0.1961)) (IOPATH D Q (0.2129::0.2131) (0.1679::0.1724)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0870)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0226::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[1\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6415::1.6415) (0.5251::0.5252)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.6510::1.6510) (0.0134::0.0134) (0.5528::0.5528)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4119::1.4119) (0.4714::0.4715)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.4227::1.4227) (0.0135::0.0135) (0.4977::0.4977)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2125::0.2125) (0.1935::0.1935)) (IOPATH D Q (0.2084::0.2085) (0.1599::0.1614)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0283::0.0294)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.5315::1.5314) (0.4965::0.4998)) (IOPATH TE_B Z () () (0.0582::0.0582) (1.5449::1.5449) (0.0128::0.0128) (0.5232::0.5232)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2161::0.2161) (0.1959::0.1959)) (IOPATH D Q (0.2123::0.2126) (0.1657::0.1711)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0234::0.0270)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2137::0.2137) (0.1943::0.1943)) (IOPATH D Q (0.2108::0.2116) (0.1693::0.1828)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0876::0.0889)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0115::0.0235)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[3\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1973::0.1973) (0.2066::0.2066)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0690::0.0693)) (SETUP (negedge GATE) (posedge CLK) (0.0617::0.0619)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2144::0.2144) (0.1948::0.1948)) (IOPATH D Q (0.2103::0.2103) (0.1606::0.1611)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0294::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2121::0.2121) (0.1932::0.1932)) (IOPATH D Q (0.2089::0.2094) (0.1666::0.1766)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0870::0.0879)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0165::0.0246)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0939::0.0939) (0.1328::0.1329)) (IOPATH B X (0.0864::0.0864) (0.1148::0.1148)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[7\]\.W\.BYTE\[0\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2120::0.2120) (0.1931::0.1931)) (IOPATH D Q (0.2086::0.2089) (0.1649::0.1728)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0873)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0202::0.0257)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2131::0.2131) (0.1939::0.1939)) (IOPATH D Q (0.2088::0.2089) (0.1587::0.1623)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0853::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0280::0.0304)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2975::1.2975) (0.4345::0.4345)) (IOPATH TE_B Z () () (0.0564::0.0564) (1.3203::1.3203) (0.0091::0.0091) (0.4703::0.4703)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2162::0.2162) (0.1960::0.1960)) (IOPATH D Q (0.2125::0.2128) (0.1657::0.1717)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0862::0.0866)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0230::0.0271)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__clkbuf_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.WEBUF\[1\]\.cell) (DELAY (ABSOLUTE (IOPATH A X (0.1454::0.1454) (0.2223::0.2223)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[3\]\.B\.BIT\[3\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2486::0.2486) (0.2150::0.2150)) (IOPATH D Q (0.2443::0.2443) (0.1799::0.1802)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0855)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0301::0.0303)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__and2_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[4\]\.W\.BYTE\[3\]\.B\.CGAND) (DELAY (ABSOLUTE (IOPATH A X (0.0924::0.0924) (0.1550::0.1551)) (IOPATH B X (0.0862::0.0862) (0.1164::0.1164)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[5\]\.W\.BYTE\[0\]\.B\.genblk1\.CLKINV) (DELAY (ABSOLUTE (IOPATH A Y (0.0608::0.0608) (0.0358::0.0358)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3476::1.3476) (0.4439::0.4440)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3687::1.3687) (0.0134::0.0134) (0.4778::0.4778)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2427::0.2427) (0.2117::0.2117)) (IOPATH D Q (0.2388::0.2388) (0.1788::0.1791)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0860::0.0860)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0288)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3969::1.3969) (0.4523::0.4524)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.4125::1.4125) (0.0131::0.0131) (0.4827::0.4827)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[0\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2514::1.2514) (0.4240::0.4241)) (IOPATH TE_B Z () () (0.0578::0.0578) (1.2724::1.2724) (0.0136::0.0136) (0.4576::0.4576)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[7\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3817::1.3817) (0.4539::0.4540)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.4014::1.4014) (0.0138::0.0138) (0.4876::0.4876)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2138::0.2138) (0.1944::0.1944)) (IOPATH D Q (0.2103::0.2107) (0.1658::0.1735)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0866::0.0872)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0206::0.0259)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlclkp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[1\]\.B\.genblk1\.CG) (DELAY (ABSOLUTE (IOPATH CLK GCLK (0.1952::0.1952) (0.2056::0.2056)) ) ) (TIMINGCHECK (WIDTH (negedge CLK) (0.4778::0.4778)) (SETUP (posedge GATE) (posedge CLK) (0.0685::0.0687)) (SETUP (negedge GATE) (posedge CLK) (0.0610::0.0612)) (HOLD (posedge GATE) (posedge CLK) (0.0000::0.0000)) (HOLD (negedge GATE) (posedge CLK) (0.0000::0.0000)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[0\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2132::0.2132) (0.1940::0.1940)) (IOPATH D Q (0.2091::0.2091) (0.1592::0.1601)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0856::0.0856)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0296::0.0301)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[0\]\.W\.BYTE\[0\]\.B\.BIT\[2\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2142::0.2142) (0.1947::0.1947)) (IOPATH D Q (0.2104::0.2105) (0.1638::0.1661)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0861::0.0862)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0260::0.0275)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2123::0.2123) (0.1933::0.1933)) (IOPATH D Q (0.2083::0.2083) (0.1607::0.1607)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0858::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0287::0.0287)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3164::1.3164) (0.4373::0.4374)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.3233::1.3233) (0.0132::0.0132) (0.4606::0.4606)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[3\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2126::0.2126) (0.1936::0.1936)) (IOPATH D Q (0.2090::0.2093) (0.1641::0.1708)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0864::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0219::0.0266)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2331::0.2331) (0.2062::0.2062)) (IOPATH D Q (0.2290::0.2290) (0.1718::0.1729)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0291::0.0299)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[1\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2364::1.2364) (0.4231::0.4232)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.2628::1.2628) (0.0118::0.0118) (0.4580::0.4580)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6919::1.6919) (0.5523::0.5524)) (IOPATH TE_B Z () () (0.0577::0.0577) (1.6965::1.6965) (0.0138::0.0138) (0.5766::0.5766)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[1\]\.W\.BYTE\[2\]\.B\.BIT\[5\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2170::0.2170) (0.1966::0.1966)) (IOPATH D Q (0.2145::0.2156) (0.1742::0.1911)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0883::0.0901)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0017)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0055::0.0217)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[3\]\.B\.BIT\[5\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.3559::1.3559) (0.4575::0.4576)) (IOPATH TE_B Z () () (0.0579::0.0579) (1.3778::1.3778) (0.0122::0.0122) (0.4908::0.4908)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[1\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[2\]\.W\.BYTE\[3\]\.B\.BIT\[4\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6227::1.6227) (0.5174::0.5175)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.6281::1.6281) (0.0132::0.0132) (0.5419::0.5419)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[5\]\.W\.BYTE\[2\]\.B\.BIT\[1\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2151::0.2151) (0.1952::0.1952)) (IOPATH D Q (0.2116::0.2117) (0.1668::0.1696)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0867::0.0869)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0239::0.0258)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[0\]\.RAM32\.SLICE\[0\]\.RAM8\.WORD\[3\]\.W\.BYTE\[2\]\.B\.BIT\[6\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.4893::1.4893) (0.4760::0.4761)) (IOPATH TE_B Z () () (0.0575::0.0575) (1.5018::1.5018) (0.0142::0.0142) (0.5046::0.5046)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[6\]\.W\.BYTE\[3\]\.B\.BIT\[6\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2245::0.2245) (0.2013::0.2013)) (IOPATH D Q (0.2203::0.2204) (0.1671::0.1689)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0855::0.0857)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0286::0.0298)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__inv_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[1\]\.W\.BYTE\[0\]\.B\.SEL0INV) (DELAY (ABSOLUTE (IOPATH A Y (0.2690::0.2690) (0.1694::0.1694)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[2\]\.RAM8\.WORD\[7\]\.W\.BYTE\[2\]\.B\.BIT\[3\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.2326::1.2326) (0.4118::0.4119)) (IOPATH TE_B Z () () (0.0581::0.0581) (1.2558::1.2558) (0.0127::0.0127) (0.4467::0.4467)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__ebufn_2") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[4\]\.W\.BYTE\[2\]\.B\.BIT\[2\]\.OBUF0) (DELAY (ABSOLUTE (IOPATH A Z (1.6053::1.6053) (0.5311::0.5312)) (IOPATH TE_B Z () () (0.0580::0.0580) (1.6295::1.6295) (0.0125::0.0124) (0.5648::0.5648)) ) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[1\]\.RAM128\.BLOCK\[2\]\.RAM32\.SLICE\[1\]\.RAM8\.WORD\[6\]\.W\.BYTE\[2\]\.B\.BIT\[7\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.4188::0.4188) (0.2977::0.2977)) (IOPATH D Q (0.4145::0.4146) (0.2644::0.2666)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0859)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0275::0.0291)) ) ) (CELL (CELLTYPE "sky130_fd_sc_hd__dlxtp_1") (INSTANCE BANK128\[0\]\.RAM128\.BLOCK\[3\]\.RAM32\.SLICE\[3\]\.RAM8\.WORD\[0\]\.W\.BYTE\[2\]\.B\.BIT\[4\]\.genblk1\.STORAGE) (DELAY (ABSOLUTE (IOPATH (posedge GATE) Q (0.2145::0.2145) (0.1949::0.1949)) (IOPATH D Q (0.2105::0.2105) (0.1615::0.1629)) ) ) (TIMINGCHECK (WIDTH (posedge GATE) (0.4382::0.4382)) (SETUP (posedge D) (negedge GATE) (0.0857::0.0858)) (SETUP (negedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (posedge D) (negedge GATE) (0.0000::0.0000)) (HOLD (negedge D) (negedge GATE) (0.0282::0.0292)) ) ) )